JP2014027221A - 回路基板およびそれを用いた電子装置 - Google Patents
回路基板およびそれを用いた電子装置 Download PDFInfo
- Publication number
- JP2014027221A JP2014027221A JP2012168580A JP2012168580A JP2014027221A JP 2014027221 A JP2014027221 A JP 2014027221A JP 2012168580 A JP2012168580 A JP 2012168580A JP 2012168580 A JP2012168580 A JP 2012168580A JP 2014027221 A JP2014027221 A JP 2014027221A
- Authority
- JP
- Japan
- Prior art keywords
- circuit board
- insulating substrate
- metal
- metal circuit
- recess
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/4847—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
- H01L2224/48472—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
Landscapes
- Structure Of Printed Boards (AREA)
Abstract
【課題】絶縁基板の一法主面方向へのろう材のはみ出しを抑制し、配線間の距離や鉛面距離を長くし、絶縁耐圧が低下せず、配線密度を高める手段を提供する。
【解決手段】絶縁基板1と、絶縁基板1の一方主面にろう材層2を介して接合された金属回路板3と、絶縁基板1の他方主面に接合された放熱板4とを備えており、絶縁基板1の一方主面に金属回路板3の外縁に沿って凹部1aが形成され、ろう材層2は、金属回路板3の外縁から凹部1a内にかけて延在している。ろう材層2を絶縁基板1の一方主面において金属回路板3の外側端部から絶縁基板1の一方主面方向にはみ出して形成するよりも、配線間の距離が長くなり絶縁耐圧が低下しにくくなるので、配線密度を高めることができる。
【選択図】図1
【解決手段】絶縁基板1と、絶縁基板1の一方主面にろう材層2を介して接合された金属回路板3と、絶縁基板1の他方主面に接合された放熱板4とを備えており、絶縁基板1の一方主面に金属回路板3の外縁に沿って凹部1aが形成され、ろう材層2は、金属回路板3の外縁から凹部1a内にかけて延在している。ろう材層2を絶縁基板1の一方主面において金属回路板3の外側端部から絶縁基板1の一方主面方向にはみ出して形成するよりも、配線間の距離が長くなり絶縁耐圧が低下しにくくなるので、配線密度を高めることができる。
【選択図】図1
Description
本発明は、絶縁基板に金属板からなる回路が形成された回路基板およびそれを用いた電子装置に関するものである。
パワーモジュールまたはスイッチングモジュール等の例えばIGBT(Insulated Gate
Bipolar Transistor)などの電子部品が搭載された電子装置に用いられる回路基板とし
て、絶縁基板の上面に例えば銅またはアルミニウム等から成る金属板および金属回路板が接合された回路基板が用いられる。回路基板において、電子部品は、金属板に搭載され、例えばボンディングワイヤによって金属回路板に電気的に接続される。
Bipolar Transistor)などの電子部品が搭載された電子装置に用いられる回路基板とし
て、絶縁基板の上面に例えば銅またはアルミニウム等から成る金属板および金属回路板が接合された回路基板が用いられる。回路基板において、電子部品は、金属板に搭載され、例えばボンディングワイヤによって金属回路板に電気的に接続される。
パワーモジュールまたはスイッチングモジュール等の電子装置においては、例えばSiC(シリコンカーバイド)半導体素子、GaN(窒化ガリウム)半導体素子を用いた半導体装置が使われること等によって装置の大出力化が進もうとしている。そしてSiC半導体素子、GaN半導体素子を用いた半導体装置では、より多くの電流が流れ、より高温となっても安定に動作するため、このような用途で使用される回路基板は、より大電流を流すことを要求されるとともに、より高い温度で動作した場合の温度サイクル信頼性が高いことを要求されることになる。
回路基板において、大電流を流すために、また放熱しやすくするためには、例えば回路基板に設けられる金属回路板および放熱板を厚くする必要がある。金属回路板および放熱板を厚くすると、絶縁基板と金属回路板の熱膨張係数の違いから、金属回路板および放熱板の外周部が接合されている絶縁基板の表面部により大きな引っ張り応力が加わりやすくなり、この応力を緩和するために図6に断面図で示すように、絶縁基板11と金属回路板13とを接合するろう材層12を金属回路板13の外側端部から絶縁基板11の一方主面方向にはみ出して形成していた。
しかしながら、ろう材層12を金属回路板13の外側端部から絶縁基板11の一方主面方向にはみ出して形成すると、配線間の距離が短くなり配線同士が近接してしまい、絶縁耐圧が低下しやすく、配線密度を高めることが困難であった。
本発明の一つの態様による回路基板は、絶縁基板と、該絶縁基板の一方主面にろう材層を介して接合された金属回路板と、前記絶縁基板の他方主面に接合された放熱板とを備えており、前記絶縁基板の一方主面に前記金属回路板の外縁に沿って凹部が形成され、前記ろう材層は、前記金属回路板の前記外縁から前記凹部内にかけて延在していることを特徴とする。
本発明の他の態様による電子装置は、上記構成の回路基板と、該回路基板の前記金属回路板に搭載された電子部品とを備えていることを特徴とする。
本発明の一つの態様による回路基板は、絶縁基板と、該絶縁基板の一方主面にろう材層を介して接合された金属回路板と、絶縁基板の他方主面に接合された放熱板とを備えており、絶縁基板の一方主面に金属回路板の外縁に沿って凹部が形成され、ろう材層は、金属回路板の外縁から凹部内にかけて延在している。本発明の一つの態様による回路基板は、このような構成を含んでいることによって、ろう材層を絶縁基板の一方主面において金属回路板の外縁からはみ出して形成する際に、ろう材層が絶縁基板の厚み方向に形成されるので、絶縁基板の一方主面方向へのろう材層のはみ出しを抑制することができ、その結果、配線間の距離や沿面距離が長くなり絶縁耐圧が低下しにくくなり、配線密度を高めることができる。
本発明の他の態様による電子装置は、上記構成の回路基板と、回路基板の金属回路板に搭載された電子部品とを備えていることによって、絶縁耐圧が低下しにくく、配線密度の高い電子装置とすることができる。
本発明の例示的な実施形態について図面を参照して説明する。
図1(a),(b)、図2(a),(b)、図3(a),(b)に示されているように、
本発明の実施形態における電子装置は、本発明の回路基板と、回路基板に搭載された電子部品5とを備えている。図3(b)は、図3(a)の平面図であり、斜線を入れて各部位(凹部1a、ろう材層2、金属回路板3、電子部品5)を分かりやすくした。
本発明の実施形態における電子装置は、本発明の回路基板と、回路基板に搭載された電子部品5とを備えている。図3(b)は、図3(a)の平面図であり、斜線を入れて各部位(凹部1a、ろう材層2、金属回路板3、電子部品5)を分かりやすくした。
本発明の回路基板は、絶縁基板1と、絶縁基板1の一方主面にろう材層2を介して接合された金属回路板3と、絶縁基板1の他方主面に接合された放熱板4とを備えており、絶縁基板1の一方主面に金属回路板3の外縁に沿って凹部1aが形成され、ろう材層2は、金属回路板3の外縁から凹部1a内にかけて延在している。本発明の一つの態様による回路基板は、このような構成を含んでいることによって、同じ金属回路板3を使用して応力緩和のためにろう材層2をはみ出させた回路を形成したとしても、ろう材層2を金属回路板3の外側端部から絶縁基板1の一方主面方向にはみ出して形成する従来の回路基板よりも、ろう材層2間の距離が長くなり絶縁耐圧が低下しにくくなるので、結果として配線密度を高めることができる。
なお、金属回路板3の外側端部から凹部1aにかけて延在したろう材層2は垂直方向にも伸びているが、完全に垂直方向ではなく絶縁基板1の一方主面方向にも伸びているため、金属回路板3の外側端部に加わる応力をろう材層2で緩和することができるので、金属回路板3からろう材層2がはみ出していない構造に比べて信頼性において向上される。
絶縁基板1は絶縁性のセラミック材料からなり、例えば、酸化アルミニウム質セラミックス,ムライト質セラミックス,炭化ケイ素質セラミックス,窒化アルミニウム質セラミックス,窒化ケイ素質セラミックス等のセラミックスからなる。これらの中では熱伝導性(放熱性)の点からは炭化ケイ素質セラミックス,窒化アルミニウム質セラミックス,窒化ケイ素質セラミックスが好ましく、強度の点からは窒化ケイ素質セラミックス、炭化ケイ素質セラミックスが好ましい。また、絶縁基板1が窒化ケイ素質セラミックスのように強度の高いセラミックスであると、より厚みの厚い金属回路板3および放熱板4を使用しても絶縁基板1にクラックが入り難くなるので、より大電流を流すことができる回路基板となるので好ましい。
絶縁基板1は、例えば窒化ケイ素質セラミックスから成る場合であれば、窒化ケイ素,酸化アルミニウム,酸化マグネシウム,酸化イットリウム等の原料粉末に適当な有機バインダー,可塑剤,溶剤を添加混合して泥漿物に従来周知のドクターブレード法、カレンダーロール法を採用することによってセラミックグリーンシート(セラミック生シート)を形成し、次にこのセラミックグリーンシートに適当な打ち抜き加工を施して所定形状となすとともに、必要に応じて複数枚を積層して成形体となし、しかる後、これを窒化雰囲気等の非酸化性雰囲気にて1600〜2000℃の温度で焼成することによって製作される。
絶縁基板1の凹部1aはセラミックグリーンシートを打ち抜いて形成する前に予めプレス加工によって金属回路板3の外縁部となる部分に凹部1aを形成しても良いし、凹部1aを形成する部分以外の焼成後の絶縁基板1にレジスト膜を形成し、サンドブラストすることで、金属回路板3の外縁部となる部分に凹部1aが形成される様にしても良い。なお、セラミックグリーンシートに予め凹部1aを形成してから焼成する場合には問題とはならないが、焼成後にサンドブラストで凹部1aを形成した場合には、凹部1a内にマイクロクラックが発生し易く、絶縁基板1が割れ易くなる。そのために、凹部1aを形成後に絶縁基板1を再焼成し、マイクロクラックを絶縁基板1内に含まれる液相成分で覆ったり結晶相の再焼結によって修復してから使用することが好ましい。そのためには、サンドブラストによって凹部1aを形成後、焼結温度より200℃〜300℃程度低い温度で再度焼成すればよい。
凹部1aの深さは0.03〜0.3mmが好ましい。深さが0.03mm未満となると、ろう材層
2の垂直方向による応力緩和効果が小さくなるので凹部1aが絶縁耐圧を向上させることが困難となる。深さが0.3mmを超えると、絶縁基板1の厚みが局部的に薄くなるために
強度が低下し易くなる。
2の垂直方向による応力緩和効果が小さくなるので凹部1aが絶縁耐圧を向上させることが困難となる。深さが0.3mmを超えると、絶縁基板1の厚みが局部的に薄くなるために
強度が低下し易くなる。
凹部1aは金属回路板3の外縁に沿って形成されている。凹部1aの位置は、凹部1aのろう材層2の延在する内壁面(凹部1aの内側の内壁面)が、平面視で金属回路板3の外縁と重なる位置、もしくは金属回路板3の外縁より外側に位置する。凹部1aの内側の内壁面が、平面視で金属回路板3の外縁と重なる位置の場合は、ろう材層2は金属回路板3の外縁から絶縁基板1の厚み方向に延在するので、絶縁基板1の一方主面方向のみに延在する部分がなく、絶縁基板1の一方主面方向への延在を小さくできるので好ましい。
凹部1aの幅は、図2(a)に示す例において、幅Wが0.1〜1mmであることが好ま
しい。凹部1aの幅Wにおいて、金属回路板3の外縁から外側に形成されている部位をW1とし、金属回路板3の外縁から内側に形成されている部位をW2とすると、W1は0.08〜0.8mmであり、W2は0.02〜0.2mmであることが好ましい。凹部1aの幅W1が0.08mm未満となると、沿面距離を効果的に伸ばす凹部1aの中央付近にろう材層2の端部を形成することが困難となるので絶縁耐圧を向上させることが困難となる。凹部1aの幅W2が0.2mmを超えると、金属回路板3の下面に凹部1aが形成されることで金属回路板
3が凹部1aに沿って変形し易くなるので、部品実装性やワイヤボンディング性が低下し
易くなる問題がある。
しい。凹部1aの幅Wにおいて、金属回路板3の外縁から外側に形成されている部位をW1とし、金属回路板3の外縁から内側に形成されている部位をW2とすると、W1は0.08〜0.8mmであり、W2は0.02〜0.2mmであることが好ましい。凹部1aの幅W1が0.08mm未満となると、沿面距離を効果的に伸ばす凹部1aの中央付近にろう材層2の端部を形成することが困難となるので絶縁耐圧を向上させることが困難となる。凹部1aの幅W2が0.2mmを超えると、金属回路板3の下面に凹部1aが形成されることで金属回路板
3が凹部1aに沿って変形し易くなるので、部品実装性やワイヤボンディング性が低下し
易くなる問題がある。
図4(a)〜(f)に示す例は、凹部1aの形状を示した要部拡大断面図である。凹部1aの形状は、図4(a)、(b)に示す例のように、凹部1aの内壁面がなだらかに傾斜している場合や、図4(c)に示す例のように三角形状の場合や、図4(d)に示す例のように台形状の場合は、ろう材層2が流れやすくなって凹部1a内に延在しやすくなるので好ましい。また、図4(e)、(f)のように、凹部1aのろう材層2の延在しない側の内壁面は垂直であるほうが、ろう材層2が延在しすぎることを抑制できるので好ましい。
絶縁基板1の厚みは、薄い方が熱伝導性の点ではよいが、回路基板1の大きさ、用いる材料の熱伝導率、強度に応じて選択すればよく、0.1mm〜1mm程度である。
金属回路板3および放熱板4は、銅、アルミニウム等の金属から成り、例えば銅のインゴット(塊)に圧延加工法、打ち抜き加工法等の機械的加工、エッチング等の化学的加工のような従来周知の金属加工法を施すことによって、例えば厚さが0.05〜1mmの平板状で、所定パターンに形成される。このとき、金属回路板3および放熱板4は、予め所定パターン形状に形成したものを用いてもよいし、後述するように、絶縁基板1と同程度の大きさおよび形状の金属板を絶縁基板1に接合した後にエッチングで所定パターン形状に加工してもよい。
金属回路板3および放熱板4が銅から成る場合は、無酸素銅で形成するのが好ましい。無酸素銅で形成すると、絶縁基板1と金属回路板3または放熱板4との接合を行なう際に、銅の表面が銅中に存在する酸素により酸化されることなく、ろう材層2との濡れ性が良好となるので、接合が強固となる。
上記各部材をチタン,ハフニウム,ジルコニウムまたはその水素化物等の活性金属を含んだろう材層2で接続する場合は。接続のための下地金属となるメタライズ層を絶縁基板1の表面に形成することなく、金属回路板3および放熱板4を絶縁基板1に接合することができる。
上記各部材を活性金属を含んだろう材層2で接続する場合は、各部材の接合面の少なくとも一方にスクリーン印刷等でろう材ペーストを例えば30〜50μmの厚さで所定パターンに印刷塗布するとともに、所定の構造となるように挟んで載置した後、金属板に5〜10kPaの荷重をかけながら真空中または水素ガス雰囲気、水素または窒素ガス雰囲気等の非酸化性雰囲気中で780℃〜900℃、10〜120分間加熱し、ろう材ペーストの有機溶剤、溶媒
、分散剤を気体に変えて発散させるとともにろう材を溶融させることによって行なわれる。
、分散剤を気体に変えて発散させるとともにろう材を溶融させることによって行なわれる。
金属回路板3および放熱板4が銅から成る場合、ろう材ペーストは、銀および銅粉末,銀−銅合金粉末,またはこれらの混合粉末から成る銀ろう材(例えば、銀:72質量%−銅:28質量%)粉末に対してチタン,ハフニウム,ジルコニウムまたはその水素化物等の活性金属を銀ろう材に対して2〜5質量%添加混合し、適当なバインダーと有機溶剤、溶媒とを添加混合し、混練することによって製作される。
金属回路板3および放熱板4がアルミニウムから成る場合は、銀ろう材に換えてアルミニウムろう材(例えば、アルミニウム:88質量%−シリコン:12質量%)を用いればよい。この場合も同様にしてろう材ペーストを作製して、同様にして接合すればよい。アルミニウムろう材を使用した場合には、銅より低温の約600℃で接合することができる。
活性金属を含まない、通常のろう材ペーストで金属回路板3または放熱板4を絶縁基板1に接合するには、絶縁基板1上にメタライズ層を形成しておき、メタライズ層と金属回路板3または放熱板4との間にろう材ペーストを配置すればよい。絶縁基板1上のメタライズ層は、絶縁基板1を作製する際に、セラミックグリーンシート上にメタライズペーストを所定パターン形状に印刷塗布しておき、焼成することによって形成しておくか、絶縁基板1を作製した後に、絶縁基板1上にメタライズペーストを所定パターン形状に印刷塗布して焼き付けることによって形成すればよい。メタライズペーストは、タングステン(W),モリブデン(Mo),マンガン(Mn)またはこれらの混合粉末から成る金属粉末と、適当なバインダーと有機溶剤、溶媒とを添加混合し、混練することによって製作される。
また、金属回路板3は、絶縁基板1に接合した後に、その表面にニッケルから成る、良導電性で、かつ耐蝕性およびろう材との濡れ性が良好な金属をめっき法により被着させておくと、金属回路板3に半導体素子等の電子部品5を半田を介して強固に接着させることができるとともに、金属回路板3と外部電気回路との電気的接続を良好なものとすることができる。この場合は、内部に燐を8〜15質量%含有させてニッケル−燐のアモルファス合金としておくと、ニッケルから成るめっき層の表面酸化を良好に防止してろう材との濡れ性等を長く維持することができるので好ましい。ニッケルに対する燐の含有量が8質量%未満となると、あるいは15質量%を超えると、ニッケル−燐のアモルファス合金を形成するのが困難となってめっき層に半田を強固に接着させることが困難となりやすい。このニッケルから成るめっき層は、その厚みが1.5μm未満の場合には、表層金属回路板3の
表面を完全に被覆することができず、表層金属回路板3の酸化腐蝕を有効に防止することができなくなる傾向がある。また、10μmを超えると、特に絶縁基板の厚さが300μm未
満の薄いものになった場合には、めっき層の内部に内在する内在応力が大きくなって絶縁基板に反り、割れ等が発生しやすくなってしまう。また、放熱板4にも同様のニッケル金属層を形成しておくと、外部回路基板、冷却体への接合が良好になるのでよい。
表面を完全に被覆することができず、表層金属回路板3の酸化腐蝕を有効に防止することができなくなる傾向がある。また、10μmを超えると、特に絶縁基板の厚さが300μm未
満の薄いものになった場合には、めっき層の内部に内在する内在応力が大きくなって絶縁基板に反り、割れ等が発生しやすくなってしまう。また、放熱板4にも同様のニッケル金属層を形成しておくと、外部回路基板、冷却体への接合が良好になるのでよい。
絶縁基板1の上面および下面に金属回路板3および放熱板4をあらかじめ所定パターンに形成して接合する場合は、以下のようにすればよい。まず、絶縁基板1を準備する。所定の位置にレジストを形成し、サンドブラストすることで、絶縁基板1の所定の位置に凹部1aを形成する。絶縁基板1の焼成温度より200℃〜300℃程低い温度で再加熱し、マイクロクラックを修復する。また、金属板をプレス加工、エッチング加工等を用い、金属回路板3および放熱板4を所定パターン形状に加工する。次に絶縁基板1と金属回路板3および放熱板4が相対する接合部の少なくとも一方に、接合後にろう材層2となる活性金属入りのろう材ペーストを凹部1a内にろう材ペーストのエッジが形成されるように、所定形状にスクリーン印刷等で塗布する。各部材を所定の位置に配置し、位置がずれないように治具等を用いて荷重をかけながら真空中でろう材層2が溶融する温度まで昇温し各部材を接合することで、金属回路板3の外縁から凹部1a内にかけてろう材層2が延在している本発明の回路基板となる。
なお、絶縁基板1とほぼ同じ大きさの金属板を絶縁基板1の上面および下面に接合した後に、金属板をエッチングで金属回路板3および放熱板4の所定パターン形状に加工する場合は、例えば以下のようにする。絶縁基板1の所定の位置にレジストを形成し、サンドブラストすることで、絶縁基板1の所定の位置に凹部1aを形成する。絶縁基板1の焼成温度より200℃〜300℃程低い温度で再加熱し、マイクロクラックを修復する。次に絶縁基板1に、接合後にろう材層2となる活性金属入りのろう材ペーストを凹部1a内にろう材ペーストのエッジが形成されるように、所定形状にスクリーン印刷等で塗布する。絶縁基板1とほぼ同じ大きさの金属板を所定の位置に配置し、荷重をかけながら真空中でろう材層2が溶融する温度まで昇温し各部材を接合する。絶縁基板1の上に位置合わせして接合された金属板の表面にエッチングレジストインクをスクリーン印刷法等の技術を採用して
所定パターン形状に印刷塗布してレジスト膜を形成した後、例えば金属板が銅板である場合であれば、塩化第2鉄,塩化第2銅溶液等のエッチング液に浸漬したり、エッチング液を吹き付けたりして金属回路板3および放熱板4の所定パターン以外の部分を除去し、その後レジスト膜を除去すればよい。なお、活性金属入りのろう材ペーストは、印刷時にエッジが凹部1a付近となるように形成し、接合条件を調節することで、接合後にろう材層2のエッジが凹部1a内に形成されるようにしても良い。
所定パターン形状に印刷塗布してレジスト膜を形成した後、例えば金属板が銅板である場合であれば、塩化第2鉄,塩化第2銅溶液等のエッチング液に浸漬したり、エッチング液を吹き付けたりして金属回路板3および放熱板4の所定パターン以外の部分を除去し、その後レジスト膜を除去すればよい。なお、活性金属入りのろう材ペーストは、印刷時にエッジが凹部1a付近となるように形成し、接合条件を調節することで、接合後にろう材層2のエッジが凹部1a内に形成されるようにしても良い。
また、図2(a)に拡大模式図で示すように、本発明の回路基板は、凹部1aが平面視において絶縁基板1の一方主面に連続して溝状に形成されていることが好ましい。このような構成を備えていることで、配線間に凹部1aが2本形成されることになり、凹部1a同士の間には絶縁基板1の主面の高さを持つ堤防状の凸部が形成されるため、配線密度を高めた場合に絶縁耐圧を低下させやすいろう材層間の距離が小さくなったとしても、ろう材層2のエッジ部同士はこの凸部によって沿面距離が効果的に隔てられることで絶縁耐圧が低下し難いので好ましい。
また、図2(b)に拡大平面図で示すように、本発明の回路基板は、凹部1aが平面視において絶縁基板1の一方主面に断続して部分的に形成されていることが好ましい。この場合も、凹部1aは金属回路板3の外縁に沿って配置されている。このような構成を備えていることで、凹部1aが連続して形成される場合に比べ、断続して形成される場合には絶縁基板1の強度が低下しにくいので、回路基板の機械的強度が保持されるので好ましい。
また、凹部1aを断続して部分的に形成するようにした場合には、隣接する金属回路板3を側面視したときに各々の凹部1aの凹部1a同士が常に一部重なり凹部1aがつながったように形成するのが好ましい。それによって凹部1aを断続して部分的に形成するようにしても常に金属回路3間の沿面距離を金属回路3間距離より長くすることができるようになり、回路基板の機械的強度の低下を押さえながら、絶縁耐圧も高めることができる。
また、図5に要部拡大断面図で示すように、ろう材層2が金属回路板3の外側端部から絶縁基板1の一方主面方向にもはみ出して形成されていることで、絶縁基板1の一方主面方向にろう材層2がはみ出している部分でも応力が分散し、より応力分散性を向上させることができるとともに、絶縁耐圧が低下しにくく、配線密度の高い回路基板となる。
また、金属回路板3間の隙間に、シリコーン樹脂、ポリアミド樹脂等の絶縁体を充填すると、隙間が狭くなった場合でも金属回路板3間で空気を介して絶縁が破れることが抑えられる様になり、絶縁性が低下し難いので好ましい。また、シリコーン樹脂やポリアミド樹脂は耐熱性があり、柔軟性があるため、温度サイクルが加わっても樹脂にクラック等が発生しにくいため絶縁信頼性も高いものとなる。また、絶縁体を金属回路板3より高く形成すると、より絶縁耐圧を高めることが出来るようになる。
なお、絶縁体の熱膨張係数は絶縁基板1より大で且つ金属回路板3より大であることが好ましい。この様な構成とすることで、絶縁体7を充填後に室温より高い例えば150℃程
度の温度で硬化させたとすれば、絶縁体7によっても隙間10の部分の絶縁基板1に圧縮応力が加わるので、絶縁基板1に加わる引っ張り応力を緩和させることができるようになるからである。
度の温度で硬化させたとすれば、絶縁体7によっても隙間10の部分の絶縁基板1に圧縮応力が加わるので、絶縁基板1に加わる引っ張り応力を緩和させることができるようになるからである。
上記のような本実施形態の回路基板に電子部品5を搭載し、電気的に接続することで本実施形態の電子装置となる。本実施形態の電子装置によれば、上記各構成の本実施形態の回路基板と、回路基板の複数の金属回路板3に実装された電子部品5とを備えていること
から、より温度サイクル信頼性の高い電子装置となる。
から、より温度サイクル信頼性の高い電子装置となる。
電子部品5としては、トランジスタ,CPU(Central Processing Unit)用のLSI
(Large Scale Integrated circuit),IGBT(Insulated Gate Bipolar Transistor
)やMOS−FET(Metal Oxide Semiconductor - Field Effect Transistor)等の半
導体素子が挙げられる。
(Large Scale Integrated circuit),IGBT(Insulated Gate Bipolar Transistor
)やMOS−FET(Metal Oxide Semiconductor - Field Effect Transistor)等の半
導体素子が挙げられる。
電子部品5は、半田やAu−Si合金等の金属接合材あるいは導電性接着剤のように導電性の接合材7で固定されて回路基板に搭載され、ボンディングワイヤ6により電気的に接続される。
1・・・・・絶縁基板
1a・・・・凹部
2・・・・・ろう材層
3・・・・・金属回路板
4・・・・・放熱板
5・・・・・電子部品
6・・・・・ボンディングワイヤ
7・・・・・接合材
1a・・・・凹部
2・・・・・ろう材層
3・・・・・金属回路板
4・・・・・放熱板
5・・・・・電子部品
6・・・・・ボンディングワイヤ
7・・・・・接合材
Claims (4)
- 絶縁基板と、
該絶縁基板の一方主面にろう材層を介して接合された金属回路板と、
前記絶縁基板の他方主面に接合された放熱板とを備えており、
前記絶縁基板の一方主面に前記金属回路板の外縁に沿って凹部が形成され、前記ろう材層は、前記金属回路板の前記外縁から前記凹部内にかけて延在していることを特徴とする回路基板。 - 前記凹部は平面視において前記絶縁基板の前記一方主面に連続して溝状に形成されていることを特徴とする請求項1記載の回路基板。
- 前記凹部は平面視において前記絶縁基板の前記一方主面に断続して部分的に形成されていることを特徴とする請求項1記載の回路基板。
- 請求項1乃至3のいずれかに記載の回路基板と、該回路基板の前記金属回路板に搭載された電子部品とを備えていることを特徴とする電子装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012168580A JP2014027221A (ja) | 2012-07-30 | 2012-07-30 | 回路基板およびそれを用いた電子装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012168580A JP2014027221A (ja) | 2012-07-30 | 2012-07-30 | 回路基板およびそれを用いた電子装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2014027221A true JP2014027221A (ja) | 2014-02-06 |
Family
ID=50200584
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012168580A Pending JP2014027221A (ja) | 2012-07-30 | 2012-07-30 | 回路基板およびそれを用いた電子装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2014027221A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024150370A1 (ja) * | 2023-01-12 | 2024-07-18 | 三菱電機株式会社 | 絶縁基板および半導体装置 |
-
2012
- 2012-07-30 JP JP2012168580A patent/JP2014027221A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024150370A1 (ja) * | 2023-01-12 | 2024-07-18 | 三菱電機株式会社 | 絶縁基板および半導体装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6319643B2 (ja) | セラミックス−銅接合体およびその製造方法 | |
TWI713746B (zh) | 功率模組用基板 | |
JP5780777B2 (ja) | セラミック回路基板およびそれを用いた電子装置 | |
JP2017011216A (ja) | 回路基板および電子装置 | |
JP5960522B2 (ja) | セラミック回路基板およびそれを用いた電子装置 | |
JP5902557B2 (ja) | 多層配線基板および電子装置 | |
JP2012074591A (ja) | 回路基板および電子装置 | |
JP3793562B2 (ja) | セラミック回路基板 | |
JP3850335B2 (ja) | セラミック回路基板 | |
JP5956882B2 (ja) | 大容量モジュールの周辺回路用の回路基板 | |
JP2014027221A (ja) | 回路基板およびそれを用いた電子装置 | |
JP2013012687A (ja) | セラミック回路基板およびそれを用いた電子装置 | |
JP2004087927A (ja) | セラミック回路基板 | |
JP6616166B2 (ja) | 回路基板および電子装置 | |
JP2013229377A (ja) | 回路基板およびそれを用いた電子装置 | |
JP6317178B2 (ja) | 回路基板および電子装置 | |
JP5665479B2 (ja) | 回路基板および電子装置 | |
JP2004247512A (ja) | セラミック回路基板 | |
JP6367701B2 (ja) | 回路基板およびその製造方法 | |
JP6603098B2 (ja) | 回路基板および電子装置 | |
JP2011171349A (ja) | 配線基板およびそれを用いた電子装置 | |
JP4721929B2 (ja) | 多層回路基板および電子部品モジュール | |
JP2011151338A (ja) | 回路基板およびそれを用いた電子装置 | |
JP2013021115A (ja) | セラミック回路基板およびそれを用いた電子装置 | |
JP2014127503A (ja) | 配線基板および電子装置 |