JP2013535864A5 - - Google Patents

Download PDF

Info

Publication number
JP2013535864A5
JP2013535864A5 JP2013518642A JP2013518642A JP2013535864A5 JP 2013535864 A5 JP2013535864 A5 JP 2013535864A5 JP 2013518642 A JP2013518642 A JP 2013518642A JP 2013518642 A JP2013518642 A JP 2013518642A JP 2013535864 A5 JP2013535864 A5 JP 2013535864A5
Authority
JP
Japan
Prior art keywords
voltage node
power
global
esd
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013518642A
Other languages
English (en)
Other versions
JP5629376B2 (ja
JP2013535864A (ja
Filing date
Publication date
Priority claimed from US12/827,017 external-priority patent/US8400743B2/en
Application filed filed Critical
Publication of JP2013535864A publication Critical patent/JP2013535864A/ja
Publication of JP2013535864A5 publication Critical patent/JP2013535864A5/ja
Application granted granted Critical
Publication of JP5629376B2 publication Critical patent/JP5629376B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (17)

  1. 集積回路であって、
    第1のグローバル電圧ノードおよび第2のグローバル電圧ノードと、
    記第1のグローバル電圧ノードにそれぞれ結合された2つ以上の電力ドメインとを備え、前記2つ以上の電力ドメインはそれぞれ、
    ローカル電圧ノードと、
    前記第1のグローバル電圧ノードと、前記第1のグローバル電圧ノードに対応するローカル電圧ノードとの間に結合された1つ以上の減結合キャパシタと、
    前記ローカル電圧ノードと前記第2のグローバル電圧ノードとの間に結合された第1のトランジスタと、
    前記第1のグローバル電圧ノードと、前記第1のグローバル電圧ノードに対応するローカル電圧ノードとの間に結合された第2のトランジスタと、
    ESD(静電放電)事象の発生を検出するように構成されたESD回路であって、前記ESD事象を検出することに応て前記第1のトランジスタおよび前記第2のトランジスタの各々の起動をもたらすようにさらに構成されているESD回路とを含む、集積回路。
  2. 前記電力ドメインはそれぞれ、前記第1のグローバル電圧ノードと、前記第1のグローバル電圧ノードに対応するローカル電圧ノードとの間に結合された機能ユニットを含み、前記電力ドメインのそれぞれの前記ESD回路は、集積回路の電力制御ユニットから第1の指示を受信することに応て前記第1のトランジスタを起動することによって、前記複数の電力ドメインのそれぞれの1つの電力ドメインの前記機能ユニットに電力を提供するようにさらに構成されている請求項1に記載の集積回路。
  3. ESD事象がない状態で、前記第1のトランジスタは、前記電力制御ユニットから第2の指示を受信する前記ESD回路に応て未活動状態になるように構成されている請求項2に記載の集積回路。
  4. 記電力制御ユニットは、前記複数の電力ドメインのパワーオンおよびパワーオフを互いに独立して制御するようにさらに構成されており、前記複数の電力ドメインの特定の電力ドメインをパワーオンすることは、前記複数の電力ドメインの前記特定の電力ドメインの前記ESD回路に前記第1の指示を提供することを含み、前記複数の電力ドメインの前記特定の電力ドメインから電力を取除くことは、前記複数の電力ドメインの前記特定の電力ドメインの前記ESD回路に前記第2の指示を提供することを含む請求項2に記載の集積回路。
  5. 前記ESD回路は、
    前記第1のグローバル電圧ノードと前記第2のグローバル電圧ノードとの間に直列に結合された抵抗器およびキャパシタを有するRC(抵抗性−容量性)回路と、
    前記抵抗器および前記キャパシタの接合部(junction)に結合された第1の入力を有する論理ゲートとを含む請求項2に記載の集積回路。
  6. 前記論理ゲートは、前記電力制御ユニットから前記第1の指示を受信するために結合された第2の入力をさらに含む請求項5に記載の集積回路。
  7. 前記第1のグローバル電圧ノードは電源ノードであり、前記第2のグローバル電圧ノードはリターンノードである請求項1に記載の集積回路。
  8. 前記第1のグローバル電圧ノードはリターンノードであり、前記第2のグローバル電圧ノードは電源ノードである請求項1に記載の集積回路。
  9. ESD(静電放電)回路がESD事象を検出することであって、前記ESD回路は、集積回路(IC)の複数の電力ドメインのうちの1つの電力ドメインに関連しており、前記複数の電力ドメインの各々は、複数のESD回路の対応する1つのESD回路に関連しており且つ、第1のグローバル電圧ノードと第2のグローバル電圧ノードとの間に結合されている、ことと、
    前記ESD事象を検出することに応て、前記第2のグローバル電圧ノードと前記複数の電力ドメインの前記1つの電力ドメインのローカル電圧ノードとの間に放電経路を設けることであって、前記ESD回路が、前記ローカル電圧ノードと前記第2のグローバル電圧ノードとの間に結合された2つ以上のトランジスタの各々を起動することと、を含む方法。
  10. 電力制御ユニットから第1の指示を受信することに応て、前記ESD回路が前記ローカル電圧ノードと前記第2のグローバル電圧ノードとの間に結合された前記2つ以上のトランジスタを起動することをさらに含む請求項に記載の方法。
  11. 前記電力制御ユニットが前記複数の電力ドメインの特定の電力ドメインを互いに独立してパワーオンすること前記電力制御ユニットが、前記複数の電力ドメインの前記特定の電力ドメインに第2の指示を提供することによって独立して、前記複数の電力ドメインの特定の電力ドメインを互いに独立してパワーダウンすることと、をさらに含む請求項10に記載の方法。
  12. 前記2つ以上のトランジスタを起動することは、グローバル供給電圧ノードをローカル供給電圧ノードに結合することを含み、前記第2のグローバル電圧ノードは前記グローバル供給電圧ノードであり、前記第1のグローバル電圧ノードはリターン電圧ノードである請求項に記載の方法。
  13. 前記2つ以上のトランジスタを起動することは、グローバルリターン電圧ノードをローカルリターン電圧ノードに結合することを含み、前記第2のグローバル電圧ノードは前記グローバルリターン電圧ノードであり、前記第1のグローバル電圧ノードは供給電圧ノードである請求項に記載の方法。
  14. コンピュータシステム上で実行可能なプログラムによって作用されるデータ構造を記憶するコンピュータ可読記憶媒体であって、前記プログラムは、前記データ構造に作用して、前記データ構造によって記述される回路要素を含む集積回路を作製するプロセスの一部分を実施し、前記データ構造において記述される前記回路要素は、
    第1のグローバル電圧ノードおよび第2のグローバル電圧ノードを含む集積回路(IC)と、
    記第1のグローバル電圧ノードにそれぞれ結合された2つ以上の電力ドメインとを有し、前記2つ以上の電力ドメインはそれぞれ、
    ローカル電圧ノードと、
    前記ローカル電圧ノードと前記第2のグローバル電圧ノードとの間にそれぞれ結合された2つ以上のトランジスタと、
    ESD(静電放電)事象の発生を検出するように構成されたESD回路であって、前記ESD事象を検出することに応、または、電力制御ユニットから対応する指示を受信することに応じて、前記2つ以上のトランジスタの起動をもたらすようにさらに構成されているESD回路とを含む、コンピュータ可読記憶媒体。
  15. 前記データ構造において記述される前記ESD回路は、前記集積回路の電力制御ユニットから第1の指示を受信することに応て前記トランジスタを起動することによって、前記複数の電力ドメインのそれぞれの1つの電力ドメインの機能ユニットに電力を提供するようにさらに構成されており、前記電力ドメインのそれぞれの前記機能ユニットは、前記第1のグローバル電圧ノードと、前記第1のグローバル電圧ノードに対応するローカル電圧ノードとの間に結合されてい請求項14に記載のコンピュータ可読記憶媒体。
  16. 前記データ構造において記述される前記電力制御ユニットは、前記複数の電力ドメインのそれぞれを互いに独立にパワーオンするようにさらに構成されており、前記複数の電力ドメインの特定の電力ドメインをパワーオンすることは、前記複数の電力ドメインの前記特定の電力ドメインの前記ESD回路に前記第1の指示を提供することを含み、前記複数の電力ドメインの前記特定の電力ドメインから電力を取除くことは、前記複数の電力ドメインの前記特定の電力ドメインの前記ESD回路に前記第2の指示を提供することを含む請求項15に記載のコンピュータ可読記憶媒体。
  17. 前記データ構造は、以下のタイプのデータ、すなわち、
    HDL(高レベル設計言語)データ、
    RTL(レジスタ転送レベル)データ、
    グラフィックデータシステム(GDS)IIデータ
    うち1つ以上を含む請求項14に記載のコンピュータ可読記憶媒体。
JP2013518642A 2010-06-30 2011-06-29 静電放電回路 Active JP5629376B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/827,017 US8400743B2 (en) 2010-06-30 2010-06-30 Electrostatic discharge circuit
US12/827,017 2010-06-30
PCT/US2011/042362 WO2012003214A1 (en) 2010-06-30 2011-06-29 Electrostatic discharge circuit

Publications (3)

Publication Number Publication Date
JP2013535864A JP2013535864A (ja) 2013-09-12
JP2013535864A5 true JP2013535864A5 (ja) 2014-08-14
JP5629376B2 JP5629376B2 (ja) 2014-11-19

Family

ID=44583368

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013518642A Active JP5629376B2 (ja) 2010-06-30 2011-06-29 静電放電回路

Country Status (6)

Country Link
US (1) US8400743B2 (ja)
EP (1) EP2589149B1 (ja)
JP (1) JP5629376B2 (ja)
KR (1) KR101753861B1 (ja)
CN (1) CN102959865B (ja)
WO (1) WO2012003214A1 (ja)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8467261B2 (en) * 2010-07-09 2013-06-18 International Business Machines Corporation Implementing smart switched decoupling capacitors to efficiently reduce power supply noise
US8988839B2 (en) * 2011-11-01 2015-03-24 Qualcomm Incorporated Block power switch with embedded electrostatic discharge (ESD) protection and adaptive body biasing
WO2013076527A1 (en) * 2011-11-22 2013-05-30 Freescale Semiconductor, Inc. Integrated circuit, integrated circuit package and method of providing protection against an electrostatic discharge event
WO2013099321A1 (ja) 2011-12-26 2013-07-04 Nakanuma Tadashi 熱電発電装置
US8804290B2 (en) * 2012-01-17 2014-08-12 Texas Instruments Incorporated Electrostatic discharge protection circuit having buffer stage FET with thicker gate oxide than common-source FET
US9679891B2 (en) * 2014-03-20 2017-06-13 Apple Inc. Optimized ESD clamp circuitry
US9871506B2 (en) * 2014-04-16 2018-01-16 Qualcomm Incorporated Switchable decoupling capacitors
US9488996B2 (en) * 2014-05-29 2016-11-08 Qualcomm Incorporated Bias techniques and circuit arrangements to reduce leakage current in a circuit
US9438244B2 (en) * 2014-10-28 2016-09-06 Xilinx, Inc. Circuits for and methods of controlling power within an integrated circuit
US9705307B2 (en) 2015-01-27 2017-07-11 Qualcomm Incorporated Self-sensing reverse current protection switch
US9871373B2 (en) 2015-03-27 2018-01-16 Analog Devices Global Electrical overstress recording and/or harvesting
US10557881B2 (en) 2015-03-27 2020-02-11 Analog Devices Global Electrical overstress reporting
TWI739762B (zh) * 2015-10-09 2021-09-21 美商羅門哈斯公司 中空聚合物組合物
KR101888911B1 (ko) * 2015-12-02 2018-08-17 엘지디스플레이 주식회사 표시장치 및 그 표시장치로 전압을 공급하는 인쇄회로보드
US10338132B2 (en) 2016-04-19 2019-07-02 Analog Devices Global Wear-out monitor device
US10365322B2 (en) 2016-04-19 2019-07-30 Analog Devices Global Wear-out monitor device
CN105977938B (zh) * 2016-06-17 2018-09-25 中国电子科技集团公司第二十四研究所 芯片esd保护电路
US10826290B2 (en) 2016-12-23 2020-11-03 Nxp B.V. Electrostatic discharge (ESD) protection for use with an internal floating ESD rail
US11024525B2 (en) 2017-06-12 2021-06-01 Analog Devices International Unlimited Company Diffusion temperature shock monitor
CN109753134B (zh) * 2018-12-24 2022-04-15 四川大学 一种基于全局解耦的gpu内部能耗控制系统及方法
US11251176B2 (en) 2019-11-07 2022-02-15 Nxp B.V. Apparatus for suppressing parasitic leakage from I/O-pins to substrate in floating-rail ESD protection networks
US11495535B2 (en) 2020-12-17 2022-11-08 Advanced Micro Devices, Inc. Fuses to measure electrostatic discharge during die to substrate or package assembly

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3561012B2 (ja) * 1994-11-07 2004-09-02 株式会社ルネサステクノロジ 半導体集積回路装置
US6947267B2 (en) * 2001-01-03 2005-09-20 Macronix International Co., Ltd. RC controlled ESD circuits for mixed-voltage interface
JP2002270774A (ja) * 2001-03-12 2002-09-20 Hitachi Ltd 半導体装置
US6693780B2 (en) * 2001-08-02 2004-02-17 Koninklijke Philips Electronics N.V. ESD protection devices for a differential pair of transistors
JP3947044B2 (ja) 2002-05-31 2007-07-18 富士通株式会社 入出力バッファ
US6867957B1 (en) 2002-10-09 2005-03-15 Pericom Semiconductor Corp. Stacked-NMOS-triggered SCR device for ESD-protection
US7369815B2 (en) * 2003-09-19 2008-05-06 Qualcomm Incorporated Power collapse for a wireless terminal
JP4390515B2 (ja) * 2003-09-30 2009-12-24 Necエレクトロニクス株式会社 出力mosトランジスタの過電圧保護回路
WO2005076354A1 (en) * 2004-02-07 2005-08-18 Samsung Electronics Co., Ltd. Buffer circuit having electrostatic discharge protection
US7495873B2 (en) * 2004-10-29 2009-02-24 Agere Systems Inc. Electrostatic discharge protection in a semiconductor device
JP2006311507A (ja) 2005-03-28 2006-11-09 Matsushita Electric Ind Co Ltd 電源スイッチ回路
US7812582B2 (en) * 2006-09-14 2010-10-12 Qualcomm Incorporated System and method of power distribution control of an integrated circuit
US7902654B2 (en) * 2006-05-10 2011-03-08 Qualcomm Incorporated System and method of silicon switched power delivery using a package
JP5053579B2 (ja) * 2006-06-28 2012-10-17 寛治 大塚 静電気放電保護回路
US7692907B2 (en) 2006-09-11 2010-04-06 Industrial Technology Research Institute Circuit for electrostatic discharge (ESD) protection
US7511550B2 (en) * 2006-09-26 2009-03-31 Agere Systems Inc. Method and apparatus for improving reliability of an integrated circuit having multiple power domains
JP5198785B2 (ja) * 2007-03-30 2013-05-15 ルネサスエレクトロニクス株式会社 半導体装置
US7809925B2 (en) * 2007-12-07 2010-10-05 International Business Machines Corporation Processing unit incorporating vectorizable execution unit
JP5326628B2 (ja) * 2008-03-03 2013-10-30 富士通株式会社 電子回路装置
US8345394B2 (en) * 2009-10-05 2013-01-01 Analog Devices, Inc. ESD protection circuit for a switching power converter

Similar Documents

Publication Publication Date Title
JP2013535864A5 (ja)
JP5629376B2 (ja) 静電放電回路
US10043563B2 (en) Flip-flop circuit, method of controlling a flip-flop circuit and memory device
US9182999B2 (en) Reintialization of a processing system from volatile memory upon resuming from a low-power state
US11176297B2 (en) Detection and isolation of faults to prevent propagation of faults in a resilient system
KR101960975B1 (ko) 실리콘-온-인슐레이터 시모스 기술을 위한 싱글 이벤트 트랜션트 및 업셋 경감
US8418092B2 (en) Source-synchronous data link for system-on-chip design
Danilov et al. On board electronic devices safety provided by DICE-based Muller C-elements
TW201230044A (en) Level shifter with shoot-through current isolation
TWI528156B (zh) 具有喚醒電路的計算機系統
Ghahroodi et al. SEU and SET-tolerant ARM Cortex-R4 CPU for space and avionics applications
Lescot et al. Static low power verification at transistor level for SoC design
TWI590552B (zh) 放電電路及應用該放電電路的主機板
TW201843809A (zh) 反相器電路
TWI559134B (zh) 用於在主機待開機及開機時分別顯示對應資訊的計算機系統及顯示方法
TWI580140B (zh) 介面供電系統
CN106898375B (zh) 一种片上系统以及用于防止片上系统中的闭锁的方法
TWI587160B (zh) 漏電檢測方法
TW201822041A (zh) 估測電路設計的配電網路(pdn)的供電噪聲的方法
US8575964B2 (en) Inactivity triggered self clocking logic family
US11929604B2 (en) Programmable voltage lockout protection, and related systems, methods and devices
TWI453579B (zh) 關機節能系統及關機節能方法
Babayan Power optimization approach of ORCA processor for 32/28nm technology node
Wang et al. Comparative analysis of flip-flops in sub-and near-threshold operations
TWI588825B (zh) 驅動控制裝置