JP2013084238A - 画像処理装置、画像処理方法、画像処理装置の制御方法 - Google Patents
画像処理装置、画像処理方法、画像処理装置の制御方法 Download PDFInfo
- Publication number
- JP2013084238A JP2013084238A JP2012106312A JP2012106312A JP2013084238A JP 2013084238 A JP2013084238 A JP 2013084238A JP 2012106312 A JP2012106312 A JP 2012106312A JP 2012106312 A JP2012106312 A JP 2012106312A JP 2013084238 A JP2013084238 A JP 2013084238A
- Authority
- JP
- Japan
- Prior art keywords
- output
- input
- unit
- image processing
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/387—Composing, repositioning or otherwise geometrically modifying originals
- H04N1/3872—Repositioning or masking
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Image Processing (AREA)
Abstract
【解決手段】 処理済みの画素値が着目単位領域について出力する最後の画素値である場合、着目単位領域内の全ての画素が入力されるまでその画素値の出力を待機させ、全ての画素が入力されると、待機させた画素値の出力を許可する。
【選択図】図2
Description
本実施形態に係る画像処理装置は、図1に示した機能構成例を有するものの、画像処理部102の構成が図2の構成を有する。然るに、画像処理装置の構成は、図1に示した構成に限るものではなく、図2に示した機能構成例を有する画像処理部102が適用可能な構成であれば、如何なる構成であってもよい。
本実施形態では、第1の実施形態で説明した出力制御部204に適用可能な構成について説明する。本実施形態で説明する出力制御部204は、valid信号とstall信号を用いた公知の2線式ハンドシェークを用いてデータの受け渡しを行う。
最初に、図4に示した内部valid信号(信号線403)、内部stall信号(信号線404)、valid信号(信号線406)、stall信号(信号線407)について説明する。
第1の実施形態では、着目バンドの最後の画素に関して画像処理部102からの出力を制御していたのに対し、本実施形態は、着目バンド内の途中の特定領域あるいは特定画素(以降、着目画素と称す)に関して、画像処理回路からの出力を制御するものである。なお、本実施形態では複数段で第1、第2実施形態の入力バンドエンドと出力バンドエンドの判定と同様の処理を行う。そして、前段からの同期信号を入力着目画素(入力着目画素データ)、自身の段から出力する同期信号を出力着目画素とする。
入力部701は、DMAC694からの画素値を受け取る。入力部701は、DMAC694から受け取った画素値を画像処理回路702へ送出する。また、入力部701は、同期信号を画像処理回路へ送出する。
第3の実施形態では、出力着目画素を出力する際の同期信号がサイドバンド信号で後段のブロックへ伝送されていたが、本実施形態では、同期信号は部分画像データに付加されてデータパケットとして後段のブロックへ伝送されるものである。
また、同期信号が複数の画像処理部間でサイドバンド信号線により転送される場合について説明する。図7(b)は、同期信号が複数の画像処理部間でサイドバンド信号線により転送される場合の画像処理装置の概略構成を示すブロック図である。図7(b)において、図6の構成と同様の構成については同じ参照番号を付すとともに、機能的に変わらないものについてはその説明を省略する。
また、本発明は、以下の処理を実行することによっても実現される。即ち、上述した実施形態の機能を実現するソフトウェア(プログラム)を、ネットワーク又は各種記憶媒体を介してシステム或いは装置に供給し、そのシステム或いは装置のコンピュータ(またはCPUやMPU等)がプログラムを読み出して実行する処理である。
Claims (18)
- 部分画像データに含まれている画素データを逐次的に入力する入力手段と、
前記入力手段から入力される画素データを処理して処理済画素データを出力する処理手段と、
前記入力手段が前記部分画像データに含まれる入力着目画素データを前記処理手段に入力することに応じて、前記処理済画素データのうち後段のブロックと同期をとるための出力着目画素データを出力する出力制御手段と
を有することを特徴とする画像処理装置。 - 前記部分画像データは、処理対象画像を帯状に分割したバンド画像であり、
前記入力着目画素データは、前記入力手段が入力するバンド画像に含まれる画素データのうち最後に前記入力手段に入力される画素データであり、
前記出力着目画素データは、前記処理手段が前記バンド画像に関して出力する処理済画素データのうち最後に出力する画素データである
ことを特徴とする請求項1に記載の画像処理装置。 - 前記入力着目画素データは、前記入力手段が入力する部分画像データに含まれる画素データのうち最後に前記入力手段に入力される画素データであり、
前記出力着目画素データは、前記処理手段が前記部分画像データに関して出力する処理済画素データのうち最後に出力する画素データである
ことを特徴とする請求項1に記載の画像処理装置。 - 前記入力着目画素データは、前記入力手段が入力する部分画像データに含まれる画素データのうち特定領域または画素を識別するための画素データであり、
前記出力着目画素データは、前記処理手段が前記部分画像データに関して出力する処理済画素データのうち特定領域または画素を識別するための画素データである
ことを特徴とする請求項1に記載の画像処理装置。 - 前記処理手段は、入力画素数と出力画素数が異なる画像処理を実施することを特徴とする請求項1乃至4のいずれか1項に記載の画像処理装置。
- 前記出力制御手段は、前記出力着目画素データを出力する際に、該出力着目画素データを出力したことを示す同期信号を出力することを特徴とする請求項1乃至5のいずれか1項に記載の画像処理装置。
- 前記同期信号は、サイドバンド信号で伝送されることを特徴とする請求項6に記載の画像処理装置。
- 前記入力手段は、部分画像データに含まれている複数の画素データを格納するデータパケットを逐次的に入力し、前記入力着目画素データを含むデータパケットが前記入力手段によって入力されることに応じて、前記出力制御手段が前記処理手段の処理済画素データのうち後段のブロックと同期をとるための出力着目画素データを含むデータパケットを出力することを特徴とする請求項1乃至7のいずれか1項に記載の画像処理装置。
- 前記出力制御手段は、前記出力着目画素データを含めることを示すフラグを、前記出力着目画素データを有するデータパケットに格納して出力することを特徴とする請求項8に記載の画像処理装置。
- 前記出力制御手段は、前記処理手段の処理した処理済画素データを保持する保持手段を備え、
前記保持手段に前記出力着目画素データが保持されるまでは前記後段のブロックと2線式ハンドシェークを実施し、前記出力着目画素データが前記保持手段に保持されると前記後段のブロックへのvalid信号を無効にすることを特徴とする請求項1乃至7のいずれか1項に記載の画像処理装置。 - 前記処理手段はトリミング処理を実施することを特徴とする請求項1乃至10のいずれか1項に記載の画像処理装置。
- 前記処理手段はフィルタ処理を実施することを特徴とする請求項1乃至11のいずれか1項に記載の画像処理装置。
- 前記処理手段は変倍処理を実施することを特徴とする請求項1乃至12のいずれか1項に記載の画像処理装置。
- 前記出力制御手段からの前記出力着目画素データを受信して出力する、前記後段のブロックとしての出力手段と、
前記出力手段が前記出力着目画素データを受信したことに応じて、前記入力手段に次の部分画像データに含まれる画素データを入力させるように制御するプロセッサと
を更に有することを特徴とする請求項1乃至13のいずれか1項に記載の画像処理装置。 - 処理対象の画像を規定の単位領域ごとに読み出し、該読み出した単位領域内のそれぞれの画素を順次、入力する入力手段と、
着目単位領域から前記入力手段が入力した1以上の画素の画素値を用いて該着目単位領域内の画像に対して画像処理を行うことで該画像中の各画素の画素値を確定させ、該確定した画素値を順次、規定の出力先に出力する画像処理手段と
を備え、
前記画像処理手段は、
入力された画素値を処理して処理済みの画素値を確定する処理手段と、
前記処理手段が確定した画素値が、前記着目単位領域について出力する着目画素の画素値であるか否かを判断する判断手段と、
前記判断手段により前記処理手段が確定した画素値が前記着目単位領域について出力する着目画素の画素値であると判断されると、前記入力手段によって前記着目単位領域内の全ての画素が入力されるまでその出力を待機させ、前記入力手段によって前記全ての画素が入力されると、待機させた画素値の出力を許可する制御手段と
を備えることを特徴とする画像処理装置。 - 前記規定の出力先は、前記画像処理手段から出力された画素値を外部に出力すると、前記着目単位領域の次の単位領域に対する読み出し指示を前記入力手段に対して行うことを特徴とする請求項15に記載の画像処理装置。
- 部分画像データに含まれている画素データを逐次的に入力する入力手段と、前記入力手段から入力される画素データを処理して処理済画素データを出力する処理手段と、を備える画像処理装置の制御方法であって、
前記入力手段が前記部分画像データに含まれる入力着目画素データを前記処理手段に入力することに応じて、前記処理済画素データのうち後段のブロックと同期をとるための出力着目画素データを出力することを特徴とする画像処理装置の制御方法。 - 画像処理装置が行う画像処理方法であって、
前記画像処理装置の入力手段が、処理対象の画像を規定の単位領域ごとに読み出し、該読み出した単位領域内のそれぞれの画素を順次、入力する入力工程と、
前記画像処理装置の画像処理手段が、着目単位領域から前記入力工程で入力した1以上の画素の画素値を用いて該着目単位領域内の画像に対して画像処理を行うことで該画像中の各画素の画素値を確定させ、該確定した画素値を順次、規定の出力先に出力する画像処理工程と
を備え、
前記画像処理工程は、
入力された画素値を処理して処理済みの画素値を確定する処理工程と、
前記処理工程で確定した画素値が、前記着目単位領域について出力する着目画素の画素値であるか否かを判断する判断工程と、
前記判断工程において前記処理工程で確定した画素値が前記着目単位領域について出力する着目画素の画素値であると判断されると、前記入力工程で前記着目単位領域内の全ての画素が入力されるまでその出力を待機させ、前記入力工程で前記全ての画素が入力されると、待機させた画素値の出力を許可する制御工程と
を備えることを特徴とする画像処理方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012106312A JP5930834B2 (ja) | 2011-09-27 | 2012-05-07 | 画像処理装置、画像処理方法、画像処理装置の制御方法 |
US13/552,748 US20130077867A1 (en) | 2011-09-27 | 2012-07-19 | Image processing apparatus, image processing method, and method of controlling image processing apparatus |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011211599 | 2011-09-27 | ||
JP2011211599 | 2011-09-27 | ||
JP2012106312A JP5930834B2 (ja) | 2011-09-27 | 2012-05-07 | 画像処理装置、画像処理方法、画像処理装置の制御方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2013084238A true JP2013084238A (ja) | 2013-05-09 |
JP2013084238A5 JP2013084238A5 (ja) | 2015-06-18 |
JP5930834B2 JP5930834B2 (ja) | 2016-06-08 |
Family
ID=47911360
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012106312A Active JP5930834B2 (ja) | 2011-09-27 | 2012-05-07 | 画像処理装置、画像処理方法、画像処理装置の制御方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20130077867A1 (ja) |
JP (1) | JP5930834B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016114968A (ja) * | 2014-12-11 | 2016-06-23 | 株式会社東芝 | 半導体集積回路及びそれを用いたデータ転送方法 |
JP6902843B2 (ja) | 2016-10-07 | 2021-07-14 | キヤノン株式会社 | 画像処理装置および制御方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05199404A (ja) * | 1992-01-21 | 1993-08-06 | Minolta Camera Co Ltd | 画像読取り装置における拡大変倍処理方法 |
JPH0799592A (ja) * | 1993-07-26 | 1995-04-11 | Matsushita Electric Ind Co Ltd | 映像信号処理装置及び処理方法 |
JP2000163388A (ja) * | 1998-11-24 | 2000-06-16 | Minolta Co Ltd | データ処理システム |
JP2005109708A (ja) * | 2003-09-29 | 2005-04-21 | Mitsubishi Electric Corp | 画像拡大縮小方法及びこれを用いた画像拡大縮小装置 |
JP2008042321A (ja) * | 2006-08-02 | 2008-02-21 | Sony Corp | 画像信号処理装置、画像信号処理方法 |
JP2010171622A (ja) * | 2009-01-21 | 2010-08-05 | Canon Inc | 画像拡大方法、画像拡大装置および画像形成装置 |
JP2010277429A (ja) * | 2009-05-29 | 2010-12-09 | Canon Inc | リングバスを用いたデータ処理装置、データ処理方法およびプログラム |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02198266A (ja) * | 1989-01-27 | 1990-08-06 | Toshiba Corp | 画像形成装置 |
US5577256A (en) * | 1992-04-28 | 1996-11-19 | Sharp Kabushiki Kaisha | Data driven type information processor including a combined program memory and memory for queuing operand data |
US5983354A (en) * | 1997-12-03 | 1999-11-09 | Intel Corporation | Method and apparatus for indication when a bus master is communicating with memory |
US6175594B1 (en) * | 1998-05-22 | 2001-01-16 | Ati Technologies, Inc. | Method and apparatus for decoding compressed video |
JP2001067060A (ja) * | 1999-06-25 | 2001-03-16 | Sony Corp | 同期変換装置および方法、並びに記録媒体 |
US7266254B2 (en) * | 2002-02-13 | 2007-09-04 | Canon Kabushiki Kaisha | Data processing apparatus, image processing apparatus, and method therefor |
US7065665B2 (en) * | 2002-10-02 | 2006-06-20 | International Business Machines Corporation | Interlocked synchronous pipeline clock gating |
JP2007109204A (ja) * | 2005-09-15 | 2007-04-26 | Fujitsu Ltd | 画像処理装置及び画像処理方法 |
JP4723427B2 (ja) * | 2006-06-30 | 2011-07-13 | ルネサスエレクトロニクス株式会社 | 画像処理回路および画像処理システムならびに画像処理方法 |
JP4684959B2 (ja) * | 2006-07-04 | 2011-05-18 | キヤノン株式会社 | 画像処理装置、画像処理方法およびプログラム |
JP5590849B2 (ja) * | 2009-10-08 | 2014-09-17 | キヤノン株式会社 | 複数の処理モジュールを有する並列処理回路を備えるデータ処理装置、その制御装置、およびその制御方法、プログラム |
-
2012
- 2012-05-07 JP JP2012106312A patent/JP5930834B2/ja active Active
- 2012-07-19 US US13/552,748 patent/US20130077867A1/en not_active Abandoned
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05199404A (ja) * | 1992-01-21 | 1993-08-06 | Minolta Camera Co Ltd | 画像読取り装置における拡大変倍処理方法 |
JPH0799592A (ja) * | 1993-07-26 | 1995-04-11 | Matsushita Electric Ind Co Ltd | 映像信号処理装置及び処理方法 |
JP2000163388A (ja) * | 1998-11-24 | 2000-06-16 | Minolta Co Ltd | データ処理システム |
JP2005109708A (ja) * | 2003-09-29 | 2005-04-21 | Mitsubishi Electric Corp | 画像拡大縮小方法及びこれを用いた画像拡大縮小装置 |
JP2008042321A (ja) * | 2006-08-02 | 2008-02-21 | Sony Corp | 画像信号処理装置、画像信号処理方法 |
JP2010171622A (ja) * | 2009-01-21 | 2010-08-05 | Canon Inc | 画像拡大方法、画像拡大装置および画像形成装置 |
JP2010277429A (ja) * | 2009-05-29 | 2010-12-09 | Canon Inc | リングバスを用いたデータ処理装置、データ処理方法およびプログラム |
Non-Patent Citations (1)
Title |
---|
JPN6016012377; 籠谷 裕人、外3名: '"長方形動画像のための1アフィン変換法"' 電子情報通信学会論文誌 Vol.J81-D-I, No.1, 19980125, pp.11-20, 社団法人電子情報通信学会 * |
Also Published As
Publication number | Publication date |
---|---|
US20130077867A1 (en) | 2013-03-28 |
JP5930834B2 (ja) | 2016-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2013020450A (ja) | メモリ制御装置、情報処理装置およびメモリ制御方法 | |
JP2013008107A (ja) | 画像処理装置及びその制御方法 | |
US7710613B2 (en) | Image information apparatus | |
JP5930834B2 (ja) | 画像処理装置、画像処理方法、画像処理装置の制御方法 | |
US11256459B2 (en) | Data processing apparatus that switches to execution of a different command list at a preset control point, method of controlling the same, and computer-readable storage medium | |
US9679231B2 (en) | Copier and method in which print processing proceeds prior to storing all read image data exceeding predetermined size when ACS is selected | |
JP2013066072A (ja) | 画像読取装置、画像形成装置、画像読取方法、画像読取プログラム | |
US8724149B2 (en) | Image forming apparatus and image forming method transferring data corresponding to line of document with set time period | |
US9609173B2 (en) | Memory control circuit and image forming apparatus | |
JP5374543B2 (ja) | Dma制御装置、画像形成装置、および、dma制御方法 | |
JP4720236B2 (ja) | 画像処理装置 | |
JP2006285792A (ja) | 画像処理装置、画像処理方法 | |
JP2020191520A (ja) | 撮像装置及び撮像装置の制御方法 | |
JP2008065719A (ja) | シリアルデータ受信方法,装置および画像形成装置 | |
JP6123865B2 (ja) | 画像形成装置および画像形成システム | |
JP2009265776A (ja) | 画像処理装置 | |
JP2010147818A (ja) | 画像処理装置及び画像処理モジュール | |
JP2014045406A (ja) | 画像形成装置、画像形成装置の制御方法、及びプログラム | |
JP2005260846A (ja) | 画像情報装置および画像データ転送方法 | |
JP2008033432A (ja) | データ処理装置、画像形成装置、制御方法、及びプログラム | |
JP2017175197A (ja) | 画像処理装置及び画像形成装置 | |
JP2010287175A (ja) | データ処理装置、データ処理方法およびプログラム | |
JP2011088390A (ja) | 画像形成装置 | |
JP2001328315A (ja) | 画像形成システム | |
JP2003169172A (ja) | デジタル複写装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150428 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150428 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160324 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160401 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160426 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5930834 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |