JP2012170034A - レベルシフト回路 - Google Patents
レベルシフト回路 Download PDFInfo
- Publication number
- JP2012170034A JP2012170034A JP2011031580A JP2011031580A JP2012170034A JP 2012170034 A JP2012170034 A JP 2012170034A JP 2011031580 A JP2011031580 A JP 2011031580A JP 2011031580 A JP2011031580 A JP 2011031580A JP 2012170034 A JP2012170034 A JP 2012170034A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- nmos transistor
- thick
- level
- thick film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Landscapes
- Logic Circuits (AREA)
Abstract
【課題】入力信号のレベルが低電圧であっても、信号レベルの変換を高速かつ確実に行うことのできるレベルシフト回路を提供する。
【解決手段】 実施形態のレベルシフト回路は、厚膜のPMOSトランジスタTP1(TP2)および厚膜のNMOSトランジスタTN1(TN2)からなる一対の相補回路を有し、厚膜のNMOSトランジスタTN1(TN2)のゲートに入力された低電圧レベルの信号A(/A)を、厚膜のPMOSトランジスタTP2(TP1)を介して昇圧し、高電圧レベルの信号Z(/Z)を出力する。この一対の相補回路のそれぞれの出力端子と接地端子GNDとの間には、ブースター回路11(12)がそれぞれ接続されている。ブースター回路11(12)は、高電圧レベルの出力信号/Z(Z)の立ち下りを加速する。
【選択図】 図1
【解決手段】 実施形態のレベルシフト回路は、厚膜のPMOSトランジスタTP1(TP2)および厚膜のNMOSトランジスタTN1(TN2)からなる一対の相補回路を有し、厚膜のNMOSトランジスタTN1(TN2)のゲートに入力された低電圧レベルの信号A(/A)を、厚膜のPMOSトランジスタTP2(TP1)を介して昇圧し、高電圧レベルの信号Z(/Z)を出力する。この一対の相補回路のそれぞれの出力端子と接地端子GNDとの間には、ブースター回路11(12)がそれぞれ接続されている。ブースター回路11(12)は、高電圧レベルの出力信号/Z(Z)の立ち下りを加速する。
【選択図】 図1
Description
本発明の実施形態は、レベルシフト回路に関する。
近年の半導体集積回路では、消費電力低減や素子の信頼性の観点から内部は低電圧の電源電圧が用いられる。一方、高電圧の電源電圧を用いる外部回路との間で信号を入出力する入出力部には、従来と同様の高電圧の電源電圧が用いられる。そのため、内部回路の信号を高電圧の外部回路へ出力する場合、信号レベルを低電圧から高電圧へ変換するレベルシフト回路が用いられる。
レベルシフト回路は、高電圧の信号を処理するため、その回路を構成するトランジスタに高耐圧の厚膜トランジスタが用いられる。厚膜トランジスタは、低電圧用の薄膜トランジスタに比べ、しきい値が高い。
一方、製造プロセスの微細化の進展とともに、半導体集積回路の内部回路の電源電圧は、より低電圧化される傾向にある。これにより、内部回路からレベルシフト回路へ入力される信号レベルがより低下し、厚膜のNMOSトランジスタのしきい値電圧との差が小さくなる。その分、厚膜のNMOSトランジスタは、オン電流が減少し、動作速度が低下する。最悪の場合、製造バラツキによりしきい値電圧が高く仕上がると、レベルシフト回路自体が動作しなくなるおそれもある。
そこで、本発明が解決しようとする課題は、入力信号のレベルが低電圧であっても、信号レベルの変換を高速かつ確実に行うことのできるレベルシフト回路を提供することにある。
実施形態のレベルシフト回路は、厚膜のPMOSトランジスタおよび厚膜のNMOSトランジスタからなる一対の相補回路を有し、前記厚膜のNMOSトランジスタの各ゲートに入力された低電圧レベルの信号を、前記厚膜のPMOSトランジスタを介して昇圧し、高電圧レベルの信号を出力する。前記一対の相補回路のそれぞれの出力端子と接地端子との間に、ブースター回路がそれぞれ接続されている。ブースター回路は、前記高電圧レベルの出力信号の立ち下りを加速する。
以下、本発明の実施の形態について図面を参照して説明する。なお、図中、同一または相当部分には同一の符号を付して、その説明は繰り返さない。
(第1の実施形態)
図1は、本発明の第1の実施形態に係るレベルシフト回路の構成の例を示す回路図である。
図1は、本発明の第1の実施形態に係るレベルシフト回路の構成の例を示す回路図である。
本実施形態のレベルシフト回路は、高電圧電源VHDで動作する一対の相補回路、すなわち、厚膜のPMOSトランジスタTP1と厚膜のNMOSトランジスタTN1からなる第1の相補回路および厚膜のPMOSトランジスタTP2と厚膜のNMOSトランジスタTN2からなる第2の相補回路を有している。
厚膜のNMOSトランジスタTN1には、低電圧VLDレベルの信号Aが入力され、厚膜のNMOSトランジスタTN2には、信号Aを低電圧電源VLDで動作するインバータINV1で反転させた信号/Aが入力される。すなわち、信号/Aも、低電圧VLDレベルの信号である。
第1の相補回路の出力端子は厚膜のPMOSトランジスタTP2のゲート端子へ接続され、第2の相補回路の出力端子は厚膜のPMOSトランジスタTP1のゲート端子へ接続される。これにより、第1の相補回路と第2の相補回路は、スタチックラッチ回路を構成する。
また、本実施形態のレベルシフト回路では、第1の相補回路の出力端子と接地端子GNDとの間にブースター回路11が接続され、第2の相補回路の出力端子と接地端子GNDとの間にブースター回路12が接続されている。
ここで、まず、第1の相補回路と第2の相補回路で構成されるスタチックラッチ回路の動作について説明する。
いま、信号Aが‘H’(VLD)レベルへ変化し、厚膜のNMOSトランジスタTN1がオンし、そのドレイン端子が‘L’(接地電位GND)レベルへ変化すると、厚膜のPMOSトランジスタTP2がオンし、厚膜のPMOSトランジスタTP2のドレイン端子が‘H’(VHD)レベルへ変化する。そこで、この厚膜のPMOSトランジスタTP2のドレイン端子、すなわち、第2の相補回路の出力端子の出力を高電圧VHDレベルの出力信号Zとする。
このとき、厚膜のPMOSトランジスタTP1はオフし、厚膜のPMOSトランジスタTP1のドレイン端子は‘L’レベルとなる。そこで、この厚膜のPMOSトランジスタTP1のドレイン端子、すなわち、第1の相補回路の出力端子の出力を反転出力信号/Zとする。
一方、信号Aが‘L’レベルへ変化すると、その反転信号/Aが‘H’(VLD)レベルへ変化する。これにより、厚膜のNMOSトランジスタTN2がオンし、そのドレイン端子が‘L’レベルへ変化すると、厚膜のPMOSトランジスタTP1がオンし、反転出力信号/Zが‘H’(VHD)レベルへ変化する。また、出力信号Zは‘L’レベルへ変化する。
上述したように、厚膜のNMOSトランジスタTN1(TN2)は、ゲート端子に低電圧VLDレベルの電圧が入力されるとオンし、出力信号/Z(Z)を、高電圧VHDレベルから接地電位GNDレベルへ引き下げようとする。ところが、厚膜のNMOSトランジスタTN1(TN2)のしきい値Vth1は高いため、ゲート電圧VLDとしきい値電圧Vth1の差が小さい。例えば、VLD=0.9V、Vth1=0.6Vとすると、その差(VLD−Vth1)は、
VLD−Vth1=0.9−0.6=0.3(V)
しかない。
VLD−Vth1=0.9−0.6=0.3(V)
しかない。
そのため、厚膜のNMOSトランジスタTN1(TN2)がオンしたときに流れるオン電流が少なく、出力信号/Z(Z)の立ち下りに時間がかかる。
そこで、本実施例では、第1の相補回路の出力端子と接地端子GNDとの間にブースター回路11を接続し、第2の相補回路出力端子と接地端子GNDとの間にブースター回路12を接続し、出力信号/Z、Zの立ち下りを加速する。
ブースター回路11(12)は、低電圧VLDレベルの信号A(/A)が入力される薄膜のNMOSトランジスタTN11(TN12)と、薄膜のNMOSトランジスタTN11(TN12)のドレイン端子電圧を高電圧VHDレベルよりも低下させるクランプ回路CL11(CL12)とが、直列に接続されている。
薄膜のNMOSトランジスタTN11(TN12)は、厚膜のNMOSトランジスタTN1(TN2)がオンするときに同時にオンする。このとき、薄膜のNMOSトランジスタTN11(TN12)のしきい値電圧Vth2は、厚膜のNMOSトランジスタTN1(TN2)のしきい値Vth1よりも低いため、ゲート電圧としきい値電圧の差(VLD−Vth2)は、厚膜のNMOSトランジスタTN1(TN2)における差(VLD−Vth1)よりも大きい。例えば、VLD=0.9V、Vth2=0.4Vとすると、その差(VLD−Vth2)は、
VLD−Vth2=0.9−0.4=0.5(V)
である。
VLD−Vth2=0.9−0.4=0.5(V)
である。
したがって、薄膜のNMOSトランジスタTN11、TN12のオン電流は、厚膜のNMOSトランジスタTN1、TN2のオン電流よりも大きい。これにより、厚膜のNMOSトランジスタTN1、TN2単独の場合よりも、出力信号/Z、Zの立ち下り時間を短くすることができる。
ただし、薄膜のNMOSトランジスタTN11、TN12は、耐圧が低い。そのため、ブースター回路11、12を設け、薄膜のNMOSトランジスタTN11、TN12のドレイン端子に印加される電圧を高電圧VHDよりも低くする。これにより、薄膜のNMOSトランジスタTN11、TN12の耐圧を十分に確保することができ、酸化膜破壊などの信頼性上の問題を回避することができる。
図2に、クランプ回路CL11、CL12の具体的な回路例を示す。
図2(a)は、1段のPNダイオードD1を使用したものである。これにより、シリコン基板の場合、ダイオードの順方向電圧降下として、0.7V程度の電圧降下が得られる。図2(b)は、2段のPNダイオードD1、D2を使用したものである。これにより、1.4V程度の電圧降下が得られる。図2(c)、(d)は、2段のMOSトランジスタT1、T2をダイオード接続した例である。1段のMOSトランジスタのしきい値を0.8Vとすると、1.6V程度の電圧降下が得られる。
このような本実施形態によれば、出力信号/Z(Z)の立ち下り時に、しきい値電圧が比較的低い薄膜のNMOSトランジスタTN11(TN12)に、多くの電流を流すことができるので、出力信号/Z(Z)の立ち下り速度を速めることができる。
また、クランプ回路CL11(CL12)を接続して、薄膜のNMOSトランジスタTN11(TN12)のドレイン端子に印加される電圧を低下させるので、低耐圧の薄膜トランジスタを使用しても、薄膜トランジスタの信頼性を確保することができる。
(第2の実施形態)
第1の実施形態のブースター回路11(12)の薄膜のNMOSトランジスタTN11(TN12)は、入力信号A(/A)が‘L’レベルのときオフし、そのドレイン端子がフローティング状態となる。そのため、外部からの誘導などによりその電位が、想定以上に高くなることがある。また、スイッチング時の過渡状態のときにも、高電位となることがある。そこで、本実施の形態では、ブースター回路11(12)の薄膜のNMOSトランジスタTN11(TN12)のドレイン端子の電位の上昇を抑制することのできるレベルシフト回路の例を示す。
第1の実施形態のブースター回路11(12)の薄膜のNMOSトランジスタTN11(TN12)は、入力信号A(/A)が‘L’レベルのときオフし、そのドレイン端子がフローティング状態となる。そのため、外部からの誘導などによりその電位が、想定以上に高くなることがある。また、スイッチング時の過渡状態のときにも、高電位となることがある。そこで、本実施の形態では、ブースター回路11(12)の薄膜のNMOSトランジスタTN11(TN12)のドレイン端子の電位の上昇を抑制することのできるレベルシフト回路の例を示す。
図3は、本発明の第2の実施形態に係るレベルシフト回路の構成の例を示す回路図である。
本実施形態が第1の実施形態と異なる点は、第1の相補回路の出力端子と接地端子GNDとの間にブースター回路21が接続され、第2の相補回路の出力端子と接地端子GNDとの間にブースター回路22が接続される点である。
ブースター回路21(22)がブースター回路11(12)と異なる点は、薄膜のNMOSトランジスタTN11(TN12)のドレイン端子と接地端子GNDとの間に、クランプ回路CL21(CL22)が接続されている点である。クランプ回路CL21(CL22)は、クランプ回路CL11と同様の構成を有する回路である。
クランプ回路CL21(CL22)は、薄膜のNMOSトランジスタTN11(TN12)のドレイン端子の電位が高くなって順方向バイアスが印加されたときのみ動作し、薄膜のNMOSトランジスタTN11(TN12)のドレイン端子の電位が上昇しようとするのを抑制する。
このとき、クランプ回路CL21(CL22)は、必ずしも大きな電流を流す必要はない。したがって、その回路を構成する素子の寸法は小さくてよく、半導体チップ上の占有面積も比較的少なくて済む。
このような本実施形態によれば、クランプ回路CL21(CL22)により、薄膜のNMOSトランジスタTN11(TN12)のドレイン端子の電位が偶発的に上昇することを防止することができる。これにより、より高い信頼性を確保することができる。
(第3の実施形態)
第1および第2の実施形態では、一対の相補回路に薄膜のNMOSトランジスタTN11、TN12を付加することにより、出力信号/Z、Zの立ち下りを加速する例を示した。ところで、出力信号/Z(Z)の立ち下り開始時には、厚膜のPMOSトランジスタTP1(TP2)が未だオンしているため、厚膜のPMOSトランジスタTP1(TP2)に流れる電流が大きいと、それだけ出力信号/Z(Z)の立ち下げに時間を要する。そこで、本実施形態では、厚膜のPMOSトランジスタTP1、TP2に流れる電流を小さくして、出力信号/Z、Zの立ち下りを加速する例を示す。
第1および第2の実施形態では、一対の相補回路に薄膜のNMOSトランジスタTN11、TN12を付加することにより、出力信号/Z、Zの立ち下りを加速する例を示した。ところで、出力信号/Z(Z)の立ち下り開始時には、厚膜のPMOSトランジスタTP1(TP2)が未だオンしているため、厚膜のPMOSトランジスタTP1(TP2)に流れる電流が大きいと、それだけ出力信号/Z(Z)の立ち下げに時間を要する。そこで、本実施形態では、厚膜のPMOSトランジスタTP1、TP2に流れる電流を小さくして、出力信号/Z、Zの立ち下りを加速する例を示す。
図4は、本発明の第3の実施形態に係るレベルシフト回路の構成の例を示す回路図である。
本実施形態のレベルシフト回路は、高電圧電源VHDで動作する一対の相補回路、すなわち、厚膜のPMOSトランジスタTP1と厚膜のNMOSトランジスタTN1からなる第1の相補回路および厚膜のPMOSトランジスタTP2と厚膜のNMOSトランジスタTN2からなる第2の相補回路を有している。
厚膜のNMOSトランジスタTN1には、低電圧VLDレベルの信号Aが入力され、厚膜のNMOSトランジスタTN2には、信号Aを反転させた低電圧VLDレベルの信号/Aが入力される。
第1の相補回路の出力端子は厚膜のPMOSトランジスタTP2のゲート端子へ入力され、第2の相補回路の出力端子は厚膜のPMOSトランジスタTP1のゲート端子へ入力される。
また、本実施形態のレベルシフト回路は、第1の相補回路の厚膜のPMOSトランジスタTP1と高電源電圧端子VHDとの間に接続され、ゲート端子へ低電圧VLDレベルの信号Aが入力される厚膜のPMOSトランジスタTP3と、第2の相補回路の厚膜のPMOSトランジスタTP2と高電源電圧端子VHDとの間に接続され、ゲート端子へ低電圧VLDレベルの信号/Aが入力される厚膜のPMOSトランジスタTP4と、を備える。
本実施形態においても、第1の相補回路と第2の相補回路はスタチックラッチ回路を構成し、第1の相補回路の出力端子から高電圧VHDレベルの出力信号/Zが出力され、第2の相補回路の出力端子から高電圧VHDレベルの出力信号Zが出力される。
次に、本実施形態のレベルシフト回路における、出力信号/Z(Z)の立ち下り時の動作について説明する。
いま、信号A(/A)のレベルが、‘L’から‘H’(VLDレベル)へ遷移すると、厚膜のNMOSトランジスタTN1(TN2)がオンし、出力信号/Z(Z)のレベルを引き下げようとする。
このとき、厚膜のPMOSトランジスタTP1(TP2)は、未だオン状態である。したがって、もし、厚膜のPMOSトランジスタTP1(TP2)が、直接、高電源電圧端子VHDに接続されていれば、厚膜のPMOSトランジスタTP1(TP2)には、かなりの電流が流れることになる。
ところが、本実施形態では、厚膜のPMOSトランジスタTP1(TP2)と高電源電圧端子VHDとの間に、厚膜のPMOSトランジスタTP3(TP4)が挿入されている。この厚膜のPMOSトランジスタTP3(TP4)のゲート端子には信号A(/A)が入力されている。したがって、信号A(/A)が‘L’レベルから‘H’(VLD)レベルへ変化したとき、厚膜のPMOSトランジスタTP3(TP4)のゲート端子には低電圧VLDが印加されるようになる。
高電圧VHDで動作する厚膜のPMOSトランジスタTP3(TP4)にとって、低電圧VLDは、ゲート電圧としては中間レベルである。したがって、このとき、厚膜のPMOSトランジスタTP3(TP4)は、弱いオン状態となる。そのため、このとき厚膜のPMOSトランジスタTP3(TP4)に流れる電流は、完全なオン状態のときと比べて、かなり少ない。
この弱いオン状態となっている厚膜のPMOSトランジスタTP3(TP4)に流れる電流が、オン状態の厚膜のPMOSトランジスタTP1(TP2)へ流れる。したがって、高電源電圧端子VHDへ直結する場合よりも、厚膜のPMOSトランジスタTP1(TP2)を流れる電流が減少する。すなわち、厚膜のPMOSトランジスタTP3(TP4)は、厚膜のPMOSトランジスタTP1(TP2)に流れる電流をリミットする働きをする。
厚膜のPMOSトランジスタTP1(TP2)から流れ込む電流が少なくなれば、その分早く、厚膜のNMOSトランジスタTN1(TN2)は、接地端子GNDへの電流の流し込みを完了することができる。すなわち、出力信号/Z(Z)の立ち下りを早く完了させることができる。
なお、信号A(/A)が‘L’レベルのときは、厚膜のPMOSトランジスタTP3(TP4)は完全にオンするので、出力信号/Z(Z)の‘H’レベル出力動作には厚膜のPMOSトランジスタTP3(TP4)は影響を及ぼさない。
このような本実施形態によれば、出力信号/Z(Z)の立ち下り遷移中に厚膜のPMOSトランジスタTP1(TP2)から流れ込む電流を、厚膜のPMOSトランジスタTP1(TP2)と高電源電圧端子VHDとの間に挿入された厚膜のPMOSトランジスタTP3(TP4)によりリミットすることができるので、出力信号/Z(Z)を高速に立ち下げることができる。
(第4の実施形態)
図5は、本発明の第4の実施形態に係るレベルシフト回路の構成の例を示す回路図である。
図5は、本発明の第4の実施形態に係るレベルシフト回路の構成の例を示す回路図である。
本実施形態のレベルシフト回路は、第3の実施形態の第1の相補回路、第2の相補回路の出力端子に、第1の実施形態で示したブースター回路11、ブースター回路12を、それぞれに接続したものである。
したがって、本実施形態のレベルシフト回路では、出力信号/Z、Zの立ち下げ動作に関し、第3の実施形態で示した厚膜のPMOSトランジスタTP3、TP4による加速効果に加えて、薄膜のNMOSトランジスタTN11、TN12による加速効果が得られる。
すなわち、本実施形態によれば、出力信号/Z、Zを、より高速に立ち下げることができる。
(第5の実施形態)
図6は、本発明の第5の実施形態に係るレベルシフト回路の構成の例を示す回路図である。
図6は、本発明の第5の実施形態に係るレベルシフト回路の構成の例を示す回路図である。
本実施形態のレベルシフト回路は、第3の実施形態の第1の相補回路、第2の相補回路の出力端子に、第2の実施形態で示したブースター回路21、ブースター回路22を、それぞれに接続したものである。
したがって、本実施形態のレベルシフト回路では、出力信号/Z、Zの立ち下げ動作に関し、第3の実施形態で示した厚膜のPMOSトランジスタTP3、TP4による加速効果に加えて、薄膜のNMOSトランジスタTN11、TN12による加速効果、および、クランプ回路CL21(CL22)による薄膜のNMOSトランジスタTN11(TN12)のドレイン端子の偶発的な電位の上昇防止効果が、得られる。
すなわち、本実施形態によれば、出力信号/Z、Zを、より高速に立ち下げることができるとともに、より高い信頼性を確保することができる。
以上説明した少なくとも1つの実施形態のレベルシフト回路によれば、入力信号のレベルが低電圧であっても、高電圧レベルへの変換を高速かつ確実に行うことができる。
また、本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。
11、12、21、22 ブースター回路
CL11、CL12、CL21、CL22 クランプ回路
TNV1 インバータ
TP1〜TP4 厚膜のPMOSトランジスタ
TN1、TN2 厚膜のNMOSトランジスタ
TN11、TN12 薄膜のNMOSトランジスタ
CL11、CL12、CL21、CL22 クランプ回路
TNV1 インバータ
TP1〜TP4 厚膜のPMOSトランジスタ
TN1、TN2 厚膜のNMOSトランジスタ
TN11、TN12 薄膜のNMOSトランジスタ
Claims (7)
- 厚膜のPMOSトランジスタおよび厚膜のNMOSトランジスタからなる一対の相補回路を有し、前記厚膜のNMOSトランジスタの各ゲートに入力された低電圧レベルの信号を、前記厚膜のPMOSトランジスタを介して昇圧し、高電圧レベルの信号を出力するレベルシフト回路であって、
前記一対の相補回路のそれぞれの出力端子と接地端子との間に、前記高電圧レベルの出力信号の立ち下りを加速するブースター回路がそれぞれ接続されている
ことを特徴とするレベルシフト回路。 - 前記ブースター回路が、
一端が前記出力端子に接続され、前記一端へ印加された電圧を低下させた電圧を他端へ出力する第1のクランプ回路と、
一端が前記第1のクランプ回路の前記他端に接続され、他端が前記接地端子に接続された、前記厚膜のNMOSトランジスタよりもしきい値の低い薄膜のNMOSトランジスタと
を備え、
前記薄膜のNMOSトランジスタのゲート端子へ前記低電圧レベルの信号が入力される
ことを特徴とする請求項1に記載のレベルシフト回路。 - 前記ブースター回路が、
一端が前記薄膜のNMOSトランジスタのドレイン端子に接続され、他端が前記接地端子に接続される第2のクランプ回路をさらに備える
ことを特徴とする請求項2に記載のレベルシフト回路。 - 厚膜の第1のPMOSトランジスタおよび厚膜のNMOSトランジスタからなる一対の相補回路を有し、前記厚膜のNMOSトランジスタの各ゲートに入力された低電圧レベルの信号を、前記厚膜の第1のPMOSトランジスタを介して昇圧し、高電圧レベルの信号を出力するレベルシフト回路であって、
前記一対の相補回路のそれぞれの前記厚膜の第1のPMOSトランジスタと高電源電圧端子との間に接続され、ゲート端子へ前記低電圧レベルの信号が入力される厚膜の第2のPMOSトランジスタを備える
ことを特徴とするレベルシフト回路。 - 前記一対の相補回路のそれぞれの出力端子と接地端子との間に、前記高電圧レベルの出力信号の立ち下りを加速するブースター回路がそれぞれ接続されている
ことを特徴とする請求項4に記載のレベルシフト回路。 - 前記ブースター回路が、
一端が前記出力端子に接続され、前記一端へ印加された電圧を低下させた電圧を他端へ出力する第1のクランプ回路と、
一端が前記第1のクランプ回路の前記他端に接続され、他端が前記接地端子に接続された、前記厚膜のNMOSトランジスタよりもしきい値の低い薄膜のNMOSトランジスタと
を備え、
前記薄膜のNMOSトランジスタのゲート端子へ前記低電圧レベルの信号が入力される
ことを特徴とする請求項5に記載のレベルシフト回路。 - 前記ブースター回路が、
一端が前記薄膜のNMOSトランジスタのドレイン端子に接続され、他端が前記接地端子に接続される第2のクランプ回路をさらに備える
ことを特徴とする請求項6に記載のレベルシフト回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011031580A JP2012170034A (ja) | 2011-02-17 | 2011-02-17 | レベルシフト回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011031580A JP2012170034A (ja) | 2011-02-17 | 2011-02-17 | レベルシフト回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2012170034A true JP2012170034A (ja) | 2012-09-06 |
Family
ID=46973674
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011031580A Withdrawn JP2012170034A (ja) | 2011-02-17 | 2011-02-17 | レベルシフト回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2012170034A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019145979A (ja) * | 2018-02-20 | 2019-08-29 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
WO2022107655A1 (ja) * | 2020-11-19 | 2022-05-27 | ローム株式会社 | レベルシフト回路及び電源装置 |
WO2023073904A1 (ja) * | 2021-10-29 | 2023-05-04 | 株式会社ソシオネクスト | レベルシフト回路 |
-
2011
- 2011-02-17 JP JP2011031580A patent/JP2012170034A/ja not_active Withdrawn
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019145979A (ja) * | 2018-02-20 | 2019-08-29 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP7114268B2 (ja) | 2018-02-20 | 2022-08-08 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
WO2022107655A1 (ja) * | 2020-11-19 | 2022-05-27 | ローム株式会社 | レベルシフト回路及び電源装置 |
WO2023073904A1 (ja) * | 2021-10-29 | 2023-05-04 | 株式会社ソシオネクスト | レベルシフト回路 |
US11894843B2 (en) | 2021-10-29 | 2024-02-06 | Socionext Inc. | Level shift circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7683668B1 (en) | Level shifter | |
US7511555B2 (en) | Level conversion circuit and input-output device using same | |
US8928513B1 (en) | Current steering digital-to-analog converter (DAC) switch driver | |
US9397557B2 (en) | Charge pump with wide operating range | |
US9608604B2 (en) | Voltage level shifter with single well voltage | |
KR19980063516A (ko) | 출력 구동 회로 및 반도체 장치 | |
CN108336991B (zh) | 电平移位电路 | |
JP2012170034A (ja) | レベルシフト回路 | |
CN109417606B (zh) | 一种可输出正负电压的电平转换器 | |
TWI739695B (zh) | 轉壓器 | |
US11894843B2 (en) | Level shift circuit | |
JP2011103607A (ja) | 入力回路 | |
KR100241201B1 (ko) | 버스홀드회로 | |
US20100301921A1 (en) | Switching control circuit | |
CN101388662A (zh) | 电平转换电路 | |
US10601405B2 (en) | Buffer circuit | |
JP2010166457A (ja) | レベルシフト回路およびそれを備えた半導体装置 | |
US8723581B1 (en) | Input buffers | |
US20090002028A1 (en) | Mixed-voltage i/o buffer to limit hot-carrier degradation | |
US6326835B1 (en) | Input/output circuit for semiconductor integrated circuit device | |
JP2008072197A (ja) | 半導体集積回路装置 | |
JP2008259182A (ja) | 昇圧回路に用いられる電流制御回路 | |
JP4588436B2 (ja) | レベルシフタ回路 | |
US11979155B2 (en) | Semiconductor integrated circuit device and level shifter circuit | |
US10855261B2 (en) | Level shifter with deterministic output during power-up sequence |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20140513 |