JP2012079357A5 - - Google Patents

Download PDF

Info

Publication number
JP2012079357A5
JP2012079357A5 JP2012015079A JP2012015079A JP2012079357A5 JP 2012079357 A5 JP2012079357 A5 JP 2012079357A5 JP 2012015079 A JP2012015079 A JP 2012015079A JP 2012015079 A JP2012015079 A JP 2012015079A JP 2012079357 A5 JP2012079357 A5 JP 2012079357A5
Authority
JP
Japan
Prior art keywords
virtual machine
register set
event
selected register
context
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012015079A
Other languages
English (en)
Other versions
JP2012079357A (ja
JP5562988B2 (ja
Filing date
Publication date
Priority claimed from US11/174,254 external-priority patent/US7904903B2/en
Application filed filed Critical
Publication of JP2012079357A publication Critical patent/JP2012079357A/ja
Publication of JP2012079357A5 publication Critical patent/JP2012079357A5/ja
Application granted granted Critical
Publication of JP5562988B2 publication Critical patent/JP5562988B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (29)

  1. 仮想化技術を実現するプラットホームアーキテクチャを有する計算プラットホームシステムであって:
    複数のレジスタセットを有するプロセッサ;
    前記プロセッサ上で動作する複数の仮想機械(VM)であり、各VMがゲストオペレーティングシステムにて動作し、各VMに少なくとも1つの仮想機械制御構造(VMCS)が付随し、該VMCSが、選択されたレジスタセットにアクセスするプロセッサ命令に関するトラップ事象を指し示す複数のフィールドを有する、複数の仮想機械;
    動作中のVMから該VMにおける所定のトラップ事象の発生に応答してイグジットするための各VMのトラップ機構であり、該VMにおいて該所定のトラップ事象が発生したことを指し示すように該VMのVMCS内の第1のフィールドを設定するトラップ機構;及び
    前記複数の仮想機械間でコンテキスト切替をスケジューリングし且つ前記複数の仮想機械間でコンテキストを切替える仮想機械モニタ(VMM)であり
    当該VMMは、前記複数のレジスタセットのうちの何れが前記複数のVMのうちの少なくとも1つ及び前記プロセッサ上で実行されている処理によって使用されるかを認識し;且つ
    コンテキスト切替において、当該VMMは、前記複数のVMのうちの少なくとも1つによってアクセスされるレジスタセットのコンテキストを保存するが、前記複数のVMのうちの何れの1つによっても使用されないレジスタセットのコンテキストを保存しない;
    VMM;
    を有するシステム。
  2. 前記トラップ機構は、トラップを生じさせる複数の事象を特定するためのVMCSデータ構造を有する、請求項1に記載のシステム。
  3. 前記第1のフィールドは、VMCSデータ構造内の1ビットを有し、前記複数の仮想機械の各々は少なくとも1つの対応するVMCSを有する、請求項1に記載のシステム。
  4. 前記VMCS内の前記第1のフィールドは、所定の事象に応答してリセットされる、請求項1に記載のシステム。
  5. 選択されたレジスタセットにアクセスするプロセッサ命令に関する前記所定のトラップ事象の前記トラップは、選択された事象が以前に仮想機械内で発生したことに応答して、該選択された事象に対して該仮想機械内で無効にされる、請求項1に記載のシステム。
  6. 無効にされた事象トラップは該仮想機械が再開されるときに該仮想機械に対して再び有効にされる、請求項5に記載のシステム。
  7. コンテキスト切替において、前記VMMは、前記複数のVMのうちの2つ以上によってアクセスされるレジスタセットのコンテキスト保存し、前記複数のVMのうちの1つ以下によって使用されるレジスタセットのコンテキスト保存ない、請求項1に記載のシステム。
  8. 前記複数の仮想機械の1つにて起動されているオペレーティングシステム(OS)は、選択されたレジスタセットが該OSの下で起動されている処理によってもはやアクセスされていないとき、そのことを前記VMMに通知する、請求項1に記載のシステム。
  9. コンピュータによって実行される方法であって:
    仮想化技術を実現する計算プラットホーム内の第1の仮想機械が該プラットホーム上のプロセッサ内の複数のレジスタセットのうちの選択されたレジスタセットを使用するとき、そのことを前記プロセッサによって特定する特定段階であり、該選択されたレジスタセットの使用を指し示す該第1の仮想機械における事象をトラップする段階と、該選択されたレジスタセットが該第1の仮想機械によって使用されることを指し示すようにビットフィールドを設定する段階とを有する特定段階;
    前記プロセッサ上で動作する仮想機械モニタ(VMM)によって、対応する選択されたレジスタセットに対して前記ビットフィールドが設定されているかを決定する決定段階
    前記選択されたレジスタセットが前記第1の仮想機械によって使用されていると特定されたとき、前記第1の仮想機械から第2の仮想機械にプロセッサコンテキストを切り替えることに先立って、前記仮想機械モニタ(VMM)を用いて、前記第1の仮想機械に対して前記選択されたレジスタセットのコンテキストのみを保存する保存段階;
    を有する方法。
  10. 前記選択されたレジスタセットが前記第1の仮想機械によって使用されていると特定されたとき、前記第2の仮想機械から前記第1の仮想機械にプロセッサコンテキストを切り替えることに先立って、前記仮想機械モニタ(VMM)を用いて、前記第1の仮想機械に対して前記選択されたレジスタセットのコンテキストを復元する段階;
    を更に有する請求項9に記載の方法。
  11. 前記特定段階は更に
    所定の命令の実行に応答して、該所定の命令が仮想機械制御構造(VMCS)内で前記選択されたレジスタセットに対応するものとして規定されているかを決定する段階;
    を有する、請求項9に記載の方法。
  12. 前記事象をトラップする段階は更に
    前記第1の仮想機械における前記事象がトラップされるべきかを、前記事象に対応する仮想機械制御構造(VMCS)内のビットデータに基づいて特定する段階;及び
    前記事象がトラップされるべきであることを前記VMCSが指し示すとき、前記第1の仮想機械における前記事象をトラップし、前記事象がトラップされるべきでないことを前記VMCSが指し示すとき、前記事象をトラップしない段階;
    を有する、請求項9に記載の方法。
  13. 前記選択されたレジスタセットが、前記第1の仮想機械によって使用されているとして以前に特定されているとき、前記事象をトラップしない段階;
    を更に有する請求項9に記載の方法。
  14. 前記第1の仮想機械以外の仮想機械が前記選択されたレジスタセットを使用するかを決定する段階;及び
    前記選択されたレジスタセットが前記第1の仮想機械以外の仮想機械によって使用されない場合、前記選択されたレジスタセットのコンテキストを保存しない段階;
    を更に有する請求項9に記載の方法。
  15. 前記第1の仮想機械が前記選択されたレジスタセットをもはや使用しないことを前記VMMに通知する段階;
    を更に有する請求項9に記載の方法。
  16. 実行される時に機械に:
    仮想化技術を実現する計算プラットホーム内の第1の仮想機械が該プラットホーム上のプロセッサ内の複数のレジスタセットのうちの選択されたレジスタセットを使用するとき、そのことを特定する特定段階であり、該選択されたレジスタセットの使用を指し示す該第1の仮想機械における事象をトラップする段階と、該選択されたレジスタセットが該第1の仮想機械によって使用されることを指し示すようにビットフィールドを設定する段階とを有する特定段階;
    前記プロセッサ上で動作する仮想機械モニタ(VMM)によって、対応する選択されたレジスタセットに対して前記ビットフィールドが設定されているかを決定する決定段階
    前記選択されたレジスタセットが前記第1の仮想機械によって使用されていると特定されたとき、前記第1の仮想機械から第2の仮想機械にプロセッサコンテキストを切り替えることに先立って、前記仮想機械モニタ(VMM)を用いて、前記第1の仮想機械に対して前記選択されたレジスタセットのコンテキストを保存する保存段階;及び
    複数の仮想機械(VM)のうちの少なくとも1つ及び前記プロセッサ上で実行されている処理の何れにも使用されないレジスタセットのコンテキストを保存しない段階;
    を行わせる命令を有する機械読み取り可能な記録媒体。
  17. 前記機械に:
    前記選択されたレジスタセットが前記第1の仮想機械によって使用されていると特定されたとき、前記第2の仮想機械から前記第1の仮想機械にプロセッサコンテキストを切り替えることに先立って、前記仮想機械モニタ(VMM)によって前記第1の仮想機械に対して前記選択されたレジスタセットのコンテキストを復元する段階;
    を実行させる命令を更に有する請求項16に記載の記録媒体。
  18. 前記特定段階は更に
    所定の命令の実行に応答して、該所定の命令が仮想機械制御構造(VMCS)内で前記選択されたレジスタセットに対応するものとして規定されているかを決定する段階;
    を有する、請求項16に記載の記録媒体。
  19. 前記事象をトラップする段階は更に
    前記第1の仮想機械における前記事象がトラップされるべきかを、前記事象に対応する仮想機械制御構造(VMCS)内のビットデータに基づいて特定する段階;及び
    前記事象がトラップされるべきであることを前記VMCSが指し示すとき、前記第1の仮想機械における前記事象をトラップし、前記事象がトラップされるべきでないことを前記VMCSが指し示すとき、前記事象をトラップしない段階;
    を有する、前記請求項17に記載の記録媒体。
  20. 前記選択されたレジスタセットが、前記第1の仮想機械によって使用されているとして以前に特定されているとき、前記事象をトラップしない段階;
    を行わせる命令を更に有する請求項17に記載の記録媒体。
  21. 前記第1の仮想機械以外の仮想機械が前記選択されたレジスタセットを使用するかを決定する段階;及び
    前記選択されたレジスタセットが前記第1の仮想機械以外の仮想機械によって使用されない場合、前記選択されたレジスタセットのコンテキストを保存しない段階;
    を行わせる命令を更に有する請求項16に記載の記録媒体。
  22. 前記第1の仮想機械が前記選択されたレジスタセットをもはや使用しないことを前記VMMに通知する段階;
    を行わせる命令を更に有する請求項16に記載の記録媒体。
  23. コンピュータによって実行される方法であって:
    プロセッサ上で動作する仮想機械での、選択されたレジスタセットに対応する命令の実行に応答して、実行中の仮想機械から仮想機械モニタへのトラップを生じさせる段階;
    記選択されたレジスタセットに対応する第1のフィールドを設定する段階であり、該第1のフィールドは、前記仮想機械が前記選択されたレジスタセットを使用することを指し示す、設定する段階
    前記第1のフィールドを設定する段階後、前記選択されたレジスタセットに対する第1の仮想機械のトラップを無効にする段階であり、前記第1のフィールドは、前記第1の仮想機械に対応する制御構造内の少なくとも1つのビットを有し、前記制御構造は、各々が複数のレジスタセットのうちの1つに対応する複数のフィールドを有する、無効にする段階;及び
    前記第1の仮想機械と第2の仮想機械との間でのプロセッサコンテキスト切替の要求に応答して、前記第1の仮想機械によってアクセスされるレジスタセットのコンテキストのみを保存する段階;
    を有する方法。
  24. 前記フィールドは、前記仮想機械及びプロセッサに対応する仮想機械制御構造(VMCS)内の少なくとも1つのビットを有する、請求項23に記載の方法。
  25. 仮想機械間でのプロセッサコンテキスト切替要求に応答して、前記対応する第1のフィールドが設定されているとき、前記選択されたレジスタセットのコンテキストを保存する段階;
    を更に有する請求項24に記載の方法。
  26. コンピュータによって実行される方法であって:
    仮想化技術を実現する計算プラットホーム内で動作する第1の仮想機械が該プラットホーム上のプロセッサ内の複数のレジスタセットのうちの選択された1つを使用するとき、そのことを特定する段階であり、
    当該特定する段階は更に、所定の命令の実行に応答して、該所定の命令が制御構造内で該選択されたレジスタセットに対応するものとして規定されているかを決定する段階と、該選択されたレジスタセットの使用を指し示す該第1の仮想機械における事象をトラップする段階と、該選択されたレジスタセットが該第1の仮想機械によって使用されることを指し示すようにフィールドを設定する段階とを有し、該トラップする段階は更に、前記第1の仮想機械における該事象がトラップされるべきかを、該事象に対応する前記制御構造内のビットに基づいて特定することを有する、特定する段階;
    前記事象がトラップされるべきであることを前記制御構造が指し示すとき、前記第1の仮想機械における前記事象をトラップし、前記事象がトラップされるべきでないことを前記制御構造が指し示すとき、前記事象をトラップしない段階;及び
    前記選択されたレジスタセットが前記第1の仮想機械によって使用されていると特定されたとき、前記第1の仮想機械から第2の仮想機械にプロセッサコンテキストを切り替えることに先立って、仮想機械モニタ(VMM)を用いて、前記第1の仮想機械に対して前記選択されたレジスタセットのコンテキストのみを保存する段階;
    を有する方法。
  27. 第1の仮想機械が選択されたレジスタセットを使用するかを決定する段階;
    前記第2の仮想機械が前記選択されたレジスタセットを使用するかを決定する段階;及び
    前記選択されたレジスタセットが前記第2の仮想機械によって使用されないとき、前記第1の仮想機械に対して前記選択されたレジスタセットのコンテキストを保存しない段階;
    を更に有する請求項26に記載の方法。
  28. 前記第1の仮想機械が前記選択されたレジスタセットをもはや使用しないことを前記VMMに通知する段階;
    を更に有する請求項26に記載の方法。
  29. 前記制御構造は仮想機械制御構造(VMCS)を有する、請求項26に記載の方法。
JP2012015079A 2005-06-30 2012-01-27 命令群トラッピングによってosコンテキスト切替を最適化するシステム及び方法 Expired - Fee Related JP5562988B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/174,254 US7904903B2 (en) 2005-06-30 2005-06-30 Selective register save and restore upon context switch using trap
US11/174,254 2005-07-01

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2008519684A Division JP2008545205A (ja) 2005-06-30 2006-06-29 命令群トラッピングによってosコンテキスト切替を最適化するシステム及び方法

Publications (3)

Publication Number Publication Date
JP2012079357A JP2012079357A (ja) 2012-04-19
JP2012079357A5 true JP2012079357A5 (ja) 2013-04-18
JP5562988B2 JP5562988B2 (ja) 2014-07-30

Family

ID=37075628

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2008519684A Pending JP2008545205A (ja) 2005-06-30 2006-06-29 命令群トラッピングによってosコンテキスト切替を最適化するシステム及び方法
JP2012015079A Expired - Fee Related JP5562988B2 (ja) 2005-06-30 2012-01-27 命令群トラッピングによってosコンテキスト切替を最適化するシステム及び方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2008519684A Pending JP2008545205A (ja) 2005-06-30 2006-06-29 命令群トラッピングによってosコンテキスト切替を最適化するシステム及び方法

Country Status (6)

Country Link
US (1) US7904903B2 (ja)
EP (1) EP1899810B1 (ja)
JP (2) JP2008545205A (ja)
KR (1) KR100974108B1 (ja)
CN (1) CN101213518B (ja)
WO (1) WO2007005819A1 (ja)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7904903B2 (en) 2005-06-30 2011-03-08 Intel Corporation Selective register save and restore upon context switch using trap
US20080052776A1 (en) * 2006-08-25 2008-02-28 Nomadrive, Inc. Method and apparatus of an unintrusive plug and play application virtualization platform
US8296775B2 (en) * 2007-01-31 2012-10-23 Microsoft Corporation Efficient context switching of virtual processors by managing physical register states in a virtualized environment
US7941657B2 (en) * 2007-03-30 2011-05-10 Lenovo (Singapore) Pte. Ltd Multi-mode mobile computer with hypervisor affording diskless and local disk operating environments
JP4864817B2 (ja) * 2007-06-22 2012-02-01 株式会社日立製作所 仮想化プログラム及び仮想計算機システム
US8261284B2 (en) * 2007-09-13 2012-09-04 Microsoft Corporation Fast context switching using virtual cpus
JP4530182B2 (ja) 2008-02-27 2010-08-25 日本電気株式会社 プロセッサ、メモリ装置、処理装置及び命令の処理方法
US8627299B2 (en) * 2008-02-29 2014-01-07 International Business Machines Corporation Virtual machine and programming language for event processing
US8365149B2 (en) * 2008-02-29 2013-01-29 International Business Machines Corporation Debugger for a declarative event-driven programming model
US8397216B2 (en) * 2008-02-29 2013-03-12 International Business Machines Corporation Compiler for a declarative event-driven programming model
JP5405320B2 (ja) * 2008-04-28 2014-02-05 パナソニック株式会社 仮想計算機制御装置、仮想計算機制御方法及び仮想計算機制御プログラム
US9417914B2 (en) * 2008-06-02 2016-08-16 Microsoft Technology Licensing, Llc Regaining control of a processing resource that executes an external execution context
JP5405799B2 (ja) * 2008-10-30 2014-02-05 株式会社日立製作所 仮想計算機の制御方法、仮想化プログラム及び仮想計算機システム
US8429648B2 (en) * 2009-05-28 2013-04-23 Red Hat, Inc. Method and apparatus to service a software generated trap received by a virtual machine monitor
US8813069B2 (en) * 2009-05-29 2014-08-19 Red Hat, Inc. Migration of functionalities across systems
KR101651202B1 (ko) * 2009-12-21 2016-08-26 삼성전자주식회사 가상화 장치 및 가상화 장치의 동작 방법
US8612633B2 (en) * 2010-03-31 2013-12-17 Microsoft Corporation Virtual machine fast emulation assist
WO2012086106A1 (ja) * 2010-12-21 2012-06-28 パナソニック株式会社 仮想計算機システム及び仮想計算機システム制御方法
KR101433644B1 (ko) * 2011-11-09 2014-08-27 상명대학교서울산학협력단 Arm 기반 운영체제의 가상화를 위한 정책 제공 시스템 및 방법
JP5369356B2 (ja) * 2011-11-09 2013-12-18 株式会社日立製作所 仮想化プログラム
US9164789B2 (en) * 2012-02-29 2015-10-20 Red Hat Israel, Ltd. Multiple queue management and adaptive CPU matching in a virtual computing system
US9594703B2 (en) * 2012-03-29 2017-03-14 Intel Corporation Architecture and method for managing interrupts in a virtualized environment
US9052971B2 (en) 2012-07-12 2015-06-09 International Business Machines Corporation Scalable event-driven system
WO2014081608A1 (en) * 2012-11-20 2014-05-30 Unisys Corporation Optimized execution of virtualized software using securely partitioned virtualization system with dedicated resources
US10572665B2 (en) 2012-12-28 2020-02-25 Fireeye, Inc. System and method to create a number of breakpoints in a virtual machine via virtual machine trapping events
US9304795B2 (en) * 2013-01-15 2016-04-05 Empire Technology Development Llc Function-targeted virtual machine switching
JP5608797B2 (ja) * 2013-07-31 2014-10-15 株式会社日立製作所 仮想化プログラム、仮想計算機システム及び計算機システム制御方法
KR102033009B1 (ko) * 2013-09-13 2019-10-16 한국전자통신연구원 가상 물리 시스템 및 그의 가상 머신 모니터링 방법
JP5584811B2 (ja) * 2013-10-30 2014-09-03 株式会社日立製作所 仮想計算機の制御方法、仮想化プログラム及び仮想計算機システム
US11249777B2 (en) * 2014-07-10 2022-02-15 Red Hat Israel, Ltd. Virtual machine context management
US9946566B2 (en) 2015-09-28 2018-04-17 Intel Corporation Method and apparatus for light-weight virtualization contexts
KR101690949B1 (ko) 2016-03-11 2016-12-29 국방과학연구소 가상화 환경에서의 가상머신 게스트 os 자원 정보 수집 장치 및 방법
US20180299269A1 (en) * 2016-07-27 2018-10-18 Lumedyne Technologies Incorporated Multi-axis, single-drive inertial device
US10248595B2 (en) * 2017-08-10 2019-04-02 Infineon Technologies Ag Virtual machine monitor interrupt support for computer processing unit (CPU)
US10394595B2 (en) * 2017-08-23 2019-08-27 Intel Corporation Method to manage guest address space trusted by virtual machine monitor
US10592164B2 (en) 2017-11-14 2020-03-17 International Business Machines Corporation Portions of configuration state registers in-memory
US10496437B2 (en) * 2017-11-14 2019-12-03 International Business Machines Corporation Context switch by changing memory pointers
US20220404786A1 (en) * 2021-06-16 2022-12-22 Fisher-Rosemount Systems, Inc. Systems and Methods for Dynamically Maintained Redundancy and Load Balancing in Software Defined Control Systems for Industrial Process Plants
US20230088998A1 (en) * 2021-09-17 2023-03-23 Samsung Electronics Co., Ltd. System on chip, controller and vehicle

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4787031A (en) * 1985-01-04 1988-11-22 Digital Equipment Corporation Computer with virtual machine mode and multiple protection rings
JPS61183742A (ja) * 1985-02-08 1986-08-16 Hitachi Ltd フロ−テイング演算プロセツサのプログラム実行制御装置
JPH0754470B2 (ja) 1986-03-24 1995-06-07 株式会社日立製作所 仮想計算機システムの制御方法
JPH0373027A (ja) 1989-08-14 1991-03-28 Fujitsu Ltd ベクトルレジスタ退避復元方式
JPH03292527A (ja) * 1990-04-11 1991-12-24 Fujitsu Ltd 演算装置
JP2902746B2 (ja) * 1990-07-27 1999-06-07 富士通株式会社 仮想計算機制御方式
JPH056281A (ja) 1990-10-04 1993-01-14 Nec Corp 情報処理装置
JPH06242973A (ja) * 1993-02-16 1994-09-02 Fujitsu Ltd 仮想計算機システムにおけるvmへのvpマシンチェックの通知方法
US5481719A (en) * 1994-09-09 1996-01-02 International Business Machines Corporation Exception handling method and apparatus for a microkernel data processing system
US7275246B1 (en) * 1999-01-28 2007-09-25 Ati International Srl Executing programs for a first computer architecture on a computer of a second architecture
US6961941B1 (en) * 2001-06-08 2005-11-01 Vmware, Inc. Computer configuration for resource management in systems including a virtual machine
US7191440B2 (en) * 2001-08-15 2007-03-13 Intel Corporation Tracking operating system process and thread execution and virtual machine execution in hardware or in a virtual machine monitor
US7127548B2 (en) * 2002-04-16 2006-10-24 Intel Corporation Control register access virtualization performance improvement in the virtual-machine architecture
US7484208B1 (en) * 2002-12-12 2009-01-27 Michael Nelson Virtual machine migration
US7793286B2 (en) * 2002-12-19 2010-09-07 Intel Corporation Methods and systems to manage machine state in virtual machine operations
US7415708B2 (en) * 2003-06-26 2008-08-19 Intel Corporation Virtual machine management using processor state information
US7552426B2 (en) * 2003-10-14 2009-06-23 Microsoft Corporation Systems and methods for using synthetic instructions in a virtual machine
US20050132364A1 (en) 2003-12-16 2005-06-16 Vijay Tewari Method, apparatus and system for optimizing context switching between virtual machines
US7478388B1 (en) * 2004-04-21 2009-01-13 Vmware, Inc. Switching between multiple software entities using different operating modes of a processor in a computer system
US7500244B2 (en) * 2004-06-30 2009-03-03 Intel Corporation Adaptive algorithm for selecting a virtualization algorithm in virtual machine environments
US20060070065A1 (en) * 2004-09-29 2006-03-30 Zimmer Vincent J Memory support for heterogeneous virtual machine guests
US20060149940A1 (en) * 2004-12-27 2006-07-06 Intel Corporation Implementation to save and restore processor registers on a context switch
US7904903B2 (en) 2005-06-30 2011-03-08 Intel Corporation Selective register save and restore upon context switch using trap

Similar Documents

Publication Publication Date Title
JP2012079357A5 (ja)
JP5497923B2 (ja) システム管理モードにおけるプロセッサ間割り込みの再方向付け
EP1899810A1 (en) System and method to optimize os context switching by instruction group trapping
CN101256503B (zh) 通过多线程主虚拟机监视器来实现多线程客户操作系统执行的方法和装置
US10169075B2 (en) Method for processing interrupt by virtualization platform, and related device
US11487523B2 (en) Updating machine emulator
US9465617B1 (en) Implementing upcall from secure to non-secure mode by injecting exception into non-secure mode
KR20160033517A (ko) 인터럽트 컨트롤러를 위한 하이브리드 가상화 방법
KR20140002048A (ko) 결합된 가상 그래픽 장치
JP2011100431A (ja) 仮想マシン制御装置及び仮想マシン制御方法
JP2016525255A5 (ja)
JP2007272576A5 (ja)
WO2014133520A1 (en) Performing security operations using binary translation
US20160253196A1 (en) Optimized extended context management for virtual machines
WO2012069276A1 (en) Device emulation in a virtualized computing environment
US20080244168A1 (en) Method and apparatus for a primary operating system and an appliance operating system
JP2016173821A5 (ja)
WO2018040845A1 (zh) 一种计算资源调度方法及装置
TW201347459A (zh) 管理方法及其系統
US9898307B2 (en) Starting application processors of a virtual machine
US9766917B2 (en) Limited virtual device polling based on virtual CPU pre-emption
US9535772B2 (en) Creating a communication channel between different privilege levels using wait-for-event instruction in systems operable at multiple levels hierarchical privilege levels
JP2013205946A5 (ja)
JP6920286B2 (ja) 例外処理
JP2018531462A6 (ja) 例外処理