JP2012044256A - 半導体回路及び半導体回路の信号取込方法 - Google Patents
半導体回路及び半導体回路の信号取込方法 Download PDFInfo
- Publication number
- JP2012044256A JP2012044256A JP2010180979A JP2010180979A JP2012044256A JP 2012044256 A JP2012044256 A JP 2012044256A JP 2010180979 A JP2010180979 A JP 2010180979A JP 2010180979 A JP2010180979 A JP 2010180979A JP 2012044256 A JP2012044256 A JP 2012044256A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- input
- differential
- output
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 134
- 239000004065 semiconductor Substances 0.000 title claims abstract description 22
- 230000000630 rising effect Effects 0.000 claims description 14
- 239000004973 liquid crystal related substance Substances 0.000 description 11
- 238000010586 diagram Methods 0.000 description 8
- 239000000758 substrate Substances 0.000 description 3
- 208000013586 Complex regional pain syndrome type 1 Diseases 0.000 description 2
- 238000013481 data capture Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000008676 import Effects 0.000 description 1
- 238000002620 method output Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L9/00—Automatic control not provided for in other groups of this subclass
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/14—Use of low voltage differential signaling [LVDS] for display data communication
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
Landscapes
- Logic Circuits (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Dc Digital Transmission (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
【解決手段】差動入力方式の場合には、差動入力回路16は、P側入力端子12に入力されたデータ信号及びN側入力端子14に入力されたデータ信号が入力される差動アンプ30の出力信号outから、DFFN32がクロック信号の立ち下がりのタイミングでEVENデータを取り込む。また、出力信号outから、DFF34がクロック信号の立ち上がりのタイミングでODDデータを取り込む。シングル入力方式の場合には、シングル入力回路18は、P側入力端子12に入力されたODDデータを取り込むためのデータ信号からDFF44がODDデータを取り込むと共に、N側入力端子14に入力されたEVENデータを取り込むためのデータ信号からDFF45がEVENデータを取り込む。
【選択図】図1
Description
12 P側入力端子
14 N側入力端子
16 差動入力回路
18 シングル入力回路
20、21 セレクタ
30 差動アンプ
32 DFFN(フリップフロップ回路)
34、44、45 DFF(フリップフロップ回路)
Claims (5)
- 入力方式が差動入力方式の場合には第1の差動信号が入力され、かつ入力方式がシングル入力方式の場合には第1の出力用の信号が入力される第1の端子と、
入力方式が前記差動入力方式の場合には前記第1の差動信号と異なる第2の差動信号が入力され、かつ入力方式が前記シングル入力方式の場合には第2の出力用の信号が入力される第2の端子と、
入力方式が前記差動入力方式か前記シングル入力方式かを表す方式信号に基づいて、入力方式が前記シングル入力方式の場合には、信号の取り込みタイミングを表すクロック信号に基づいたタイミングで前記第1の端子から入力された前記第1の出力用の信号を取り込んで、第1の出力信号として出力すると共に、前記クロック信号に基づいた前記タイミングで前記第2の端子から入力された前記第2の出力用の信号を取り込んで第2の出力信号として出力するシングル入力回路と、
入力方式が前記差動入力方式の場合には、前記第1の端子から入力された前記第1の差動信号と、前記第2の端子から入力された前記第2の差動信号との差に応じて差動電圧信号を出力する差動アンプを備え、前記差動アンプから出力された前記差動電圧信号を、前記クロック信号に基づいた第1のタイミングで取り込んで前記第1の出力信号として出力し、かつ前記クロック信号に基づいた前記第1のタイミングと異なる第2のタイミングで前記差動電圧信号を取り込んで前記第2の出力信号として出力する差動入力回路と、
を備えた半導体回路。 - 前記シングル入力回路は、前記クロック信号の立ち上がりに基づいたタイミングで、前記第1の端子から入力された前記第1の出力用の信号を取り込んで、前記第1の出力信号として出力すると共に、前記第2の端子から入力された前記第2の出力用の信号を取り込んで前記第2の出力信号として出力する、請求項1に記載の半導体回路。
- 前記差動入力回路は、前記クロック信号の立ち上がりに基づいた前記第1のタイミングで取り込んで前記第2の出力信号として出力し、かつ前記クロック信号の立ち下がりに基づいた前記第2のタイミングで前記差動電圧信号を取り込んで前記第1の出力信号として出力する、請求項1または請求項2に記載の半導体回路。
- 前記方式信号に基づいて、入力方式が前記差動入力方式の場合には、前記差動入力回路から出力された前記第1の出力信号及び前記第2の出力信号を選択し、入力方式が前記シングル入力方式の場合には、前記シングル入力回路から出力された前記第1の出力信号及び前記第2の出力信号を選択する選択回路を備えた、請求項1から請求項3のいずれか1項に記載の半導体回路。
- 入力方式がシングル入力方式の場合には、第1の端子に第1の出力用の信号が入力されると共に、第2の端子に第2の出力用の信号が入力され、かつ、シングル入力回路が、信号の取り込みタイミングを表すクロック信号に基づいたタイミングで前記第1の端子から入力された前記第1の出力用の信号を取り込んで、第1の出力信号として出力すると共に、前記クロック信号に基づいた前記タイミングで前記第2の端子から入力された前記第2の出力用の信号を取り込んで第2の出力信号として出力し、
入力方式が前記差動入力方式の場合には、前記第1の端子に第1の差動信号が入力されると共に、前記第2の端子に前記第1の差動信号と異なる第2の差動信号が入力され、かつ、前記第1の端子から入力された前記第1の差動信号と、前記第2の端子から入力された前記第2の差動信号との差に応じて差動電圧信号を出力する差動アンプを備えた差動入力回路が、前記差動アンプから出力された前記差動電圧信号を、前記クロック信号に基づいた第1のタイミングで取り込んで前記第1の出力信号として出力し、かつ前記クロック信号に基づいた前記第1のタイミングと異なる第2のタイミングで前記差動電圧信号を取り込んで前記第2の出力信号として出力する、
半導体回路の信号取込方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010180979A JP5649864B2 (ja) | 2010-08-12 | 2010-08-12 | 半導体回路及び半導体回路の信号取込方法 |
US13/190,915 US8405438B2 (en) | 2010-08-12 | 2011-07-26 | Semiconductor circuit and method of retrieving signal to semiconductor circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010180979A JP5649864B2 (ja) | 2010-08-12 | 2010-08-12 | 半導体回路及び半導体回路の信号取込方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012044256A true JP2012044256A (ja) | 2012-03-01 |
JP5649864B2 JP5649864B2 (ja) | 2015-01-07 |
Family
ID=45564378
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010180979A Active JP5649864B2 (ja) | 2010-08-12 | 2010-08-12 | 半導体回路及び半導体回路の信号取込方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8405438B2 (ja) |
JP (1) | JP5649864B2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015005875A (ja) * | 2013-06-20 | 2015-01-08 | ラピスセミコンダクタ株式会社 | 半導体装置、表示装置、及び信号取込方法 |
JP2015005874A (ja) * | 2013-06-20 | 2015-01-08 | ラピスセミコンダクタ株式会社 | 半導体装置、表示装置、及び信号取込方法 |
US8982599B2 (en) | 2013-02-27 | 2015-03-17 | SK Hynix Inc. | Chip die and semiconductor memory device including the same |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000353035A (ja) * | 1999-04-29 | 2000-12-19 | Conexant Syst Inc | シングルエンド型および差分型を統合した信号通信インタフェース |
JP2007079190A (ja) * | 2005-09-15 | 2007-03-29 | Matsushita Electric Ind Co Ltd | ディスプレイ駆動装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7397848B2 (en) * | 2003-04-09 | 2008-07-08 | Rambus Inc. | Partial response receiver |
JP2005338727A (ja) | 2004-05-31 | 2005-12-08 | Mitsubishi Electric Corp | 画像表示装置及びドライバic用タイミングコントローラ |
JP4960833B2 (ja) | 2007-10-31 | 2012-06-27 | パナソニック株式会社 | シングルエンド伝送及び差動伝送の切替えが可能なインタフェース回路 |
-
2010
- 2010-08-12 JP JP2010180979A patent/JP5649864B2/ja active Active
-
2011
- 2011-07-26 US US13/190,915 patent/US8405438B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000353035A (ja) * | 1999-04-29 | 2000-12-19 | Conexant Syst Inc | シングルエンド型および差分型を統合した信号通信インタフェース |
JP2007079190A (ja) * | 2005-09-15 | 2007-03-29 | Matsushita Electric Ind Co Ltd | ディスプレイ駆動装置 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8982599B2 (en) | 2013-02-27 | 2015-03-17 | SK Hynix Inc. | Chip die and semiconductor memory device including the same |
JP2015005875A (ja) * | 2013-06-20 | 2015-01-08 | ラピスセミコンダクタ株式会社 | 半導体装置、表示装置、及び信号取込方法 |
JP2015005874A (ja) * | 2013-06-20 | 2015-01-08 | ラピスセミコンダクタ株式会社 | 半導体装置、表示装置、及び信号取込方法 |
US9390685B2 (en) | 2013-06-20 | 2016-07-12 | Lapis Semiconductor Co., Ltd. | Semiconductor device, display device, and signal loading method |
US9536487B2 (en) | 2013-06-20 | 2017-01-03 | Lapis Semiconductor Co., Ltd. | Semiconductor device, display device, and signal loading method |
Also Published As
Publication number | Publication date |
---|---|
US8405438B2 (en) | 2013-03-26 |
US20120038403A1 (en) | 2012-02-16 |
JP5649864B2 (ja) | 2015-01-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101136195B (zh) | 用于液晶显示器的驱动电路和驱动方法 | |
KR101692178B1 (ko) | 시프트 레지스터 유닛, 시프트 레지스터, 게이트 드라이버 회로 및 디스플레이 장치 | |
WO2016206240A1 (zh) | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 | |
US9792845B2 (en) | Scan driving circuit | |
US9224347B2 (en) | TFT-LCD driving circuit | |
KR101977579B1 (ko) | 디스플레이 패널 그리고 디스플레이 패널을 위한 구동 회로 | |
JPWO2002047063A1 (ja) | 半導体集積回路、液晶駆動装置および液晶表示システム | |
US9983454B2 (en) | Driving apparatus, display driver and electronic apparatus | |
CN102098013B (zh) | 差分放大器及其控制方法 | |
US20090115771A1 (en) | Liquid Crystal Display Device and Method for Driving Same | |
US20180025696A1 (en) | Display device and data driver | |
JP5649864B2 (ja) | 半導体回路及び半導体回路の信号取込方法 | |
US10354610B2 (en) | Scanning circuit, display device and method for driving scanning circuit | |
US9325309B2 (en) | Gate driving circuit and driving method thereof | |
JP5933183B2 (ja) | 表示パネルの駆動装置、半導体集積装置、及び表示パネル駆動装置における画素データ取り込み方法 | |
US20150070255A1 (en) | Gate driving circuit and display device having the same | |
JP6650459B2 (ja) | 表示パネル及びその駆動回路 | |
JP6130239B2 (ja) | 半導体装置、表示装置、及び信号取込方法 | |
US20090109203A1 (en) | Liquid Crystal Display Device and Method for Driving the Same | |
KR102351700B1 (ko) | 전위 변환 회로 및 표시 패널 | |
US8971478B2 (en) | Shift register, signal line drive circuit, liquid crystal display device | |
US11158224B2 (en) | Start signal generation circuit, driving method and display device | |
KR20040076605A (ko) | 시프트 레지스터 및 표시장치 | |
JP2006078947A (ja) | 表示素子駆動装置および画像表示装置 | |
JP2006031912A5 (ja) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130712 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140529 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140701 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140821 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141028 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141112 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5649864 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |