JP2011248862A - データ記憶装置 - Google Patents
データ記憶装置 Download PDFInfo
- Publication number
- JP2011248862A JP2011248862A JP2011076979A JP2011076979A JP2011248862A JP 2011248862 A JP2011248862 A JP 2011248862A JP 2011076979 A JP2011076979 A JP 2011076979A JP 2011076979 A JP2011076979 A JP 2011076979A JP 2011248862 A JP2011248862 A JP 2011248862A
- Authority
- JP
- Japan
- Prior art keywords
- metal contact
- data storage
- storage device
- contact point
- electronic component
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K5/00—Casings, cabinets or drawers for electric apparatus
- H05K5/02—Details
- H05K5/0256—Details of interchangeable modules or receptacles therefor, e.g. cartridge mechanisms
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Coupling Device And Connection With Printed Circuit (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
【課題】ユーザが装置を挿脱する時、長期間にわたって不完全な水平方向に向けて装置の金属コンタクトポイントを電子データ交換装置のUSBポート内部の金属コンタクトポイントに挿脱しても、装置の金属コンタクトポイント後端の密封ゴム体が変形または破損して電子部品と基板間との接触不良または電子部品の破壊を招くことがない、メモリーデバイスと搭載体(carrier)とを備えるデータ記憶装置を提供する。
【解決手段】データ記憶装置において、メモリーデバイス10内の金属コンタクトポイント12と電子部品13は、それぞれ基板の外表面112と内表面111に設けられる。なお、搭載体(carrier)20は、該メモリーデバイス10に結合され、プラスチック、ゴム、重合体、板紙等の何れか一つの材質またはそれら材質の組み合わせであってもよいが、データ記憶装置は多様な外観及び良い把持方式を有する。
【選択図】図2
【解決手段】データ記憶装置において、メモリーデバイス10内の金属コンタクトポイント12と電子部品13は、それぞれ基板の外表面112と内表面111に設けられる。なお、搭載体(carrier)20は、該メモリーデバイス10に結合され、プラスチック、ゴム、重合体、板紙等の何れか一つの材質またはそれら材質の組み合わせであってもよいが、データ記憶装置は多様な外観及び良い把持方式を有する。
【選択図】図2
Description
本発明はデータ記憶装置に関し、特にUSB規格における微小、薄型及び携帯可能なデータ記憶装置に関する。
情報技術における普及及び進歩に伴い、多くのデジタルデータを様々なメモリーデバイス(Storage device)に記憶することが可能となり、USB(ユニバーサルシリアルバス:Universal Serial Bus)装置が、コンパクト、携帯容易及びプラグアンドプレイの利点を有するため、最も大衆に受け入れられている。
図1A、1Bを参照すると、従来のUSB装置40は、基板41、複数電子部品42、データ伝送インターフェイスに対応する複数金属コンタクトポイント43、及び密封ゴム体44を有する。金属コンタクトポイント43は基板41の外表面411に位置し、電子部品42は一つ乃至多数のメモリーチップ421と、一つの制御チップ422を含み、基板41の内表面412に設けられ、金属コンタクトポイント43と電気的接続される。金属コンタクトポイント43と電子部品42との設置方式は、お互いに対応しない。
なお、現行の薄型USB装置40は、電子装置に要求する軽薄短小の特性を持つため、近年の要求に符合する。
図1A、1Bを参照すると、従来のUSB装置40は、基板41、複数電子部品42、データ伝送インターフェイスに対応する複数金属コンタクトポイント43、及び密封ゴム体44を有する。金属コンタクトポイント43は基板41の外表面411に位置し、電子部品42は一つ乃至多数のメモリーチップ421と、一つの制御チップ422を含み、基板41の内表面412に設けられ、金属コンタクトポイント43と電気的接続される。金属コンタクトポイント43と電子部品42との設置方式は、お互いに対応しない。
なお、現行の薄型USB装置40は、電子装置に要求する軽薄短小の特性を持つため、近年の要求に符合する。
しかし、ユーザーがUSB装置40を使用する時、ユーザーは、完全に水平に、USB装置40を電子データ交換装置のようなパソコンのUSBポート中に挿脱することは難しい。また、現行の薄型USB装置40は厚さが2.0mmより小さい形態であるため、長期間にわたって挿脱して使用すれば、結果的には金属コンタクトポイント43後端の密封ゴム体44が変形または破損しやすく、基板41の変形で電子部品42と基板41との間の接触不良を生じ、電子部品42の損害となりやすい。従って、現行の薄型USB装置40は、電子装置に要求する軽薄短小の特性を持つが、損害しやすい問題を生じる。
さらに、現行の薄型USB装置40における固体状態の密封ゴム体表面が2.0mmより小さい厚さで、ユーザーに対して良い握持形状ではないため、この問題の良い解決方法が提出される。
上記の問題を解決するため、本発明は、メモリーデバイスの体積が大幅に縮小され、電子部品の一部が金属コンタクトポイントに対応する設置形態であって、基板の変形で電子部品と基板との間の接触不良または損害を生じる問題を避けるデータ記憶装置を提供することを主な目的とする。
本発明は、搭載体(carrier)がメモリーデバイスに結合されて比較的良い握持方式を有してユーザーの快適な握持を図るデータ記憶装置を提供することを他の目的とする。
本発明は、搭載体(carrier)がメモリーデバイスに結合されて比較的良い握持方式を有してユーザーの快適な握持を図るデータ記憶装置を提供することを他の目的とする。
上記の目的を達成するため、本発明に使用する主な技術は、以下の技術手段によって実現される。本発明は、メモリーデバイスと搭載体(carrier)とを備えるデータ記憶装置である。メモリーデバイスが基板を含み、基板に、該金属コンタクトポイントと電気的接続する電子部品を少なくとも一つ設置される内表面と、一端に複数金属コンタクトポイントを有する外表面を有し、電子部品が一部に金属コンタクトポイントに対応して設置する。また、基板の内表面に、内部に電子部品を密封する密封ゴム体が形成される。なお、搭載体(carrier)が、メモリーデバイスに結合され金属コンタクトポイントが外部に現される。
本発明の目的とその技術問題についての解決は、以下の技術手段によってさらに実現することができる。
上記のデータ記憶装置において、これら金属コンタクトポイントは、ユニバーサルシリアルバス(USB)、ミニユニバーサルシリアルバス(Mini USB)、マイクロユニバーサルシリアルバス(Micro USB)またはイーエスエーティーエー(external Serial ATA)の少なくとも1つのデータ伝送インターフェイスに対応する。
上記のデータ記憶装置において、該電子部品は、少なくとも一つのメモリーチップと制御チップが含まれる。
上記のデータ記憶装置において、搭載体(carrier)は、プラスチック、ゴム、重合体、板紙等の何れか一つの材質またはそれら材質の組み合わせである。
上記のデータ記憶装置において、メモリーデバイスは、長さが12.5mmより小さく、幅が11.5mmより小さい。
従来の技術に比べ、本発明の有する効果は、(1)メモリーデバイスの体積が大幅に縮小され、電子部品の一部が金属コンタクトポイントに対応する設置形態であって、基板の変形で電子部品と基板との間の接触不良または損害を生じることを避ける。(2)搭載体(carrier)がメモリーデバイスに結合されて比較的良い握持方式を有してユーザーの快適な握持を図る。
発明の目的、特徴及び効果を明らかにするため、以下に本発明の好ましい実施形態を挙げる。
図2、図3に示すように、本発明における主な実施形態によるデータ記憶装置は、メモリーデバイス10と搭載体(carrier)20とを備える。メモリーデバイス10は、基板上にチップをパッケージされる(Chip-On-Board,COB)タイプであり、基板11を含み、基板に、電子部品13を少なくとも一つ設置される内表面111と、一端に複数金属コンタクトポイント12を有する外表面112を有する。基板11は、電気伝達のインターフェイスとして、内部に電気回路(図示せず)が形成されて、該電子部品13が金属コンタクトポイント12に電気的接続される両面導通の高密度な多層プリント配線板である。電子部品13は、少なくとも一つメモリーチップ131と制御チップ132を含み、ワイヤボンディングによる形成されたボンドワイヤ或いはフリップ・チップ接続技術により、基板11に電気的接続される(図示せず)。メモリーチップ131としては、フラッシュメモリー(FLASH)、SRAM (Static-Random-Access-Memory)、ASIC(Application-Specific-Integrated-Circuit)、SDRAM(Synchronous-Dynamic-Random-Access-Memory)が挙げられる。
具体的には、基板11の内表面111には、内部にメモリーチップ131と制御チップ132を密封する密封ゴム体14が形成される。なお、該メモリーデバイス10に必要な受動デバイス(図示せず)も基板11の内表面111に設けられ密封ゴム体14内に密封される。
図2、図3に示すように、本発明における主な実施形態によるデータ記憶装置は、メモリーデバイス10と搭載体(carrier)20とを備える。メモリーデバイス10は、基板上にチップをパッケージされる(Chip-On-Board,COB)タイプであり、基板11を含み、基板に、電子部品13を少なくとも一つ設置される内表面111と、一端に複数金属コンタクトポイント12を有する外表面112を有する。基板11は、電気伝達のインターフェイスとして、内部に電気回路(図示せず)が形成されて、該電子部品13が金属コンタクトポイント12に電気的接続される両面導通の高密度な多層プリント配線板である。電子部品13は、少なくとも一つメモリーチップ131と制御チップ132を含み、ワイヤボンディングによる形成されたボンドワイヤ或いはフリップ・チップ接続技術により、基板11に電気的接続される(図示せず)。メモリーチップ131としては、フラッシュメモリー(FLASH)、SRAM (Static-Random-Access-Memory)、ASIC(Application-Specific-Integrated-Circuit)、SDRAM(Synchronous-Dynamic-Random-Access-Memory)が挙げられる。
具体的には、基板11の内表面111には、内部にメモリーチップ131と制御チップ132を密封する密封ゴム体14が形成される。なお、該メモリーデバイス10に必要な受動デバイス(図示せず)も基板11の内表面111に設けられ密封ゴム体14内に密封される。
また、図2に示すように、電子部品13は縦方向に金属コンタクトポイント12と対応することができ、即ち電子部品13の一部と金属コンタクトポイント12は対応して設置される。具体的には、図3を参照し、該メモリーデバイス10の長さLが12.5mmより小さく、幅Wが11.5mmより小さい。好ましくは、該メモリーデバイス10の長さLが12.4mmであって、幅Wが11.3mmである。該密封ゴム体14の外表面141から該基板11の外表面111までの高さHは1.5mmより小さく、好ましくは、高さHは1.4mmである。
また、好ましくは、これら金属コンタクトポイント12はユニバーサルシリアルバス(USB)、ミニユニバーサルシリアルバス(Mini USB)、マイクロユニバーサルシリアルバス(Micro USB)またはイーエスエーティーエー(external Serial ATA)の少なくとも1つのデータ伝送インターフェイスに対応することができる。本実施形態による複数金属コンタクトポイント12は、ユニバーサルシリアルバス(USB)に対応するデータ伝送インターフェイスについて説明する。
従って、図2、図4を参照し、ユーザーが長期間にわたって、不完全な水平方向に向けて、メモリーデバイス10の金属コンタクトポイント12を電子データ交換装置のようなパソコンのUSBポート30の内部301の金属コンタクトポイント302に挿脱する時、ユーザーが長期間にわたって不完全な水平方向に向けて挿脱することが原因で、メモリーデバイス10の金属コンタクトポイント12後端の密封ゴム体14が変形または破損されて、電子部品と基板間との接触不良または電子部品13の破壊を招く。
図5を参照すると、データ記憶装置は、メモリーデバイス10に結合され、金属コンタクトポイント12が外部に現される搭載体20を備える。具体的には、好ましい搭載体20は、プラスチック、ゴム、重合体、板紙等の何れか一つの材質またはそれら材質の組み合わせであって、データ記憶装置が多変な外観を持たせ、重量を減らし、消費欲求を刺激し、また良い握持方式を有してユーザーの快適な握持ができる。なお、搭載体20の外形は本実施形態に限定されるものではなく、本発明に符合する等価の変形はいずれも、当然、本発明の特許請求の範囲内に含まれる。
以上述べてきたように、メモリーデバイスと搭載体とを備える本発明のデータ記憶装置では、(1)メモリーデバイス内の金属コンタクトポイントと搭載体は、それぞれ基板の内表面と外表面に設けられ、両方が縦方向に対応しており、電子部品の一部と金属コンタクトポイントは対応して設置され、ユーザが長期間に不完全な水平方向に向けて、メモリーデバイスの金属コンタクトポイントを電子データ交換装置のようなパソコンでのUSBポート内部の金属コンタクトポイントに挿脱する時、装置での金属コンタクトポイント後端の密封ゴム体が変形または破損されて電子部品と基板間との接触不良または電子部品の破壊を招くことがない。(2)本発明の搭載体(carrier)は、メモリーデバイスに結合され、好ましくはプラスチック、ゴム、重合体、板紙等の何れか一つの材質またはそれら材質の組み合わせであって、データ記憶装置が多変な外観を持たせ、重量を減らし、消費欲求を刺激し、また良い握持方式を有してユーザーの快適な握持ができる。本発明の効能は一般的な従来フラッシュドライブと異なるものであり、同類製品の内で新規性・進歩性を有し、発明特許の要件を満たし、法的権利によって本出願が提出される。
ただし、以上述べてきたのは本発明の好ましい実施の形態だけであり、本発明における明細書、特許請求の範囲または図面等に対する機構の等価の変形は、当然、本発明の特許請求の範囲内に含まれる。
10:メモリーデバイス
11:基板
111:内表面
112:外表面
12:金属コンタクトポイント
13:電子部品
131:メモリーチップ
132:制御チップ
14:密封ゴム体
141:外表面
20:搭載体
421:メモリーチップ
422:制御チップ
30:USBポート
301:内部
302:金属コンタクトポイント
40:USB装置
41:基板
411:外表面
412:内表面
42:電子部品
43:金属コンタクトポイント
44:密封ゴム体
L:長さ
W:幅
H:高さ
11:基板
111:内表面
112:外表面
12:金属コンタクトポイント
13:電子部品
131:メモリーチップ
132:制御チップ
14:密封ゴム体
141:外表面
20:搭載体
421:メモリーチップ
422:制御チップ
30:USBポート
301:内部
302:金属コンタクトポイント
40:USB装置
41:基板
411:外表面
412:内表面
42:電子部品
43:金属コンタクトポイント
44:密封ゴム体
L:長さ
W:幅
H:高さ
Claims (5)
- 基板を含み、
該基板に、金属コンタクトポイントと電気的接続する電子部品を少なくとも一つ設置される内表面と、一端に複数の金属コンタクトポイントを有する外表面を有し、
電子部品が一部に金属コンタクトポイントに対応して設置され、前記基板の前記内表面に、内部に電子部品を密封する密封ゴム体が形成されるメモリーデバイスと、
前記メモリーデバイスに結合され前記金属コンタクトポイントが外部に現される搭載体と、を備えることを特徴とするデータ記憶装置。 - 前記金属コンタクトポイントは、ユニバーサルシリアルバス(USB)、ミニユニバーサルシリアルバス(Mini USB)、マイクロユニバーサルシリアルバス(Micro USB)またはイーエスエーティーエー(external Serial ATA)の少なくとも1つのデータ伝送インターフェイスに対応することを特徴とする請求項1記載のデータ記憶装置。
- 前記電子部品は、少なくとも一つメモリーチップと制御チップを含むことを特徴とする請求項1記載のデータ記憶装置。
- 前記搭載体は、プラスチック、ゴム、重合体、板紙等の何れか一つの材質またはそれら材質の組み合わせであることを特徴とする請求項1記載のデータ記憶装置。
- 前記メモリーデバイスは、長さが12.5mmより小さく、幅が11.5mmより小さいことを特徴とする請求項1記載のデータ記憶装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW099117246 | 2010-05-28 | ||
TW099117246A TW201142610A (en) | 2010-05-28 | 2010-05-28 | Data storage device |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2011248862A true JP2011248862A (ja) | 2011-12-08 |
Family
ID=42676691
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011076979A Pending JP2011248862A (ja) | 2010-05-28 | 2011-03-31 | データ記憶装置 |
Country Status (4)
Country | Link |
---|---|
EP (1) | EP2391193A1 (ja) |
JP (1) | JP2011248862A (ja) |
KR (1) | KR20110131076A (ja) |
TW (1) | TW201142610A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015095252A (ja) * | 2013-11-12 | 2015-05-18 | ウォルトン アドバンスト エンジニアリング インクWalton Advanced Engineering Inc. | セキュリティ誘導装置及びその実行方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6854984B1 (en) * | 2003-09-11 | 2005-02-15 | Super Talent Electronics, Inc. | Slim USB connector with spring-engaging depressions, stabilizing dividers and wider end rails for flash-memory drive |
US20050085133A1 (en) * | 2003-09-11 | 2005-04-21 | Kuang-Yu Wang | Low-profile USB connector without metal case |
JP2005183925A (ja) * | 2003-11-28 | 2005-07-07 | Sumitomo Bakelite Co Ltd | 半導体装置及びその製造方法 |
JP2007094718A (ja) * | 2005-09-28 | 2007-04-12 | Toshiba Corp | 半導体記憶装置の製造方法とそれを適用したusbメモリ装置の製造方法 |
JP2007109198A (ja) * | 2005-09-16 | 2007-04-26 | Toshiba Corp | 半導体記憶装置とそれを用いたusbメモリ装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB0624582D0 (en) * | 2006-12-08 | 2007-01-17 | Visible Computing Ltd | USB autorun devices |
-
2010
- 2010-05-28 TW TW099117246A patent/TW201142610A/zh unknown
- 2010-08-31 EP EP10174606A patent/EP2391193A1/en not_active Withdrawn
-
2011
- 2011-03-21 KR KR1020110024747A patent/KR20110131076A/ko not_active Application Discontinuation
- 2011-03-31 JP JP2011076979A patent/JP2011248862A/ja active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6854984B1 (en) * | 2003-09-11 | 2005-02-15 | Super Talent Electronics, Inc. | Slim USB connector with spring-engaging depressions, stabilizing dividers and wider end rails for flash-memory drive |
US20050085133A1 (en) * | 2003-09-11 | 2005-04-21 | Kuang-Yu Wang | Low-profile USB connector without metal case |
JP2005183925A (ja) * | 2003-11-28 | 2005-07-07 | Sumitomo Bakelite Co Ltd | 半導体装置及びその製造方法 |
JP2007109198A (ja) * | 2005-09-16 | 2007-04-26 | Toshiba Corp | 半導体記憶装置とそれを用いたusbメモリ装置 |
JP2007094718A (ja) * | 2005-09-28 | 2007-04-12 | Toshiba Corp | 半導体記憶装置の製造方法とそれを適用したusbメモリ装置の製造方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015095252A (ja) * | 2013-11-12 | 2015-05-18 | ウォルトン アドバンスト エンジニアリング インクWalton Advanced Engineering Inc. | セキュリティ誘導装置及びその実行方法 |
Also Published As
Publication number | Publication date |
---|---|
KR20110131076A (ko) | 2011-12-06 |
TW201142610A (en) | 2011-12-01 |
EP2391193A1 (en) | 2011-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3126376U (ja) | フレキシブル回路基板 | |
US8456826B2 (en) | Flash memory stick | |
US8979596B2 (en) | Storage interface module | |
US20120289089A1 (en) | USB Connector | |
US20120194990A1 (en) | Semiconductor Arrangements | |
JP5311352B2 (ja) | 薄型データ記憶装置 | |
TWI406370B (zh) | 微型快閃記憶體儲存裝置 | |
TWI509416B (zh) | Portable disc structure | |
JP2012108860A (ja) | 折畳式記憶装置 | |
JP2011248862A (ja) | データ記憶装置 | |
TWI405374B (zh) | A folding structure | |
US8979555B2 (en) | Signal transmitting connector | |
EP2426624A1 (en) | A USB device structure | |
CN202749647U (zh) | 新型移动电源转接头 | |
US20110292586A1 (en) | Data storage device | |
KR101118236B1 (ko) | 초고속 유에스비 프로토콜에 적합한 씨오비 타입 휴대용 메모리 장치 | |
JP6495791B2 (ja) | 半導体装置 | |
JP6619269B2 (ja) | Usb装置及びその製造方法 | |
KR101475868B1 (ko) | 오티지 유에스비 메모리 | |
CN102592652A (zh) | 数据储存装置 | |
JP2009200381A (ja) | 光電変換装置 | |
TWM272266U (en) | Slim USB electronic device | |
CN205610935U (zh) | 一种mems麦克风 | |
KR100830034B1 (ko) | 메모리 카드 모듈 | |
JP4575944B2 (ja) | 高密度記憶デバイス |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130327 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130627 |
|
A072 | Dismissal of procedure [no reply to invitation to correct request for examination] |
Free format text: JAPANESE INTERMEDIATE CODE: A073 Effective date: 20131030 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20131120 |