JP2011164588A - 液晶ディスプレイおよびその駆動方法 - Google Patents

液晶ディスプレイおよびその駆動方法 Download PDF

Info

Publication number
JP2011164588A
JP2011164588A JP2010291079A JP2010291079A JP2011164588A JP 2011164588 A JP2011164588 A JP 2011164588A JP 2010291079 A JP2010291079 A JP 2010291079A JP 2010291079 A JP2010291079 A JP 2010291079A JP 2011164588 A JP2011164588 A JP 2011164588A
Authority
JP
Japan
Prior art keywords
pixel
gate
electrically coupled
liquid crystal
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010291079A
Other languages
English (en)
Other versions
JP5323047B2 (ja
Inventor
Yu-Cheng Tsai
育錚 蔡
Kuo-Hsien Lee
國賢 李
Chao-Liang Lu
昭良 呂
Jing-Tin Kuo
峻廷 郭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of JP2011164588A publication Critical patent/JP2011164588A/ja
Application granted granted Critical
Publication of JP5323047B2 publication Critical patent/JP5323047B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】液晶ディスプレイおよびその駆動方法を提供する。
【解決手段】液晶ディスプレイは、行方向に沿って空間的に配列される複数のゲートラインGと、行に垂直な列方向に沿って空間的に配列される複数のデータ線D、およびマトリクス状で空間的に配列される複数の画素Pとを含む。各画素Pは、ゲートラインGに電気的に結合されるゲート、ソースおよび第1サブ画素電極に電気的に結合されるドレインを有する第1トランジスタと、ゲートラインGに電気的に結合されるゲート、第1トランジスタのソースに電気的に結合されるソースおよび第2サブ画素電極に電気的に結合されるドレインを有する第2トランジスタと、およびゲートラインGに電気的に結合されるゲート、二本の隣接するデータ線Dのいずれかに電気的に結合されるソースおよび第1トランジスタと第2トランジスタのソースに電気的に結合されるドレインを有する第3トランジスタとを含む。
【選択図】図1

Description

本発明は、液晶ディスプレイに関し、特に、電力消費を下げるとともに性能を高める液晶ディスプレイおよびその駆動方法に関する。
液晶ディスプレイ装置は、液晶セル及び対応する液晶セルと結合され一つの液晶キャパシタおよび一つの蓄積キャパシタを有する画素素子により形成されるLCDパネルと、上記液晶キャパシタおよび蓄積キャパシタに電気的に結合される薄膜トランジスタとを含む。これらの画素素子はマトリックス状で配列され、大量の画素行と画素列を有する。一般的に、ゲート信号は順次画素行に提供され、順次に上記画素素子を一行ずつオンにする。ゲート信号が一行の画素に提供され上記画素行における画素素子の相応する薄膜トランジスタをオンする時、上記画素行のソース信号(即ち、画像信号)も同時にこれらの画素列に提供され、上記画素行の対応する液晶キャパシタおよび蓄積キャパシタを充電し、よって、上記画素行と関連する対応の液晶セルの方向を調整し、その光線の伝達を制御する。あらゆる画素行に対して上述の過程を繰り返すと、あらゆる画素素子には画像信号の対応するソース信号が供給され、上記画像信号を表示することができる。
周知のように、上記液晶層にかなり高い電圧が長時間印加される場合、液晶分子の光学透過特性は変化される。このような変化は永久的であり、上記液晶ディスプレイの表示品質の不可逆的な劣化を招く。これらの液晶分子の劣化を阻止するために、液晶ディスプレイは、通常、上記液晶セルに供給される電圧極性を交互に反転させる技術により駆動される。このような技術には、例えば、フレーム反転(frame inversion)、行反転(row inversion)、列反転(column inversion)とドット反転(dot inversion)などの反転方式(inversion schemes)が含まれる。一般的に、反転方式を利用するが、高品質の画像を表示するには頻繁に極性変換をしなければならないので、電力消費はより高くなる。このような液晶表示装置、特に薄膜トランジスタ液晶表示装置は、相当量の電力を消費する。
周知の液晶ディスプレイにおける電力消費を減少するために取り組んだ方法、例えば、画素のHSD構造、図7に示すように、HSD2を取り組んだ方法を開示する。図7(a)は、それぞれ順次に上記液晶ディスプレイのゲートラインG1とG2に提供されるゲート信号g1とg2の波形を示す。図7(b)-(f)は、二本のゲートラインG1とG2および二本のデータ線D1とD2により定義されるサブ画素P1とP2に相応する充電および保持(holding)過程を示す。このような方法に対し、時間順序(状態)t0、t1、…およびt4において、サブ画素P2は二回のフィードスルー(feed-through)を行うが、サブ画素P1は一回のフィードスルーしか行わない。従って、上記画素P1とP2に印加される電圧値も異なる。このようなサブ画素P1とP2における不均一の電圧はムラ効果(mura effect)、すなわち、表示画像の明暗度における欠陥を引き起こす。
従って、本発明の技術分野においてまだ現われていない、上記不備と欠陥を解決することが出来る液晶ディスプレイおよびその駆動方法を提供する必要がある。
台湾特許出願公開第201011727号公報 台湾特許出願公開第200947023号公報 台湾特許出願公開第200617499号公報
本発明は、上記の問題に鑑み、改良された液晶ディスプレイおよびその駆動方法を提供する。
本発明の一態様は、液晶ディスプレイに関する。本発明の一実施例によれば、上記液晶ディスプレイは、行(row)方向に沿って空間的に配列される複数のゲートライン{Gn}(n=1,2,...,N,Nは正整数である)と、上記複数のゲートライン{Gn}を通過して上記行方向に垂直な列(column)方向に沿って空間的に配列される複数のデータ線{Dm}(m=1,2,...,M,Mは正整数である)、およびマトリクス状で空間的に配列される複数の画素{Pn,m}とを含む。
各画素Pn,mは、いずれも隣接する二本のゲートラインGnとGn+1、および隣接する二本のデータ線DmとDm+1の間に定義され、第1サブ画素電極と、第2サブ画素電極と、上記ゲートラインGn+1に電気的に結合されるゲート、ソースおよび上記第1サブ画素電極に電気的に結合されるドレインを有する第1トランジスタと、上記ゲートラインGnに電気的に結合されるゲート、上記第1トランジスタのソースに電気的に結合されるソースおよび上記第2サブ画素電極に電気的に結合されるドレインを有する第2トランジスタ、および上記ゲートラインGn+2に電気的に結合されるゲート、上記二本の隣接するデータ線DmとDm+1のいずれかに電気的に結合されるソースおよび上記第1トランジスタと第2トランジスタのソースに電気的に結合されるドレインを有する第3トランジスタとを含む。本発明の一実施例において、上記画素Pn,mにおける第2トランジスタのソースは、nが正の奇整数である場合、上記データ線Dmに電気的に結合され、またはnが正の偶整数である場合、上記データ線Dm+1に電気的に結合される。
さらに、液晶ディスプレイは、また、複数のゲート信号を発生し、それぞれ上記複数のゲートライン{Gn}に提供するのに用いるゲートドライバを有し、これらの複数のゲート信号は、所定の順番で上記複数のゲートライン{Gn}と接続されるトランジスタをオンにするように設定され;複数のデータ信号を発生し、それぞれ上記複数のデータ線{Dm}に提供するのに用いるデータドライバを有し、これらの複数のデータ信号はいかなる二つの隣接するデータ信号でも逆の極性を有するように設定される。これらのゲート信号はいずれもその波形を有する。上記波形は、第1周期Γ1における第1電圧V、第2周期Γにおける第2電圧V、第3周期Γにおける第3電圧V、第4周期Γにおける第4電圧Vおよび第5周期Γにおける第5電圧Vを有し、第(j+1)周期Γj+1は第j周期Γの直後に続いており、j=1,2,3,4,V=V=V>V=V,Γ=Γ/2,Γ=(Γ−t)/2,Γ=t,Γ=ΓおよびΓ>>tである。本発明の一実施例において、各ゲート信号の波形の間は、Γ1の間隔で順次シフトされる。
一実施例において、上記液晶ディスプレイは、さらに、少なくとも一つの共通電極を含み、上記共通電極は、各画素Pn,mの第1サブ画素電極と第2サブ画素電極に関連して形成される。
一実施例において、各画素Pn,mは、さらに、第1液晶キャパシタ、第2液晶キャパシタ、第1蓄積キャパシタおよび第2蓄積キャパシタを有する。上記第1液晶キャパシタおよび上記第1蓄積キャパシタは、平行して上記第1サブ画素電極および上記少なくとも一つの共通電極の間に電気的に結合される。上記第2液晶キャパシタおよび上記第2蓄積キャパシタは、平行して上記第2サブ画素電極および上記少なくとも一つの共通電極の間に電気的に結合される。
一実施例において、各画素Pn,mの第1サブ画素電極、第1トランジスタ、第1液晶キャパシタび第1蓄積キャパシタは、上記画素Pn,mの第1サブ画素Pn,m(1)を定義する。各画素Pn,mの第2サブ画素電極、第2トランジスタ、第2液晶キャパシタび第2蓄積キャパシタは、上記画素Pn,mの第2サブ画素Pn,m(2)を定義する。
本発明のもう一つの態様は、液晶ディスプレイの駆動方法に関する。一実施例において、上記方法は、行方向に沿って空間的に配列される複数のゲートライン{Gn}(n=1,2,...,N,Nは正整数である)と、上記複数のゲートライン{Gn}を通過して、上記行方向に垂直な列方向に沿って空間的に配列される複数のデータ線{Dm}(m=1,2,...,M,Mは正整数である)、およびマトリクス状で空間的に配列される複数の画素{Pn,m}とを有する液晶ディスプレイを提供するステップを含む。
各画素Pn,mは、いずれも隣接する二本のゲートラインGnとGn+1および隣接する二本のデータ線DmとDm+1の間に定義され、第1サブ画素電極と、第2サブ画素電極と、上記ゲートラインGn+1に電気的に結合されるゲート、ソースおよび上記第1サブ画素電極に電気的に結合されるドレインを有する第1トランジスタと、上記ゲートラインGnに電気的に結合されるゲート、上記第1トランジスタのソースに電気的に結合されるソースおよび上記第2サブ画素電極に電気的に結合されるドレインを有する第2トランジスタ、および上記ゲートラインGn+2に電気的に結合されるゲート、上記二本の隣接するデータ線DmおよびDm+1のいずれかに電気的に結合されるソースおよび上記第1トランジスタと第2トランジスタのソースに電気的に結合されるドレインを有する第3トランジスタとを含む。一実施例において、上記画素Pn,mにおける第3トランジスタのソースは上記データ線Dmに電気的に結合される。もう一つの実施例において、上記画素Pn,mにおける第3トランジスタのソースは、nが正の奇整数である場合、上記データ線Dmに電気的に結合され、またはnが正の偶整数である場合、上記データ線Dm+1に電気的に結合される。
上記方法は、また、複数のゲート信号をそれぞれ上記複数のゲートライン{Gn}に提供するステップと、複数のデータ信号をそれぞれ上記複数のデータ線{Dm}に提供するステップとを含み、これらの複数のゲート信号は、所定の順番で上記複数のゲートライン{Gn}と接続されるトランジスタをオンにするように設定され、これらの複数のデータ信号は、いかなる二つの隣接するデータ信号でも逆の極性を有するように設定される。
一実施例において、これらの複数のゲート信号はいずれもその波形を有する。上記波形は、第1周期Γ1における第1電圧V、第2周期Γにおける第2電圧V、第3周期Γにおける第3電圧V、第4周期Γにおける第4電圧Vおよび第5周期Γにおける第5電圧Vを有し、第(j+1)周期Γj+1は第j周期Γの直後に続いており、j=1,2,3,4,V=V=V>V=V,Γ=Γ/2,Γ=(Γ−t)/2,Γ=t,Γ=ΓおよびΓ>>tである。一実施例において、各ゲート信号の波形の間は、Γ1の間隔で順次シフトされる。
本発明のもう一つの態様は、液晶ディスプレイに関する。一実施例において、上記LCDパネルは、マトリクス状で空間的に配列される複数の画素{Pn,m}(n=1,2,...,N,m=1,2,...,M,NとMは正整数である)を含む。各画素Pn,mは、いずれも第1サブ画素電極、第2サブ画素電極、上記第1サブ画素電極に電気的に結合される第1スイッチング素子、上記第2サブ画素電極に電気的に結合される第2スイッチング素子、および上記第1スイッチング素子と第2スイッチング素子に電気的に結合される第3スイッチング素子を含む。
上記液晶ディスプレイは、さらに、行方向に沿って空間的に配列される複数のゲートライン{Gn}を含む。各一対の隣接するゲートラインGnとGn+1は上記画素行列{Pn,m}の一画素行Pn{m}を定義し、上記画素行Pn{m}においてそれぞれ各画素の第1スイッチング素子と第2スイッチング素子に電気的に結合される。
上記液晶ディスプレイは、また、上記複数のゲートライン{Gm}を通過して、上記行方向に垂直な列方向に沿って空間的に配列される複数のデータ線{Dm}を含み、各一対の隣接するデータ線DmとDm+1は上記画素行列{Pn,m}の一画素列P{n},mを定義し、上記画素列P{n},mにおいて各画素Pn,mの第3スイッチング素子に電気的に結合される。
さらに、上記液晶ディスプレイは、また、複数のゲート信号を発生し、それぞれ上記複数のゲートライン{Gn}に提供するのに用いるゲートドライバを有し、これらの複数のゲート信号は、所定の順番で上記複数のゲートライン{Gn}と接続されるスイッチング素子をオンにするように設定され;複数のデータ信号を発生し、それぞれ上記複数のデータ線{Dm}に提供するのに用いるデータドライバを有し、これらの複数のデータ信号はいかなる二つの隣接するデータ信号でも逆の極性を有するように設定される。
一実施例において、各画素Pn,mの第1サブ画素電極と上記第1スイッチング素子は上記画素Pn,mの第1サブ画素Pn,m(1)を定義する。各画素Pn,mの第2サブ画素電極と第2スイッチング素子は上記画素Pn,mの第2サブ画素Pn,m(2)を定義する。
一実施例において、上記画素行列{Pn,m}における各画素Pn,mの第1、第2と第3スイッチング素子は、いずれも電界効果型薄膜トランジスタであり、ゲート、ソースおよびドレインを有する。上記画素Pn,mにおける第1スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn+1、上記画素Pn,mにおける第2スイッチング素子のソースおよび上記画素Pn,mの第1サブ画素電極に電気的に結合される。上記画素Pn,mにおける第2スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn、上記画素Pn,mにおける第1スイッチング素子のソースおよび上記画素Pn,mの第2サブ画素電極に電気的に結合される。一実施例において、上記画素Pn,mにおける第3スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn+2、上記データ線Dmおよび上記画素Pn,mにおける第1スイッチング素子と第2スイッチング素子のソースに電気的に結合される。もう一つの実施例において、上記画素Pn,mにおける第3スイッチング素子のゲートとドレインは、それぞれ上記ゲートラインGn+2および上記画素Pn,mにおける第1スイッチング素子と第2スイッチング素子のソースに電気的に結合されるとともに、上記画素Pn,mにおける第3トランジスタのソースは、nが正の奇整数である場合、上記データ線Dmに電気的に結合され、またはnが正の偶整数である場合、上記データ線Dm+1に電気的に結合される。
本発明のもう一つの態様は、液晶ディスプレイの駆動方法に関する。一実施例において、上記方法は液晶ディスプレイを提供するステップを含み、上記液晶ディスプレイは、(1)マトリクス状で空間的に配列される複数の画素{Pn,m}(n=1,2,...,N,m=1,2,...,M,NとMは正整数である)を有し、各画素Pn,mはいずれも第1サブ画素電極、第2サブ画素電極、上記第1サブ画素電極に電気的に結合される第1スイッチング素子、上記第2サブ画素電極に電気的に結合される第2スイッチング素子、および上記第1スイッチング素子と上記第2スイッチング素子に電気的に結合される第3スイッチング素子を含み;(2)行方向に沿って空間的に配列される複数のゲートライン{Gn}を有し、各一対の隣接するゲートラインGnとGn+1は、上記画素行列{Pn,m}の画素行Pn,{m}を定義し、上記画素行Pn,{m}においてそれぞれ各画素の第1と第2スイッチング素子に電気的に結合され;(3)上記複数のゲートライン{Gn}を通過して、上記行方向に垂直な列方向に沿って空間的に配列される複数のデータ線{Dm}を有し、各一対の隣接するデータ線DmとDm+1は、上記画素行列{Pn,m}の画素列P{n},mを定義し、上記画素列P{n},mにおいて各画素Pn,mの第3スイッチング素子に電気的に結合される。
一実施例において、上記画素行列{Pn,m}における各画素Pn,mの第1、第2と第3スイッチング素子は、いずれも電界効果型薄膜トランジスタであり、ゲート、ソースおよびドレインを有する。上記画素Pn,mにおける第1スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn+1、上記画素Pn,mにおける第2スイッチング素子のソースおよび上記画素Pn,mの第1サブ画素電極に電気的に結合される。上記画素Pn,mにおける第2スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn、上記画素Pn,mにおける第1スイッチング素子のソースおよび上記画素Pn,mの第2サブ画素電極に電気的に結合される。上記画素Pn,mにおける第3スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn+2、上記データ線Dmおよび上記画素Pn,mにおける第1スイッチング素子と第2スイッチング素子のソースに電気的に結合される。上記画素Pn+1,mにおける第3スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn+3、上記データ線Dm+1および上記画素Pn+1,mにおける第1スイッチング素子と第2スイッチング素子のソースに電気的に結合される。
上記方法は、また、複数のゲート信号をそれぞれ上記複数のゲートライン{Gn}に提供するステップと、複数のデータ信号をそれぞれ上記複数のデータ線{Dm}に提供するステップとを含み、これらの複数のゲート信号は、所定の順番で上記複数のゲートライン{Gn}と接続されるスイッチング素子をオンにするように設定され、これらの複数のデータ信号は、いかなる二つの隣接するデータ信号でも逆の極性を有するように設定される。
一実施例において、これらの複数のゲート信号はいずれもその波形を有する。上記波形は、第1周期Γ1における第1電圧V、第2周期Γにおける第2電圧V、第3周期Γにおける第3電圧V、第4周期Γにおける第4電圧Vおよび第5周期Γにおける第5電圧Vを有し、そのうち、第(j+1)周期Γj+1は第j周期Γの直後に続いており、j=1,2,3,4,V=V=V>V=V,Γ=Γ/2,Γ=(Γ−t)/2,Γ=t,Γ=ΓおよびΓ>>tである。一実施例において、各ゲート信号の波形の間は、Γ1の間隔で順次シフトされる。
以下、最適な実施例に添付の図面を合わせて本発明の上記およびその他の態様について詳しく説明する。しかし、当該技術を熟知するものなら誰でも、本発明による各種潤色と変更はいずれも本発明の精神及び要旨を逸脱しないことを理解するべきである。
添付の図面は、本発明の一つまたは複数の実施例を説明するためのものであり、文章による記述に合わせて本発明の原則を解釈するためのものである。いかなる可能な場合、図面上に用いる同様の記号は、一実施例における同様または類似する素子を指す。
本発明の実施例によるLCDを概略的に示す部分的レイアウト図である。 図1に示すLCDに提供する駆動信号を示すタイムチャートである。 図1に示すLCDにおける画素の充電および保持(holding)過程(a)‐(d)を示す概略図である。 図1に示すゲート信号に用いるLCDの画素電圧を示すシミュレーション結果図である。 本発明のもう一つの実施例によるLCDの概略図であり、図5(a)は等価回路図、図5(b)は駆動信号のタイムチャートである。 図5に示すLCDにおける画素の充電および保持過程(a)−(b)を示す概略図である。 従来のLCDにおける駆動信号(a)のタイムチャートであり、画素充電および保持過程(b)−(f)を示す。
以下、各種実施例を用いて本発明に対する詳しい説明を行なうが、当該技術に熟知するものなら誰でも本発明に基づいて各種の潤色と変更を行なうことができるため、ここでの実施例は説明だけに用いる。以下、本発明の各実施例に対して詳細に説明し、添付の図面における同一記号は同じ素子を代表する。本明細書および請求項における「一」、「上記」および「この」は、明確にそれは一個を表示すると規定しない限り、いずれも複数の意味も含む。同様に、別途明確な規定がない限り、本文における「…の中」という表現は「…の上に」という意味も含む。
本明細書における用語は一般的に本技術分野における通常の意味を表す。特定の用語に関しては本明細書のその他の部分または後述する箇所で検討し、実施者が本発明を理解するよう付加的な誘導を行う。本明細書に関わる各実施例は、各種用語を含めて、本発明を説明するのに用いるだけで、本発明の範囲と要旨に対して如何なる制限をしていない。同様に、本発明も本明細書に提供される実施形態に限定されない。
同様に、ここに記載の「程度」、「約」または「大体」は一般的に固定値または範囲の20%を意味し、好ましくは10%、より好ましくは5%以内である。ここに記載の数値・数量は近似値であるため、「程度」、「約」または「大体」に対して明確な説明がなくても推測判断できることを意味する。
同様に、ここに記載の「からなる」、「含む」、「有する」、「含有する」、「ある」および類似の用語は、変更可能な用語と理解するべきであり、すなわち、含むがそれに限定されないことを意味する。
ここで使用している用語「HSD2」は液晶ディスプレイの画素配列およびその駆動方式を指し、そのうち、各画素は二本の隣接するゲートラインの間に定義され、それぞれ上記二本の隣接するゲートラインに電気的に結合される第1スイッチング素子と第2スイッチング素子を含むように設定される。ここで使用している用語「HSD3」は液晶ディスプレイの画素配列およびその駆動方式を指し、各画素は二本の隣接するゲートラインの間に定義され、第1スイッチ、第2スイッチ、第3スイッチを含むように設定される。上記第1スイッチと第2スイッチは、それぞれ上記二本の隣接するゲートラインに電気的に結合されるとともに、上記第3スイッチは上記第1スイッチと第2スイッチおよび上記隣接する二本のゲートラインに隣接する第3ゲートラインに電気的に結合される。
以下、図1〜6に合わせて本発明の実施例に対し詳細に説明する。本発明の目的によれば、本文で深く且つ幅広く開示されたように、本発明の一態様は、HSD3駆動方式を取り組んで電力消費を低減するとともに効果を向上させる液晶ディスプレイに関し、本発明は、また、上述の液晶ディスプレイを駆動する方法に関する。
図1に示すように、本発明の一実施例によれば、液晶ディスプレイ(Liquid Crystal Display;LCD)パネル100は、行(row)(horizontal、水平)方向に沿って空間的に配列される複数のゲートラインG1,G2,...Gn,Gn+1,Gn+2,Gn+3,...GN,および上記複数のゲートラインG1,G2,...Gn,Gn+1,Gn+2,Gn+3,...GNを通過して上記行方向に垂直な列方向(vertical、垂直)に沿って空間的に配列される複数のデータ線D1,D2,...Dm,Dm+1,Dm+2,Dm+3,...DMを含む。MとNは1より大きい正整数である。上記LCDパネル100は、さらに、マトリクス状で空間的に配列される複数の画素{Pn,m}を含む。各画素Pn,mは、いずれも二本の隣接するゲートラインGnとGn+1および隣接する二本のデータ線DmとDm+1の間に定義される。本実施例を説明するために、図1は、四本のゲートラインGn,Gn+1,Gn+2,Gn+3,二本のデータ線DmとDm+1および上記LCDパネル100に対応する三つの画素だけを示す。
上記画素Pn,mは、例えば、上記二本の隣接するゲートラインGnとGn+1および上記二本の隣接するゲートラインGnとGn+1を通過する二本の隣接するデータ線DmとDm+1の間に位置し、第1サブ画素電極P1、第2サブ画素電極P2、第1トランジスタ111、第2トランジスタ112および第3トランジスタ113を含む。
上記第1トランジスタ111は、上記ゲートラインGn+1に電気的に結合されるゲート、ソースおよび上記第1サブ画素電極P1に電気的に結合されるドレインを有する。第2トランジスタ112は、上記ゲートラインGnに電気的に結合されるゲート、上記第1トランジスタ111のソースに電気的に結合されるソースおよび上記第2サブ画素電極P2に電気的に結合されるドレインを有する。第3トランジスタ113は、上記ゲートラインGn+2に電気的に結合されるゲート、二本の隣接するデータ線DmとDm+1のいずれかに電気的に結合されるソースおよび上記第1トランジスタ111と第2トランジスタ112のソースに電気的に結合されるドレインを有する。本発明の例示的一実施例において、図1に示すように、上記画素Pn,mにおける第3トランジスタ113のソースは、nが正の奇整数である場合、上記データ線Dmに電気的に結合され、nが正の偶整数である場合、上記データ線Dm+1に電気的に結合される。もう一つの実施例において、図5に示すように、上記画素Pn,mにおける第3トランジスタ113のソースは上記データ線Dmに電気的に結合される。
さらに、LCD100は、また、少なくとも一つの各画素Pn,mの第1サブ画素電極P1と第2サブ画素電極P2と関連して形成される共通電極(図示せず)を含む。図5に示すように、各画素Pn,mは、さらに、第1液晶キャパシタCL1、第2液晶キャパシタCL2、第1蓄積キャパシタCS1および第2蓄積キャパシタCS2を含む。上記第1液晶キャパシタCL1と上記第1蓄積キャパシタCS1は、平行して上記第1サブ画素電極P1および上記少なくとも一つの共通電極の間に電気的に結合される。上記第2液晶キャパシタCL2と上記第2蓄積キャパシタCS2は、平行して上記第2サブ画素電極P2および上記少なくとも一つの共通電極の間に電気的に結合される。
また、各画素Pn,mはいずれも二つまたはより多くのサブ画素を有するように設定される。各画素Pn,mの第1サブ画素電極P1、第1トランジスタ111、第1液晶キャパシタCL1、第1蓄積キャパシタCS1は上記画素Pn,mの第1サブ画素Pn,m(1)を定義するとともに、各画素Pn,mの第2サブ画素電極P2、第2トランジスタ112、第2液晶キャパシタCL2、第2蓄積キャパシタCS2は上記画素Pn,mの第2サブ画素Pn,m(2)を定義する。一実施例において、上記第1、第2および第3トランジスタ111、112および113は電界効果型薄膜トランジスタであり、それぞれ上記第1サブ画素Pn,m(1)および上記第2サブ画素Pn,m(2)を始動するのに適用される。その他のタイプのトランジスタも本発明を実現するのに用いることができる。
一実施例において、各画素Pn,mにおける第1サブ画素Pn,m(1)のサブ画素電極P1/P2および各画素Pn,mの第2サブ画素Pn,m(2)は第1基板上(図示せず)に位置するとともに、上記共通電極は第2基板上(図示せず)に位置し、上記第2基板は空間的に上記第1基板から遠く離れる。上記液晶分子は上記第1基板と第2基板の間の液晶セルに充填される。各液晶分子はLCD100の一画素Pn,mと関係する。上記サブ画素電極P1とP2に印加される電圧は、上記相応するサブ画素と関係する液晶セル内の液晶分子の方向配列を制御する。
LCD100は、さらに、ゲートドライバおよびデータドライバ(図示せず)を含む。上記ゲートドライバは、複数のゲート信号{gn}を発生し、それぞれ上記複数のゲートライン{Gn}に供給するのに用いられ、上記複数のゲート信号{gn}は所定の順番で上記複数のゲートライン{Gn}に接続される第1、第2および第3トランジスタ111、112、113をオンにするように設定される。上記データドライバは、複数のデータ信号{dm}を発生し、それぞれ上記複数のデータ線{Dm}に提供するのに用いられる。
図2は、本発明の一実施例において、図1に示すようなLCDに提供されるゲート信号g1、g2、g3とg4であり、示されたLCDに相応するサブ画素電極P1とP2を充電する波形/タイムチャートである。上記波形は、第1周期Γ1における第1電圧V、第2周期Γにおける第2電圧V、第3周期Γにおける第3電圧V、第4周期Γにおける第4電圧Vおよび第5周期Γにおける第5電圧Vを有し、そのうち、第(j+1)周期Γj+1は第j周期Γの直後に続いており、j=1,2,3,4,V=V=V>V=V,Γ=Γ/2,Γ=(Γ−t)/2,Γ=t,Γ=ΓおよびΓ>>tである。本実施例において、V(V、V)とV(V)はそれぞれ高電圧および低電圧に対応し、相応する画素行の相応するトランジスタを有効的にオンまたはオフにする。それぞれのゲート信号g1、g2、g3とg4の波形は順番に相互シフトされ、所定の順位(順番)で三つの画素行を始動する。本例示的実施例において、ゲート信号g2は、それぞれ周期Γにおいて上記ゲート信号g1からシフトされ、ゲート信号g3は、それぞれ周期Γにおいて上記ゲート信号g2からシフトされ、ゲート信号g4は、それぞれ周期Γにおいて上記ゲート信号g3からシフトされる。通常、それぞれのゲート信号の波形図の特性は複数のパルスを有し、例えば、パルス201、202および203である。それぞれのパルスはパルス幅とパルス高を有する。特に、上記パルス201のパルス幅およびパルス高はそれぞれ第1周期Γおよび第1電圧V1を定義し、上記パルス202のパルス幅およびパルス高はそれぞれ上記第3周期Γおよび第3電圧Vを定義し、上記パルス203のパルス幅およびパルス高はそれぞれ第5周期Γおよび第5電圧Vを定義する。上記第1パルス201と第2パルス202の間の間隔は、上記第2周期Γを定義し、また、上記パルス202とパルス203の間の間隔は、上記第4周期Γを定義する。一実施例において、Γ>>Γ(=t)≧Γ/40である。
図3に示すように、これらのゲート信号g1、g2、g3とg4がそれぞれ図1に示すようなLCDのこれらのゲートラインG1、G2、G3およびG4に提供される時、作業にあたって、上記第1サブ画素または第2サブ画素における第2のフィードスルー効果を避けることが出来る。
例えば、時間周期T0において、ゲートG1とG2はオンされるとともに、ゲートG3とG4はオフされる。それに応じて、二つの画素P1,1とP2,1の第3トランジスタ113はオフされる。従って、上記データ線D1またはD2を通じて上記画素P1,1とP2,1の第1と第2サブ画素に提供されるデータ信号はない。これは、図3(a)に示すように、状態T0と対応する。
時間周期T1において、ゲートG1とGはオンされるとともに、ゲートGとG4はオフされる。それに応じて、画素P1,1の第2トランジスタ112および第3トランジスタ113はオンされ、よって、データ信号はデータ線D1を通じて画素P1,1の第2サブ画素に提供されることができ、且つ、上記画素P1,1の第2サブ画素電極P2は充電される。これは、図3(b)に示すように、状態Tと対応する。
時間周期Tにおいて、ゲートGとGはオンされるとともに、ゲートGとG4はオフされる。それに応じて、画素P1,1の第1トランジスタ111および第3トランジスタ113はオンになり、よって、データ信号はデータ線D1を通じて画素P1,1の第1サブ画素に提供されることができ、且つ、上記画素P1,1の第1サブ画素電極Pは充電され、上記画素P1,1の第2サブ画素電極Pは保持(held)される。これは、図3(c)に示すように、状態Tと対応する。
時間周期Tにおいて、ゲートGとGはオンにするとともに、ゲートGとGはオフになる。それに応じて、画素P2,1の第2トランジスタ112および第3トランジスタ113はオンになり、よって、データ信号はデータ線Dを通じて画素P2,1の第2サブ画素に提供されることができ、且つ、上記画素P2,1の第2サブ画素電極Pは充電され、画素P1,1の第1および第2サブ画素電極PとPは保持(held)される。これは、図3(d)に示すように、状態Tと対応する。
図4および表1は、図2に示すものと同じ波形を有するゲート信号g1、g2、g3とg4のシミュレーション結果を示す。サブ画素P1とP2に充電される最終電圧はほぼ同じである。従って、HSD2と比べて、本発明によるHSD3の駆動方式はさらに一致する充電効果および更なる保持(holding)能力を有する。
表1:液晶ディスプレイのフレームレート=50Hzのシミュレーション結果。(Tchは上記画素の充電時間である;W/Lは上記サブ画素の幅と長さを示す;VpおよびVp′はサブ画素電極である;Tholdは保持(holding)時間である;Vholdは保持(holding)電圧である;ΔVはVp′とVholdの間の電圧差を代表する。)
図5(a)は部分的且つ概略的に本発明のもう一つの実施例におけるLCD200を示す。各画素Pn,mにおける第3トランジスタ213のソースが上記データ線Dmに電気的に結合される以外に、上記LCD200は図1に示すLCD100の構造と同様である。図5(b)はゲート信号g1,g2,...およびg6が順次にそれぞれ上記LCDのゲートラインG1,G 2,...およびG6に提供されることを示すタイムチャートである。各ゲート信号g1,g2,...およびg6はいずれも図2に示すものと同じ波形を有する。それに応じて、上記画素の充電順番は、サブ画素(1)からサブ画素(2)、サブ画素(3)、サブ画素(n)までである。
図6(a)は、上記LCD200における画素の充電過程を示し、電流漏れ経路223により表示される。同時に、図6(b)はLCD200における画素の充電過程を示し、サブ画素P1の充電経路221およびサブ画素P2の充電経路222により表示される。
上記本発明の実施例によれば、従来のLCDに比べて、HSD3の駆動方式を有するLCDはソースチャンネル数を半分減少し、口径比を向上させた。また、本発明のLCDは充電および保持(holding)性能において割りと良い同一性を有する。
上述の本発明の例示的実施例に対する記述は、本発明の開示および記述にのみ用いられ、本発明に必要な全ての要素を含んでいるわけではなく、或いは本発明を上記開示の厳格な形式に限定しているわけでもない。本発明の教示により、本発明に対して各種の変更や修飾を加えることが可能となっている。
本発明が選択して記述した実施例は、本発明の原則およびその実際応用を解釈するのに用いられ、当該分野の技術を熟知する他の者に対して、本発明および各実施例を利用し各種変更に合わせ予定される各種特定用途を満足させようとしている。本発明の精神と範囲を逸脱しない限り、当該技術に熟知する他の者はその他の実施例を実施することも可能である。それに応じて、本発明の範囲は上述の請求項により定義されるべきであり、上述および例示的実施例により定義されるべきではない。
100、200 液晶ディスプレイ
111、211 第1トランジスタ
112、212 第2トランジスタ
113、213 第3トランジスタ
{Pn,m} 画素
P1 第1サブ画素電極
P2 第2サブ画素電極
{Gn} ゲートライン
{Dm} データ線
CL1 第1液晶キャパシタ
CL2 第2液晶キャパシタ
CS1 第1蓄積キャパシタ
CS2 第2蓄積キャパシタ

Claims (26)

  1. 液晶ディスプレイであって、
    (a)行の方向に沿って空間的に配列される複数のゲートライン{Gn}(n=1,2,...,N,Nは0より大きい整数である)と、
    (b)上記複数のゲートライン{Gn}を通過し、上記行方向と垂直な列方向に沿って空間的に配列される複数のデータ線{Dm}(m=1,2,...,M,Mは0より大きい整数である)と、
    (c)マトリクス状で空間的に配列されるとともに、いずれも二本の隣接するゲートラインGnとGn+1および二本の隣接するデータ線DmとDm+1の間に定義される複数の画素{Pn,m}と、
    を有し、
    各画素Pn,mは、
    (i)第1サブ画素電極と、
    (ii)第2サブ画素電極と、
    (iii)上記ゲートラインGn+1に電気的に結合されるゲート、ソースおよび上記第1サブ画素電極に電気的に結合されるドレインを有する第1トランジスタと、
    (iv)上記ゲートラインGnに電気的に結合されるゲート、上記第1トランジスタのソースに電気的に結合されるソースおよび上記第2サブ画素電極に電気的に結合されるドレインを有する第2トランジスタと、
    (v)上記ゲートラインGn+2に電気的に結合されるゲート、上記二本の隣接するデータ線DmおよびDm+1のいずれかに電気的に結合されるソースおよび上記第1トランジスタと第2トランジスタのソースに電気的に結合されるドレインを有する第3トランジスタと、
    を含むことを特徴とする液晶ディスプレイ。
  2. 上記画素Pn,mにおける第3トランジスタのソースは、上記データ線Dmに電気的に結合されることを特徴とする請求項1に記載の液晶ディスプレイ。
  3. 上記画素Pn,mにおける第3トランジスタのソースは、nが正の奇整数である場合、上記データ線Dmに電気的に結合され;nが正の偶整数である場合、上記データ線Dm+1に電気的に結合されることを特徴とする請求項1に記載の液晶ディスプレイ。
  4. さらに、各画素Pn,mの第1サブ画素電極および第2サブ画素電極と関連して形成される少なくとも一つの共通電極を含むことを特徴とする請求項1に記載の液晶ディスプレイ。
  5. 各画素Pn,mは、さらに、第1液晶(Liquid Crystal; LC)キャパシタ、第2液晶キャパシタ、第1蓄積キャパシタおよび第2蓄積キャパシタを有し、上記第1液晶キャパシタおよび上記第1蓄積キャパシタは平行して上記第1サブ画素電極および上記少なくとも一つの共通電極の間に電気的に結合され、上記第2液晶キャパシタおよび上記第2蓄積キャパシタは平行して上記第2サブ画素電極および上記少なくとも一つの共通電極の間に電気的に結合されることを特徴とする請求項4に記載の液晶ディスプレイ。
  6. 各画素Pn,mの第1サブ画素電極、第1トランジスタ、第1液晶キャパシタおよび第1蓄積キャパシタは、上記画素Pn,mの第1サブ画素Pn,m(1)を定義するとともに、各画素Pn,mの第2サブ画素電極、第2トランジスタ、第2液晶キャパシタおよび上記第2蓄積キャパシタは、上記画素Pn,mの第2サブ画素Pn,m(2)を定義することを特徴とする請求項5に記載の液晶ディスプレイ。
  7. さらに、
    (a)複数のゲート信号を発生し、それぞれ上記複数のゲートライン{Gn}に提供するのに用いるゲートドライバを有し、これらの複数のゲート信号は、所定の順番で上記複数のゲートライン{Gn}と接続されるトランジスタをオンにするように設定され、
    (b)複数のデータ信号を発生し、それぞれ上記複数のデータ線{Dm}に提供するのに用いるデータドライバを有し、これらの複数のデータ信号は、いかなる二つの隣接するデータ信号でも逆の極性を有するように設定される、
    ことを特徴とする請求項1に記載の液晶ディスプレイ。
  8. 各上記複数のゲート信号は、いずれも第1周期Γ1における第1電圧V、第2周期Γにおける第2電圧V、第3周期Γにおける第3電圧V、第4周期Γにおける第4電圧Vおよび第5周期Γにおける第5電圧Vを有する波形を有し、第(j+1)周期Γj+1は第j周期Γの直後に続いており、j=1,2,3,4,V=V=V>V=V,Γ=Γ/2,Γ=(Γ−t)/2,Γ=t,Γ=ΓおよびΓ>>tであることを特徴とする請求項7に記載の液晶ディスプレイ。
  9. 各ゲート信号の波形の間はΓの間隔で順次シフトされることを特徴とする請求項8に記載の液晶ディスプレイ。
  10. 液晶ディスプレイの駆動方法であって、
    (a)LCDパネルを提供するステップを含み、
    上記LCDパネルは、
    (i)行方向に沿って空間的に配列される複数のゲートライン{Gn}(n=1,2,...,N,Nは0より大きい整数である)と、
    (ii)上記複数のゲートライン{Gn}を通過し、上記行方向と垂直な列方向に沿って空間的に配列される複数のデータ線{Dm}(m=1,2,...,M,Mは0より大きい整数である)と、
    (iii)マトリクス状で空間的に配列される複数の画素{Pn,m}と、
    を有し、各画素Pn,mは、いずれも二本の隣接するゲートラインGnとGn+1および二本の隣接するデータ線DmとDm+1の間に定義され、
    第1サブ画素電極と、
    第2サブ画素電極と、
    上記ゲートラインGn+1に電気的に結合されるゲート、ソースおよび上記第1サブ画素電極に電気的に結合されるドレインを有する第1トランジスタと、
    上記ゲートラインGnに電気的に結合されるゲート、上記第1トランジスタのソースに電気的に結合されるソース、および上記第2サブ画素電極に電気的に結合されるドレインを有する第2トランジスタと、
    上記ゲートラインGn+2に電気的に結合されるゲート、上記二本の隣接するデータ線DmおよびDm+1のいずれかに電気的に結合されるソース、および上記第1トランジスタと第2トランジスタのソースに電気的に結合されるドレインを有する第3トランジスタと、
    を含み、
    (b)それぞれ複数のゲート信号を上記複数のゲートライン{Gn}、複数のデータ信号を上記複数のデータ線{Dm}に提供するステップを含み、これらの複数のゲート信号は、所定の順番で上記複数のゲートライン{Gn}と接続されるトランジスタをオンにするように設定され、これらの複数のデータ信号は、いかなる二つの隣接するデータ信号でも逆の極性を有するように設定されることを特徴とする液晶ディスプレイの駆動方法。
  11. 各上記複数のゲート信号は、いずれも第1周期Γ1における第1電圧V、第2周期Γにおける第2電圧V、第3周期Γにおける第3電圧V、第4周期Γにおける第4電圧Vおよび第5周期Γにおける第5電圧Vを有する波形を有し、第(j+1)周期Γj+1は第j周期Γの直後に続いており、j=1,2,3,4,V=V=V>V=V=Γ/2,Γ=(Γ−t)/2,Γ=t,Γ=ΓおよびΓ>>tであることを特徴とする請求項10に記載の方法。
  12. 各ゲート信号の波形の間はΓの間隔で順次シフトされることを特徴とする請求項11に記載の方法。
  13. 液晶ディスプレイであって、
    (a)マトリクス状で空間的に配列され(n=1,2,...,N,m=1,2,...,M,Mは0より大きい整数である)る複数の画素{Pn,m}を有し、各画素Pn,mはいずれも第1サブ画素電極、第2サブ画素電極、上記第1サブ画素電極に電気的に結合される第1スイッチング素子、上記第2サブ画素電極に電気的に結合される第2スイッチング素子および上記第1スイッチング素子と上記第2スイッチング素子に電気的に結合される第3スイッチング素子を含み、
    (b)行方向に沿って空間的に配列される複数のゲートライン{Gn}を有し、各一対の隣接するゲートラインGnとGn+1は上記画素行列{Pn,m}の画素行Pn,{m}を定義し、且つ、上記画素行Pn,{m}においてそれぞれ各画素Pn,mの第1スイッチング素子と第2スイッチング素子に電気的に結合され、
    (c)上記複数のゲートライン{Gn}を通過し、上記行方向と垂直な列方向に沿って空間的に配列される複数のデータ線{Dm}を有し、各一対の隣接するデータ線DmとDm+1は上記画素行列{Pn,m}の画素列P{n},mを定義し、且つ、上記画素列P{n},mにおいて各画素Pn,mの第3スイッチング素子に電気的に結合されることを特徴とする液晶ディスプレイ。
  14. 上記Pn,mの第1サブ画素電極と上記第1スイッチング素子は、上記画素の第1サブ画素Pn,m(1)を定義するとともに、上記画素Pn,mの第2サブ画素電極と上記第2スイッチング素子は、上記画素Pn,mの第2サブ画素Pn,m(2)を定義することを特徴とする請求項13に記載の液晶ディスプレイ。
  15. 上記画素行列{Pn,m}における画素Pn,mの各第1、第2および第3スイッチング素子は、いずれも電界効果型薄膜トランジスタであり、ゲート、ソースおよびドレインを有することを特徴とする請求項13に記載の液晶ディスプレイ。
  16. 上記画素Pn,mにおける第1スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn+1、上記画素Pn,mにおける第2スイッチング素子のソースおよび上記画素Pn,mの第1サブ画素電極に電気的に結合され、
    上記画素Pn,mにおける第2スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn、上記画素Pn,mにおける第1スイッチング素子のソースおよび上記画素Pn,mの第2サブ画素電極に電気的に結合されることを特徴とする請求項15に記載の液晶ディスプレイ。
  17. 上記画素Pn,mにおける第3スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn+2、上記データ線Dmおよび上記画素Pn,mにおける第1スイッチング素子と第2スイッチング素子のソースに電気的に結合されることを特徴とする請求項16に記載の液晶ディスプレイ。
  18. 上記画素Pn,mにおける第3スイッチング素子のゲートおよびドレインは、それぞれ上記ゲートラインGn+2および上記画素Pn,mにおける第1スイッチング素子と第2スイッチング素子のソースに電気的に結合されるとともに、上記画素Pn,mにおける第3トランジスタのソースは、nが正の奇整数である場合、上記データ線Dmに電気的に結合され、nが正の偶整数である場合、上記データ線Dm+1に電気的に結合されることを特徴とする請求項16に記載の液晶ディスプレイ。
  19. さらに、
    (a)複数のゲート信号を発生し、それぞれ上記複数のゲートライン{Gn}に提供するのに用いるゲートドライバを有し、これらの複数のゲート信号は、所定の順番で上記複数のゲートライン{Gn}と接続されるスイッチング素子をオンにするように設定され、
    (b)複数のデータ信号を発生し、それぞれ上記複数のデータ線{Dm}に提供するのに用いるデータドライバを有し、これらの複数のデータ信号は、いかなる二つの隣接するデータ信号でも逆の極性を有するように設定される、
    ことを特徴とする請求項13に記載の液晶ディスプレイ。
  20. 液晶ディスプレイを駆動する方法であって、
    (a)LCDパネルを提供するステップを含み、
    上記LCDパネルは、
    (i)マトリクス状で空間的に配列される複数の画素{Pn,m}(n=1,2,...,N,m=1,2,...,M,NとMは0より大きい整数である)を有し、各画素Pn,mはいずれも第1サブ画素電極、第2サブ画素電極、上記第1サブ画素電極に電気的に結合される第1スイッチング素子、上記第2サブ画素電極に電気的に結合される第2スイッチング素子および上記第1スイッチング素子と上記第2スイッチング素子に電気的に結合される第3スイッチング素子を含み、
    (ii)行方向に沿って空間的に配列される複数のゲートライン{Gn}を有し、各一対の隣接するゲートラインGnとGn+1は上記画素行列{Pn,m}の画素行Pn,{m}を定義し、且つ、上記画素行Pn,{m}においてそれぞれ各画素Pn,mの第1スイッチング素子と第2スイッチング素子に電気的に結合され、
    (iii)上記複数のゲートライン{Gn}を通過し、上記行方向と垂直な列方向に沿って空間的に配列される複数のデータ線{Dm}を有し、各一対の隣接するデータ線DmとDm+1は上記画素行列{Pn,m}の画素列P{n},mを定義し、且つ、上記画素列P{n},mにおいて各画素Pn,mの第3スイッチング素子に電気的に結合され、
    (b)それぞれ複数のゲート信号を上記複数のゲートライン{Gn}、複数のデータ信号を上記複数のデータ線{Dm}に提供するステップを含み、上記複数のゲート信号は、所定の順番で上記複数のゲートライン{Gn}と接続されるスイッチング素子をオンにするように設定され、これらの複数のデータ信号はいかなる二つの隣接するデータ信号でも逆の極性を有するように設定される、
    ことを特徴とする液晶ディスプレイを駆動する方法。
  21. 上記画素行列{Pn,m}における画素Pn,mの各第1、第2および第3スイッチング素子はいずれも電界効果型薄膜トランジスタであり、ゲート、ソースおよびドレインを有することを特徴とする請求項20に記載の方法。
  22. 上記画素Pn,mにおける第1スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn+1、上記画素Pn,mにおける第2スイッチング素子のソースおよび上記画素Pn,mの第1サブ画素電極に電気的に結合され、
    上記画素Pn,mにおける第2スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn、上記画素Pn,mにおける第1スイッチング素子のソースおよび上記画素Pn,mの第2サブ画素電極に電気的に結合される、
    ことを特徴とする請求項21に記載の方法。
  23. 上記画素Pn,mにおける第3スイッチング素子のゲート、ソースおよびドレインは、それぞれ上記ゲートラインGn+2、上記データ線Dmおよび上記画素Pn,mにおける第1スイッチング素子と第2スイッチング素子のソースに電気的に結合されることを特徴とする請求項22に記載の方法。
  24. 上記画素Pn,mにおける第3スイッチング素子のゲートおよびドレインは、それぞれ上記ゲートラインGn+2および上記画素Pn,mにおける第1スイッチング素子と第2スイッチング素子のソースに電気的に結合されるとともに、上記画素Pn,mにおける第3トランジスタのソースは、nが正の奇整数である場合、上記データ線Dmに電気的に結合され、nが正の偶整数である場合、上記データ線Dm+1に電気的に結合されることを特徴とする請求項22に記載の方法。
  25. 各上記複数のゲート信号は、いずれも第1周期Γ1における第1電圧V、第2周期Γにおける第2電圧V、第3周期Γにおける第3電圧V、第4周期Γにおける第4電圧Vおよび第5周期Γにおける第5電圧Vを有する波形を有し、第(j+1)周期Γj+1は第j周期Γの直後に続いており、j=1,2,3,4,V=V=V>V=V=Γ/2,Γ=(Γ−t)/2,Γ=t,Γ=ΓおよびΓ>>tであることを特徴とする請求項20に記載の方法。
  26. 各ゲート信号の波形の間は、Γ1の間隔で順次シフトされることを特徴とする請求項25に記載の方法。
JP2010291079A 2010-02-11 2010-12-27 液晶ディスプレイおよびその駆動方法 Active JP5323047B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/703,896 2010-02-11
US12/703,896 US8411003B2 (en) 2010-02-11 2010-02-11 Liquid crystal display and methods of driving same

Publications (2)

Publication Number Publication Date
JP2011164588A true JP2011164588A (ja) 2011-08-25
JP5323047B2 JP5323047B2 (ja) 2013-10-23

Family

ID=43066615

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010291079A Active JP5323047B2 (ja) 2010-02-11 2010-12-27 液晶ディスプレイおよびその駆動方法

Country Status (5)

Country Link
US (1) US8411003B2 (ja)
EP (1) EP2360670A1 (ja)
JP (1) JP5323047B2 (ja)
CN (1) CN102087843B (ja)
TW (1) TWI428899B (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI419138B (zh) * 2010-09-10 2013-12-11 Au Optronics Corp 可補償饋通效應之液晶顯示面板
TWI415100B (zh) * 2010-12-30 2013-11-11 Au Optronics Corp 可補償饋通電壓之液晶顯示面板
TWI428900B (zh) * 2011-08-17 2014-03-01 Au Optronics Corp 顯示子像素電路、顯示面板及面板的驅動方法
TWI468827B (zh) * 2012-12-12 2015-01-11 Au Optronics Corp 具有共汲極架構的顯示器
CN103680447B (zh) * 2013-12-12 2016-01-13 深圳市华星光电技术有限公司 液晶显示设备及其像素驱动方法
US10204360B1 (en) 2013-12-12 2019-02-12 American Megatrends, Inc. Systems and methods for processing payments to trigger release of digital advertising campaigns for display on digital signage devices
KR102128970B1 (ko) 2013-12-18 2020-07-02 삼성디스플레이 주식회사 액정 표시 장치
TW201618072A (zh) * 2014-11-12 2016-05-16 奕力科技股份有限公司 液晶顯示裝置及其驅動方法
CN104461159B (zh) * 2014-12-23 2018-10-23 上海天马微电子有限公司 阵列基板、显示面板、触控显示装置及其驱动方法
CN106201086B (zh) * 2016-07-13 2018-12-11 武汉华星光电技术有限公司 内嵌式触控面板及其驱动方法、触控显示器
CN107004392B (zh) * 2016-11-28 2019-11-05 上海云英谷科技有限公司 显示面板的分布式驱动
CN112748614B (zh) * 2021-01-04 2022-11-29 成都中电熊猫显示科技有限公司 显示面板和液晶显示器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04223428A (ja) * 1990-12-25 1992-08-13 Nec Corp アクティブマトリックス液晶表示装置
US20010045925A1 (en) * 1998-11-04 2001-11-29 Frank R. Libsch Multiplexing pixel circuits
JP2004191574A (ja) * 2002-12-10 2004-07-08 Seiko Epson Corp 電気光学パネル、走査線駆動回路、データ線駆動回路、電子機器及び電気光学パネルの駆動方法
JP2006500617A (ja) * 2002-09-23 2006-01-05 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ アクティブマトリクス表示装置
JP2008052244A (ja) * 2006-08-22 2008-03-06 Au Optronics Corp 画質を改善するための表示方法及びそれに用いられるデバイス
JP2009098234A (ja) * 2007-10-15 2009-05-07 Sony Corp 液晶表示装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW548615B (en) * 2002-03-29 2003-08-21 Chi Mei Optoelectronics Corp Display panel having driver circuit with data line commonly used by three adjacent pixels
TWI345213B (en) * 2006-03-09 2011-07-11 Au Optronics Corp Low color-shift liquid crystal display and its driving method
KR101295298B1 (ko) * 2006-07-28 2013-08-08 삼성디스플레이 주식회사 액정 표시 장치
TWI330746B (en) * 2006-08-25 2010-09-21 Au Optronics Corp Liquid crystal display and operation method thereof
KR101309777B1 (ko) * 2007-01-03 2013-09-25 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이를 포함하는 표시 장치
KR101358334B1 (ko) * 2007-07-24 2014-02-06 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR101381348B1 (ko) * 2008-02-14 2014-04-17 삼성디스플레이 주식회사 액정 표시 장치
KR101538320B1 (ko) * 2008-04-23 2015-07-23 삼성디스플레이 주식회사 표시 장치
US8339534B2 (en) * 2008-08-11 2012-12-25 Samsung Display Co., Ltd. Display device
KR101501497B1 (ko) * 2008-09-18 2015-03-12 삼성디스플레이 주식회사 액정 표시 장치
TWI369563B (en) * 2008-11-06 2012-08-01 Au Optronics Corp Pixel circuit and driving method thereof
CN101404134B (zh) 2008-11-12 2011-07-06 友达光电股份有限公司 使用半源极驱动架构的显示面板及其显示数据供应方法
TWI383231B (zh) * 2009-02-27 2013-01-21 Hannstar Display Corp 像素結構及其驅動方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04223428A (ja) * 1990-12-25 1992-08-13 Nec Corp アクティブマトリックス液晶表示装置
US20010045925A1 (en) * 1998-11-04 2001-11-29 Frank R. Libsch Multiplexing pixel circuits
JP2006500617A (ja) * 2002-09-23 2006-01-05 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ アクティブマトリクス表示装置
JP2004191574A (ja) * 2002-12-10 2004-07-08 Seiko Epson Corp 電気光学パネル、走査線駆動回路、データ線駆動回路、電子機器及び電気光学パネルの駆動方法
JP2008052244A (ja) * 2006-08-22 2008-03-06 Au Optronics Corp 画質を改善するための表示方法及びそれに用いられるデバイス
JP2009098234A (ja) * 2007-10-15 2009-05-07 Sony Corp 液晶表示装置

Also Published As

Publication number Publication date
US20110193842A1 (en) 2011-08-11
CN102087843B (zh) 2012-10-31
EP2360670A1 (en) 2011-08-24
US8411003B2 (en) 2013-04-02
TW201128624A (en) 2011-08-16
TWI428899B (zh) 2014-03-01
CN102087843A (zh) 2011-06-08
JP5323047B2 (ja) 2013-10-23

Similar Documents

Publication Publication Date Title
JP5323047B2 (ja) 液晶ディスプレイおよびその駆動方法
JP5258705B2 (ja) Lcdパネルおよび液晶ディスプレイを駆動する方法
KR101235698B1 (ko) 액정표시장치 및 이의 화상구현방법
US7928947B2 (en) Liquid crystal display device and method of driving the same
US20160351137A1 (en) Display device
KR101274054B1 (ko) 액정 표시장치 및 그의 구동방법
JP2014153541A (ja) 画像表示装置及びその駆動方法
US20120127153A1 (en) Display Device And Display Device Driving Method
KR20110067227A (ko) 액정표시장치 및 그 구동방법
US10942405B2 (en) Display device
JP2004341134A (ja) 画像表示装置
KR100744136B1 (ko) 인버젼 방식으로 디스플레이 패널을 구동하는 방법 및 그방법에 의해 구동되는 디스플레이 패널
JP5306926B2 (ja) 液晶表示装置
KR101264724B1 (ko) 액정 표시장치 및 그의 구동방법
JPWO2005081053A1 (ja) 液晶表示装置
KR101074381B1 (ko) 횡전계방식 액정표시장치
US20100103086A1 (en) Liquid crystal display panel for performing polarity inversion therein
JP2011008200A (ja) 液晶表示装置およびその駆動方法
US9064467B2 (en) Liquid crystal display device and driving method thereof
KR20130020308A (ko) 액정패널의 구동방법
JP2005250034A (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
KR20080000844A (ko) 액정표시장치 및 그 구동 방법
KR20130015575A (ko) 액정표시장치 및 그 구동방법
KR20080088141A (ko) 액정표시장치 및 이의 구동방법
KR20160042352A (ko) 액정표시장치

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120813

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120817

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121119

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130212

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130508

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130621

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130716

R150 Certificate of patent or registration of utility model

Ref document number: 5323047

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350