JP2011138472A - シリアル・バス・デバイス及びその差分クロック補償方法 - Google Patents
シリアル・バス・デバイス及びその差分クロック補償方法 Download PDFInfo
- Publication number
- JP2011138472A JP2011138472A JP2010118195A JP2010118195A JP2011138472A JP 2011138472 A JP2011138472 A JP 2011138472A JP 2010118195 A JP2010118195 A JP 2010118195A JP 2010118195 A JP2010118195 A JP 2010118195A JP 2011138472 A JP2011138472 A JP 2011138472A
- Authority
- JP
- Japan
- Prior art keywords
- packet
- data
- skip
- link partner
- serial bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/40006—Architecture of a communication node
- H04L12/40013—Details regarding a bus controller
Abstract
【解決手段】パケットをリンク・パートナーに送信するためのシリアル・バス・デバイスが提供される。シリアル・バス・デバイスには、処理装置及び処理装置に結合された差分クロック補償装置が含まれる。処理装置は、パケットを生成する。差分クロック補償装置は、リンク・パートナーに対する差分クロックを補償するために、パケットのタイプに従ってパケットより前に少なくとも1つのスキップ順序集合をリンク・パートナーに送信するか否かを判定する。
【選択図】図1
Description
11、21 処理装置
12 スクランブラ
13 エンコーダ
14 電気物理ユニット
15 線形フィードバックシフトレジスタ
22 デスクランブラ
23 デコーダ
26、41 差分クロック補償装置
30 ケーブル
42 調停器
44 スキップ・シンボル生成器
46 バッファ
210、220 フィールド
Claims (17)
- パケットをリンク・パートナーに送信するためのシリアル・バス・デバイスであって、
前記パケットを生成する処理装置と、
前記処理装置に結合されており、前記リンク・パートナーに対する差分クロックを補償するために、前記パケットより前に少なくとも1つのスキップ順序集合を前記リンク・パートナーに送信するか否かを前記パケットのタイプに基づいて判定する差分クロック補償装置とを含むことを特徴とするシリアル・バス・デバイス。 - 前記差分クロック補償装置が、
2つのスキップ・シンボルを含む前記スキップ順序集合を生成するスキップ・シンボル生成器と、
前記処理装置と前記スキップ・シンボル生成器の間に結合されており、前記パケットより前に前記スキップ順序集合を前記リンク・パートナーに送信するか否かを前記パケットの前記タイプに基づいて判定する調停器とを含むことを特徴とする請求項1のシリアル・バス・デバイス。 - 前記調停器が、前記パケットヘッダの内のタイプ・フィールドに基づいて前記パケットの前記タイプを識別することを特徴とする請求項2のシリアル・バス・デバイス。
- 前記パケットがデータ・パケットであるとき、前記調停器が、前記パケットより前に前記スキップ順序集合を前記リンク・パートナーに送信するか否かを前記パケットのデータ長に基づいて判定することを特徴とする請求項2のシリアル・バス・デバイス。
- 前記調停器が、前記パケットが前記データ・パケットでないとき、前記パケットを前記リンク・パートナーに直接送信することを特徴とする請求項2のシリアル・バス・デバイス。
- 前記パケットが前記データ・パケットでありかつ前記パケットの前記データ長が特定値より長いかまたは等しいとき、前記調停器が、前記パケットより前に前記スキップ順序集合を前記リンク・パートナーに送信することを特徴とする請求項4のシリアル・バス・デバイス。
- 前記パケットが前記データ・パケットでありかつ前記パケットの前記データ長が前記特定値より短いとき、前記調停器が、前記パケットを前記リンク・パートナーに直接送信することを特徴とする請求項6のシリアル・バス・デバイス。
- 前記調停器が、前記パケットのヘッダ内のデータ長フィールドに基づいて、前記パケットの前記データ長を得ることを特徴とする請求項4のシリアル・バス・デバイス。
- 前記パケットが前記データ・パケットであり、前記パケットの前記データ長が特定値より長いかまたは等しく、前記スキップ・シンボル生成器によって生成される前記スキップ順序集合の量が前記パケットの前記データ長に相当するとき、前記調停器が、前記スキップ順序集合を生成するように前記スキップ・シンボル生成器を制御することを特徴とする請求項4のシリアル・バス・デバイス。
- シリアル・バス・デバイスのための差分クロック補償方法であって、
リンク・パートナーに送信されるパケットがデータ・パケットであるか否かを判定するステップと、
前記パケットが前記データ・パケットでありかつ前記パケットの前記データ長が特定値より長いかまたは等しいとき、前記シリアル・バス・デバイスと前記リンク・パートナーとの差分クロックを補償するために、前記パケットより前に少なくとも1つのスキップ順序集合を前記リンク・パートナーに送信するステップとを含むことを特徴とする差分クロック補償方法。 - 前記パケットが前記データ・パケットでないとき、前記パケットを前記リンク・パートナーに直接送信するステップをさらに含むことを特徴とする請求項10の差分クロック補償方法。
- 前記パケットが前記データ・パケットでありかつ前記パケットの前記データ長が前記特定値より短いとき、前記パケットを前記リンク・パートナーに直接送信するステップをさらに含むことを特徴とする請求項10の差分クロック補償方法。
- 前記リンク・パートナーに送信される前記スキップ順序集合の量を前記パケットの前記データ長に基づいて決定するステップをさらに含むことを特徴とする請求項10の差分クロック補償方法。
- 前記スキップ順序集合の前記量が、前記パケットの前記データ長に相当することを特徴とする請求項13の差分クロック補償方法。
- 前記スキップ順序集合の前記量が、固定値であることを特徴とする請求項13の差分クロック補償方法。
- 前記判定するステップが、
前記パケットが前記データ・パケットであるか否かを前記パケットのヘッダ内のタイプ・フィールドに基づいて判定するステップと、
前記パケットが前記データ・パケットであるとき、前記パケットの前記ヘッダ内のデータ長フィールドに基づいて前記パケットの前記データ長を得るステップとをさらに含むことを特徴とする請求項10の差分クロック補償方法。 - 前記スキップ順序集合が、2つのスキップ・シンボルを含むことを特徴とする請求項10の差分クロック補償方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW098146396 | 2009-12-31 | ||
TW098146396A TWI423007B (zh) | 2009-12-31 | 2009-12-31 | 串列匯流排裝置以及其時脈差補償方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011138472A true JP2011138472A (ja) | 2011-07-14 |
JP5092109B2 JP5092109B2 (ja) | 2012-12-05 |
Family
ID=44187527
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010118195A Active JP5092109B2 (ja) | 2009-12-31 | 2010-05-24 | シリアル・バス・デバイス及びその差分クロック補償方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8446921B2 (ja) |
JP (1) | JP5092109B2 (ja) |
TW (1) | TWI423007B (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9625603B2 (en) * | 2011-05-27 | 2017-04-18 | Halliburton Energy Services, Inc. | Downhole communication applications |
US9778389B2 (en) | 2011-05-27 | 2017-10-03 | Halliburton Energy Services, Inc. | Communication applications |
WO2013001631A1 (ja) * | 2011-06-29 | 2013-01-03 | 富士通株式会社 | 伝送装置、伝送回路、伝送システムおよび伝送装置の制御方法 |
US10601425B2 (en) | 2018-05-30 | 2020-03-24 | Intel Corporation | Width and frequency conversion with PHY layer devices in PCI-express |
US11467999B2 (en) | 2018-06-29 | 2022-10-11 | Intel Corporation | Negotiating asymmetric link widths dynamically in a multi-lane link |
US11637657B2 (en) | 2019-02-15 | 2023-04-25 | Intel Corporation | Low-latency forward error correction for high-speed serial links |
US11249837B2 (en) | 2019-03-01 | 2022-02-15 | Intel Corporation | Flit-based parallel-forward error correction and parity |
US10846247B2 (en) | 2019-03-05 | 2020-11-24 | Intel Corporation | Controlling partial link width states for multilane links |
US11296994B2 (en) * | 2019-05-13 | 2022-04-05 | Intel Corporation | Ordered sets for high-speed interconnects |
US11836101B2 (en) | 2019-11-27 | 2023-12-05 | Intel Corporation | Partial link width states for bidirectional multilane links |
US11740958B2 (en) | 2019-11-27 | 2023-08-29 | Intel Corporation | Multi-protocol support on common physical layer |
CN113257258A (zh) * | 2020-02-12 | 2021-08-13 | 瑞昱半导体股份有限公司 | 音频处理装置及音频处理方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05219133A (ja) * | 1992-02-04 | 1993-08-27 | Nec Corp | 符号化データ受信回路 |
JPH08307409A (ja) * | 1995-05-08 | 1996-11-22 | Nippon Telegr & Teleph Corp <Ntt> | 固定速度通信方法および通信システム |
JP2006202281A (ja) * | 2005-01-10 | 2006-08-03 | Samsung Electronics Co Ltd | Pciイクスプレスのバイトスキュー補償方法及びこのためのpciイクスプレス物理階層受信機 |
JP2007242026A (ja) * | 2007-03-16 | 2007-09-20 | Seiko Epson Corp | データ転送制御装置及び電子機器 |
WO2008027760A1 (en) * | 2006-09-01 | 2008-03-06 | Intel Corporation | Signal noise filtering in a serial interface |
WO2009105095A1 (en) * | 2008-02-20 | 2009-08-27 | Hewlett-Packard Development Company, L.P. | Redriver with two reference clocks and method of operation thereof |
JP2009289292A (ja) * | 2002-07-17 | 2009-12-10 | Chronologic Pty Ltd | 同期マルチチャネルユニバーサルシリアルバス |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7092629B2 (en) * | 2001-11-19 | 2006-08-15 | Hewlett-Packard Development Company, L.P. | Time-division and wave-division multiplexed link for use in a service area network |
JP3609051B2 (ja) * | 2001-11-21 | 2005-01-12 | Necエレクトロニクス株式会社 | Usb−hubデバイスおよびその制御方法 |
TWI234067B (en) * | 2003-10-28 | 2005-06-11 | Prolific Technology Inc | Universal serial bus controller with power-saving mode and operating method thereof |
KR100990484B1 (ko) * | 2004-03-29 | 2010-10-29 | 삼성전자주식회사 | 직렬 버스 통신을 위한 송신 클럭 신호 발생기 |
US8867683B2 (en) * | 2006-01-27 | 2014-10-21 | Ati Technologies Ulc | Receiver and method for synchronizing and aligning serial streams |
TW200734926A (en) * | 2006-03-10 | 2007-09-16 | Mitac Int Corp | Method for driving universal serial bus device |
US20090086874A1 (en) * | 2007-09-28 | 2009-04-02 | Junning Wang | Apparatus and method of elastic buffer control |
US8369233B2 (en) * | 2008-10-02 | 2013-02-05 | Endace Technology Limited | Lane synchronisation |
US8161210B1 (en) * | 2008-11-03 | 2012-04-17 | Integrated Device Technology Inc. | Multi-queue system and method for deskewing symbols in data streams |
US20100316068A1 (en) * | 2009-06-12 | 2010-12-16 | Matthew Ornes | Transport Over an Asynchronous XAUI-like Interface |
-
2009
- 2009-12-31 TW TW098146396A patent/TWI423007B/zh active
-
2010
- 2010-05-10 US US12/776,530 patent/US8446921B2/en active Active
- 2010-05-24 JP JP2010118195A patent/JP5092109B2/ja active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05219133A (ja) * | 1992-02-04 | 1993-08-27 | Nec Corp | 符号化データ受信回路 |
JPH08307409A (ja) * | 1995-05-08 | 1996-11-22 | Nippon Telegr & Teleph Corp <Ntt> | 固定速度通信方法および通信システム |
JP2009289292A (ja) * | 2002-07-17 | 2009-12-10 | Chronologic Pty Ltd | 同期マルチチャネルユニバーサルシリアルバス |
JP2006202281A (ja) * | 2005-01-10 | 2006-08-03 | Samsung Electronics Co Ltd | Pciイクスプレスのバイトスキュー補償方法及びこのためのpciイクスプレス物理階層受信機 |
WO2008027760A1 (en) * | 2006-09-01 | 2008-03-06 | Intel Corporation | Signal noise filtering in a serial interface |
JP2007242026A (ja) * | 2007-03-16 | 2007-09-20 | Seiko Epson Corp | データ転送制御装置及び電子機器 |
WO2009105095A1 (en) * | 2008-02-20 | 2009-08-27 | Hewlett-Packard Development Company, L.P. | Redriver with two reference clocks and method of operation thereof |
Also Published As
Publication number | Publication date |
---|---|
TW201122760A (en) | 2011-07-01 |
JP5092109B2 (ja) | 2012-12-05 |
TWI423007B (zh) | 2014-01-11 |
US8446921B2 (en) | 2013-05-21 |
US20110158261A1 (en) | 2011-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5092109B2 (ja) | シリアル・バス・デバイス及びその差分クロック補償方法 | |
US8370716B2 (en) | USB device and correction method thereof | |
JP5879545B2 (ja) | 送信回路、受信回路、送信方法、受信方法、通信システム及びその通信方法 | |
JP6514333B2 (ja) | 送信装置、dpソース機器、受信装置及びdpシンク機器 | |
WO2012087973A1 (en) | Methods and apparatus for the intelligent association of control symbols | |
JP2014509796A (ja) | スクランブリングシード情報を通信するための方法及び装置 | |
US20170257327A1 (en) | Multiple ethernet ports and port types using a shared data path | |
US8718088B2 (en) | Signal converter of consumer electronics connection protocols | |
KR20200123412A (ko) | 10spe에서 동기식 및 자가-동기식 스크램블링에 의한 페이로드 및 프리앰블의 스크램블링 | |
WO2015158156A1 (zh) | 延长通用串行总线传输距离的装置 | |
US11805042B2 (en) | Technologies for timestamping with error correction | |
US8924826B2 (en) | Forward error correction encoder | |
CN113904756B (zh) | 基于10Gbase-R协议的以太网系统 | |
JP2020162094A (ja) | 送信装置、受信装置、送受信装置および送受信システム | |
JP6465965B2 (ja) | シリアル通信のためのスタックタイミング調整 | |
WO2014066804A1 (en) | Flexible prbs architecture for a transceiver | |
JP2013143747A (ja) | 画像転送装置及びプログラム | |
WO2014066773A1 (en) | Flexible scrambler/descrambler architecture for a transceiver | |
JP2007233993A (ja) | データ転送制御装置及び電子機器 | |
JP2014057269A (ja) | 半導体装置 | |
CN114730297A (zh) | 数据发送单元、数据接收单元、数据发送方法及接收方法 | |
US9106460B1 (en) | Running disparity computation predictor | |
CN101763330B (zh) | 串行总线装置以及其时钟差补偿方法 | |
JP6639759B2 (ja) | データ伝送装置及びデータ伝送方法 | |
JP2010147572A (ja) | 情報処理装置、情報処理プログラム、及び情報通信システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111216 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120117 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120417 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120731 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120814 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5092109 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150928 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |