JP2010183223A - 通信インタフェース回路、電子機器および通信方法 - Google Patents
通信インタフェース回路、電子機器および通信方法 Download PDFInfo
- Publication number
- JP2010183223A JP2010183223A JP2009023366A JP2009023366A JP2010183223A JP 2010183223 A JP2010183223 A JP 2010183223A JP 2009023366 A JP2009023366 A JP 2009023366A JP 2009023366 A JP2009023366 A JP 2009023366A JP 2010183223 A JP2010183223 A JP 2010183223A
- Authority
- JP
- Japan
- Prior art keywords
- connection
- communication
- signal
- amplitude
- transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3253—Power saving in bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3268—Power saving in hard disk drive
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Communication Control (AREA)
- Power Sources (AREA)
- Information Transfer Systems (AREA)
Abstract
【解決手段】接続確立制御部12の制御により、信号送受信部11と通信相手機器30との間で接続が確立された状態で、信号送受信部11から通信相手機器30に対して、接続を維持するための接続維持信号が送信される。このとき、振幅制御部14は、送信される接続維持信号の最大振幅を第1の振幅値から徐々に低下させる。この動作により信号送受信部11と通信相手機器30との通信が不可能になると、振幅制御部14は、接続確立制御部12に、通信相手機器との接続を再度確立させる。そして、接続確立後に接続維持信号が送信される際に、振幅制御部14は、その接続維持信号の最大振幅を、通信が不可能になった時点での接続維持信号の最大振幅より所定の値だけ大きい第2の振幅値に設定する。
【選択図】図1
Description
図1は、第1の実施の形態に係る通信インタフェース回路の構成例を示す図である。
図1に示す通信インタフェース回路10は、例えば、電子機器20に搭載されて、通信相手機器30との間で信号を送受信する回路である。ここで、電子機器20としては、例えば、HDD、光ディスク記録または再生機器などのストレージデバイス、各種の通信機器、情報処理機器などを適用可能である。また、通信相手機器30は必ずしも電子機器20の外部に設けられた機器でなくてもよく、例えば、電子機器20の内部に搭載されていてもよい。例えば、電子機器20としてパーソナルコンピュータなどの情報処理機器を適用した場合、情報処理機器内のCPU(Central Processing Unit)を通信相手機器30と見なすことができる。この場合、このCPUとの間で情報を送受信し、情報処理機器の内部に接続されたストレージデバイスが備える通信インタフェースを、図1中の通信インタフェース回路10と見なすことができる。
信号送受信部11は、通信相手機器30に接続して、この通信相手機器30との間で信号を送受信する。また、信号送受信部11は、通信相手機器30への送信信号の最大振幅を変化させる機能を備えている。
図2は、第2の実施の形態に係る情報処理装置のハードウェア構成例を示す図である。
HDD200は、HDC(Hard Disk Controller)201、R/W(Read/Write)チャネル202、SVC(Servo Controller)203、ディスクドライブ部204、MPU(Micro Processing Unit)205および電源回路206を備えている。
図4は、HDCの内部構成例を示す図である。
SAS規格では、通信相手との間で接続を確立するための手順として、通信相手探索(ステップS1)、速度ネゴシエーション(ステップS2)の2つの手順が規定されている。通信相手探索動作は、バースト信号であるOOB信号301が送受信されることで行われる。速度ネゴシエーション動作は、探索された通信相手との間で信号を送受信し、同期をとることで、通信相手との通信速度を決定する。なお、速度ネゴシエーション動作については、後にあらためて説明する。本実施の形態のHDD200では、以上の接続確立動作がインタフェース処理部241により制御される。
図6では、ホスト側、すなわち情報処理装置100のインタフェースコントローラ103から送信される信号と、HDD200から送信される信号とを、わかりやすいように並べて示している。
速度ネゴシエーション動作では、4Bytesの単位信号であるプリミティブ(Primitive)を複数含むアライン(ALIGN)信号が送受信される。図6の例と同様にホスト側から通信が開始されるものとすると、まず、ホスト側から、通信速度1.5Gbpsに対応する“ALIGN0”と呼ばれるアライン信号が送信される。HDD200では、受信回路210の内部でアライン信号“ALIGN0”との同期がとられる。同期に成功した場合には、インタフェース処理部241の制御により、ホスト側に対して同様のアライン信号“ALIGN0”が送信回路220から送信される。このアライン信号“ALIGN0”に対して、ホスト側でも同様に同期が行われる。ホスト側、HDD200側の双方で同期に成功した場合には、1.5Gbpsでの通信が可能であることが互いに認識される。
[ステップS31]ホスト側、すなわち情報処理装置100のインタフェースコントローラ103と、HDD200との間で、接続を確立するための処理が実行される。図6および図7で説明したように、HDD200では、インタフェース処理部241によって受信回路210および送信回路220による信号送受信動作が制御されて、通信相手探索動作および速度ネゴシエーション動作が実行される。インタフェース処理部241は、これらの動作が正常に完了し、接続が確立すると、接続確立フラグ243aを“1”に設定する。そして、送信回路220にスクランブルパターンを出力して、ホスト側に送信させる。
[ステップS36]ステートマシン242は、送信信号の最大振幅を現在の値から1段階低下させるように、PHY設定レジスタ244の振幅制御値を変更する。インタフェース処理部241は、変更された振幅制御値に応じた制御信号をレベル制御回路221に対して供給し、送信信号の最大振幅を1段階分だけ小さくさせる。
図10の例では、通信開始からタイミングT61までの間、HDD200のHDC201ではホスト側との接続確立処理が実行される。タイミングT61において接続が確立すると、HDC201の通信状態はアイドル状態となり、ホスト側に対してスクランブルパターンが送信される。これとともに、ホスト側への送信信号の最大振幅が、所定の初期値(図10の例では1.2V)から徐々に低くされる。
11 信号送受信部
12 接続確立制御部
13 信号送信制御部
14 振幅制御部
20 電子機器
30 通信相手機器
Claims (7)
- 通信相手機器との間で信号を送受信し、前記通信相手機器への送信信号の最大振幅を変化させる機能を備えた信号送受信部と、
前記信号送受信部による信号の送受信動作を制御して、前記通信相手機器との間の接続を確立させる接続確立制御部と、
前記信号送受信部と前記通信相手機器との間に接続が確立された状態において、前記信号送受信部から前記通信相手機器に対して接続を維持するための接続維持信号を送信させる信号送信制御部と、
前記信号送受信部から送信される前記接続維持信号の最大振幅を第1の振幅値から徐々に低下させ、前記信号送受信部と前記通信相手機器との通信が不可能になると、前記接続確立制御部に前記通信相手機器との接続を再度確立させ、接続確立後に、前記信号送受信部から送信される前記接続維持信号の最大振幅を、通信が不可能になった時点での前記接続維持信号の最大振幅より所定の値だけ大きい第2の振幅値に設定する振幅制御部と、
を有することを特徴とする通信インタフェース回路。 - 前記接続維持信号は、前記信号送受信部と前記通信相手機器との間で接続が確立され、なおかつ制御情報の送受信を待機するための期間において、前記信号送受信部から送信され、
前記第1の振幅値は、前記信号送受信部から前記通信相手機器に対して制御情報を送信する際の送信信号の最大振幅以下に設定されることを特徴とする請求項1記載の通信インタフェース回路。 - 前記振幅制御部は、前記接続維持信号の最大振幅を前記第2の振幅値に設定した後、前記信号送受信部と前記通信相手機器との通信が不可能になると、前記接続確立制御部に前記通信相手機器との接続を再度確立させ、接続確立後に、前記信号送受信部から送信される前記接続維持信号の最大振幅を、通信が不可能になる直前に送信されていた前記接続維持信号の最大振幅より高い値に設定することを特徴とする請求項1または2記載の通信インタフェース回路。
- 前記振幅制御部は、前記接続維持信号の最大振幅を前記第2の振幅値に設定した後、前記信号送受信部と前記通信相手機器との通信が不可能になると、前記接続確立制御部に前記通信相手機器との接続を再度確立させ、接続確立後に、前記信号送受信部から送信される前記接続維持信号の最大振幅を前記第1の振幅値から徐々に低下させて前記第2の振幅値を再度決定することを特徴とする請求項1または2記載の通信インタフェース回路。
- 前記振幅制御部は、前記第1の振幅値を、それ以前に最後に送信された前記接続維持信号の最大振幅より所定の値だけ大きい値に設定することを特徴とする請求項1〜4のいずれか1項に記載の通信インタフェース回路。
- 通信相手機器との間で信号を送受信し、前記通信相手機器への送信信号の最大振幅を変化させる機能を備えた信号送受信部と、
前記信号送受信部による信号の送受信動作を制御して、前記通信相手機器との間の接続を確立させる接続確立制御部と、
前記信号送受信部と前記通信相手機器との間に接続が確立された状態において、前記信号送受信部から前記通信相手機器に対して接続を維持するための接続維持信号を送信させる信号送信制御部と、
前記信号送受信部から送信される前記接続維持信号の最大振幅を第1の振幅値から徐々に低下させ、前記信号送受信部と前記通信相手機器との通信が不可能になると、前記接続確立制御部に前記通信相手機器との接続を再度確立させ、接続確立後に、前記信号送受信部から送信される前記接続維持信号の最大振幅を、通信が不可能になった時点での前記接続維持信号の最大振幅より所定の値だけ大きい第2の振幅値に設定する振幅制御部と、
を備えた通信インタフェース回路を有することを特徴とする電子機器。 - 信号送受信部が、通信相手機器との間で接続を確立し、
前記信号送受信部が、前記通信相手機器に対して接続を維持するための接続維持信号を送信するとともに、振幅制御部が、前記接続維持信号の最大振幅を第1の振幅値から徐々に低下させ、
前記信号送受信部と前記通信相手機器との通信が不可能になると、前記信号送受信部が、前記通信相手機器との間で再度接続を確立し、
前記信号送受信部が、前記通信相手機器に対して前記接続維持信号を送信するとともに、前記振幅制御部が、前記接続維持信号の最大振幅を、通信が不可能になった時点での前記接続維持信号の最大振幅より所定の値だけ大きい第2の振幅値に設定する、
ことを特徴とする通信方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009023366A JP4840786B2 (ja) | 2009-02-04 | 2009-02-04 | 通信インタフェース回路、電子機器および通信方法 |
US12/700,258 US8478918B2 (en) | 2009-02-04 | 2010-02-04 | Communication interface circuit, electronic device, and communication method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009023366A JP4840786B2 (ja) | 2009-02-04 | 2009-02-04 | 通信インタフェース回路、電子機器および通信方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010183223A true JP2010183223A (ja) | 2010-08-19 |
JP4840786B2 JP4840786B2 (ja) | 2011-12-21 |
Family
ID=42398626
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009023366A Active JP4840786B2 (ja) | 2009-02-04 | 2009-02-04 | 通信インタフェース回路、電子機器および通信方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8478918B2 (ja) |
JP (1) | JP4840786B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2647966B2 (de) * | 2012-04-04 | 2017-08-23 | Siemens Aktiengesellschaft | Messwertgeber zum Erhalt einer Positionsinformation und Verfahren zu dessen Betrieb |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01155760A (ja) * | 1987-12-11 | 1989-06-19 | Fujitsu Ltd | 通信装置 |
JPH11298536A (ja) * | 1998-04-10 | 1999-10-29 | Nec Corp | 信号送信用出力電圧源制御方式 |
JP2005072864A (ja) * | 2003-08-22 | 2005-03-17 | Sony Corp | 電子機器および通信制御方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001101764A (ja) * | 1999-09-28 | 2001-04-13 | Internatl Business Mach Corp <Ibm> | 消費電力低減方法、消費電力低減回路、制御回路およびハード・ディスク・ドライブ装置 |
JP2004171702A (ja) * | 2002-11-21 | 2004-06-17 | Hitachi Global Storage Technologies Netherlands Bv | データ記憶装置、データ書き込み方法、プログラム |
US7028199B2 (en) * | 2003-06-25 | 2006-04-11 | Lsi Logic Corporation | Method and apparatus of automatic power management control for Serial ATA interface |
US7010711B2 (en) * | 2003-06-25 | 2006-03-07 | Lsi Logic Corporation | Method and apparatus of automatic power management control for native command queuing Serial ATA device |
US7885282B2 (en) * | 2003-07-24 | 2011-02-08 | Seagate Technology Llc | Dynamic control of physical layer quality on a serial bus |
JP2005050257A (ja) * | 2003-07-31 | 2005-02-24 | Toshiba Corp | シリアルataインタフェース持つ電子機器及び信号振幅自動調整方法 |
JP2005056179A (ja) * | 2003-08-05 | 2005-03-03 | Toshiba Corp | シリアルataインタフェース持つ電子機器及び信号振幅調整方法 |
JP4371739B2 (ja) * | 2003-09-02 | 2009-11-25 | 株式会社東芝 | シリアルataインタフェースを持つ電子機器及びシリアルataバスのパワーセーブ方法 |
US7313712B2 (en) * | 2004-05-21 | 2007-12-25 | Intel Corporation | Link power saving state |
JP2006018388A (ja) | 2004-06-30 | 2006-01-19 | Toshiba Corp | 情報処理装置、記憶装置およびパワーマネージメント方法 |
JP4897387B2 (ja) | 2006-08-10 | 2012-03-14 | 株式会社日立製作所 | ストレージ装置およびこれを用いたデータの管理方法 |
US20090187779A1 (en) * | 2008-01-18 | 2009-07-23 | Mediatek Inc. | Automatic power management method |
US20100250791A1 (en) * | 2009-03-27 | 2010-09-30 | Lsi Corporation | Low power physical layer for SATA and SAS transceivers |
-
2009
- 2009-02-04 JP JP2009023366A patent/JP4840786B2/ja active Active
-
2010
- 2010-02-04 US US12/700,258 patent/US8478918B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01155760A (ja) * | 1987-12-11 | 1989-06-19 | Fujitsu Ltd | 通信装置 |
JPH11298536A (ja) * | 1998-04-10 | 1999-10-29 | Nec Corp | 信号送信用出力電圧源制御方式 |
JP2005072864A (ja) * | 2003-08-22 | 2005-03-17 | Sony Corp | 電子機器および通信制御方法 |
Also Published As
Publication number | Publication date |
---|---|
US8478918B2 (en) | 2013-07-02 |
JP4840786B2 (ja) | 2011-12-21 |
US20100199005A1 (en) | 2010-08-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5917408B2 (ja) | システムレベル通信用の構成可能なコネクタ | |
KR102035986B1 (ko) | 타이밍 컨트롤러와 상기 타이밍 컨트롤러를 포함하는 디스플레이 시스템 | |
JP5636111B2 (ja) | ターゲットデバイスに命令を送信する技術 | |
CN107688550B (zh) | 设备连接检测 | |
KR101984902B1 (ko) | 단방향의 리턴 클락 신호를 사용하는 임베디드 멀티미디어 카드, 이를 제어하는 호스트, 및 이들을 포함하는 임베디드 멀티미디어 카드 시스템의 동작 방법 | |
JP4387815B2 (ja) | シリアルタイプのインターフェイス回路、そのパワーセーブ方法及びシリアルインターフェイスを持つデバイス | |
KR20060096161A (ko) | 향상된 링크 동기화를 제공하는 고속 데이터 레이트인터페이스 | |
US20200008144A1 (en) | Link speed control systems for power optimization | |
WO2014004924A1 (en) | Device disconnect detection | |
US20080184051A1 (en) | Method of controlling power saving mode used in sata interface | |
US20240028068A1 (en) | Link training method and related device | |
JP4189882B2 (ja) | 記録媒体、情報処理装置、制御方法、及びプログラム | |
US7984315B2 (en) | External storage device and power management method for the same | |
JP2007282246A (ja) | 伝送周波数の制御方法、記録媒体、およびsata互換装置 | |
JP4840786B2 (ja) | 通信インタフェース回路、電子機器および通信方法 | |
JP2011215855A (ja) | Usbデバイス制御回路、及びusbデバイスの制御方法 | |
JP2006099666A (ja) | 記録メディア・ドライブ及び記録メディア・ドライブにおけるパワー・セーブ・モードの制御方法 | |
JP2010287035A (ja) | 通信制御方法及びインターフェース装置 | |
KR102428450B1 (ko) | 호스트 컨트롤러, 보안 요소 및 직렬 주변기기 인터페이스 통신 시스템 | |
US20040010625A1 (en) | Interface device and method for transferring data over serial ATA | |
JP2011181011A (ja) | データ記憶装置およびデータ記憶装置の低消費電力制御方法 | |
JP2006099913A (ja) | ディスク装置及びその制御方法 | |
WO2021150653A1 (en) | Eusb2 to usb 2.0 data transmission with surplus sync bits | |
JP2011191955A (ja) | 通信装置及び通信方法 | |
EP2040410B1 (en) | Data transmission method and system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100902 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101207 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110204 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110906 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110927 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4840786 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141014 Year of fee payment: 3 |
|
S631 | Written request for registration of reclamation of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313631 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141014 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141014 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |