JP2010146526A - 基準電圧発生回路 - Google Patents
基準電圧発生回路 Download PDFInfo
- Publication number
- JP2010146526A JP2010146526A JP2008326442A JP2008326442A JP2010146526A JP 2010146526 A JP2010146526 A JP 2010146526A JP 2008326442 A JP2008326442 A JP 2008326442A JP 2008326442 A JP2008326442 A JP 2008326442A JP 2010146526 A JP2010146526 A JP 2010146526A
- Authority
- JP
- Japan
- Prior art keywords
- output
- voltage
- reference voltage
- low
- pass filter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is DC
- G05F3/10—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Nonlinear Science (AREA)
- Dc-Dc Converters (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
- Control Of Voltage And Current In General (AREA)
- Control Of Electrical Variables (AREA)
Abstract
【課題】雑音を低減するローパスフィルタの容量を高速で充電して、高速に出力電圧を整定することが可能な基準電圧発生回路を提供する。
【解決手段】基準となる直流電圧を発生する基準電圧源1と、基準電圧源の出力に接続されたローパスフィルタ2と、基準電圧源の出力が入力端子に接続されローパスフィルタの出力が出力端子に接続された電圧ゲインが1倍の第1電圧バッファ回路10と、基準電圧源の出力が一方の入力端子に接続されローパスフィルタの出力が他方の入力端子に接続されたヒステリシスコンパレータ11とを備える。起動時に基準電圧源の出力とローパスフィルタの出力の電圧差が所定値を超えている期間は、ヒステリシスコンパレータの出力信号により第1電圧バッファ回路の出力インピーダンスが制御される。起動時にローパスフィルタを低インピーダンスで急速に充電することにより、整定の時間を早めることができる。
【選択図】図1
【解決手段】基準となる直流電圧を発生する基準電圧源1と、基準電圧源の出力に接続されたローパスフィルタ2と、基準電圧源の出力が入力端子に接続されローパスフィルタの出力が出力端子に接続された電圧ゲインが1倍の第1電圧バッファ回路10と、基準電圧源の出力が一方の入力端子に接続されローパスフィルタの出力が他方の入力端子に接続されたヒステリシスコンパレータ11とを備える。起動時に基準電圧源の出力とローパスフィルタの出力の電圧差が所定値を超えている期間は、ヒステリシスコンパレータの出力信号により第1電圧バッファ回路の出力インピーダンスが制御される。起動時にローパスフィルタを低インピーダンスで急速に充電することにより、整定の時間を早めることができる。
【選択図】図1
Description
本発明は、基準電圧の雑音を低減させるローパスフィルタの容量を高速で充電して、出力電圧を高速に整定する基準電圧発生回路に関するものである。
基準電圧源の雑音を低減させるために基準電圧源の後段にローパスフィルタを追加する構成が、例えば特許文献1に開示されている(第1従来例)。この第1従来例の回路を図7に示す。図7の構成は、基準電圧源1の電圧が出力されるA点に、抵抗Rと容量Cからなるローパスフィルタ2を接続して、B点に出力される電圧の雑音を低減するものである。なお、一般的な構成として、B点の電圧は、オペアンプ3を用いた非反転増幅器で増幅され、出力トランジスタ4により出力端子5から出力電圧Voutとして出力される。
この構成では、ローパスフィルタ2の時定数RCが一般的に、基準電圧源1やオペアンプ3を構成するトランジスタなどの時定数よりも大きい。そのため、電源を投入してから出力電圧Voutが定常状態に整定するまでには、時定数RCで対数的に立ち上がるための相当な時間を要する。図9に、出力電圧Voutが整定するまでの波形を示す。横軸が時間、縦軸が出力電圧Voutである。第1従来例の出力波形P1の場合、出力電圧Voutが整定するまでに相当な時間を要することが判る。
この問題を解決するため、電圧をモニタしてローパスフィルタを高速に充電する構成が、例えば特許文献2に開示されている(第2従来例)。この第2従来例の回路を図8に示す。図8の構成では、抵抗Rと容量Cからなるローパスフィルタの出力点であるB点が、ステリシスコンパレータ6の一方の入力端子に接続されている。ステリシスコンパレータ6の他方の入力端子は、基準電圧源1の電圧が出力されるA点に接続されている。B点は、スイッチSW1を介して電源Vddに接続され、また、容量CのB点側の端子は、スイッチSW2を介して接地側の端子と接続される。
この回路の動作は、次のとおりである。まず、電源投入直後に基準電圧源1からA点に出力される電圧は、直ちに一定電圧まで立ち上がる。一方、B点の電圧は、ローパスフィルタの容量Cのために時定数RCでゆっくり対数的に立ち上がろうとする。このとき、A点の電圧とB点の電圧とをヒステリシスコンパレータ6で比較して、設定した一定電圧以上の電圧差が発生しているときに、B点と電源VddとをスイッチSW1で短絡する。それにより、B点に接続されているローパスフィルタの容量Cが高速に充電される。
この結果、図9に示す第2従来例の出力波形P2のように、スイッチSW1の短絡時等価抵抗と容量Cの乗算した値を時定数として、急速に出力電圧Voutが立ち上がる。ローパスフィルタのRに比較してスイッチSW1の短絡時等価抵抗は非常に小さいため、定常状態になるまでの整定時間が短縮される。なお、A点とB点の電位差が設定電圧未満になった時点でスイッチSW1が開放され、以後B点の電圧はローパスフィルタの時定数RCで上昇してA点の電圧に漸近する。
なお、スイッチSW2は、出力電圧Voutの立下り時に、容量Cに蓄積された電荷を強制的に放電させるために用いられる。これにより、出力電圧Voutを急速に降下させて、消費電流を削減する。
上記構成以外にも、特許文献3に開示された、基準電圧源の内部電圧の非平衡をコンパレータで検出して容量を充電する構成や、特許文献4に開示された、ローパスフィルタの時定数を小から大へ切り替える構成により、出力電圧Voutが整定するまでの時間を短縮することが知られている。
特開平8-272461号公報
特開2002-23870号公報
特開2005-346522号公報
特開平6-301429号公報
しかしながら上記第2従来例では、A点とB点の電圧差がヒステリシスコンパレータ6の設定値に達すると、スイッチSW1による急速充電が停止するため、定常状態の電圧に達するまでは、ローパスフィルタの時定数RCを介して充電が行われる。従って、設定値に達してから定常状態に達するまでさらに時間がかかる。
第2従来例の方法によれば、時定数が十分小さくなくとも、ヒステリシスコンパレータ6の設定値を小さくすることにより、整定時間をいくらでも短くできるように見えるが、実際にはそうではない。すなわち、ヒステリシスコンパレータ6のオフセット電圧を0にするのが困難であるため、設定値の前後に入力電圧差がずれてしまう。
またそのオフセット電圧を校正や補正により0にできても、ヒステリシスコンパレータ6の応答性が有限であるため、結果としてスイッチのオフが遅れてしまい、電源電圧側に過剰に電圧印加されて出力電圧Voutがオーバーシュートしてしまう。
さらに、スイッチSW1がMOSなどの半導体素子であれば、オフ時にチャネルに蓄積された電荷が放電するチャージ・インジェクション効果があることにより、オフ後にも短時間ではあるが電流がローパスフィルタの容量に流れ込み、さらに電圧が過剰になる。出力電圧Voutが、定常状態の電圧に対して不足であっても過剰であっても、時定数RCで漸近する動作が発生するため、整定が遅くなる。
近年の携帯通信機器などバッテリ駆動の装置は、高出力駆動とバッテリの長時間寿命を同時に達成するために、電力を細かに制御する。それにともない、電源投入後直ちに所定の基準電圧を発生しなければならないが、従来の方法では十分に対応することが困難であった。
本発明は上記問題を解決するものであり、雑音を低減するローパスフィルタの容量を高速で充電して、高速に出力電圧を整定することが可能な基準電圧発生回路を提供することを目的とする。
上記構成の基準電圧発生回路によれば、電源の投入直後の所定期間は、第1電圧バッファ回路あるいはスイッチ素子を介してローパスフィルタの容量Cが急速に充電される。そのため、基準電圧源の雑音および外乱を低減でき、かつ、電源起動時に短時間で正確な基準電圧に到達することができる。
上記課題を解決するために、本発明の第1の構成の基準電圧発生回路は、基準となる直流電圧を発生する基準電圧源と、前記基準電圧源の出力に接続されたローパスフィルタと、前記基準電圧源の出力が入力端子に接続され前記ローパスフィルタの出力が出力端子に接続された電圧ゲインが1倍の第1電圧バッファ回路と、前記基準電圧源の出力が一方の入力端子に接続され前記ローパスフィルタの出力が他方の入力端子に接続されたヒステリシスコンパレータとを備え、起動時に前記基準電圧源の出力と前記ローパスフィルタの出力の電圧差が所定値を超えている期間は、前記ヒステリシスコンパレータの出力信号により前記第1電圧バッファ回路の出力インピーダンスが制御されることを特徴とする。
本発明の第2の構成の基準電圧発生回路は、基準となる直流電圧を発生する基準電圧源と、前記基準電圧源の出力に接続されたローパスフィルタと、前記ローパスフィルタの出力をインピーダンス変換して出力する電圧バッファ回路と、前記ローパスフィルタの出力と前記電圧バッファ回路の入力端子の間に挿入された第1スイッチ素子と、前記ローパスフィルタの出力と前記電圧バッファ回路の出力端子との間に挿入された第2スイッチ素子と、前記基準電圧源の出力と前記電圧バッファ回路の入力端子の間に挿入された第3スイッチ素子と、前記基準電圧源の出力が一方の入力端子に接続され前記ローパスフィルタ出力が他方の入力端子に接続されたヒステリシスコンパレータとを備え、前記ヒステリシスコンパレータの出力信号により前記第1〜第3スイッチ素子が制御されて、前記第1スイッチ素子がオンで前記第2および第3スイッチ素子がオフの状態と、前記第1スイッチ素子がオフで前記第2および第3スイッチ素子がオンの状態とが切替えられることを特徴とする。
本発明の第3の構成の基準電圧発生回路は、基準となる直流電圧を発生する基準電圧源と、前記基準電圧源の出力に接続されたローパスフィルタと、前記基準電圧源の出力が入力端子に接続され、前記ローパスフィルタの出力が出力端子に接続された電圧ゲインが1倍の第1電圧バッファ回路とを備え、外部信号により前記第1電圧バッファ回路の出力インピーダンスが制御されることを特徴とする。
本発明は、上記構成を基本として、以下のような態様をとることができる。
すなわち、第1の構成において、前記ヒステリシスコンパレータの出力信号を一定期間遅延させた信号で前記第1電圧バッファ回路の出力インピーダンスが制御されることが好ましい。
また、前記ローパスフィルタの出力が第2電圧バッファを介して出力されることが好ましい。
第2の構成において、起動時に前記基準電圧源の出力と前記ローパスフィルタの出力の電圧差が所定値を超えている期間は、前記第1スイッチ素子がオフで前記第2および第3スイッチ素子がオンの状態に制御される構成とすることができる。
以下、本発明の実施形態における基準電圧発生回路について、図面を参照しながら説明する。
(第1の実施形態)
図1は、本発明の第1の実施形態に係る基準電圧発生回路の構成図である。基準となる直流電圧を発生する基準電圧源1からの出力ノード7には、ローパスフィルタ2が接続されている。ローパスフィルタ2は、出力ノード7と基準電圧源1の接地端子8との間に直列接続された抵抗Rと容量Cから構成された、ローパスフィルタの最も単純な形態であるRC一次フィルタである。抵抗Rと容量Cの接続点は、ローパスフィルタ2からの出力ノード9であって、基準電圧源1の出力電圧を平滑した電圧が発生する。それにより、基準電圧源1が発生する雑音や基準電圧源1への外乱の影響が低減される。
図1は、本発明の第1の実施形態に係る基準電圧発生回路の構成図である。基準となる直流電圧を発生する基準電圧源1からの出力ノード7には、ローパスフィルタ2が接続されている。ローパスフィルタ2は、出力ノード7と基準電圧源1の接地端子8との間に直列接続された抵抗Rと容量Cから構成された、ローパスフィルタの最も単純な形態であるRC一次フィルタである。抵抗Rと容量Cの接続点は、ローパスフィルタ2からの出力ノード9であって、基準電圧源1の出力電圧を平滑した電圧が発生する。それにより、基準電圧源1が発生する雑音や基準電圧源1への外乱の影響が低減される。
基準電圧源1の出力ノード7にはさらに、第1電圧バッファ回路10の入力端子が接続されている。第1電圧バッファ回路10の出力端子は、ローパスフィルタ2の出力ノード9に接続されている。第1電圧バッファ回路10は、出力インピーダンスが高出力インピーダンスの状態と低出力インピーダンスの状態の2状態に切り替えられる。低出力インピーダンス状態のときには、出力電圧と入力電圧の比、すなわち電圧ゲインが1倍である。
第1電圧バッファ回路10の制御端子には、ヒステリシスコンパレータ11の出力VAが入力される。ヒステリシスコンパレータ11の一方の入力端子には、基準電圧源1の出力である出力ノード7の電圧が入力され、他方の入力端子には、ローパスフィルタ2の出力である出力ノード9の電圧Voutが入力される。
なお、基準電圧源1は定常状態で一定の電圧を発生し、代表的な基準電圧源としては、半導体素子のバンドギャップ電圧を利用したものを用いることができる。また、ローパスフィルタは用途により様々なものがあり、本実施形態の構成に限定されることはない。機能としては、ローパスフィルタ2の入力と出力ノード9との間で、電圧の交流成分が平滑化されて出力されればよい。出力ノード9には、通常、さらに誤差増幅器や電圧バッファや電圧コンパレータなどの高出力インピーダンス回路が接続され使用されるが、本発明の本質とは関係ないので、図示は省略する。
次に、上記構成の回路の動作について説明する。第1電圧バッファ回路10の高出力インピーダンス状態においては、ローパスフィルタ2の出力ノード9には、基準電圧源1の出力ノード7の電圧が平滑されて出力される。
一方、第1電圧バッファ回路10の低出力インピーダンス状態においては、基準電圧源1の出力ノード7の電圧が第1電圧バッファ回路10を介して出力ノード9に供給される。第1電圧バッファ回路10の出力インピーダンスを、出力ノード9から見たローパスフィルタ2の入力インピーダンスに対して十分に小さく設定することにより、このとき、ローパスフィルタ2の容量Cが急速に充電される。それにより、ローパスフィルタ2の出力ノード9の電圧は、高速に基準電圧源1の出力ノード7の電圧に漸近させられる。
第1電圧バッファ回路10の出力インピーダンスは、基準電圧源1の出力ノード7とローパスフィルタ2の出力ノード9の電圧に基づき、ヒステリシスコンパレータ11の出力VAで次のように制御される。
基準電圧源1の電源が投入されたときの動作は、次のとおりである。まず、図1において、基準電圧源1の電源を遮断している状態、あるいは外部よりバイアス電流を遮断している状態では、基準電圧源1の出力ノード7の電圧は、定常状態の電圧と接地端子8の電位との間の初期電圧、通常は接地端子8と同電位になっている。この状態より、基準電圧源1の遮断を解除する。この動作は、基準電圧源の起動と呼ばれる。起動により、基準電圧源1の応答性が十分に早いときは、出力ノード7は直ちに定常状態になると考えて良い。一方、ローパスフィルタ2は、構成するパラメータと構造により固有の時定数を持ち、出力ノード9の電圧は直ちには上昇できない。その結果、出力ノード9と出力ノード7の間に電圧差が発生する。
この電圧差がヒステリシスコンパレータ11の第1設定値よりも大きければ、第1電圧バッファ回路10の出力インピーダンスは、低インピーダンス状態に制御される。それにより、出力ノード7の定常状態の電圧を目標値としてローパスフィルタ2を低インピーダンスで充電するように動作する。その結果、図9の出力波形Eに示すように、高速に出力ノード9の電圧が立ち上がる。
出力ノード9と出力ノード7との間の電圧差がヒステリシスコンパレータ11の第2設定値に達すると、第1電圧バッファ回路10の出力インピーダンスは、高インピーダンス状態に制御される。それにより、第1電圧バッファ回路10の出力からローパスフィルタ2への充電電流が遮断される。この時点より、ローパスフィルタ2の出力ノード9の電圧は、ローパスフィルタ2の固有の時定数で基準電圧源1の出力ノード7の定常状態の電圧値に漸近する。図1に示すRC一次フィルタにより構成されたローパスフィルタ2の時定数は、抵抗Rと容量Cの抵抗値と容量値の積である。
ローパスフィルタ2の出力ノード9の電圧が、ローパスフィルタ2の固有の時定数で基準電圧源1の出力ノード7の定常状態の電圧値に漸近している間、および定常状態では、出力ノード9と出力ノード7との間の電圧差は、ヒステリシスコンパレータ11の第2設定値よりも小さくなる。そのため、その間中、ヒステリシスコンパレータ11の出力VAは、第1電圧バッファ回路10の出力インピーダンスを高インピーダンス状態に維持する値となる。このとき、ローパスフィルタ2は基準電圧源1の出力ノード7の電圧を平滑し、基準電圧源1が発生する雑音や基準電圧源1への外乱の影響を低減して出力ノード9に出力する。
本実施形態の構成を採ることにより、ヒステリシスコンパレータ11の第2設定値を十分に小さくすれば、ヒステリシスコンパレータ11のオフセット電圧や応答の遅れ、あるいは第1電圧バッファ回路10の応答の遅れがあっても、従来例と異なり電源電圧側への過剰な電圧印加を十分に抑制できるため、高速に定常状態に達することができる。
なお、ローパスフィルタ2の出力ノード9の電圧がヒステリシスコンパレータ11の第2設定値を横切るとき、第1電圧バッファ回路10の発生する雑音あるいは第1電圧バッファ回路10への外乱により、出力ノード9の電圧がチャタリングを起こし、第1電圧バッファ回路10の動作が不安定になる場合がある。これを防止してチャタリングを発生させないように、ヒステリシスコンパレータ11の第1設定値を第2設定値よりも十分大きな値に設定する。しかし、第1電圧バッファ回路10の応答性がチャタリングの周期より十分遅い場合や、雑音と外乱が十分小さくチャタリングが発生しないのであれば、ヒステリシスコンパレータ11の第1設定値を第2設定値と同一にすることができるため、ヒステリシスのないコンパレータで代用しても良い。
(第2の実施形態)
図2は、本発明の第2の実施形態に係る基準電圧発生回路の構成図である。この基準電圧発生回路は、図1に示した第1の実施形態の基準電圧発生回路におけるヒステリシスコンパレータ11の出力VAを、遅延回路12を介して第1電圧バッファ回路10に入力する構成となっている。遅延回路12により一定期間遅延された制御信号VBにより、第1電圧バッファ回路10が制御される。
図2は、本発明の第2の実施形態に係る基準電圧発生回路の構成図である。この基準電圧発生回路は、図1に示した第1の実施形態の基準電圧発生回路におけるヒステリシスコンパレータ11の出力VAを、遅延回路12を介して第1電圧バッファ回路10に入力する構成となっている。遅延回路12により一定期間遅延された制御信号VBにより、第1電圧バッファ回路10が制御される。
第1の実施形態では、第1電圧バッファ回路10の出力インピーダンスを高インピーダンス状態に切り替えてから、出力ノード9の電圧が定常状態に達するまでの時間は、ローパスフィルタ2の時定数によって決まる。定常状態に達する時間は、ヒステリシスコンパレータ11の第2設定値を小さくすればするほど短縮される。ところが、第2設定値をヒステリシスコンパレータ11のオフセット電圧値よりも小さくすると、出力ノード9の電圧が定常状態の値に達してもヒステリシスコンパレータ11が切り替わらず、第1電圧バッファ回路10の出力インピーダンスを低インピーダンス状態に維持する。このため、基準電圧源1と第1電圧バッファ回路10の雑音と外乱が加算されて、出力ノード9に現れてしまう。
これに対し、第2の実施形態においては遅延回路12の挿入により、第1電圧バッファ回路10への制御信号VBの入力が、ヒステリシスコンパレータ11の出力VAより一定期間遅延される。これにより、出力ノード9の電圧値が、ヒステリシスコンパレータ11のオフセット電圧値以上に設定された第2設定値に達しても、遅延回路12により設定された一定期間後までは、第1電圧バッファ回路10の出力インピーダンスは低インピーダンス状態に保たれる。
この遅延期間を、定常状態に達する予想時間の近傍あるいはそれ以上の時間で、かつ、遅延回路12を挿入しない場合に定常状態に達する時間よりも短い時間に設定すればよい。通常、遅延回路12を挿入しない場合に定常状態に達する時間よりも比較的短く遅延期間を設定できる。
なお、第1電圧バッファ回路10の応答の遅れによりたとえ電圧がオーバーシュートしても、減衰を見込んだ期間を設定することにより、影響を受けないようにできる。
なお、遅延回路12の代わりに、ヒステリシスコンパレータ11に容量を内蔵するなどして、ヒステリシスコンパレータ11自体に遅延作用を持たせても良い。
(第3の実施形態)
図3は、第3の実施形態に係る基準電圧発生回路の構成図である。本実施形態では、図2の基準電圧発生回路のローパスフィルタ2の出力ノード9に、第2電圧バッファ回路13の入力端子に接続し、第2電圧バッファ回路13の出力を基準電圧発生回路の出力端子14としたものである。
図3は、第3の実施形態に係る基準電圧発生回路の構成図である。本実施形態では、図2の基準電圧発生回路のローパスフィルタ2の出力ノード9に、第2電圧バッファ回路13の入力端子に接続し、第2電圧バッファ回路13の出力を基準電圧発生回路の出力端子14としたものである。
このような構成とすることにより、本実施形態に係る基準電圧発生回路によれば、出力端子14に低出力インピーダンスで出力することができる。多くの負荷は抵抗性または容量性であり、ローパスフィルタ2の出力インピーダンスでは十分に駆動できない場合がある。これに対して、第2電圧バッファ回路13でインピーダンス変換を行うことにより、そのような問題を解消することができる。
なお、出力電圧値の変換が必要な場合には、出力電圧を抵抗分割してから演算増幅器に帰還して使う反転増幅回路あるいは非反転増幅回路を、第2電圧バッファ回路13の代わりに用いても良い。
(第4の実施形態)
図4は、第4の実施形態に係る基準電圧発生回路の構成図である。本実施形態は、図3に示した第3の実施形態に係る基準電圧発生回路の構成において、第2電圧バッファ回路13で第1電圧バッファ回路10(本実施の形態では電圧バッファ回路15)を兼用した構成を特徴とする。
図4は、第4の実施形態に係る基準電圧発生回路の構成図である。本実施形態は、図3に示した第3の実施形態に係る基準電圧発生回路の構成において、第2電圧バッファ回路13で第1電圧バッファ回路10(本実施の形態では電圧バッファ回路15)を兼用した構成を特徴とする。
そのために、接続切り替え用の第1〜第3スイッチ素子16〜18を設ける。同時に、図3の第1電圧バッファ回路10の出力インピーダンスを切り替えることに代えて、第1〜第3スイッチ素子16〜18の導通と遮断でローパスフィルタ2の高速充電と遮断を行う。
基準電圧源1の出力ノード7にはローパスフィルタ2が接続される。ローパスフィルタ2の出力ノード9には、基準電圧源1の出力ノード7の電圧を平滑した電圧が発生し、基準電圧源1が発生する雑音や基準電圧源1への外乱の影響を低減する。
ローパスフィルタ2の出力ノード9は、第1スイッチ素子16を介して、電圧ゲインが1倍である電圧バッファ回路15の入力端子に接続される。さらに、出力ノード9は、第2スイッチ素子17を介して電圧バッファ回路15の出力端子19に接続される。さらに、第1スイッチ素子16と電圧バッファ回路15との接続点は、第3スイッチ素子18を介して基準電圧源1の出力ノード7に接続される。
図4の回路の動作について、具体的に説明する。第1〜第3スイッチ素子16〜18の制御は、基準電圧源1の出力ノード7とローパスフィルタ2の出力ノード9の出力が入力されるヒステリシスコンパレータ11によって、遅延回路12を介して次のように制御される。
図4において、基準電圧源1の電源を遮断あるいは外部よりバイアス電流を遮断している状態より、基準電圧源1の遮断を解除し基準電圧源1を起動する。第1の実施形態の説明と同様に、ローパスフィルタ2の固有の時定数により、出力ノード9の電圧は直ちには上昇できない結果、出力ノード9と出力ノード7の間に電圧差が発生する。
この電圧差がヒステリシスコンパレータ11の第1設定値よりも大きければ、図4に示す状態のように、第1スイッチ素子16を遮断し、第2スイッチ素子17と第3スイッチ素子18を導通させる。それにより、電圧バッファ回路15の出力端子19には、出力ノード7の電圧に電圧バッファ回路15のオフセット電圧が印加された電圧が、低インピーダンスで出力される。同時に、電圧バッファ回路15により、出力ノード7の定常状態の電圧を目標値としてローパスフィルタ2が低インピーダンスで充電されることにより、出力ノード9の電圧が高速に立ち上がる。
出力ノード9の電圧上昇により、出力ノード9と出力ノード7との間の電圧差がヒステリシスコンパレータ11の第2設定値に達すると、第1スイッチ素子16を導通させ、第2スイッチ素子17と第3スイッチ素子18を遮断する。それにより、電圧バッファ回路15からローパスフィルタ2への充電が停止されるため、ローパスフィルタ2の出力ノード9の電圧は、ローパスフィルタ2の固有の時定数で基準電圧源1の出力ノード7の定常状態の電圧値に漸近する。電圧バッファ回路15の出力端子19には、ローパスフィルタ2で雑音が低減された出力ノード9の電圧に電圧バッファ回路15のオフセット電圧が印加された電圧が、低インピーダンスで出力される。
以上のような構成により、より少ない素子数で、図3に示した第3の実施形態の基準電圧発生回路と同等の機能を得ることができる。
なお、第1〜第3スイッチ素子16〜18の切り替わり時のスイッチング雑音が電圧バッファ回路15の入力端子に混入すること防ぐために、電圧バッファ回路15の入力端子と接地端子8の間に、雑音除去用容量20を接続しても良い。この雑音除去用容量20の静電容量は通常小さなものでよく、電圧バッファ回路15の入力端子の浮遊容量や入力容量で代用しても良い。また、スイッチング雑音を緩和するために第1〜第3スイッチ素子16〜18の導通と遮断とを切り替えるときに、必ず3つのスイッチ素子が一旦すべて遮断する短時間の期間を設けるとよい。
(第5の実施形態)
図5は、第5の実施形態に係る基準電圧発生回路の構成図である。本実施形態は、図1に示した第1の実施形態に係る基準電圧発生回路の第1電圧バッファ回路10の出力インピーダンスの状態の切り替えを、ヒステリシスコンパレータ11ではなく外部端子21の信号で制御するものである。
図5は、第5の実施形態に係る基準電圧発生回路の構成図である。本実施形態は、図1に示した第1の実施形態に係る基準電圧発生回路の第1電圧バッファ回路10の出力インピーダンスの状態の切り替えを、ヒステリシスコンパレータ11ではなく外部端子21の信号で制御するものである。
起動開始より、図5の第1電圧バッファ回路10の出力インピーダンスを低インピーダンスに切り替え、外部端子21から与える信号により制御される期間で、第1電圧バッファ回路10の出力インピーダンスを高インピーダンスに切り替える。外部端子21から与える信号で設定する期間は、定常状態に達する予想時間の近傍あるいはそれ以上の時間に設定する。ヒステリシスコンパレータを用いないため、上述の実施形態ほど短時間で整定できないが、第1電圧バッファ回路10の出力インピーダンスを自由に切り替えることが可能である。
なお、以上の実施形態における第1電圧バッファ回路10は、例えば、図6に示す回路のように構成することができる。この回路は、トランジスタ22、23により構成された差動入力段の一方をソース接地で出力端子に出力し、その出力端子を差動負入力端子に直結して負帰還をかけることにより、電圧ゲイン1倍の増幅回路を構成したものである。ソース接地のトランジスタ24のゲートを接地端子に対しMOSスイッチ25で導通させることにより、出力を遮断すなわち出力インピーダンスを高インピーダンスにする。またMOSスイッチ25を遮断してソース接地を動作させることにより、出力インピーダンスを低インピーダンスにする。
なお、この実施形態では電流を引き込む能力がないため、出力電圧のオーバーシュートが予想される場合には、出力段をAB級出力段などとして引き込み能力を持たせればよい。
本発明は、短時間で起動かつ整定した低雑音の基準電圧の供給を可能とするものであり、携帯電話を含む携帯通信端末などのバッテリ駆動機器の基準電圧発生回路として有用である。
1 基準電圧源
2 ローパスフィルタ
3 オペアンプ
4 出力トランジスタ
5、14、19 出力端子
6、11 ヒステリシスコンパレータ
7 出力ノード
8 接地端子
9 出力ノード
10 第1電圧バッファ回路
12 遅延回路
13 第2電圧バッファ回路
15 電圧バッファ回路
16 第1スイッチ素子
17 第2スイッチ素子
18 第3スイッチ素子
20 雑音除去用容量
21 外部端子
22〜24 トランジスタ
25 MOSスイッチ
C 容量
R 抵抗
2 ローパスフィルタ
3 オペアンプ
4 出力トランジスタ
5、14、19 出力端子
6、11 ヒステリシスコンパレータ
7 出力ノード
8 接地端子
9 出力ノード
10 第1電圧バッファ回路
12 遅延回路
13 第2電圧バッファ回路
15 電圧バッファ回路
16 第1スイッチ素子
17 第2スイッチ素子
18 第3スイッチ素子
20 雑音除去用容量
21 外部端子
22〜24 トランジスタ
25 MOSスイッチ
C 容量
R 抵抗
Claims (6)
- 基準となる直流電圧を発生する基準電圧源と、
前記基準電圧源の出力に接続されたローパスフィルタと、
前記基準電圧源の出力が入力端子に接続され前記ローパスフィルタの出力が出力端子に接続された電圧ゲインが1倍の第1電圧バッファ回路と、
前記基準電圧源の出力が一方の入力端子に接続され前記ローパスフィルタの出力が他方の入力端子に接続されたヒステリシスコンパレータとを備え、
起動時に前記基準電圧源の出力と前記ローパスフィルタの出力の電圧差が所定値を超えている期間は、前記ヒステリシスコンパレータの出力信号により前記第1電圧バッファ回路が低出力インピーダンス状態に制御される基準電圧発生回路。 - 前記ヒステリシスコンパレータの出力信号を一定期間遅延させた信号で前記第1電圧バッファ回路の出力インピーダンスが制御される請求項1記載の基準電圧発生回路。
- 前記ローパスフィルタの出力が第2電圧バッファを介して出力される請求項1または2記載の基準電圧発生回路。
- 基準となる直流電圧を発生する基準電圧源と、
前記基準電圧源の出力に接続されたローパスフィルタと、
前記ローパスフィルタの出力をインピーダンス変換して出力する電圧バッファ回路と、
前記ローパスフィルタの出力と前記電圧バッファ回路の入力端子の間に挿入された第1スイッチ素子と、
前記ローパスフィルタの出力と前記電圧バッファ回路の出力端子との間に挿入された第2スイッチ素子と、
前記基準電圧源の出力と前記電圧バッファ回路の入力端子の間に挿入された第3スイッチ素子と、
前記基準電圧源の出力が一方の入力端子に接続され前記ローパスフィルタ出力が他方の入力端子に接続されたヒステリシスコンパレータとを備え、
前記ヒステリシスコンパレータの出力信号により前記第1〜第3スイッチ素子が制御されて、前記第1スイッチ素子がオンで前記第2および第3スイッチ素子がオフの状態と、前記第1スイッチ素子がオフで前記第2および第3スイッチ素子がオンの状態とが切替えられることを特徴とする基準電圧発生回路。 - 起動時に前記基準電圧源の出力と前記ローパスフィルタの出力の電圧差が所定値を超えている期間は、前記第1スイッチ素子がオフで前記第2および第3スイッチ素子がオンの状態に制御される請求項4記載の基準電圧発生回路。
- 基準となる直流電圧を発生する基準電圧源と、
前記基準電圧源の出力に接続されたローパスフィルタと、
前記基準電圧源の出力が入力端子に接続され、前記ローパスフィルタの出力が出力端子に接続された電圧ゲインが1倍の第1電圧バッファ回路とを備え、
外部信号により前記第1電圧バッファ回路の出力インピーダンスが制御されることを特徴とする基準電圧発生回路。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008326442A JP2010146526A (ja) | 2008-12-22 | 2008-12-22 | 基準電圧発生回路 |
| US12/643,277 US8044708B2 (en) | 2008-12-22 | 2009-12-21 | Reference voltage generator |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008326442A JP2010146526A (ja) | 2008-12-22 | 2008-12-22 | 基準電圧発生回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2010146526A true JP2010146526A (ja) | 2010-07-01 |
Family
ID=42265113
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008326442A Pending JP2010146526A (ja) | 2008-12-22 | 2008-12-22 | 基準電圧発生回路 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8044708B2 (ja) |
| JP (1) | JP2010146526A (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2013175011A (ja) * | 2012-02-24 | 2013-09-05 | Lapis Semiconductor Co Ltd | 基準電圧中継回路 |
| JP2016541209A (ja) * | 2013-09-13 | 2016-12-28 | ビーエイイー・システムズ・イメージング・ソリューションズ、インコーポレイテッド | Cmos撮像センサのために適合された増幅器 |
| JP2020526075A (ja) * | 2017-06-29 | 2020-08-27 | ビーエイイー・システムズ・イメージング・ソリューションズ・インコーポレイテッド | Cmos撮像センサのために適合された超低雑音増幅器 |
Families Citing this family (21)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN102650892B (zh) * | 2011-02-25 | 2016-01-13 | 瑞昱半导体股份有限公司 | 参考电压稳定装置及相关的电压稳定方法 |
| DE102011089402B4 (de) * | 2011-04-28 | 2015-07-16 | Zentrum Mikroelektronik Dresden Ag | Anordnung und Verfahren zur Erzeugung einer Ausgangsspannung |
| US9110643B2 (en) | 2012-06-11 | 2015-08-18 | Arm Limited | Leakage current reduction in an integrated circuit |
| GB2520290B (en) * | 2013-11-14 | 2018-02-28 | Advanced Risc Mach Ltd | Leakage current reduction in an integrated circuit |
| US10468917B2 (en) * | 2014-03-05 | 2019-11-05 | Ricoh Co., Ltd. | Battery charger |
| US10298071B2 (en) | 2014-03-05 | 2019-05-21 | Ricoh Co., Ltd | DC-DC boost converter |
| CN105373178B (zh) * | 2014-08-15 | 2018-02-02 | 深圳市中兴微电子技术有限公司 | 电路启动方法、控制电路及电压基准电路 |
| JP6467235B2 (ja) * | 2015-02-02 | 2019-02-06 | エイブリック株式会社 | ローパスフィルタ回路及び電源装置 |
| JP6903398B2 (ja) * | 2016-01-27 | 2021-07-14 | 三菱電機株式会社 | 駆動装置および液晶表示装置 |
| CN106325351A (zh) * | 2016-10-14 | 2017-01-11 | 广州昌钰行信息科技有限公司 | 一种双路电压缓冲电路 |
| US10401942B2 (en) * | 2017-02-22 | 2019-09-03 | Ambiq Micro Inc. | Reference voltage sub-system allowing fast power up from extended periods of ultra-low power standby mode |
| TWI719911B (zh) * | 2020-06-17 | 2021-02-21 | 和碩聯合科技股份有限公司 | 電源電路和電源裝置 |
| FR3113213B1 (fr) * | 2020-07-30 | 2023-03-10 | Autovib | Circuit pour fournir une tension de référence filtrée et dispositif d’alimentation exploitant un tel circuit |
| TWI788756B (zh) * | 2021-01-15 | 2023-01-01 | 瑞昱半導體股份有限公司 | 電壓產生電路及相關電容充電方法和系統 |
| CN114815940B (zh) * | 2021-01-22 | 2024-01-30 | 瑞昱半导体股份有限公司 | 电压产生电路及相关电容充电方法和系统 |
| US11378991B1 (en) * | 2021-06-23 | 2022-07-05 | Nxp B.V. | Soft-start circuit for voltage regulator |
| US11829171B1 (en) * | 2022-06-20 | 2023-11-28 | Key Asic Inc. | Bandgap module and linear regulator |
| US12451890B2 (en) * | 2023-03-22 | 2025-10-21 | Nanya Technology Corporation | Power down circuit and power down method |
| CN116483154B (zh) * | 2023-06-25 | 2023-09-12 | 上海海栎创科技股份有限公司 | 一种低延迟基准输出电路与输出方法 |
| CN117369580A (zh) * | 2023-11-24 | 2024-01-09 | 思瑞浦微电子科技(上海)有限责任公司 | 电压源输出电路及控制方法 |
| CN119717975A (zh) * | 2024-12-04 | 2025-03-28 | 紫光同芯微电子有限公司 | 低压差线性稳压器电路和片上系统 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0844449A (ja) * | 1994-07-27 | 1996-02-16 | Toshiba Corp | 定電圧回路 |
| JPH10105258A (ja) * | 1996-09-30 | 1998-04-24 | Yamaha Corp | 基準電圧発生回路 |
| JP2001306167A (ja) * | 2000-04-25 | 2001-11-02 | Fuji Electric Co Ltd | 基準電圧回路 |
| JP2008033461A (ja) * | 2006-07-27 | 2008-02-14 | Ricoh Co Ltd | 定電圧電源回路 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH06301429A (ja) | 1993-04-13 | 1994-10-28 | Hitachi Ltd | 基準電圧発生回路 |
| JPH08272461A (ja) | 1995-03-30 | 1996-10-18 | Seiko Instr Inc | ボルテージ・レギュレータ |
| US5859563A (en) * | 1997-02-13 | 1999-01-12 | Texas Instruments Incorporated | Low-noise low-impedance voltage reference |
| US5889392A (en) * | 1997-03-06 | 1999-03-30 | Maxim Integrated Products, Inc. | Switch-mode regulators and methods providing transient response speed-up |
| US5959439A (en) * | 1997-05-23 | 1999-09-28 | The Board Of Trustees Of The University Of Illinois | Monolithic DC to DC converter |
| US5892381A (en) * | 1997-06-03 | 1999-04-06 | Motorola, Inc. | Fast start-up circuit |
| JP2002023870A (ja) | 2000-07-10 | 2002-01-25 | Ricoh Co Ltd | 基準電圧回路および該基準電圧回路を用いたボルテージ・レギュレータ |
| JP2005346522A (ja) | 2004-06-04 | 2005-12-15 | Toko Inc | ノイズパスコンデンサの充電回路 |
| US7362081B1 (en) * | 2005-02-02 | 2008-04-22 | National Semiconductor Corporation | Low-dropout regulator |
-
2008
- 2008-12-22 JP JP2008326442A patent/JP2010146526A/ja active Pending
-
2009
- 2009-12-21 US US12/643,277 patent/US8044708B2/en not_active Expired - Fee Related
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0844449A (ja) * | 1994-07-27 | 1996-02-16 | Toshiba Corp | 定電圧回路 |
| JPH10105258A (ja) * | 1996-09-30 | 1998-04-24 | Yamaha Corp | 基準電圧発生回路 |
| JP2001306167A (ja) * | 2000-04-25 | 2001-11-02 | Fuji Electric Co Ltd | 基準電圧回路 |
| JP2008033461A (ja) * | 2006-07-27 | 2008-02-14 | Ricoh Co Ltd | 定電圧電源回路 |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2013175011A (ja) * | 2012-02-24 | 2013-09-05 | Lapis Semiconductor Co Ltd | 基準電圧中継回路 |
| JP2016541209A (ja) * | 2013-09-13 | 2016-12-28 | ビーエイイー・システムズ・イメージング・ソリューションズ、インコーポレイテッド | Cmos撮像センサのために適合された増幅器 |
| JP2020526075A (ja) * | 2017-06-29 | 2020-08-27 | ビーエイイー・システムズ・イメージング・ソリューションズ・インコーポレイテッド | Cmos撮像センサのために適合された超低雑音増幅器 |
Also Published As
| Publication number | Publication date |
|---|---|
| US8044708B2 (en) | 2011-10-25 |
| US20100156520A1 (en) | 2010-06-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2010146526A (ja) | 基準電圧発生回路 | |
| US11314267B2 (en) | Adjuster and chip | |
| TWI496394B (zh) | Switch regulator | |
| KR101136691B1 (ko) | 정전압 회로 | |
| US8018214B2 (en) | Regulator with soft-start using current source | |
| CN102955491B (zh) | 电压产生电路 | |
| JP5823717B2 (ja) | ボルテージレギュレータ | |
| JP2011018195A (ja) | 電源回路及び電子機器 | |
| JP6205596B2 (ja) | ソフトスタート回路及び電源装置 | |
| US8179192B2 (en) | Signal processor comprising a reference voltage circuit | |
| KR20150105809A (ko) | 로드 스위치를 포함하는 제어 회로, 로드 스위치를 포함하는 전자 장치 및 그 스위치 제어 방법 | |
| CN209299135U (zh) | 控制电路和电源管理芯片 | |
| CN108092256B (zh) | 一种输出动态下拉电路及过压保护开关 | |
| JP5068631B2 (ja) | 定電圧回路 | |
| US9130516B2 (en) | POP noise suppression circuit and system | |
| CN111488024B (zh) | 一种清洁设备及功率调整方法 | |
| CN116137488A (zh) | 一种应用于充电电池的开关电容转换器电路的软启动方法 | |
| JP4268580B2 (ja) | スイッチトキャパシタ回路 | |
| JP4654047B2 (ja) | D級増幅器 | |
| JP2014207774A (ja) | スイッチング電源装置 | |
| JP4730153B2 (ja) | フィルタ回路 | |
| US20210240211A1 (en) | Linear power regulator to prevent excessive inrush current | |
| KR102015185B1 (ko) | 넓은 출력 전류 범위를 가지는 히스테리틱 부스트 컨버터 | |
| JP2007158584A (ja) | 半導体集積回路 | |
| CN115459409A (zh) | 软启动电路、软启动方法以及线性稳压器 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110407 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121121 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121127 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130319 |