JP2010103944A - 伝送回路 - Google Patents
伝送回路 Download PDFInfo
- Publication number
- JP2010103944A JP2010103944A JP2008275876A JP2008275876A JP2010103944A JP 2010103944 A JP2010103944 A JP 2010103944A JP 2008275876 A JP2008275876 A JP 2008275876A JP 2008275876 A JP2008275876 A JP 2008275876A JP 2010103944 A JP2010103944 A JP 2010103944A
- Authority
- JP
- Japan
- Prior art keywords
- potential
- voltage signal
- signal line
- differential signal
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Dc Digital Transmission (AREA)
Abstract
【解決手段】送信回路と受信回路との間に存在する分岐部と当該受信回路とを高電圧信号線路、及び低電圧信号線路からなる1対の信号線で結線する。さらに、ダイオードのカソードを高電圧信号線路と結線し、アノードを低電圧信号線路と結線する。送信回路は、伝送情報を取得し、分岐部と受信回路とを接続する高電圧信号線路と低電圧信号線路との間の電位差を、取得した伝送情報に応じた電位差にして差動信号を生成する。
【選択図】図2
Description
第1の発明は、伝送する情報に応じた電位差を1対の信号線の間に生じさせることにより差動信号を生成する差動信号生成部と、差動信号生成部によって生成された差動信号を分岐する分岐部と、前記分岐部を介して取得した前記差動信号の電位差を検出し、検出した電位差に基づいて情報を認識する差動信号受信部と、1対の信号線に結線され、電位差を検出し、検出した電位差が予め定められたしきい値未満である期間を通じて、当該1対の信号線を短絡させる短絡部とを備える。
図1は、本発明の第1の実施形態に係る伝送回路2を用いて構成されるネットワーク1の概略構成の一例を示す図である。本実施形態に係るネットワーク1は、複数のノードを伝送線路、及び分岐部を用いて互いに接続することによって構成される。伝送線路の末端にはそれぞれ終端回路で終端されている。ネットワーク1に接続されるノードは、それぞれ伝送情報dを送受信する。本実施形態の説明では、一例として、図1に示すノードSによって送信される伝送情報dをノードRが受信する場合を説明する。
図8は、第1の実施形態に係る伝送回路2の変形例を示す図である。より具体的には、図8は、図2に示すダイオード105の代わりに、第1の実施形態に係る伝送回路2に適用することのできる電子部品、或いは電気素子を説明するための結線図である。図8に示す伝送回路3は、伝送回路2のダイオード105の代わりに、波形歪検出部201と、スイッチ202とを備える。尚、伝送回路3の構成の内、伝送回路2と同一の構成については、同一の参照符号を付し、説明を省略する。
2,3 伝送回路
101 送信回路
102 高電圧信号線路
103 低電圧信号線路
104 受信回路
105 ダイオード
106a 分岐部
106b 分岐部
201 波形歪検出部
202 スイッチ
Claims (5)
- 伝送する情報に応じた電位差を1対の信号線の間に生じさせることにより差動信号を生成する差動信号生成部と、
前記差動信号生成部によって生成された差動信号を分岐する分岐部と、
前記分岐部を介して取得した前記差動信号の電位差を検出し、検出した電位差に基づいて前記情報を認識する差動信号受信部と、
前記1対の信号線に結線され、前記電位差を検出し、検出した前記電位差が予め定められたしきい値未満である期間を通じて、当該1対の信号線を短絡させる短絡部とを備える、伝送回路。 - 前記1対の信号線は、前記差動信号生成部が予め定められた基準電圧以上の電圧を、前記分岐部を介して印加するための高電圧信号線路と、前記差動信号生成部が当該基準電圧以下の電圧を、前記分岐部を介して印加するための低電圧信号線路とからなり、
前記高電圧信号線路にカソードが結線され、前記低電圧信号線路にアノードが結線されたダイオードを前記短絡部として備える、請求項1に記載の伝送回路。 - 前記短絡部は、
前記電位を検出する電位検出部と、
前記電位検出部によって検出された前記電位が、前記しきい値未満である期間を通じて前記1対の信号線を導通することによって短絡させる導通部とを含む、請求項1に記載の伝送回路。 - 移動体に搭載される装置によって生成される前記情報を伝送する、請求項1に記載の伝送回路。
- CANプロトコルに従って生成される前記情報を伝送する、請求項1に記載の伝送回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008275876A JP5261134B2 (ja) | 2008-10-27 | 2008-10-27 | 伝送回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008275876A JP5261134B2 (ja) | 2008-10-27 | 2008-10-27 | 伝送回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010103944A true JP2010103944A (ja) | 2010-05-06 |
JP5261134B2 JP5261134B2 (ja) | 2013-08-14 |
Family
ID=42294134
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008275876A Expired - Fee Related JP5261134B2 (ja) | 2008-10-27 | 2008-10-27 | 伝送回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5261134B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102012208124A1 (de) | 2011-05-16 | 2012-11-22 | Denso Corporation | Ringing-Unterdrückungsschaltung |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11289355A (ja) * | 1998-01-29 | 1999-10-19 | Fairchild Semiconductor Corp | 差動ドライバ用クランプ |
JP2000216833A (ja) * | 1999-01-25 | 2000-08-04 | Hitachi Ltd | 受信回路インタフェ―ス |
JP2006237763A (ja) * | 2005-02-23 | 2006-09-07 | Hitachi Ltd | 信号伝送システム |
JP2007295103A (ja) * | 2006-04-21 | 2007-11-08 | Advantest Corp | 差動パルス生成装置 |
JP2008131514A (ja) * | 2006-11-22 | 2008-06-05 | Denso Corp | 通信妨害防止装置、通信システムのノード、通信システム、車両用故障診断装置、及び車載装置 |
-
2008
- 2008-10-27 JP JP2008275876A patent/JP5261134B2/ja not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11289355A (ja) * | 1998-01-29 | 1999-10-19 | Fairchild Semiconductor Corp | 差動ドライバ用クランプ |
JP2000216833A (ja) * | 1999-01-25 | 2000-08-04 | Hitachi Ltd | 受信回路インタフェ―ス |
JP2006237763A (ja) * | 2005-02-23 | 2006-09-07 | Hitachi Ltd | 信号伝送システム |
JP2007295103A (ja) * | 2006-04-21 | 2007-11-08 | Advantest Corp | 差動パルス生成装置 |
JP2008131514A (ja) * | 2006-11-22 | 2008-06-05 | Denso Corp | 通信妨害防止装置、通信システムのノード、通信システム、車両用故障診断装置、及び車載装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102012208124A1 (de) | 2011-05-16 | 2012-11-22 | Denso Corporation | Ringing-Unterdrückungsschaltung |
US8593202B2 (en) | 2011-05-16 | 2013-11-26 | Denso Corporation | Ringing suppression circuit |
Also Published As
Publication number | Publication date |
---|---|
JP5261134B2 (ja) | 2013-08-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7482837B2 (en) | System and method for combining signals on a differential I/O link | |
US7750666B2 (en) | Reduced power differential type termination circuit | |
US20040239374A1 (en) | Differential signal receiving device and differential signal transmission system | |
JP4656263B1 (ja) | 信号伝達装置 | |
US8598918B2 (en) | Differential communication device | |
US20070099564A1 (en) | Current mode interface for off-chip high speed communication | |
US9178418B2 (en) | Pre-emphasis circuit | |
EP1014582A1 (en) | Digital signal transmitter and receiver using source based reference logic levels | |
CN108475998B (zh) | 电力转换装置的控制系统 | |
US9780744B2 (en) | Transceiver circuit for communicating differential and single-ended signals via transmission lines | |
JP5462880B2 (ja) | 電力変換装置 | |
JP5261134B2 (ja) | 伝送回路 | |
US9407321B2 (en) | Method for communication and validation of electrical signals | |
CN106843349B (zh) | 差分驱动器电路和用于控制差分驱动器电路的方法 | |
JP2012124573A (ja) | 差動信号出力装置、差動信号出力装置のテスト方法、および、テスタ | |
JP2016072719A (ja) | 送信回路および半導体集積回路 | |
US7764090B2 (en) | Semiconductor device having transmitter/receiver circuit between circuit blocks | |
JP4977056B2 (ja) | 試験装置 | |
US9813816B2 (en) | Audio plug detection structure in audio jack corresponding to audio plug and method thereof | |
US9847777B2 (en) | Signal potential converter | |
US8305099B2 (en) | High speed full duplex test interface | |
JP2006189352A (ja) | インピーダンス変換回路、入出力回路及び半導体試験装置 | |
US8577297B2 (en) | Signal transceiving circuit and noise reduction circuit | |
US6922086B2 (en) | Method and apparatus for generating an input switching reference | |
JP6861920B2 (ja) | レーザダイオード駆動回路及び通信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110520 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20110901 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20120217 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20120217 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121023 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121025 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121213 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130121 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130301 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20130326 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130408 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130426 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160502 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5261134 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |