JP2010062925A - 光データリンク及び光データリンクの制御方法 - Google Patents

光データリンク及び光データリンクの制御方法 Download PDF

Info

Publication number
JP2010062925A
JP2010062925A JP2008227150A JP2008227150A JP2010062925A JP 2010062925 A JP2010062925 A JP 2010062925A JP 2008227150 A JP2008227150 A JP 2008227150A JP 2008227150 A JP2008227150 A JP 2008227150A JP 2010062925 A JP2010062925 A JP 2010062925A
Authority
JP
Japan
Prior art keywords
pulse signal
data link
controller
input
optical data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2008227150A
Other languages
English (en)
Other versions
JP5176793B2 (ja
Inventor
Hiroto Ishibashi
博人 石橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Priority to JP2008227150A priority Critical patent/JP5176793B2/ja
Publication of JP2010062925A publication Critical patent/JP2010062925A/ja
Application granted granted Critical
Publication of JP5176793B2 publication Critical patent/JP5176793B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Optical Communication System (AREA)

Abstract

【課題】 外部リセット信号のアサート後に確実に光通信機能を停止することが可能な光データリンクを提供する。
【解決手段】 一実施形態に係る光データリンクは、外部リセット信号によってリセットすることが可能なものである。光データリンクは、コントローラと、パルス信号発生部と、を備えている。コントローラは、リセット端子及び入出力ポートを有している。パルス信号発生部は、外部リセット信号の遷移に応答して当該遷移時を起点として所定の時間幅のパルス信号を生成する。入出力ポート及びパルス信号発生部には、外部リセット信号が入力され、リセット端子には、パルス信号発生部によって生成されたパルス信号が入力される。
【選択図】 図1

Description

本発明は、光通信に用いられる光データリンク、及びその制御方法に関するものである。
光データリンクは、当該光データリンクに外部リセット信号がアサートされると、リセット状態になり、外部リセット信号が解除されると初期化処理を行って、通常動作状態に移行する。
このような外部リセット機能をもつ光データリンクとしては、下記の特許文献1に開示されたものがある。特許文献1に開示の光データリンクは、外部リセット信号を、物理層部を介してデータ制御部に提供するようになっている。
しかしながら、物理層部に外部リセット信号を入力する構成の場合、物理層部の回路規模が大きくなり、当該物理層部の回路が複雑になってしまう。したがって、光データリンクは、通常は、データ制御部(コントローラ)のみに外部リセット信号が入力されるように構成される。
特開2006−101432号公報
光データリンクのコントローラは、外部リセット信号がアサートされるとリセット処理を行い、外部リセット信号が解除されると初期化処理を行う。リセット処理中には、コントローラは停止状態にあり、発光素子用のドライバ回路はリセット処理以前の動作を継続する。したがって、外部リセット信号が解除されない状態が継続すると、発光素子の発光が継続するといったように光通信機能が停止せず、光データリンクは望ましくない状態となる。
したがって、本発明は、外部リセット信号のアサート後に確実に光通信機能を停止することが可能な光データリンク、及び光データリンクの制御方法を提供することを目的としている。
本発明の光データリンクは、外部リセット信号によってリセットすることが可能な光データリンクである。本光データリンクは、コントローラと、パルス信号発生部と、を備えている。コントローラは、リセット端子及び入出力ポートを有している。パルス信号発生部は、外部リセット信号の遷移に応答して当該遷移時を起点として所定の時間幅のパルス信号を生成する。入出力ポート及びパルス信号発生部には、外部リセット信号が入力され、リセット端子には、パルス信号発生部によって生成されたパルス信号が入力される。
本光データリンクによれば、所定の時間幅のパルス信号がコントローラのリセット端子に入力されるので、コントローラは外部リセット信号の解除を待たずに、確実に光通信機能を停止することが可能である。
本光データリングは、更に被制御デバイスを備え得る。被制御デバイスは、発光素子用のドライバ回路及び受光素子用のバイアス電圧制御回路の少なくとも一方を有し、コントローラによる制御に基づいて動作する。コントローラはリセット端子に入力されたパルス信号に応答して、被制御デバイスの動作を停止させることができる。また、コントローラは、入出力ポートに入力された外部リセット信号の解除に応答して、被制御デバイスを初期化することができる。
本発明の別の側面は、外部リセット信号によってリセットすることが可能な光データリンクを制御する方法に関するものである。本方法は、(a)外部リセット信号の遷移に応答して当該遷移時を起点とする所定の時間幅のパルス信号をコントローラのリセット端子に入力するステップと、(b)パルス信号の解除に応答して、コントローラをリセットし、当該コントローラにより、被制御デバイスを停止させるステップと、(c)コントローラの入出力ポートに入力される外部リセット信号の解除をモニタするステップと、(d)外部リセット信号の解除に応答して、被制御デバイスを初期化するステップと、を含む。
以上説明したように、本発明によれば、外部リセット信号のアサート後に確実に光通信機能を停止することが可能な光データリンク、及び光データリンクの制御方法が提供される。
以下、図面を参照して本発明の好適な実施形態について詳細に説明する。なお、各図面において同一又は相当の部分に対しては同一の符号を附すこととする。
図1は、一実施形態に係る光データリンクを概略的に示す図である。図1に示す光データリンク10は、光送信部12、光受信部14、被制御デバイス16、コントローラ18、及び、パルス信号発生部20を備えている。
光送信部12は、半導体レーザ素子といった発光素子を含んでいる。光送信部12は、後述するレーザドライバ回路16aからの駆動電流を受けて、当該駆動電流に応じた光信号を出力する。
光受信部14は、フォトダイオードといった受光素子を含んでいる。光受信部14は、光ファイバといった外部からの光を受けて、当該光の強度に応じた受信信号をホストに対して出力する。なお、図1には、光受信部14が生成する光電流を増幅電圧信号に変換するアンプが図示されていないが、光データリンク10は当該アンプを有していてもよい。
被制御デバイス16は、レーザドライバ回路16a及びバイアス電圧制御回路16bを有している。被制御デバイス16、即ち、レーザドライバ回路16a及びバイアス電圧制御回路16bは、後述するコントローラ18による制御に基づいて動作する。
レーザドライバ回路16aは、光送信部12に駆動電流を与える。レーザドライバ回路16aは、駆動電流を、ホストからレーザドライバ回路16aに与えられる送信信号に基づいて変調し、コントローラ18から与えられる信号に基づいて調整する。コントローラ18からレーザドライバ回路16aに与えられる信号は、例えば、ドライバ回路16aの平均出力、消光比等に関連する信号を含む。
バイアス電圧制御回路16bは、光受信部14のフォトダイオードに与えるバイアス電圧を調整する。バイアス電圧制御回路16bは、バイアス電圧をコントローラ18から与えられる信号に基づいて調整する。コントローラ18からバイアス電圧制御回路16bに与えられる信号は、例えば、バイアス電圧の初期状態等に関連する信号を含む。
コントローラ18は、CPU18a、及びデジタル−アナログ変換器(DAC)18bを有している。CPU18aは、レジスタ18c、及び、メモリ18dを有している。レジスタ18cは、上述した平均出力、消光比、バイアス電圧の初期状態等に関連するデータを記憶している。メモリ18dは、CPU18a上で動作するプログラムを格納している。CPU18aは、当該プログラムに従って動作する。なお、レジスタ18c及びメモリ18dは、CPU18a内部にあってもよく、CPU18aの外部に設けられていてもよい。
CPU18aは、レジスタ18cに記憶されているデータをDAC18bに送り、DAC18bが当該データをアナログ信号に変換して、当該信号をレーザドライバ回路16a又はバイアス電圧制御回路16bに送出する。これによって、レーザドライバ回路16aが光送信部12に与える駆動電流を調整し、バイアス電圧制御回路16bが光受信部14に与えるバイアス電圧を調整する。
また、コントローラ18は、リセット端子18e及び入出力ポート18fを有している。入出力ポート18fは、汎用の入出力ポートである。入出力ポート18fには、ホストからの外部リセット信号が入力される。
リセット端子18eは、パルス信号発生部20の出力に接続されている。パルス信号発生部20の入力には、ホストからの外部リセット信号が入力される。パルス信号発生部20は、外部リセット信号の遷移に応答して、この遷移時を起点とした所定の時間幅のパルス信号、例えば、ワンショットパルス信号を生成し、当該パルス信号を出力する。パルス信号発生部20には、例えば、ワンショットマルチバイブレータを用いることができる。
以下、外部リセット信号を受けた場合の光データリンク10のリセット処理を図2及び図3に従って説明する。図2は、外部リセット信号、パルス信号、コントローラの状態、及び、被制御デバイスの状態を示すタイミングチャートである。また、図3は、一実施形態に係る光データリンクの制御方法を示すフローチャートである。
図2及び図3に示すように、光データリンク10は、外部リセット信号が入力される前には、通常動作、即ち、光信号の送受信動作を行っているものとする。外部リセット信号が入力される前の通常動作を行っている期間は、図2では、時刻t0より前の期間である。
次に、ホストから外部リセット信号がアサートされ、パルス信号発生部20が、外部リセット信号の遷移に応答して、当該遷移の時点(図2の時刻t0)を起点として、パルス信号を発生する(ステップS1)。このパルス信号は、コントローラ18のリセット端子18eに入力される。なお、図2に示すように、本例では、外部リセット信号は、「1」及び「0」の値をとることができ、値「0」によりアサートされる。また、本例では、図2に示すように、パルス信号発生部20は、t1−t0の時間幅のパルス信号を発生している。
次いで、リセット端子18eにパルス信号が入力されたことに応答して、コントローラ18のCPU18aが、リセット状態となる。このリセット状態では、CPU18aは、メモリ18dに格納されている上述のプログラムの初期ベクトルアドレスにアクセスする(ステップS2)。
次いで、CPU18aは、パルス信号の解除を検出し(時刻t1)、リセット処理を行う(ステップS3)。なお、リセット処理において、CPU18aは、初期ベクトルアドレスからプログラムを実行する。CPU18aは、この実行によって、当該プログラムに従ってレジスタ18cのデータを初期設定することにより、リセット処理を行う。
リセット処理が終了すると(時刻t2)、CPU18aは、被制御デバイス16の動作を停止させる(ステップS4)。具体的には、CPU18aは、DAC18bを介して被制御デバイス16に信号を送出し、ドライバ回路16aからの駆動電流の供給を停止させ、バイアス電圧制御回路16bからのバイアス電圧の印加を停止させる。ステップS4の処理が終了すると(時刻t3)、被制御デバイス16は動作停止状態となる(時刻t3〜t4)。
次いで、CPU18aは、汎用入出力ポート18fにアサートされた外部リセット信号の解除を監視する(ステップS5)。外部リセット信号のアサートが解除されると(時刻t4)、CPU18aは、被制御デバイス16を初期化する(ステップS6)。具体的には、CPU18aは、レジスタ18cに初期設定されたデータを用い、DAC18bを介して、信号を被制御デバイス16に送出することにより、当該被制御デバイス16を初期化する。
被制御デバイス16の初期化が終了すると(時刻t5)、コントローラ18及び被制御デバイス16は、通常動作を開始する。
以上説明した光データリンク10によれば、パルス信号発生部20からの所定の時間幅のパルス信号の解除後、被制御デバイス16が停止される。したがって、外部リセット信号のアサートの解除が遅延しても、光通信機能を確実に停止させることができる。
また、光データリンク10によれば、外部リセット信号のアサートの解除に応答して被制御デバイス16の初期化が行われる。したがって、外部リセット信号のアサートの解除前にパルス信号が解除されても、上述した光データリンク10のリセット処理は、図3に示したフローに従って行われる。即ち、外部リセット信号のアサートの期間は、光データリンク10のリセット処理に何らの影響ももたらさない。
以上、本発明の好適な実施の形態について説明したが、本発明は上記した本実施形態に限定されることなく種々の変形が可能である。例えば、パルス信号発生部は、図4に示す回路によっても実現し得る。
図4は、パルス信号発生部の回路の一例を示す図である。図4に示すパルス信号発生部20Aは、インバータ20a、ディレイ回路20b、及び、OR論理回路20cを備えている。インバータ20aは、外部リセット信号を反転して出力する。ディレイ回路20bは、反転した外部リセット信号の立ち上がりを遅延させる回路であり、通常、積分回路で構成される。OR論理回路20cは、ディレイ回路20bによって遅延した信号と外部リセット信号のORをとって、OR処理済みの信号を出力する。このOR処理済みの信号は、外部リセット信号の遷移時を起点とした所定の時間幅のパルス信号となる。
なお、上述した実施の形態は、光送受信機能を有する光データリンクに関するものであったが、本発明は、光送信機能及び光受信機能の一方のみを有する光データリンクにも適用可能である。
一実施形態に係る光データリンクを概略的に示す図である。 外部リセット信号、パルス信号、コントローラの状態、及び、被制御デバイスの状態を示すタイミングチャートである。 一実施形態に係る光データリンクの制御方法を示すフローチャートである。 パルス信号発生部の回路の一例を示す図である。
符号の説明
10…光データリンク、12…光送信部、14…光受信部、16…被制御デバイス、16a…レーザドライバ回路、16b…バイアス電圧制御回路、18…コントローラ、18a…CPU、18b…デジタル−アナログ変換器(DAC)、18c…レジスタ、18d…メモリ、18e…リセット端子、18f…入出力ポート、18f…入出力ポート(汎用)、20汎用パルス信号発生部。

Claims (4)

  1. 外部リセット信号によってリセットすることが可能な光データリンクであって、
    リセット端子及び入出力ポートを有するコントローラと、
    前記外部リセット信号の遷移に応答して当該遷移時を起点として所定の時間幅のパルス信号を生成するパルス信号発生部と、
    を備え、
    前記入出力ポート及び前記パルス信号発生部に、外部リセット信号が入力され、
    前記リセット端子には、前記パルス信号発生部によって生成された前記パルス信号が入力される、
    光データリンク。
  2. 発光素子用のドライバ回路及び受光素子用のバイアス電圧制御回路の少なくとも一方を有する被制御デバイスであって、前記コントローラによる制御に基づいて動作する該被制御デバイスを、更に備え、
    前記コントローラは、前記リセット端子に入力された前記パルス信号に応答して、前記被制御デバイスの動作を停止させる、請求項1に記載の光データリンク。
  3. 発光素子用のドライバ回路及び受光素子用のバイアス電圧制御回路の少なくとも一方を有する被制御デバイスであって、前記コントローラによる制御に基づいて動作する該被制御デバイスを、更に備え、
    前記コントローラは、前記入出力ポートに入力された前記外部リセット信号の解除に応答して、被制御デバイスを初期化する、請求項1に記載の光データリンク。
  4. 外部リセット信号によってリセットすることが可能な光データリンクを制御する方法であって、
    前記外部リセット信号の遷移に応答して当該遷移時を起点とする所定の時間幅のパルス信号をコントローラのリセット端子に入力するステップと、
    前記パルス信号の解除に応答して、前記コントローラをリセットし、該コントローラにより、発光素子用のドライバ回路及び受光素子用のバイアス電圧制御回路の少なくとも一方を有する被制御デバイスであって該コントローラによる制御に基づいて動作する該被制御デバイスを停止させるステップと、
    前記コントローラの入出力ポートに入力される前記外部リセット信号の解除をモニタするステップと、
    前記外部リセット信号の解除に応答して、前記被制御デバイスを初期化するステップと、
    を含む方法。
JP2008227150A 2008-09-04 2008-09-04 光データリンク及び光データリンクの制御方法 Active JP5176793B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008227150A JP5176793B2 (ja) 2008-09-04 2008-09-04 光データリンク及び光データリンクの制御方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008227150A JP5176793B2 (ja) 2008-09-04 2008-09-04 光データリンク及び光データリンクの制御方法

Publications (2)

Publication Number Publication Date
JP2010062925A true JP2010062925A (ja) 2010-03-18
JP5176793B2 JP5176793B2 (ja) 2013-04-03

Family

ID=42189225

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008227150A Active JP5176793B2 (ja) 2008-09-04 2008-09-04 光データリンク及び光データリンクの制御方法

Country Status (1)

Country Link
JP (1) JP5176793B2 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005157883A (ja) * 2003-11-27 2005-06-16 Oki Electric Ind Co Ltd リセット回路
JP2008113207A (ja) * 2006-10-30 2008-05-15 Sumitomo Electric Ind Ltd 光データリンク

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005157883A (ja) * 2003-11-27 2005-06-16 Oki Electric Ind Co Ltd リセット回路
JP2008113207A (ja) * 2006-10-30 2008-05-15 Sumitomo Electric Ind Ltd 光データリンク

Also Published As

Publication number Publication date
JP5176793B2 (ja) 2013-04-03

Similar Documents

Publication Publication Date Title
JP2009267937A (ja) 光送信器、及び、光送信器の制御方法
JP2010130316A (ja) 光送信装置及びファームウェアの更新方法
US20060093365A1 (en) Selectable host-transceiver interface protocol
JP2008005000A (ja) 低電圧検知リセット回路
JP2008113207A (ja) 光データリンク
JP2008130223A (ja) ディープパワーダウンモード制御回路
JP5176793B2 (ja) 光データリンク及び光データリンクの制御方法
JP2007005753A (ja) レーザー・モジュールのパワー制御装置及びその方法
JP2004222291A (ja) 光ファイバ装置の節電方法と、信号検出用の閾値レベルを調整するレーザシステムおよび方法
JP2010028357A (ja) 出力バッファ回路
JP2011087451A (ja) ダイナミック電流供給ポンプ
US20060093363A1 (en) Adjustable boot speed in an optical transceiver
JP5887865B2 (ja) 光トランシーバ
JP4579704B2 (ja) 干渉防止機能付き光電センサ
JP2022027240A (ja) 情報処理装置および情報処理方法
KR20080002593A (ko) Mrs 명령에 의해 동작 모드가 설정되는 반도체 메모리장치
KR100440975B1 (ko) 직렬 데이터 전송방법 및 장치
JP2005130493A (ja) 入力信号のトランジション区間で安定的に動作するパスゲート回路、これを備えるセルフリフレッシュ回路、及びパスゲート回路の制御方法
JP2005167905A (ja) 光増幅用制御装置
JP2010049632A (ja) 集積回路
KR102022461B1 (ko) 광 통신 시스템 및 그 제어방법
KR100990141B1 (ko) 반도체 메모리 장치
JP2010187189A (ja) 光トランシーバ
JP2001358400A (ja) レーザーダイオード駆動制御装置
JP2007033035A (ja) 半導体集積回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110520

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120803

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120814

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120906

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20121211

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20121224

R150 Certificate of patent or registration of utility model

Ref document number: 5176793

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250