JP2010032903A - 信号処理装置及び方法、信号レベル表示装置 - Google Patents
信号処理装置及び方法、信号レベル表示装置 Download PDFInfo
- Publication number
- JP2010032903A JP2010032903A JP2008196641A JP2008196641A JP2010032903A JP 2010032903 A JP2010032903 A JP 2010032903A JP 2008196641 A JP2008196641 A JP 2008196641A JP 2008196641 A JP2008196641 A JP 2008196641A JP 2010032903 A JP2010032903 A JP 2010032903A
- Authority
- JP
- Japan
- Prior art keywords
- bit pattern
- bit
- signal
- lookup table
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/50—Digital/analogue converters using delta-sigma modulation as an intermediate step
- H03M3/502—Details of the final digital/analogue conversion following the digital delta-sigma modulation
- H03M3/504—Details of the final digital/analogue conversion following the digital delta-sigma modulation the final digital/analogue converter being constituted by a finite impulse response [FIR] filter, i.e. FIRDAC
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1496—Digital recording or reproducing using self-clocking codes characterised by the use of more than three levels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/00007—Time or data compression or expansion
- G11B2020/00014—Time or data compression or expansion the compressed signal being an audio signal
- G11B2020/00065—Sigma-delta audio encoding
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
【解決手段】順次入力される1ビットデジタル信号を時系列順に並べた並列的なビットパタンと、そのビットパタンに基づいてフィルタ演算処理した結果の値との対応関係を示すルックアップテーブルを予め生成しておき、ΔΣ変調により得られた1ビットデジタル信号が入力され、その入力された1ビットデジタル信号の各ビットを時系列順に並べた並列的なビットパタンを出力し、出力されたビットパタンをインデックスとして、上記ルックアップテーブルからそのビットパタンに対応するフィルタ演算処理結果の値を出力して信号レベルを生成する。
【選択図】図5
Description
『1(黒)、1(黒)、0(白)、0(白)』
と並んでいる場合を考える。
Claims (9)
- ΔΣ変調により得られた1ビットデジタル信号が入力され、該入力された1ビットデジタル信号の各ビットを時系列順に並べた並列的なビットパタンを出力するビットパタン出力部と、
上記ビットパタン出力部から出力されるビットパタンと、該ビットパタンに基づいてフィルタ演算処理した結果の値との対応関係を示すルックアップテーブルを記憶するルックアップテーブル記憶部とを備え、
上記ビットパタン出力部から出力されたビットパタンをインデックスとして、上記ルックアップテーブル記憶部に記憶されたルックアップテーブルに示される、該ビットパタンに対応するフィルタ演算処理結果の値を出力する信号処理装置。 - 上記ビットパタンのインデックスは、フィルタ演算処理の結果が示された上記ルックアップテーブルのアドレスである請求項1記載の信号処理装置。
- 上記ビットパタン出力部から出力される並列的なビットパタンは、nビットの部分ビットパタンのm個からなり、
上記nビットの部分ビットパタンをインデックスとして、該部分ビットパタン毎に上記ルックアップテーブルを参照して、該部分ビットパタンに対応するフィルタ演算処理結果の値をm個出力し、
さらに上記フィルタ演算処理結果のm個の値を合成する合成部を備え、
上記合成部において、上記部分ビットパタン毎に出力したm個の上記フィルタ処理演算結果の値を加算することによって、上記1ビットデジタル信号のフィルタ演算処理結果を算出する請求項1又は2記載の信号処理装置。 - 上記ビットパタン出力部から出力される並列的なビットパタンは、nビットの部分ビットパタンのm個からなり、
上記nビットの部分ビットパタンをインデックスとして、該部分ビットパタン毎に上記ルックアップテーブルを参照して、該部分ビットパタンに対応するフィルタ演算処理結果の値をm個出力し、
さらに、上記部分ビットパタン毎の上記フィルタ演算処理結果の値をビットパタン化して生成した第2のルックアップテーブルを備え、
上記部分ビットパタン毎の上記フィルタ演算処理結果の値をビットパタン化したビットパタンをインデックスとして、上記第2のルックアップテーブルに示される該ビットパタンに対応するフィルタ演算処理結果を出力する請求項1又は2記載の信号処理装置。 - 上記フィルタ演算処理は、信号レベルを生成するための処理である請求項1乃至4のうち何れか1項記載の信号処理装置。
- 上記1ビットデジタル信号は、音声信号である請求項1乃至5のうちの何れか1項記載の信号処理装置。
- 上記1ビットデジタル信号は、画像信号である請求項1乃至5のうちの何れか1項記載の信号処理装置。
- 順次入力される1ビットデジタル信号を時系列順に並べた並列的なビットパタンと、該ビットパタンに基づいてフィルタ演算処理した結果の値との対応関係を示すルックアップテーブルを予め生成しておき、
ΔΣ変調により得られた1ビットデジタル信号が入力され、該入力された1ビットデジタル信号の各ビットを時系列順に並べた並列的なビットパタンを出力し、出力された該ビットパタンをインデックスとして、上記ルックアップテーブルから該ビットパタンに対応するフィルタ演算処理結果の値を出力する信号処理方法。 - ΔΣ変調により得られた1ビットデジタル信号が入力され、該入力された1ビットデジタル信号の各ビットを時系列順に並べた並列的なビットパタンを出力するビットパタン出力部と、
上記ビットパタン出力部から出力されるビットパタンと、該ビットパタンに基づいてフィルタ演算処理した結果の値との対応関係を示すルックアップテーブルを記憶するルックアップテーブル記憶部と、
上記ビットパタン出力部から出力されたビットパタンをインデックスとして、上記ルックアップテーブル記憶部に記憶されたルックアップテーブルに示される、該ビットパタンに対応するフィルタ演算処理結果の値を出力する信号レベル生成部と、
上記信号レベル生成部において出力されたフィルタ演算処理結果の値に基づいて信号レベルを表示する信号レベル表示部と
を備える信号レベル表示装置。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008196641A JP5115732B2 (ja) | 2008-07-30 | 2008-07-30 | 信号処理装置及び方法、信号レベル表示装置 |
| US12/511,498 US8577944B2 (en) | 2008-07-30 | 2009-07-29 | Signal processing device, signal processing method, and signal level display device |
| CN200910165550A CN101640055A (zh) | 2008-07-30 | 2009-07-30 | 信号处理装置、信号处理方法和信号电平显示装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008196641A JP5115732B2 (ja) | 2008-07-30 | 2008-07-30 | 信号処理装置及び方法、信号レベル表示装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010032903A true JP2010032903A (ja) | 2010-02-12 |
| JP5115732B2 JP5115732B2 (ja) | 2013-01-09 |
Family
ID=41607773
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008196641A Expired - Fee Related JP5115732B2 (ja) | 2008-07-30 | 2008-07-30 | 信号処理装置及び方法、信号レベル表示装置 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US8577944B2 (ja) |
| JP (1) | JP5115732B2 (ja) |
| CN (1) | CN101640055A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2016521477A (ja) * | 2013-12-02 | 2016-07-21 | スマート エナジー インスツルメンツ インコーポレイテッド | デルタシグマ変調信号の二乗平均平方根を決定する方法および装置 |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10044367B1 (en) * | 2017-08-08 | 2018-08-07 | Intel Corporation | Arbitrary noise shaping transmitter with receive band notches |
| CN112672253B (zh) * | 2020-12-09 | 2022-06-21 | 瑞芯微电子股份有限公司 | 一种pcm数据调制方法及装置 |
| CN114266264B (zh) * | 2021-12-14 | 2025-10-24 | 深圳数马电子技术有限公司 | 信号解调方法、装置、接收机和计算机可读存储介质 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006140962A (ja) * | 2004-11-15 | 2006-06-01 | Matsushita Electric Ind Co Ltd | A/d変換装置及びa/d変換方法 |
| JP2008141470A (ja) * | 2006-12-01 | 2008-06-19 | Yamaha Corp | 1ビットのビットストリームをマルチビットデジタル信号に変換する装置およびプログラム |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6487252B1 (en) * | 1999-01-29 | 2002-11-26 | Motorola, Inc. | Wireless communication system and method for synchronization |
| JP2003016767A (ja) | 2001-06-27 | 2003-01-17 | Sony Corp | 信号レベル検出装置及び方法、並びに信号レベル表示装置 |
-
2008
- 2008-07-30 JP JP2008196641A patent/JP5115732B2/ja not_active Expired - Fee Related
-
2009
- 2009-07-29 US US12/511,498 patent/US8577944B2/en active Active
- 2009-07-30 CN CN200910165550A patent/CN101640055A/zh active Pending
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006140962A (ja) * | 2004-11-15 | 2006-06-01 | Matsushita Electric Ind Co Ltd | A/d変換装置及びa/d変換方法 |
| JP2008141470A (ja) * | 2006-12-01 | 2008-06-19 | Yamaha Corp | 1ビットのビットストリームをマルチビットデジタル信号に変換する装置およびプログラム |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2016521477A (ja) * | 2013-12-02 | 2016-07-21 | スマート エナジー インスツルメンツ インコーポレイテッド | デルタシグマ変調信号の二乗平均平方根を決定する方法および装置 |
| KR101805698B1 (ko) | 2013-12-02 | 2017-12-06 | 스마트 에너지 인스트루먼츠 인코포레이티드 | 델타-시그마 변조된 신호의 제곱 평균 제곱근을 결정하는 방법 및 디바이스 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20100026539A1 (en) | 2010-02-04 |
| US8577944B2 (en) | 2013-11-05 |
| JP5115732B2 (ja) | 2013-01-09 |
| CN101640055A (zh) | 2010-02-03 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW476935B (en) | A processing device for digitally re-producing signal | |
| US6449519B1 (en) | Audio information processing method, audio information processing apparatus, and method of recording audio information on recording medium | |
| JP5115732B2 (ja) | 信号処理装置及び方法、信号レベル表示装置 | |
| JP2004005786A (ja) | 音声データ再生・記録装置、音声データ再生・記録方法、平均音量レベル値算出処理プログラム、平均音質レベル値算出処理プログラム | |
| US9875750B2 (en) | Digital volume control | |
| US20170303032A1 (en) | Over-sampling digital processing path that emulates nyquist rate (non-oversampling) audio conversion | |
| JPWO2007116755A1 (ja) | デジタル信号処理装置及び倍音生成方法 | |
| CN109478892B (zh) | 数字音量控制 | |
| JPS6060694A (ja) | 波形発生装置 | |
| JP2003016767A (ja) | 信号レベル検出装置及び方法、並びに信号レベル表示装置 | |
| JP5239387B2 (ja) | データ変換装置、プログラム、及び方法 | |
| TWI298455B (en) | Digital audio recording and reproducing device | |
| KR20060051158A (ko) | 정보 처리 장치, 정보 처리 방법, 및 프로그램 | |
| JP2017152067A (ja) | オーディオ装置 | |
| JP4441989B2 (ja) | 符号化装置および符号化方法 | |
| JP3527396B2 (ja) | 波形記録装置および波形再生装置 | |
| US20080140236A1 (en) | Musical Composition Reproducing Apparatus and a Method for Reproducing Musical Composition | |
| JP4433954B2 (ja) | 情報処理装置および方法、並びにプログラム | |
| CN209657806U (zh) | 一种支持外部音源输入的sacd播放机 | |
| JP4118226B2 (ja) | デジタル信号処理回路及び音声信号記録再生装置 | |
| JP5195594B2 (ja) | ビット拡張装置、方法及びプログラム | |
| CN108984621A (zh) | 信息存储、读取方法 | |
| JP2001337698A (ja) | 符号化装置および符号化方法並びに復号化装置および復号化方法 | |
| CN104217737B (zh) | 具备检索功能的数字信号处理装置 | |
| JPH10242859A (ja) | ビット長拡張方法及びビット長拡張装置並びにディジタルオーディオ再生装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110502 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120621 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120626 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120817 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120919 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121002 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 5115732 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151026 Year of fee payment: 3 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |