JP2009258773A - メモリデバイス、ホストデバイス、メモリシステム、メモリデバイスの制御方法、ホストデバイスの制御方法、およびメモリシステムの制御方法 - Google Patents
メモリデバイス、ホストデバイス、メモリシステム、メモリデバイスの制御方法、ホストデバイスの制御方法、およびメモリシステムの制御方法 Download PDFInfo
- Publication number
- JP2009258773A JP2009258773A JP2008099740A JP2008099740A JP2009258773A JP 2009258773 A JP2009258773 A JP 2009258773A JP 2008099740 A JP2008099740 A JP 2008099740A JP 2008099740 A JP2008099740 A JP 2008099740A JP 2009258773 A JP2009258773 A JP 2009258773A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- signal
- host device
- signal line
- memory device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/266—Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Sources (AREA)
- Read Only Memory (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
【解決手段】 ホストデバイス200に接続可能な、NAND型フラッシュメモリを有するメモリカード100であって、ホストデバイス200と第1の電圧(3.3V)または第2の電圧(1.8V)で信号の送受信が可能であり、信号電圧を切り替える際には、ホストデバイス200とハンドシェイク処理により互いに信号電圧の確認を行う。
【選択図】 図9
Description
NAND型フラッシュメモリは、トンネル絶縁膜を介して浮遊ゲートもしくは積層膜からなるトラップ層、言い換えれば、電荷蓄積層、に注入した電荷をその電荷量に応じてデジタルビット情報として用い、2値または多値情報として読み出す。NAND型フラッシュメモリは、DRAM等の破壊読出し型のメモリとは異なりデータ破壊を伴わずにデータの読み出しが可能である。
以下、本発明の第1の実施の形態のメモリデバイスであるメモリカード100、ホストデバイス200、メモリカード100とホストデバイス200とを有するメモリシステム1について図面を参照して説明する。
図1は、メモリカード100とホストデバイス200とからなるメモリシステム1の構成を示す概略図であり、図2はメモリシステム1の電源回路部分の構成を示すブロック図である。
メモリカード100が、ホストデバイス200に接続される。すなわち、バスインターフェイスを構成する各ライン111から113によって、メモリカード100のI/Oセル121と、ホストデバイス200のI/Oセル209とが、コマンド/レスポンス信号ライン、クロック信号ラインおよびデータ信号ライン等により接続される。
1.8Vモードをサポートしているホストデバイス200の場合には、ホストデバイス200は、接続されたメモリカード100が、1.8Vモードをサポートしているメモリカード100かどうかを問い合わせる。すなわち、最初に、ホストデバイス200から、コマンドCMD8が発行される(図4:T1)。CMD8の引数には、1.8Vモードへの移行を要求するビットが設定されているため、このホストデバイス200からメモリカード100に送信されるコマンド信号CMD8は、信号電圧を第1の電圧(3.3V)から第2の電圧(1.8V)に切り替えることを、伝えるコマンド信号でもある。
メモリカード100は、ホストデバイスからコマンド信号CMD8を受信した場合、メモリカード100が1.8Vモードに対応しているか判断する。
メモリカード100は、1.8Vモードをサポートしていない場合は(ステップS12:No)、メモリカード100は、1.8Vモードをサポートしていないことを示すレスポンス信号をホストデバイス200に返信する。
ホストデバイス200は、メモリカード100から1.8Vモードをサポートしていないことを示すレスポンス信号を受信した場合(No)には、S33において、3.3Vモードでの初期化処理を開始する。
メモリカード100は、レスポンス信号を送信後、CMDラインを、Lレベル(グランドレベル:0V)に設定する(図4:T3)。
ホストデバイス200は、DATラインをLレベル(グランドレベル:0V)に設定し(図4:T4)、かつ、クロック発振を停止し、CLKラインも、Lレベル(グランドレベル:0V)に設定する(図4:T5)。なお、DATラインとCLKラインとでは、いずれのラインを先に、Lレベルにしてもよい。
メモリカード100は、レギュレータVR2が1.8Vを生成するように切り替える。また、ホストデバイス200は、レギュレータVR1が1.8Vを生成するように切り替える。
ホストデバイス200は、所定の時間の経過があるまで待機する(図4:T5〜T6)。このため、例えば、100マイクロ秒のタイマがセットされる。
ホストデバイス200は、所定の時間、上記例では、100マイクロ秒、経過した後、グランドレベルのクロック信号ラインを1.8Vに設定する(図4:T6)。ここでは、ホストデバイス200は、通常はクロック信号を送信するクロック信号ラインに、1.8Vの直流信号を印加する。そして、ホストデバイス200は、レギュレータVR2から1.8Vの信号電圧が供給可能になったことをメモリカード100に伝える。
メモリカード100は、クロック信号ラインに電圧が印加されると、その信号電圧が1.8Vであるかを、第1の電圧比較回路である比較器120により、確認する。クロック信号ラインに1.8Vの電圧が印加されていない場合(No)には、メモリカード100は、その後の電圧切り替え処理は行わず、ステップS32においてメモリカード100は動作を停止する。
ステップS22において、クロック信号ラインの信号電圧が1.8Vであることが確認された場合(Yes)には、メモリカード100は、グランドレベルのCMD/RESライン(レスポンス信号ライン)を1.8Vにドライブする(図4:T7)。ここでは、メモリカード100は、通常は、RES信号を送信するレスポンス信号ラインに、1.8Vの直流信号を印加する。
ホストデバイスはクロック信号ラインの信号電圧を1.8Vに設定した後、タイマをセットする。
CMD/RESラインに電圧が印加されると、ホストデバイス200は、CMD/RES信号ラインの信号電圧が1.8Vであるかを、第2の電圧比較回路である比較器(VDCMD/RES)208により検出する
<ステップS26、ステップS27>
ホストデバイス200は、所定の時間、例えば100マイクロ秒経過してもクロック信号ラインに1.8Vの電圧が印加されていない場合(No)には、ステップS27において、パワースイッチ(PSW)201をオフとして、メモリカード100の動作を停止する。
ステップS24において、CMD/RES信号ラインの信号電圧が1.8Vであることが確認された場合(Yes)には、ホストデバイス200は、クロック信号線に発振したクロック信号を送信、言い換えれば、クロック信号を発振する(図5:T8)。
ホストデバイス200はクロックの発振を開始してから、DAT信号ラインを、短時間だけ、1.8Vの電圧にドライブ(図5:T9〜T10)した後、トライステートにする。DAT信号ラインは、1.8Vでプルアップされているので、1.8Vの電圧レベルを維持する。
メモリカード100は、ホストデバイス200から、発振したクロック信号を受信する(Yes)と、ステップS29において、CMD/RESラインをトライステート状態にする(図5:T11)。CMD/RESラインは、1.8Vでプルアップされているので、1.8Vの電圧レベルを維持する。
メモリカード100およびホストデバイス200は、共に3.3Vモードでの初期化処理を行い、以降の信号の送受信を3.3Vの信号電圧で行う。
メモリカード100およびホストデバイス200は、共に1.8Vモードへの移行処理が完了し、以降の信号の送受信を1.8Vの信号電圧で行う。
1.8Vモードへの信号電圧移行手順が失敗し、メモリカード100が停止した場合は、ホストデバイス200は、いったん電源をおとしてから、再度3.3Vの信号電圧をメモリカード100に送信して、1.8Vモードへの切り替え処理を行わないで、3.3Vモードでの初期化処理を行う。
前記クロック信号を停止し、前記クロック信号ラインおよび前記データ信号ラインを0Vに保持する上記1または2に記載のメモリデバイス。
以下、本発明の第2の実施の形態のメモリデバイスであるメモリカード400、ホストデバイス500、メモリカード400とホストデバイス500とを有するメモリシステム301について図面を参照して説明する。本実施の形態のメモリシステム301等は第1の実施の形態のメモリシステム1等に類似しているため同じ構成要素には同じ符号を付し説明は省略する。
メモリシステム1等のステップS10〜ステップS14と同じであるため説明は省略する。
メモリカード400は、レスポンス信号を送信後、CMDラインを、Lレベル(グランドレベル:0V)に設定(図9:T3)し、かつDATラインをLレベル(グランドレベル:0V)に設定(図9:T4)する。なお、CMD/RESラインとDATラインとでは、いずれのラインを先に、Lレベルにしてもよい。
ホストデバイス500は、クロック発振を停止し、CLKラインも、Lレベル(グランドレベル:0V)に設定する(図9:T5)。
メモリシステム1等のステップS17〜ステップS20と同じであるため説明は省略する。
前記ステップ49、50において一定期間(例えば100マイクロ秒)経過後、ホストデバイス500はクロック信号線に、発振したクロック信号を送信、言い換えれば、クロック信号を発振する(図9:T6)。そして、ホストデバイス500は、レギュレータVR2から1.8Vの信号電圧が供給可能になったことをメモリカード400に伝える。
メモリカード400は、クロック信号ラインに、所定の電圧がHレベルのクロック信号が印加されたかを、確認する。
メモリシステム1等のステップS23と同じであるため説明は省略する。
メモリカード400は、CMD/RESラインを短時間だけ、1.8Vの電圧にドライブ(図9:T7〜T8)した後、トライステート状態にする(図9:T8)。CMD/RESラインは、1.8Vでプルアップされているので、1.8Vの電圧レベルを維持する。
メモリカード400は、DAT信号ラインを、短時間だけ、1.8Vの電圧にドライブ(図9:T9〜T10)した後、トライステートにする。DAT信号ラインは、1.8Vでプルアップされているので、1.8Vの電圧レベルを維持する。
ホストデバイス500はクロック信号を発振後、クロックカウンタをセット、カウント数nをゼロに設定する。
ホストデバイス500は、最小16クロックをカウントするまで待機する。待機する時間は16クロック以上の値を設定する。
ホストデバイス500はDAT信号ラインがグランドレベルではないこと、すなわち、所定の電圧が印加されたことを検出する。ここで、所定の電圧とは1.8Vである。
メモリカード400およびホストデバイス500は、共に3.3Vモードでの初期化処理を行い、以降の信号の送受信を3.3Vの信号電圧で行う。
メモリカード400およびホストデバイス500は、共に1.8Vモードへの移行処理が完了し、以降の信号の送受信を1.8Vの信号電圧で行う。
以下、本発明の第3の実施の形態のメモリデバイスであるメモリカード700、ホストデバイス800、メモリカード700とホストデバイス800とを有するメモリシステム601について説明する。本実施の形態のメモリシステム601等は第2の実施の形態のメモリシステム301等に類似しているため同じ構成要素には同じ符号を付し説明は省略する。
Claims (17)
- ホストデバイスに接続可能な、不揮発性のメモリ部を有するメモリデバイスであって
前記メモリデバイスは前記ホストデバイスと、コマンド信号、レスポンス信号、クロック信号およびデータ信号を、第1の電圧と、前記第1の電圧より低い第2の電圧とから選択されたいずれかの信号電圧で送受信が可能な第1のI/Oセルと、
前記第1の電圧および前記第2の電圧を出力可能な第1のレギュレータとを有し、
前記ホストデバイスから、前記信号電圧を前記第1の電圧から前記第2の電圧に切り替えることを要求する前記コマンド信号を受信した場合、
前記信号電圧を切り替えることを前記レスポンス信号にて、前記ホストデバイスに送信し、
前記第1のレギュレータが出力する電圧を前記第1の電圧から前記第2の電圧に切り替え、
一定時間経過後にクロック信号ラインにグランドレベル以外の電圧が印加されたことを検出した場合には、グランドレベルの、レスポンス信号ラインおよびデータ信号ラインに、前記第2の電圧を印加し、
前記第2の電圧の信号電圧で送受信を開始することを特徴とするメモリデバイス。 - 前記クロック信号ラインの信号電圧が、前記第2の電圧であるかどうかを判定する第1の電圧比較回路を有し、前記第1の電圧比較回路が第2の電圧と判定した場合にグランドレベルのレスポンス信号ラインおよびデータ信号ラインに、前記第2の電圧を印加し、前記第1の電圧比較回路が第2の電圧ではないと判定した場合に少なくともデータ信号ラインはグランドレベルを継続することを特徴とする請求項1に記載のメモリデバイス。
- メモリデバイスの第1のレギュレータが出力する電圧が前記第2の電圧かどうかを判定する第2の電圧比較回路を有し、前記第2の電圧比較回路が第2の電圧と判定した場合にグランドレベルの、レスポンス信号ラインおよびデータ信号ラインに、前記第2の電圧を印加し、前記第2の電圧比較回路が第2の電圧ではないと判定した場合に少なくともデータ信号ラインはグランドレベルを継続することを特徴とする請求項1に記載のメモリデバイス。
- 不揮発性のメモリ部を有するメモリデバイスが接続可能な、ホストデバイスであって
前記ホストデバイスは前記メモリデバイスと、コマンド信号、レスポンス信号、クロック信号およびデータ信号を、第1の電圧と、前記第1の電圧より低い第2の電圧とから選択されたいずれかの信号電圧で送受信が可能な第2のI/Oセルと、
前記第1の電圧および前記第2の電圧を出力可能な第2のレギュレータとを有し、
前記信号電圧を前記第1の電圧から前記第2の電圧に切り替える場合に、
前記信号電圧を切り替えることを前記コマンド信号にて送信し、
前記信号電圧を切り替え可能であることを示す前記レスポンス信号を受信した場合には、
前記第2のレギュレータが出力する電圧を前記第1の電圧から前記第2の電圧に切り替え、
一定時間経過後にグランドレベルのクロック信号ラインに、前記第2の電圧のクロック信号を供給し、
データ信号ラインが、グランドレベルではないことを検出した場合に前記第2の電圧の信号電圧で送受信を開始することを特徴とするホストデバイス。 - 不揮発性のメモリ部を有するメモリデバイスが接続可能な、ホストデバイスであって
前記ホストデバイスは前記メモリデバイスと、コマンド信号、レスポンス信号、クロック信号およびデータ信号を、第1の電圧と、前記第1の電圧より低い第2の電圧とから選択されたいずれかの信号電圧で送受信が可能な第2のI/Oセルと、
前記第1の電圧および前記第2の電圧を出力可能な第2のレギュレータとを有し、
前記信号電圧を前記第1の電圧から前記第2の電圧に切り替える場合に、
前記信号電圧を切り替えることを前記コマンド信号にて送信し、
前記信号電圧を切り替え可能であることを示す前記レスポンス信号を一定時間の間受信できなかった場合または切り替え不可能であるレスポンス信号を受けた場合には、メモリデバイスの電源をいったん切り、再度第1の電圧により送受信を開始することを特徴とするホストデバイス。 - 前記レスポンス信号ラインの信号電圧が、前記第2の電圧であるかどうかを判定する第3の電圧比較回路を有し、
前記第3の電圧比較回路が前記第2の電圧と判定した場合に送受信を開始し、前記第3の電圧比較回路が前記第2の電圧ではないと判定した場合に、前記メモリデバイスの電源をいったん切り、再度前記第1の電圧により送受信を開始することを特徴とする請求項4または請求項5に記載のホストデバイス。 - ホストデバイスと、前記ホストデバイスに接続可能な、不揮発性のメモリ部を有するメモリデバイスとを有するメモリシステムであって、
前記メモリデバイスは、前記ホストデバイスと、コマンド信号、レスポンス信号、クロック信号およびデータ信号を、第1の電圧と、前記第1の電圧より低い第2の電圧とから選択されたいずれかの信号電圧で送受信が可能な第1のI/Oセルと、
前記第1の電圧および前記第2の電圧を出力可能な第1のレギュレータとを有し、
前記ホストデバイスは、前記メモリデバイスと、前記第1の電圧と前記第2の電圧とから選択されたいずれかの信号電圧で送受信が可能な第2のI/Oセルと、
前記第1の電圧および前記第2の電圧を出力可能な第2のレギュレータとを有し、
前記信号電圧を前記第1の電圧から前記第2の電圧に切り替える場合に、
前記ホストデバイスは前記信号電圧を切り替えることを要求する前記コマンド信号を、前記メモリデバイスに送信し、
前記メモリデバイスは、前記信号電圧を切り替え可能であることを、前記レスポンス信号にて、前記第1の電圧で前記ホストデバイスに送信し、
前記メモリデバイスおよび前記ホストデバイスは、前記第1のレギュレータおよび前記第2のレギュレータが出力する電圧を前記第1の電圧から前記第2の電圧に切り替え、
前記ホストデバイスは、一定時間経過後に前記グランドレベルの前記クロック信号ラインに、前記第2の電圧の前記クロック信号を供給し、
前記メモリデバイスは、一定時間経過後に前記クロック信号ラインに前記グランドレベル以外の電圧が印加されたことを検出した場合には、前記グランドレベルの前記レスポンス信号ラインおよび前記データ信号ラインに、前記第2の電圧を印加し、
前記ホストデバイスは、前記データ信号ラインが、前記グランドレベルではないことを検出した場合には、
前記メモリデバイスおよび前記ホストデバイスが、前記第2の電圧の信号電圧で、送受信を開始することを特徴とするメモリシステム。 - 前記メモリデバイスは、前記クロック信号ラインの信号電圧が、前記第2の電圧かどうかを判定する第1の電圧比較回路または、前記第1のレギュレータが前記第2の電圧かどうかを判定する第2の電圧比較回路を有し、メモリデバイスは、前記第1の電圧比較回路および第2の電圧比較回路が第2の電圧と判定した場合にグランドレベルの、レスポンス信号ラインおよびデータ信号ラインに前記第2の電圧を印加し、前記第1の電圧比較回路または前記第2の電圧比較回路のいずれかが前記第2の電圧ではないと判定した場合に少なくとも前記データ信号ラインは前記グランドレベルを継続し、
前記ホストデバイスは、前記データ信号ラインが前記グランドレベルでないと判定した場合に前記第2の電圧の信号電圧で送受信を開始することを特徴とする請求項7に記載のメモリシステム。 - ホストデバイスに接続可能な、不揮発性のメモリ部を有するメモリデバイスの制御方法であって
前記メモリデバイスは前記ホストデバイスと、コマンド信号、レスポンス信号、クロック信号およびデータ信号を、第1の電圧と、前記第1の電圧より低い第2の電圧とから選択されたいずれかの信号電圧で送受信が可能な第1のI/Oセルと、
前記第1の電圧および前記第2の電圧を出力可能な第1のレギュレータとを有し、
前記ホストデバイスから、前記信号電圧を前記第1の電圧から前記第2の電圧に切り替えることを要求する前記コマンド信号を受信するコマンド受信ステップと、
前記信号電圧を切り替え可能であることを前記レスポンス信号にて、前記ホストデバイスに送信するレスポンス信号送信ステップと、
前記第1のレギュレータが出力する電圧を前記第1の電圧から前記第2の電圧に切り替える第1のレギュレータ切り替えステップと、
一定時間経過後に前記クロック信号ラインに前記グランドレベル以外の電圧が印加されたことを検出するクロック信号ライン電圧検出ステップと、
前記グランドレベルの、前記レスポンス信号ラインおよび前記データ信号ラインに、前記第2の電圧を印加するレスポンス・データ信号・ライン電圧印加ステップと
前記データ信号ラインが前記グランドレベルではない場合に前記第2の電圧の信号電圧で送受信を開始する送受信ステップとを有することを特徴とするメモリデバイスの制御方法。 - 前記クロック信号ラインの信号電圧が、前記第2の電圧であるかどうかをを判定する第1の電圧比較回路を有し、前記第1の電圧比較回路が第2の電圧と判定した場合にグランドレベルの、レスポンス信号ラインおよびデータ信号ラインに、前記第2の電圧を印加することで前記送受信ステップを開始し、前記第1の電圧比較回路が第2の電圧ではないと判定した場合に少なくともデータ信号ラインはグランドレベルを継続することにより前記送受信ステップを開始しないことを特徴とする請求項9に記載のメモリデバイスの制御方法。
- 前記メモリデバイスの第1のレギュレータが出力する電圧が前記第2の電圧かどうかを判定する第2の電圧比較回路を有し、前記第2の電圧比較回路が前記第2の電圧と判定した場合に前記グランドレベルの、前記レスポンス信号ラインおよび前記データ信号ラインに、前記第2の電圧を印加することで前記送受信ステップを開始し、前記第2の電圧比較回路が前記第2の電圧ではないと判定した場合に少なくとも前記データ信号ラインは前記グランドレベルを継続することにより前記送受信ステップを開始しないことを特徴とする請求項9に記載のメモリデバイスの制御方法。
- 不揮発性のメモリ部を有するメモリデバイスが接続可能な、ホストデバイスの制御方法であって
前記ホストデバイスは前記メモリデバイスと、コマンド信号、レスポンス信号、クロック信号およびデータ信号を、第1の電圧と、前記第1の電圧より低い第2の電圧とから選択されたいずれかの信号電圧で送受信が可能な第2のI/Oセルと、
前記第1の電圧および前記第2の電圧を出力可能な第2のレギュレータとを有し、
前記信号電圧を前記第1の電圧から前記第2の電圧に切り替える場合に、
前記信号電圧を切り替えることを前記コマンド信号にて送信するコマンド信号送信ステップと、
前記信号電圧を切り替え可能であることを示す前記レスポンス信号を受信するレスポンス信号受信ステップと、
前記第2のレギュレータが出力する電圧を前記第1の電圧から前記第2の電圧に切り替えるレギュレータ電圧切り替えステップと、
データ信号ラインが、グランドレベル以外の電圧が印加されたことを検出するデータ信号ライン電圧検出ステップと
前記第2の電圧の信号電圧で送受信を開始する送受信ステップとを有することを特徴とするホストデバイスの制御方法。 - 前記レスポンス信号ラインの信号電圧が、前記第2の電圧であるかどうかを判定する第3の電圧比較回路を有し、前記第3の電圧比較回路が第2の電圧と判定した場合に送受信ステップを開始し、前記第3の電圧比較回路が第2の電圧ではないと判定した場合に送受信ステップを開始しないことを特徴とする請求項12に記載のホストデバイスの制御方法。
- ホストデバイスと、前記ホストデバイスに接続可能な、不揮発性のメモリ部を有するメモリデバイスとを有するメモリシステムの制御方法であって、
前記メモリデバイスは、前記ホストデバイスと、コマンド信号、レスポンス信号、クロック信号およびデータ信号を、前記第1の電圧と、前記第1の電圧より低い第2の電圧とから選択されたいずれかの信号電圧で送受信が可能な第1のI/Oセルと、
前記第1の電圧および前記第2の電圧を出力可能な第1のレギュレータとを有し、
前記ホストデバイスは、前記メモリデバイスと、信号を、前記第1の電圧と、前記第2の電圧とから選択されたいずれかの信号電圧で送受信が可能な第2のI/Oセルと、
前記第1の電圧および前記第2の電圧を出力可能な第2のレギュレータとを有し、
前記信号電圧を前記第1の電圧から前記第2の電圧に切り替える場合に、
前記ホストデバイスが前記信号電圧を切り替えることを要求する前記コマンド信号を、前記メモリデバイスに送信するコマンド信号送信ステップと、
前記メモリデバイスが、前記信号電圧を切り替え可能であることを、前記レスポンス信号にて、前記第1の電圧で前記ホストデバイスに送信するレスポンス信号送信ステップと、
前記メモリデバイスおよび前記ホストデバイスが、前記第1のレギュレータおよび前記第2のレギュレータが出力する電圧を前記第1の電圧から前記第2の電圧に切り替える、レギュレータ電圧切り替えステップと、
前記ホストデバイスが、一定時間後にグランドレベルのクロック信号ラインに、前記第2の電圧のクロック信号を供給するクロック信号発振ステップと、
前記メモリデバイスが、一定時間後に前記クロック信号ラインにグランドレベル以外の電圧が印加されたことを検出するクロック信号ライン電圧検出ステップと、
前記メモリデバイスが、グランドレベルの、レスポンス信号ラインおよびデータ信号ラインに、前記第2の電圧を印加するレスポンス・データ信号ライン電圧印加ステップと、
前記ホストデバイスが、前記データ信号ラインが、前記グランドレベルではないことを検出するデータ信号ライン電圧検出ステップと、
前記メモリデバイスおよび前記ホストデバイスが、前記第2の電圧の信号電圧で、送受信を開始する送受信ステップとを有することを特徴とするメモリシステムの制御方法。 - 前記メモリデバイスは、前記クロック信号ラインの信号電圧が、前記第2の電圧かどうかを検出する第1の電圧比較回路、または、前記第1のレギュレータが前記第2の電圧かどうかを検出する第2の電圧比較回路を有し、
前記メモリデバイスは、クロック信号ライン電圧検出ステップにおいて前記第1の電圧比較回路が第2の電圧と判定した場合にレスポンス・データ信号ライン電圧印加ステップに移行し、前記前記第1の電圧比較回路または前記第2の電圧比較回路のいずれかが第2の電圧ではないと判定した場合にレスポンス・データ信号ライン電圧印加ステップを実行せず、
前記ホストデバイスは、データ信号ライン電圧検出ステップにおいてデータ信号がグランドレベルでないと判定した場合と判定した場合に送受信ステップを開始し、データ信号ライン電圧検出ステップにおいてデータ信号がグランドレベルであると判定した場合に送受信ステップを開始しないことを特徴とする請求項14に記載のメモリシステム制御方法。 - ホストデバイスに接続可能な、不揮発性のメモリ部を有するメモリデバイスであって
第1の電圧を供給する電源と、
前記電源から前記第1の電圧と前記第1の電圧より低い第2の電圧とから選択されたいずれかの電圧の電力を出力可能なレギュレータと、
前記レギュレータから電力の供給を受け、前記ホストデバイスと信号を送受信するI/Oセルと、
前記I/Oセルを過電圧から保護するために、前記I/Oセルの入力端と前記電源端との間に接続された保護ダイオードとを有し、
前記第1の電圧または第2の電圧とから選択されたいずれかの電圧の信号で前記ホストデバイスと送受信が可能なことを特徴とするメモリデバイス。 - 不揮発性のメモリ部を有するメモリデバイスに接続可能な、ホストデバイスであって
第1の電圧を供給する電源と、
前記電源から前記第1の電圧と、前記第1の電圧より低い第2の電圧とから選択されたいずれかの電圧の電力を出力可能なレギュレータと、
前記レギュレータから電力の供給を受け、前記メモリデバイスと信号を送受信するI/Oセルと、
前記I/Oセルを過電圧から保護するために、前記I/Oセルの入力端と前記電源端との間に接続された保護ダイオードとを有し、
前記第1の電圧または第2の電圧とから選択されたいずれかの電圧の信号で前記メモリデバイスと送受信が可能なことを特徴とするホストデバイス。
Priority Applications (15)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008099740A JP5106219B2 (ja) | 2008-03-19 | 2008-04-07 | メモリデバイス、ホストデバイス、メモリシステム、メモリデバイスの制御方法、ホストデバイスの制御方法、およびメモリシステムの制御方法 |
EP08873506.3A EP2266042B8 (en) | 2008-03-19 | 2008-09-09 | Memory device, host device, memory system, memory device control method, host device control method and memory system control method |
EP18151595.8A EP3343381B1 (en) | 2008-03-19 | 2008-09-09 | Memory device, host device, memory system, memory device control method, host device control method and memory system control method |
US12/933,586 US8321697B2 (en) | 2008-03-19 | 2008-09-09 | Memory device, host device, memory system, memory device control method, host device control method and memory system control method |
PCT/JP2008/066618 WO2009116196A1 (en) | 2008-03-19 | 2008-09-09 | Memory device, host device, memory system5 memory device control method, host device control method and memory system control method |
CN200880128158XA CN101978360B (zh) | 2008-03-19 | 2008-09-09 | 存储器和主机的装置、系统及控制方法 |
KR1020107020950A KR101269347B1 (ko) | 2008-03-19 | 2008-09-09 | 메모리 장치, 호스트 디바이스, 메모리 시스템, 메모리 장치의 제어 방법, 호스트 디바이스의 제어 방법 및 메모리 시스템의 제어 방법 |
CN201310205495.7A CN103366211B (zh) | 2008-03-19 | 2008-09-09 | 存储器装置、主机装置以及存储器系统 |
TW097140047A TWI414944B (zh) | 2008-03-19 | 2008-10-17 | 記憶體裝置、主機裝置、記憶體系統、記憶體裝置之控制方法、主機裝置之控制方法、及記憶體系統之控制方法 |
US13/667,285 US8799689B2 (en) | 2008-03-19 | 2012-11-02 | Memory device, host device, memory system, memory device control method, host device control method and memory system control method |
US14/312,543 US9383792B2 (en) | 2008-03-19 | 2014-06-23 | Memory device, host device, memory system, memory device control method, host device control method and memory system control method |
US15/463,738 USRE47308E1 (en) | 2008-03-19 | 2017-03-20 | Memory device, host device, memory system, memory device control method, host device control method and memory system control method |
US16/249,093 USRE48418E1 (en) | 2008-03-19 | 2019-01-16 | Memory device, host device, memory system, memory device control method, host device control method and memory system control method |
US17/135,608 USRE49235E1 (en) | 2008-03-19 | 2020-12-28 | Memory device, host device, memory system, memory device control method, host device control method and memory system control method |
US17/890,773 USRE49829E1 (en) | 2008-03-19 | 2022-08-18 | Memory device, host device, memory system, memory device control method, host device control method and memory system control method |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008072429 | 2008-03-19 | ||
JP2008072429 | 2008-03-19 | ||
JP2008099740A JP5106219B2 (ja) | 2008-03-19 | 2008-04-07 | メモリデバイス、ホストデバイス、メモリシステム、メモリデバイスの制御方法、ホストデバイスの制御方法、およびメモリシステムの制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009258773A true JP2009258773A (ja) | 2009-11-05 |
JP5106219B2 JP5106219B2 (ja) | 2012-12-26 |
Family
ID=41090614
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008099740A Active JP5106219B2 (ja) | 2008-03-19 | 2008-04-07 | メモリデバイス、ホストデバイス、メモリシステム、メモリデバイスの制御方法、ホストデバイスの制御方法、およびメモリシステムの制御方法 |
Country Status (7)
Country | Link |
---|---|
US (7) | US8321697B2 (ja) |
EP (2) | EP2266042B8 (ja) |
JP (1) | JP5106219B2 (ja) |
KR (1) | KR101269347B1 (ja) |
CN (2) | CN101978360B (ja) |
TW (1) | TWI414944B (ja) |
WO (1) | WO2009116196A1 (ja) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011216078A (ja) * | 2010-03-16 | 2011-10-27 | Panasonic Corp | 情報処理装置、不揮発性記憶装置、情報処理システム及び不揮発性メモリコントローラ |
WO2016132733A1 (ja) * | 2015-02-16 | 2016-08-25 | パナソニックIpマネジメント株式会社 | ホスト装置、スレーブ装置、インターフェイス半導体装置及びリムーバブルシステム |
US9639291B2 (en) | 2014-09-10 | 2017-05-02 | Kabushiki Kaisha Toshiba | Memory system |
JP2017097825A (ja) * | 2015-11-16 | 2017-06-01 | 株式会社東芝 | ホスト機器および拡張デバイス |
JP2017123156A (ja) * | 2016-01-06 | 2017-07-13 | パナソニックIpマネジメント株式会社 | ホスト装置、スレーブ装置及びリムーバブルシステム |
US10466756B2 (en) | 2014-07-15 | 2019-11-05 | Toshiba Memory Corporation | Host apparatus and expansion device adaptable to low voltage signaling |
WO2021199716A1 (ja) * | 2020-03-30 | 2021-10-07 | キヤノン株式会社 | 通信装置、制御方法、及びプログラム |
JP7494071B2 (ja) | 2020-09-23 | 2024-06-03 | キオクシア株式会社 | メモリシステム |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5106219B2 (ja) * | 2008-03-19 | 2012-12-26 | 株式会社東芝 | メモリデバイス、ホストデバイス、メモリシステム、メモリデバイスの制御方法、ホストデバイスの制御方法、およびメモリシステムの制御方法 |
US8924661B1 (en) | 2009-01-18 | 2014-12-30 | Apple Inc. | Memory system including a controller and processors associated with memory devices |
WO2010109590A1 (ja) * | 2009-03-24 | 2010-09-30 | 株式会社ビー・アンド・プラス | 入出力信号制御装置およびこれを用いた入出力信号制御システム |
US8977805B2 (en) * | 2009-03-25 | 2015-03-10 | Apple Inc. | Host-assisted compaction of memory blocks |
US8832354B2 (en) | 2009-03-25 | 2014-09-09 | Apple Inc. | Use of host system resources by memory controller |
US8489837B1 (en) * | 2009-06-12 | 2013-07-16 | Netlist, Inc. | Systems and methods for handshaking with a memory module |
JP2012168865A (ja) * | 2011-02-16 | 2012-09-06 | Toshiba Corp | メモリシステム |
TW201322136A (zh) * | 2011-10-13 | 2013-06-01 | Panasonic Corp | 鄰近非接觸通訊裝置、系統及方法 |
US9329990B2 (en) * | 2013-01-11 | 2016-05-03 | Micron Technology, Inc. | Host controlled enablement of automatic background operations in a memory device |
US9383794B2 (en) * | 2014-06-11 | 2016-07-05 | Freescale Semiconductor, Inc. | Integrated circuit with multi-voltage input/output (I/O) cells |
KR102285789B1 (ko) * | 2014-07-01 | 2021-08-04 | 삼성전자 주식회사 | 외장 저장 장치, 및 이의 기준 주파수를 설정하는 방법 |
US9886080B2 (en) * | 2014-12-30 | 2018-02-06 | Sandisk Technologies Llc | Low voltage detection and initialization for non-volatile memory systems |
KR102291806B1 (ko) * | 2015-04-20 | 2021-08-24 | 삼성전자주식회사 | 불휘발성 메모리 시스템 및 그것의 동작 방법 |
US9898218B2 (en) * | 2016-02-05 | 2018-02-20 | International Business Machines Corporation | Memory system with switchable operating bands |
CN105892609B (zh) * | 2016-04-06 | 2019-06-04 | 惠州Tcl移动通信有限公司 | 一种终端开机与识别存储卡同步运行的方法及智能终端 |
US10242719B2 (en) * | 2016-04-08 | 2019-03-26 | Samsung Electronics Co., Ltd. | Power management of a memory device by dynamically changing supply voltage |
US10019306B2 (en) * | 2016-04-27 | 2018-07-10 | Western Digital Technologies, Inc. | Collision detection for slave storage devices |
KR20180006164A (ko) * | 2016-07-08 | 2018-01-17 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 메모리 시스템의 동작 방법 |
US10061378B2 (en) * | 2016-07-29 | 2018-08-28 | Sandisk Technologies Llc | System and method for adjusting device performance based on sensed host current sourcing capability |
KR102660729B1 (ko) * | 2016-10-28 | 2024-04-26 | 삼성전자주식회사 | 전원 잡음을 검출하는 불휘발성 메모리 장치 및 그것의 동작 방법 |
US11003237B2 (en) * | 2018-04-12 | 2021-05-11 | Silicon Motion, Inc. | Method for performing power management in a memory device, associated memory device and controller thereof, and associated electronic device |
TWI722521B (zh) * | 2019-08-02 | 2021-03-21 | 新唐科技股份有限公司 | 控制裝置及調整方法 |
JP2023141299A (ja) * | 2022-03-23 | 2023-10-05 | キオクシア株式会社 | メモリシステム |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001134356A (ja) * | 1999-11-05 | 2001-05-18 | Toshiba Tec Corp | 信号伝送制御装置 |
JP2001256174A (ja) * | 2000-03-08 | 2001-09-21 | Toshiba Corp | カードインタフェースを備えた情報処理装置、同装置に装着可能なカード型電子機器、及び同装置におけ動作モード設定方法 |
JP2001282397A (ja) * | 2000-03-28 | 2001-10-12 | Sharp Corp | Pcカード |
WO2005066745A1 (ja) * | 2004-01-06 | 2005-07-21 | C-Guys, Inc. | バスシェアーアダプター |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5190117A (en) * | 1990-07-11 | 1993-03-02 | Pitney Bowes Inc. | Load cell supporting member and weighing scale incorporating the same |
JP3477781B2 (ja) * | 1993-03-23 | 2003-12-10 | セイコーエプソン株式会社 | Icカード |
JPH09231339A (ja) | 1996-02-27 | 1997-09-05 | Mitsubishi Electric Corp | メモリカード |
US6434044B1 (en) * | 2001-02-16 | 2002-08-13 | Sandisk Corporation | Method and system for generation and distribution of supply voltages in memory systems |
ATE488815T1 (de) * | 2001-06-04 | 2010-12-15 | Renesas Electronics Corp | Speicherkarte |
KR100466981B1 (ko) | 2002-03-04 | 2005-01-24 | 삼성전자주식회사 | 저전압 불휘발성 반도체 메모리 장치 |
US7417335B2 (en) * | 2002-07-22 | 2008-08-26 | Seagate Technology Llc | Method and apparatus for integrated circuit power up |
JP2004333103A (ja) | 2003-03-12 | 2004-11-25 | Hanagami Tekkosho:Kk | 冷却式加熱バーナー |
JP4653960B2 (ja) * | 2003-08-07 | 2011-03-16 | ルネサスエレクトロニクス株式会社 | メモリカードおよび不揮発性メモリ混載マイコン |
KR100560767B1 (ko) * | 2003-09-02 | 2006-03-13 | 삼성전자주식회사 | 탈착 가능한 저장 장치를 포함하는 시스템 및 그것의 제어방법 |
KR100884235B1 (ko) * | 2003-12-31 | 2009-02-17 | 삼성전자주식회사 | 불휘발성 메모리 카드 |
US20050268124A1 (en) * | 2004-05-25 | 2005-12-01 | Hewlett-Packard Development Company, L.P. | Apparatus and method for voltage switching |
WO2006057049A1 (ja) | 2004-11-26 | 2006-06-01 | Kabushiki Kaisha Toshiba | カードおよびホスト機器 |
KR101107152B1 (ko) * | 2004-12-16 | 2012-02-06 | 삼성전자주식회사 | 동작 성능이 향상된 메모리 저장 장치 |
EP1876509A1 (en) * | 2005-04-27 | 2008-01-09 | Matsushita Electric Industrial Co., Ltd. | Card electronic device and host device |
TW200639873A (en) * | 2005-05-06 | 2006-11-16 | Silicon Power Comp & Comm Inc | System for converting input voltage in memory card |
JP4896450B2 (ja) | 2005-06-30 | 2012-03-14 | 株式会社東芝 | 記憶装置 |
US8175717B2 (en) | 2005-09-06 | 2012-05-08 | Boston Scientific Neuromodulation Corporation | Ultracapacitor powered implantable pulse generator with dedicated power supply |
US7373533B2 (en) * | 2005-09-30 | 2008-05-13 | Silicon Laboratories | Programmable I/O cell capable of holding its state in power-down mode |
CN101060007B (zh) * | 2006-04-17 | 2010-10-06 | 科统科技股份有限公司 | 复合存储器芯片 |
KR101458381B1 (ko) | 2006-04-24 | 2014-11-07 | 샌디스크 테크놀로지스, 인코포레이티드 | 고성능 플래시 메모리 데이터 전송 |
JP2008072429A (ja) | 2006-09-14 | 2008-03-27 | Toshiba Corp | トライステートバッファ回路 |
JP4976805B2 (ja) | 2006-10-17 | 2012-07-18 | 株式会社東芝 | 乳房断層撮影装置 |
JP2009176136A (ja) | 2008-01-25 | 2009-08-06 | Toshiba Corp | 半導体記憶装置 |
JP5106219B2 (ja) * | 2008-03-19 | 2012-12-26 | 株式会社東芝 | メモリデバイス、ホストデバイス、メモリシステム、メモリデバイスの制御方法、ホストデバイスの制御方法、およびメモリシステムの制御方法 |
JP6333103B2 (ja) | 2013-11-20 | 2018-05-30 | キヤノン株式会社 | 画像形成装置 |
-
2008
- 2008-04-07 JP JP2008099740A patent/JP5106219B2/ja active Active
- 2008-09-09 EP EP08873506.3A patent/EP2266042B8/en active Active
- 2008-09-09 CN CN200880128158XA patent/CN101978360B/zh active Active
- 2008-09-09 KR KR1020107020950A patent/KR101269347B1/ko active IP Right Grant
- 2008-09-09 CN CN201310205495.7A patent/CN103366211B/zh active Active
- 2008-09-09 US US12/933,586 patent/US8321697B2/en active Active
- 2008-09-09 WO PCT/JP2008/066618 patent/WO2009116196A1/en active Application Filing
- 2008-09-09 EP EP18151595.8A patent/EP3343381B1/en active Active
- 2008-10-17 TW TW097140047A patent/TWI414944B/zh active
-
2012
- 2012-11-02 US US13/667,285 patent/US8799689B2/en active Active
-
2014
- 2014-06-23 US US14/312,543 patent/US9383792B2/en not_active Ceased
-
2017
- 2017-03-20 US US15/463,738 patent/USRE47308E1/en active Active
-
2019
- 2019-01-16 US US16/249,093 patent/USRE48418E1/en active Active
-
2020
- 2020-12-28 US US17/135,608 patent/USRE49235E1/en active Active
-
2022
- 2022-08-18 US US17/890,773 patent/USRE49829E1/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001134356A (ja) * | 1999-11-05 | 2001-05-18 | Toshiba Tec Corp | 信号伝送制御装置 |
JP2001256174A (ja) * | 2000-03-08 | 2001-09-21 | Toshiba Corp | カードインタフェースを備えた情報処理装置、同装置に装着可能なカード型電子機器、及び同装置におけ動作モード設定方法 |
JP2001282397A (ja) * | 2000-03-28 | 2001-10-12 | Sharp Corp | Pcカード |
WO2005066745A1 (ja) * | 2004-01-06 | 2005-07-21 | C-Guys, Inc. | バスシェアーアダプター |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011216078A (ja) * | 2010-03-16 | 2011-10-27 | Panasonic Corp | 情報処理装置、不揮発性記憶装置、情報処理システム及び不揮発性メモリコントローラ |
US10466756B2 (en) | 2014-07-15 | 2019-11-05 | Toshiba Memory Corporation | Host apparatus and expansion device adaptable to low voltage signaling |
US9639291B2 (en) | 2014-09-10 | 2017-05-02 | Kabushiki Kaisha Toshiba | Memory system |
WO2016132733A1 (ja) * | 2015-02-16 | 2016-08-25 | パナソニックIpマネジメント株式会社 | ホスト装置、スレーブ装置、インターフェイス半導体装置及びリムーバブルシステム |
US10741236B2 (en) | 2015-11-16 | 2020-08-11 | Toshiba Memory Corporation | Host apparatus and extension device |
JP2017097825A (ja) * | 2015-11-16 | 2017-06-01 | 株式会社東芝 | ホスト機器および拡張デバイス |
JP2020187768A (ja) * | 2015-11-16 | 2020-11-19 | キオクシア株式会社 | ホスト機器および拡張デバイス |
US11158365B2 (en) | 2015-11-16 | 2021-10-26 | Kioxia Corporation | Host apparatus and extension device |
US11605415B2 (en) | 2015-11-16 | 2023-03-14 | Kioxia Corporation | Host apparatus and extension device |
JP2017123156A (ja) * | 2016-01-06 | 2017-07-13 | パナソニックIpマネジメント株式会社 | ホスト装置、スレーブ装置及びリムーバブルシステム |
WO2021199716A1 (ja) * | 2020-03-30 | 2021-10-07 | キヤノン株式会社 | 通信装置、制御方法、及びプログラム |
US11789881B2 (en) | 2020-03-30 | 2023-10-17 | Canon Kabushiki Kaisha | Communication apparatus, control method, and storage medium |
JP7493369B2 (ja) | 2020-03-30 | 2024-05-31 | キヤノン株式会社 | 通信装置、制御方法、及びプログラム |
JP7494071B2 (ja) | 2020-09-23 | 2024-06-03 | キオクシア株式会社 | メモリシステム |
Also Published As
Publication number | Publication date |
---|---|
US20130060995A1 (en) | 2013-03-07 |
US8321697B2 (en) | 2012-11-27 |
CN101978360A (zh) | 2011-02-16 |
USRE48418E1 (en) | 2021-02-02 |
CN103366211B (zh) | 2016-07-06 |
US9383792B2 (en) | 2016-07-05 |
EP2266042B1 (en) | 2018-01-17 |
KR20100114937A (ko) | 2010-10-26 |
US20140304533A1 (en) | 2014-10-09 |
CN101978360B (zh) | 2013-07-03 |
EP2266042B8 (en) | 2018-06-06 |
TWI414944B (zh) | 2013-11-11 |
KR101269347B1 (ko) | 2013-05-31 |
CN103366211A (zh) | 2013-10-23 |
WO2009116196A1 (en) | 2009-09-24 |
USRE49829E1 (en) | 2024-02-06 |
US20110022789A1 (en) | 2011-01-27 |
EP2266042A1 (en) | 2010-12-29 |
TW200941227A (en) | 2009-10-01 |
USRE47308E1 (en) | 2019-03-19 |
EP2266042A4 (en) | 2016-08-03 |
EP3343381B1 (en) | 2020-10-21 |
EP3343381A1 (en) | 2018-07-04 |
USRE49235E1 (en) | 2022-10-04 |
JP5106219B2 (ja) | 2012-12-26 |
US8799689B2 (en) | 2014-08-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5106219B2 (ja) | メモリデバイス、ホストデバイス、メモリシステム、メモリデバイスの制御方法、ホストデバイスの制御方法、およびメモリシステムの制御方法 | |
US9886080B2 (en) | Low voltage detection and initialization for non-volatile memory systems | |
KR100495657B1 (ko) | 복수의 통신 모드들을 갖는 집적 회로 장치 및 그것의동작 방법 | |
US7859134B2 (en) | Self-configurable multi-regulator ASIC core power delivery | |
US6525362B2 (en) | IC chip for contactless IC card | |
US7875996B2 (en) | Multi-regulator power delivery system for ASIC cores | |
JP2005318034A (ja) | 半導体集積回路装置 | |
KR20170018428A (ko) | 호스트 기기 및 확장성 디바이스 | |
EP2223421B1 (en) | Self-configurable multi-regulator asic core power delivery | |
US20090160256A1 (en) | Multi-regulator power delivery system for ASIC cores | |
KR20150001945A (ko) | 반도체 장치 | |
US10339083B2 (en) | Host device, slave device, and removable system | |
EP2223420B1 (en) | Multi-regulator power delivery system for asic cores | |
US20240223183A1 (en) | Information processing device and information processing method | |
CN111817702A (zh) | 电子电路和用于初始化电子电路的方法 | |
JP2023023457A (ja) | 情報処理装置、及び、情報処理方法 | |
JP2005165784A (ja) | Sdram制御回路およびそのバックアップ制御方法 | |
JP2008228536A (ja) | 情報機器および直流電圧供給方法 | |
JP2004021709A (ja) | マイクロコンピュータ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100921 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120228 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120327 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120403 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120904 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121002 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5106219 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151012 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |