JP2009020808A - 電子機器 - Google Patents

電子機器 Download PDF

Info

Publication number
JP2009020808A
JP2009020808A JP2007184455A JP2007184455A JP2009020808A JP 2009020808 A JP2009020808 A JP 2009020808A JP 2007184455 A JP2007184455 A JP 2007184455A JP 2007184455 A JP2007184455 A JP 2007184455A JP 2009020808 A JP2009020808 A JP 2009020808A
Authority
JP
Japan
Prior art keywords
hard disk
disk drives
control board
cable
mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007184455A
Other languages
English (en)
Other versions
JP4629704B2 (ja
Inventor
Masayuki Kakishima
昌幸 柿島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba TEC Corp
Original Assignee
Toshiba TEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba TEC Corp filed Critical Toshiba TEC Corp
Priority to JP2007184455A priority Critical patent/JP4629704B2/ja
Publication of JP2009020808A publication Critical patent/JP2009020808A/ja
Application granted granted Critical
Publication of JP4629704B2 publication Critical patent/JP4629704B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Abstract

【課題】特殊なケーブルを要することなく制御基板と各ハードディスクドライブとの接続を可能とし、これによりコストの低減が図れる電子機器を提供する。
【解決手段】制御基板1とハードディスクドライブ20,30との接続用として、特殊なIDEケーブルを用いることなく、単純な構成のHDD取付基板40およびケーブル51,52を採用する。
【選択図】図1

Description

この発明は、複数のハードディスクドライブを有する電子機器に関する。
一般に、ハードディスクドライブは壊れる部品の一つとして認識されており、RAID(Redundant Array of Independent Disks)等の様々な保護手段が存在するが、クラッシュを完全に防ぐことは困難であり、クラッシュ後の速やかな処理の継続が要求される。
そこで、パーソナルコンピュータ等の電子機器では、記憶デバイスとして2つのハードディスクドライブ(HDD)を備え、これらハードディスクドライブをマスタモードおよびスレーブモードにそれぞれ設定して使用するものがある。この場合、マスタモードのハードディスクドライブが先ず起動され、そのマスタモードのハードディスクドライブが壊れた場合に、バックアップとして、スレーブモードのハードディスクドライブが起動される。
このような2つのハードディスクドライブを備えた電子機器の要部を図2に示している。
1は制御基板で、その制御基板1にIDE(Integrated Device Electronics)ケーブル10の一端が接続されている。そして、IDEケーブル10の他端に、2.5インチタイプの2つのハードディスクドライブ20,30のコネクタ(44ピンコネクタ)21,31が接続されている。ハードディスクドライブ20,30は、マスタモードおよびスレーブモードの初期設定器として、CS(Cable Select)設定器22,32を有している。CS設定器22,32は、いわゆるジャンパスイッチである。このCS設定器22,32の操作により、ハードディスクドライブ20,30のいずれか一方がマスタモードに設定され、残りがスレーブモードに設定される。
制御基板1には、IDE信号回路2、電源回路3、操作器4、および切替信号回路5が設けられている。IDE信号回路2は、ハードディスクドライブ20,30のマスタモードおよびスレーブモードをCS設定器22,32の初期設定にかかわらず設定するためのIDE信号を発する。電源回路3は、ハードディスクドライブ20,30の動作に必要な動作用電圧を出力する。操作器4は、ハードディスクドライブ20,30のモードを切替えたい場合に操作するもので、通常ポジションおよびバックアップポジションへの切替操作が可能な操作レバー4aを有している。例えば、ハードディスクドライブ20,30を初期設定のまま使用したい場合は操作レバー4aが通常ポジションに設定され、ハードディスクドライブ20,30のモードを切替えたい場合は操作レバー4aがバックアップポジションに設定される。切替信号回路5は、操作器4の操作に応じて、ハードディスクドライブ20,30のモードをCS設定器22,32の初期設定およびIDE信号回路2のIDE信号にかかわらず切替えるための2本の切替信号を発する。
上記IDEケーブル10は、上記IDE信号、上記動作用電圧、および上記各切替信号をハードディスクドライブ20,30に導くための複数の線路を含み、とくに各切替信号のための2本の線路を互いに交差させる形の特殊なケーブルとなっている。
なお、ハードディスクドライブなど複数のデバイスを有する例として、各デバイスを順に切替えながら起動する電子機器がある(例えば特許文献1)。
特開2006―251945号公報
上記のように、制御基板1とハードディスクドライブ20,30との接続にIDEケーブル10を用いる電子機器では、IDEケーブル10が専用に設計される特殊のものであることから、コストの上昇を招くという問題がある。
この発明は、上記の事情を考慮したもので、その目的は、特殊なケーブルを要することなく制御基板と各ハードディスクドライブとの接続を可能とし、これによりコストの低減が図れる電子機器を提供することにある。
請求項1に係る発明の電子機器は、制御基板と、第1および第2のハードディスクドライブと、これらハードディスクドライブが取付けられる取付基板と、この取付基板に設けられ、前記各ハードディスクドライブをマスタモードおよびスレーブモードのいずれかに設定する複数の設定器と、上記制御基板に設けられ、各ハードディスクドライブのモードを切替えるための操作器と、上記制御基板に設けられ、上記操作器の操作に応じて各ハードディスクドライブのマスタモードとスレーブモードを切替えるための切替信号を発する切替信号回路と、この切替信号回路と前記取付基板との間に接続され、上記切替信号を伝送するケーブルと、上記取付基板に設けられ、上記ケーブルからの切替信号を前記各ハードディスクドライブに導く線路と、を備えている。
この発明の電子機器によれば、特殊なケーブルを要することなく制御基板と各ハードディスクドライブとを接続できる。これにより、コストの低減が図れる。
以下、この発明の一実施形態について図面を参照して説明する。なお、図面において、図2と同一部分には同一符号を付し、その詳細な説明は省略する。
図1に示すように、ハードディスクドライブ20,30からCS設定器が除去されるとともに、ハードディスクドライブ20,30のコネクタ21,31として50ピンコネクタが採用される。そして、コネクタ21,31が、互いに隣接する状態で、HDD取付基板40の一側縁部に挿入接続される。
HDD取付基板40の他側縁部は、単純な構成の第1および第2ケーブル51,52を介して制御基板1に接続される。
第1ケーブル51は、制御基板1のIDE信号回路2から発せられるIDE信号を伝送するための1本の線路を包含している。この第1ケーブル51により制御基板1に伝送されるIDE信号は、HDD取付基板40上に形成されている第1線路たとえば導電パターン41により、ハードディスクドライブ20,30におけるコネクタ21,31のIDE信号入力ピンにそれぞれ導かれる。
第2ケーブル52は、制御基板1の電源回路3から出力される動作用電圧および切替信号回路5から発せられる2つの切替信号を伝送するための合計3本の線路を包含している。この第2ケーブル52によって制御基板1に伝送される動作用電圧は、HDD取付基板40上に形成されている第2線路たとえば導電パターン42により、ハードディスクドライブ20,30におけるコネクタ21,31の電源ピンにそれぞれ導かれる。また、第2ケーブル52によって制御基板1に伝送される切替信号は、HDD取付基板40上に形成されている第3線路たとえば導電パターン43a,43bにより、ハードディスクドライブ20,30におけるコネクタ21,31の切替信号入力ピンにそれぞれ導かれる。
そして、HDD取付基板40上のハードディスクドライブ20,30とそれぞれ対応する位置に、モード設定用のCS設定器45,46が配設されている。CS設定器45は、コネクタ21のモード設定用の一対のピンの相互間を導通または遮断するためのジャンパスイッチを有し、対応するハードディスクドライブ20をマスタモードおよびスレーブモードのいずれかに初期設定するために用意されている。CS設定器46は、コネクタ31のモード設定用の一対のピンの相互間を導通または遮断するためのジャンパスイッチを有し、対応するハードディスクドライブ30をマスタモードおよびスレーブモードのいずれかに初期設定するために用意されている。通常、ハードディスクドライブ20,30の一方がマスタモードに設定されて他方がスレーブモードに設定される。
作用を説明する。
当該電子機器の制御に基づくIDE信号がIDE信号回路2から発せられると、ハードディスクドライブ20,30のマスタモードおよびスレーブモードがCS設定器45,46の初期設定にかかわらず切替えられる。例えば、マスタとして動作しているハードディスクドライブ20に異常が生じた場合、バックアップとして、スレーブモードのハードディスクドライブ30がマスタモードに切替えられて直ちに起動される。このバックアップ起動により、電子機器の処理が継続される。
また、制御基板1における操作器4の操作レバー4aが通常ポジションに設定されている場合、切替信号回路5から発せられる2本の切替信号は通常の論理レベルに維持される。これにより、CS設定器45,46の初期設定に基づき、ハードディスクドライブ20がマスタ、ハードディスクドライブ30がスレーブとして機能する。ハードディスクドライブ20の異常などにより、ハードディスクドライブ30をマスタとして機能させたい場合には、操作器4の操作レバー4aをバックアップポジションに設定すればよい。この場合、切替信号回路5から発せられる2本の切替信号の論理レベルが変化し、CS設定器45,46の初期設定にかかわらず、ハードディスクドライブ30がマスタモードに切替えられる。
とくに、制御基板1とハードディスクドライブ20,30との接続用として、従来のような特殊なIDEケーブルを用いることなく、簡単なHDD取付基板40および単純なケーブル51,52を採用したので、コストの低減が図れる。
なお、この発明は上記各実施形態に限定されるものではなく、要旨を変えない範囲で種々変形実施可能である。
一実施形態の構成を示すブロック図。 従来構成を示すブロック図。
符号の説明
1…制御基板、2…IDE信号回路、3…電源回路、4…操作器、4a…操作レバー、5…切替信号回路、20,30…ハードディスクドライブ、21,31…コネクタ、40HDD取付基板、41…第1線路、42…第2線路、43a,43b…第3線路、45,46…CS設定器、51…第1ケーブル、52…第2ケーブル

Claims (2)

  1. 制御基板と、
    第1および第2のハードディスクドライブと、
    前記各ハードディスクドライブが取付けられる取付基板と、
    前記取付基板に設けられ、前記各ハードディスクドライブをマスタモードおよびスレーブモードのいずれかに設定する複数の設定器と、
    前記制御基板に設けられ、前記各ハードディスクドライブのモードを切替えるための操作器と、
    前記制御基板に設けられ、前記操作器の操作に応じて前記各ハードディスクドライブのマスタモードとスレーブモードを切替えるための切替信号を発する切替信号回路と、
    前記切替信号回路と前記取付基板との間に接続され、前記切替信号を伝送するケーブルと、
    前記取付基板に設けられ、前記ケーブルからの切替信号を前記各ハードディスクドライブに導く線路と、
    を備えていることを特徴とする電子機器。
  2. 制御基板と、
    第1および第2のハードディスクドライブと、
    前記各ハードディスクドライブが取付けられる取付基板と、
    前記取付基板上の前記各ハードディスクドライブと対応する位置に設けられ、対応するハードディスクドライブをマスタモードおよびスレーブモードのいずれかに設定する複数の設定器と、
    前記制御基板に設けられ、前記各ハードディスクドライブのマスタモードおよびスレーブモードを前記各設定器の設定にかかわらず設定するためのIDE信号を発するIDE信号回路と、
    前記制御基板に設けられ、前記各ハードディスクドライブに対する動作用電圧を出力する電源回路と、
    前記制御基板に設けられ、前記各ハードディスクドライブのモードを切替えるための操作器と、
    前記制御基板に設けられ、前記操作器の操作に応じて前記各ハードディスクドライブのマスタモードとスレーブモードを前記各設定器の設定および前記IDE信号回路のIDE信号にかかわらず切替えるための切替信号を発する切替信号回路と、
    前記IDE信号回路と前記取付基板との間に接続され、前記IDE信号を伝送する第1ケーブルと、
    前記電源回路および前記切替信号回路と前記取付基板との間に接続され、前記動作用電圧および前記切替信号を伝送する第2ケーブルと、
    前記取付基板に設けられ、前記第1ケーブルからのIDE信号を前記各ハードディスクドライブに導く第1線路と、
    前記取付基板に設けられ、前記第2ケーブルからの動作用電圧を前記各ハードディスクドライブに導く第2線路と、
    前記取付基板に設けられ、前記第2ケーブルからの切替信号を前記各ハードディスクドライブに導く第3線路と、
    を備えていることを特徴とする電子機器。
JP2007184455A 2007-07-13 2007-07-13 電子機器 Expired - Fee Related JP4629704B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007184455A JP4629704B2 (ja) 2007-07-13 2007-07-13 電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007184455A JP4629704B2 (ja) 2007-07-13 2007-07-13 電子機器

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2010252227A Division JP5064551B2 (ja) 2010-11-10 2010-11-10 Hdd取付基板および電子機器

Publications (2)

Publication Number Publication Date
JP2009020808A true JP2009020808A (ja) 2009-01-29
JP4629704B2 JP4629704B2 (ja) 2011-02-09

Family

ID=40360379

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007184455A Expired - Fee Related JP4629704B2 (ja) 2007-07-13 2007-07-13 電子機器

Country Status (1)

Country Link
JP (1) JP4629704B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020091822A (ja) * 2018-11-27 2020-06-11 ano−hayashi.com株式会社 再配達抑制方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07160378A (ja) * 1993-12-06 1995-06-23 Tec Corp 磁気ディスク接続装置
JPH0822379A (ja) * 1994-07-08 1996-01-23 Hitachi Ltd ディスクアレイ装置
JPH10260758A (ja) * 1997-03-21 1998-09-29 Hitachi Inf Syst Ltd 機器の切り替え装置
JP2000081978A (ja) * 1998-09-04 2000-03-21 Nec Corp ディスク装置およびディスクの二重化方法、並びに記録媒体
JP2001135010A (ja) * 1999-11-04 2001-05-18 Nec Corp マスター/スレーブ切替システム

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07160378A (ja) * 1993-12-06 1995-06-23 Tec Corp 磁気ディスク接続装置
JPH0822379A (ja) * 1994-07-08 1996-01-23 Hitachi Ltd ディスクアレイ装置
JPH10260758A (ja) * 1997-03-21 1998-09-29 Hitachi Inf Syst Ltd 機器の切り替え装置
JP2000081978A (ja) * 1998-09-04 2000-03-21 Nec Corp ディスク装置およびディスクの二重化方法、並びに記録媒体
JP2001135010A (ja) * 1999-11-04 2001-05-18 Nec Corp マスター/スレーブ切替システム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020091822A (ja) * 2018-11-27 2020-06-11 ano−hayashi.com株式会社 再配達抑制方法
JP7291326B2 (ja) 2018-11-27 2023-06-15 ano-hayashi.com株式会社 再配達抑制方法

Also Published As

Publication number Publication date
JP4629704B2 (ja) 2011-02-09

Similar Documents

Publication Publication Date Title
JP2012118974A (ja) フェイルオーバー動作のための方法、装置、およびコンピュータ・プログラム
JP2007102722A (ja) 記憶制御装置
TW201443890A (zh) 硬碟背板以及具有該硬碟背板的伺服器系統
TW201738765A (zh) 儲存裝置、儲存系統以及用於改變硬碟的操作狀態的方法
US7733680B2 (en) Non-volatile memory module for preventing system failure and system including the same
JP2008229914A (ja) 画像形成装置、画像処理装置、制御装置、及び、接続装置
JP2007233793A (ja) ディスクエンクロージャ装置
TW201337523A (zh) 電源裝置
JP4629704B2 (ja) 電子機器
JP5064551B2 (ja) Hdd取付基板および電子機器
US8255608B2 (en) Motherboard used in server computer
JP2007121962A (ja) 表示装置および情報処理装置
JP4425853B2 (ja) Cpu二重化用ベースユニットおよびcpu二重化システム
CN106909198B (zh) 一种外接装置、电子装置及电子系统
JP2003316520A (ja) 電源制御装置
JP2007226696A (ja) Pciエクスプレス拡張カード
US7668985B2 (en) Information processing apparatus with upgradeable modular components including processor, system memory, and hard disk drives
JP2011076528A (ja) Raidカードの冗長化方法及びraidカードの冗長化装置
JP2008129869A (ja) サーバ監視操作システム
JP2006155024A (ja) ハブ機能制御装置
JP4497963B2 (ja) ストレージ装置
US9568991B2 (en) Audio data processing device
JP5561532B2 (ja) 二重化用ユニット
CN115202460A (zh) 一种电子设备、电子设备供电控制方法及装置
JP2856633B2 (ja) 冗長装置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100727

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100921

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101012

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131119

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees