JP2009020808A - 電子機器 - Google Patents
電子機器 Download PDFInfo
- Publication number
- JP2009020808A JP2009020808A JP2007184455A JP2007184455A JP2009020808A JP 2009020808 A JP2009020808 A JP 2009020808A JP 2007184455 A JP2007184455 A JP 2007184455A JP 2007184455 A JP2007184455 A JP 2007184455A JP 2009020808 A JP2009020808 A JP 2009020808A
- Authority
- JP
- Japan
- Prior art keywords
- hard disk
- disk drives
- control board
- cable
- mode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
Abstract
【解決手段】制御基板1とハードディスクドライブ20,30との接続用として、特殊なIDEケーブルを用いることなく、単純な構成のHDD取付基板40およびケーブル51,52を採用する。
【選択図】図1
Description
1は制御基板で、その制御基板1にIDE(Integrated Device Electronics)ケーブル10の一端が接続されている。そして、IDEケーブル10の他端に、2.5インチタイプの2つのハードディスクドライブ20,30のコネクタ(44ピンコネクタ)21,31が接続されている。ハードディスクドライブ20,30は、マスタモードおよびスレーブモードの初期設定器として、CS(Cable Select)設定器22,32を有している。CS設定器22,32は、いわゆるジャンパスイッチである。このCS設定器22,32の操作により、ハードディスクドライブ20,30のいずれか一方がマスタモードに設定され、残りがスレーブモードに設定される。
図1に示すように、ハードディスクドライブ20,30からCS設定器が除去されるとともに、ハードディスクドライブ20,30のコネクタ21,31として50ピンコネクタが採用される。そして、コネクタ21,31が、互いに隣接する状態で、HDD取付基板40の一側縁部に挿入接続される。
当該電子機器の制御に基づくIDE信号がIDE信号回路2から発せられると、ハードディスクドライブ20,30のマスタモードおよびスレーブモードがCS設定器45,46の初期設定にかかわらず切替えられる。例えば、マスタとして動作しているハードディスクドライブ20に異常が生じた場合、バックアップとして、スレーブモードのハードディスクドライブ30がマスタモードに切替えられて直ちに起動される。このバックアップ起動により、電子機器の処理が継続される。
Claims (2)
- 制御基板と、
第1および第2のハードディスクドライブと、
前記各ハードディスクドライブが取付けられる取付基板と、
前記取付基板に設けられ、前記各ハードディスクドライブをマスタモードおよびスレーブモードのいずれかに設定する複数の設定器と、
前記制御基板に設けられ、前記各ハードディスクドライブのモードを切替えるための操作器と、
前記制御基板に設けられ、前記操作器の操作に応じて前記各ハードディスクドライブのマスタモードとスレーブモードを切替えるための切替信号を発する切替信号回路と、
前記切替信号回路と前記取付基板との間に接続され、前記切替信号を伝送するケーブルと、
前記取付基板に設けられ、前記ケーブルからの切替信号を前記各ハードディスクドライブに導く線路と、
を備えていることを特徴とする電子機器。 - 制御基板と、
第1および第2のハードディスクドライブと、
前記各ハードディスクドライブが取付けられる取付基板と、
前記取付基板上の前記各ハードディスクドライブと対応する位置に設けられ、対応するハードディスクドライブをマスタモードおよびスレーブモードのいずれかに設定する複数の設定器と、
前記制御基板に設けられ、前記各ハードディスクドライブのマスタモードおよびスレーブモードを前記各設定器の設定にかかわらず設定するためのIDE信号を発するIDE信号回路と、
前記制御基板に設けられ、前記各ハードディスクドライブに対する動作用電圧を出力する電源回路と、
前記制御基板に設けられ、前記各ハードディスクドライブのモードを切替えるための操作器と、
前記制御基板に設けられ、前記操作器の操作に応じて前記各ハードディスクドライブのマスタモードとスレーブモードを前記各設定器の設定および前記IDE信号回路のIDE信号にかかわらず切替えるための切替信号を発する切替信号回路と、
前記IDE信号回路と前記取付基板との間に接続され、前記IDE信号を伝送する第1ケーブルと、
前記電源回路および前記切替信号回路と前記取付基板との間に接続され、前記動作用電圧および前記切替信号を伝送する第2ケーブルと、
前記取付基板に設けられ、前記第1ケーブルからのIDE信号を前記各ハードディスクドライブに導く第1線路と、
前記取付基板に設けられ、前記第2ケーブルからの動作用電圧を前記各ハードディスクドライブに導く第2線路と、
前記取付基板に設けられ、前記第2ケーブルからの切替信号を前記各ハードディスクドライブに導く第3線路と、
を備えていることを特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007184455A JP4629704B2 (ja) | 2007-07-13 | 2007-07-13 | 電子機器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007184455A JP4629704B2 (ja) | 2007-07-13 | 2007-07-13 | 電子機器 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010252227A Division JP5064551B2 (ja) | 2010-11-10 | 2010-11-10 | Hdd取付基板および電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009020808A true JP2009020808A (ja) | 2009-01-29 |
JP4629704B2 JP4629704B2 (ja) | 2011-02-09 |
Family
ID=40360379
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007184455A Expired - Fee Related JP4629704B2 (ja) | 2007-07-13 | 2007-07-13 | 電子機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4629704B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020091822A (ja) * | 2018-11-27 | 2020-06-11 | ano−hayashi.com株式会社 | 再配達抑制方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07160378A (ja) * | 1993-12-06 | 1995-06-23 | Tec Corp | 磁気ディスク接続装置 |
JPH0822379A (ja) * | 1994-07-08 | 1996-01-23 | Hitachi Ltd | ディスクアレイ装置 |
JPH10260758A (ja) * | 1997-03-21 | 1998-09-29 | Hitachi Inf Syst Ltd | 機器の切り替え装置 |
JP2000081978A (ja) * | 1998-09-04 | 2000-03-21 | Nec Corp | ディスク装置およびディスクの二重化方法、並びに記録媒体 |
JP2001135010A (ja) * | 1999-11-04 | 2001-05-18 | Nec Corp | マスター/スレーブ切替システム |
-
2007
- 2007-07-13 JP JP2007184455A patent/JP4629704B2/ja not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07160378A (ja) * | 1993-12-06 | 1995-06-23 | Tec Corp | 磁気ディスク接続装置 |
JPH0822379A (ja) * | 1994-07-08 | 1996-01-23 | Hitachi Ltd | ディスクアレイ装置 |
JPH10260758A (ja) * | 1997-03-21 | 1998-09-29 | Hitachi Inf Syst Ltd | 機器の切り替え装置 |
JP2000081978A (ja) * | 1998-09-04 | 2000-03-21 | Nec Corp | ディスク装置およびディスクの二重化方法、並びに記録媒体 |
JP2001135010A (ja) * | 1999-11-04 | 2001-05-18 | Nec Corp | マスター/スレーブ切替システム |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020091822A (ja) * | 2018-11-27 | 2020-06-11 | ano−hayashi.com株式会社 | 再配達抑制方法 |
JP7291326B2 (ja) | 2018-11-27 | 2023-06-15 | ano-hayashi.com株式会社 | 再配達抑制方法 |
Also Published As
Publication number | Publication date |
---|---|
JP4629704B2 (ja) | 2011-02-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2012118974A (ja) | フェイルオーバー動作のための方法、装置、およびコンピュータ・プログラム | |
JP2007102722A (ja) | 記憶制御装置 | |
TW201443890A (zh) | 硬碟背板以及具有該硬碟背板的伺服器系統 | |
TW201738765A (zh) | 儲存裝置、儲存系統以及用於改變硬碟的操作狀態的方法 | |
US7733680B2 (en) | Non-volatile memory module for preventing system failure and system including the same | |
JP2008229914A (ja) | 画像形成装置、画像処理装置、制御装置、及び、接続装置 | |
JP2007233793A (ja) | ディスクエンクロージャ装置 | |
TW201337523A (zh) | 電源裝置 | |
JP4629704B2 (ja) | 電子機器 | |
JP5064551B2 (ja) | Hdd取付基板および電子機器 | |
US8255608B2 (en) | Motherboard used in server computer | |
JP2007121962A (ja) | 表示装置および情報処理装置 | |
JP4425853B2 (ja) | Cpu二重化用ベースユニットおよびcpu二重化システム | |
CN106909198B (zh) | 一种外接装置、电子装置及电子系统 | |
JP2003316520A (ja) | 電源制御装置 | |
JP2007226696A (ja) | Pciエクスプレス拡張カード | |
US7668985B2 (en) | Information processing apparatus with upgradeable modular components including processor, system memory, and hard disk drives | |
JP2011076528A (ja) | Raidカードの冗長化方法及びraidカードの冗長化装置 | |
JP2008129869A (ja) | サーバ監視操作システム | |
JP2006155024A (ja) | ハブ機能制御装置 | |
JP4497963B2 (ja) | ストレージ装置 | |
US9568991B2 (en) | Audio data processing device | |
JP5561532B2 (ja) | 二重化用ユニット | |
CN115202460A (zh) | 一种电子设备、电子设备供电控制方法及装置 | |
JP2856633B2 (ja) | 冗長装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100727 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100921 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101012 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131119 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |