JP2008259205A - 復調器、復調方法および復調用受信機 - Google Patents
復調器、復調方法および復調用受信機 Download PDFInfo
- Publication number
- JP2008259205A JP2008259205A JP2008090517A JP2008090517A JP2008259205A JP 2008259205 A JP2008259205 A JP 2008259205A JP 2008090517 A JP2008090517 A JP 2008090517A JP 2008090517 A JP2008090517 A JP 2008090517A JP 2008259205 A JP2008259205 A JP 2008259205A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- complex
- input signal
- pll
- equalizer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/21—Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
- H04N5/211—Ghost signal cancellation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D3/00—Demodulation of angle-, frequency- or phase- modulated oscillations
- H03D3/001—Details of arrangements applicable to more than one type of frequency demodulator
- H03D3/003—Arrangements for reducing frequency deviation, e.g. by negative frequency feedback
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
【解決手段】入力信号を復調する復調器であり、この復調器は、前記入力信号内の複素数値エコーを等化するように構成される複素数値イコライザであり、前記複素数値イコライザは複素数値等化済み信号を出力する複素数値イコライザと、PLLサブユニット(340)を含むPLL回路(209)であり、前記複素数値等化済み信号(336)またはその導関数が前記PLLサブユニット(340)に対する入力信号として用いられるPLL回路とを備える。
【選択図】図3
Description
Claims (26)
- 入力信号を復調する復調器であり、前記復調器が、
前記入力信号内の複素数値エコーを等化するように構成される複素数値イコライザであり、前記複素数値イコライザが複素数値等化済み信号を出力する複素数値イコライザと、
位相および/または周波数を補正する信号を生成するように構成されるPLLサブユニット(340)を含むPLL回路(209)であり、前記複素数値等化済み信号(336)またはその導関数が前記PLLサブユニット(340)に対する入力信号として用いられるPLL回路を備える復調器。 - 前記複素数値等化済み信号に基づいて前記複素数値イコライザの複素数値フィルタ係数を決定するように構成されるプロセッサ(ARM)を備える、請求項1に記載の復調器。
- 前記複素数値等化済み信号に基づいてライン情報を決定するように構成されるラインアクイジタを備え、前記プロセッサが、前記ライン情報に基づいて前記複素数値フィルタ係数を決定する、請求項2に記載の復調器。
- 前記PLL回路(209)が、前記入力信号のサンプリング速度を減少させ、また、縮小済み信号を生成するように構成される少なくとも1つのデシメータを含み、前記複素数値イコライザが前記複素数値等化済み信号を前記縮小済み信号に基づいて決定する、先行する請求項のいずれか一項に記載の復調器。
- 前記複素数値イコライザは、前記PLL回路がロック状態で操作される場合にしか操作されない、先行する請求項のいずれか一項に記載の復調器。
- 前記複素数値イコライザと第2の処理経路を備える第1の処理経路と、
前記第1の処理経路と前記第2の処理経路を切り替えるように構成されるスイッチであり、前記PLL回路がロック状態で操作されると、前記スイッチが前記第1の処理経路に切り替わり、前記PLL回路が非ロック状態で操作されると、前記スイッチが前記第2の処理経路に切り替わるスイッチを前方経路が備える、先行する請求項のいずれか一項に記載の復調器。 - 前記第2の処理経路が遅延をもたらすように構成される遅延メカニズム(322)を備え、前記遅延が、前記第1の処理経路中のコンポーネントによってもたらされた遅延と実質的に等しい、請求項6に記載の復調器。
- 前記少なくとも1つのデシメータのうちの第1のデシメータ(318)が、前記第1の処理経路中で前記複素数値イコライザより前方に配置される、請求項6または7のいずれか一項に記載の復調器。
- 前記第1の処理経路が、前記複素数値イコライザより後方に配置されたサンプリング速度インクリーザ(330)を備え、前記サンプリング速度インクリーザが、前記少なくとも1つのデシメータのうちの前記一つに入力される信号のサンプリング速度と同じ速度にまで前記複素数値等化済み信号のサンプリング速度を増加させるように設定される、請求項8に記載の復調器。
- 前記前方経路が、広帯域フィルタと狭帯域フィルタを切り替えるように構成されるさらなるスイッチを備え、前記さらなるスイッチと、広帯域フィルタと、狭帯域フィルタが前記複素数値イコライザより前方に配置され、前記PLL回路がロック状態で操作されると、前記スイッチが前記狭帯域フィルタに切り替わり、前記PLL回路が非ロック状態で操作されると、前記スイッチが前記広帯域フィルタに切り替わる、請求項6から9のいずれか一項に記載の復調器。
- 前記前方経路が前記少なくとも1つのデシメータのうちの第2のデシメータを備え、前記第2のデシメータが前記さらなるスイッチより前方に配置される、請求項10に記載の復調器。
- 前記入力信号がアナログのテレビ信号である、先行する請求項のいずれか一項に記載の復調器。
- ベースバンドコンバータを備え、前記複素数値イコライザが前記ベースバンドコンバータと前記PLL回路との間に配置される、請求項1に記載の復調器。
- 請求項1から13のいずれか一項に記載の復調器を備える受信機。
- 入力信号を復調する方法であり、前記方法が、
前記入力信号内の複素数値エコーを等化するステップと、
前記等化ステップの結果として複素数値等化済み信号を生成するステップと、
位相および/または周波数を補正する信号を生成するように構成されるPLLサブユニットを含むPLL回路を用いて前記入力信号の信号周波数と位相を追跡するステップであり、前記複素数値等化済み信号またはその導関数が前記PLLサブユニット(340)に対する入力信号として用いられるステップとを含む方法。 - 前記複素数値等化済み信号に基づいて複素数値フィルタ係数を決定するステップを含み、前記複素数値フィルタ係数が前記等化ステップで適用される、請求項15に記載の方法。
- 前記複素数値等化済み信号に基づいてライン情報を所得するステップを含み、前記複素数値フィルタ係数が前記ライン情報に基づいて決定される、請求項16に記載の方法。
- 前記入力信号のサンプリング速度を減少させるステップと、
前記サンプリング速度を減少させるステップに基づいて、縮小済み信号を生成するステップと、
前記複素数値等化済み信号を前記縮小済み信号に基づいて決定するステップとを含む、請求項15から17のいずれか一項に記載の方法。 - 前記等化ステップが、前記PLL回路がロック状態で操作される場合にしか実行されない、請求項15から18のいずれか一項に記載の方法。
- 前記入力信号がアナログのテレビ信号である、請求項15から19のいずれか一項に記載の方法。
- 入力信号を復調する方法をコンピュータに実行させるコンピュータプログラム命令を含むコンピュータプログラムプロダクツであり、
前記入力信号内の複素数値エコーを等化するステップと、
前記等化ステップの結果として複素数値等化済み信号を生成するステップと、
位相および/または周波数を補正する信号を生成するように構成されるPLLサブユニットを含むPLL回路を用いて前記入力信号の信号周波数と位相を追跡するステップであり、前記複素数値等化済み信号またはその導関数が前記PLLサブユニット(340)に対する入力信号として用いられるステップとを含む、コンピュータプログラムプロダクツ。 - アナログのテレビ信号を受信して復調する受信機であり、前記受信機が、
前記入力信号内の複素数値エコーを等化するように構成されるイコライザであり、前記イコライザが複素数値等化済み信号を出力するイコライザと、
PLLサブユニットを含むPLL回路(209)であり、前記複素数値等化済み信号(336)またはその導関数が前記PLLサブユニット(340)に対する入力信号として用いられる、PLL回路を備える受信機。 - アナログのテレビ信号を受信して復調する受信機であり、前記受信機が、
前記入力信号内の複素数値エコーを等化するように構成されるイコライザであり、前記イコライザが複素数値等化済み信号を出力するイコライザと、
PLLサブユニットを含むPLL回路(209)であり、前記複素数値等化済み信号(336)またはその導関数が前記PLLサブユニット(340)に対する入力信号として用いられ、また、前記PLL回路が、第1のデシメータ、前記イコライザおよび第2のデシメータを含む、前方経路を備える受信機。 - アナログのテレビ信号を受信して復調する受信機であり、前記受信機が、
前記入力信号内の複素数値エコーを等化するように構成されるイコライザであり、前記イコライザが複素数値等化済み信号を出力するイコライザと、
各々が、テレビ信号のサンプリング速度を減少させるように構成される第1と第2のデシメータと、
前記イコライザと、
各々が、テレビ信号のサンプリング速度を増加させるように構成される第1と第2のサンプリング速度インクリーザとを、信号処理順序で含む前方経路を備えるPLL回路(209)とを備える受信機。 - 入力信号を復調する方法であり、前記方法が、
前記入力信号内の複素数値エコーを等化するステップと、
前記等化ステップの結果として複素数値等化済み信号を生成するステップと、
PLL回路を用いて前記入力信号の信号周波数と位相を追跡するステップであり、前記複素数値等化済み信号またはその導関数が前記PLL回路に対する入力信号として用いられるステップとを含む方法。 - 入力信号を復調する手段であり、前記手段が、
前記入力信号内の複素数値エコーを等化する手段と、
前記等化ステップの結果として複素数値等化済み信号を生成する手段と、
位相および/または周波数を補正する信号を生成するように構成されるPLLサブユニットを含むPLL回路を用いて前記入力信号の信号周波数と位相を追跡する手段であり、前記複素数値等化済み信号またはその導関数が前記PLLサブユニット(340)に対する入力信号として用いられる手段を含む手段。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP07006796.2 | 2007-03-31 | ||
EP07006796A EP1976109A1 (en) | 2007-03-31 | 2007-03-31 | Demodulator, method and receiver for demodulation |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008259205A true JP2008259205A (ja) | 2008-10-23 |
JP5410030B2 JP5410030B2 (ja) | 2014-02-05 |
Family
ID=38577454
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008090517A Expired - Fee Related JP5410030B2 (ja) | 2007-03-31 | 2008-03-31 | 復調器、復調方法および復調用受信機 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20090122203A1 (ja) |
EP (1) | EP1976109A1 (ja) |
JP (1) | JP5410030B2 (ja) |
CN (1) | CN101277406B (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8320504B2 (en) * | 2009-05-11 | 2012-11-27 | Comtech Ef Data Corp. | Fully compensated adaptive interference cancellation system |
US8971424B2 (en) * | 2010-05-31 | 2015-03-03 | Ceragon Networks Ltd. | Combining pilot-symbol-based phase estimation with data-symbol-based phase estimation |
CN108259399B (zh) * | 2016-12-28 | 2020-10-13 | 联发科技股份有限公司 | 时域均衡器及其控制方法 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02254872A (ja) * | 1989-03-29 | 1990-10-15 | Hitachi Ltd | テレビジョン受信機 |
JPH05244040A (ja) * | 1991-07-26 | 1993-09-21 | General Instr Corp | 適応等化器のための搬送波位相再生 |
JPH06164655A (ja) * | 1992-11-25 | 1994-06-10 | Nec Corp | データモデム |
JPH10126455A (ja) * | 1996-10-21 | 1998-05-15 | Toshiba Corp | 復調器 |
JPH1168867A (ja) * | 1997-08-22 | 1999-03-09 | Matsushita Electric Ind Co Ltd | 復調装置 |
JP2000270038A (ja) * | 1999-03-15 | 2000-09-29 | Nec Corp | クロック同期回路およびその同期方法 |
JP2003224781A (ja) * | 1994-05-04 | 2003-08-08 | Samsung Electronics Co Ltd | 無線受信機 |
WO2006025212A1 (ja) * | 2004-08-30 | 2006-03-09 | Nec Corporation | クロック再生回路 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4703357A (en) * | 1985-12-24 | 1987-10-27 | Rca Corporation | Adaptive television deghosting system |
US5282019A (en) * | 1988-10-03 | 1994-01-25 | Carlo Basile | Method and apparatus for the transmission and reception of a multicarrier digital television signal |
JPH06508805A (ja) * | 1991-08-05 | 1994-10-06 | ザ、ブロクター、エンド、ギャンブル、カンパニー | 差込み式ハンドル |
KR100269130B1 (ko) * | 1997-11-21 | 2000-10-16 | 윤종용 | 단일고스트제거기를갖는디지털/아날로그tv방송공용수신기와고스트제거방법 |
US6301298B1 (en) * | 1998-11-03 | 2001-10-09 | Tektronix, Inc. | Adaptive equalizer with complex signal regeneration and method of operation |
US7031405B1 (en) * | 2000-11-15 | 2006-04-18 | Ati Research, Inc. | Carrier phase estimation based on single-axis constant modulus cost criterion and Bussgang criteria |
US6597733B2 (en) * | 2001-03-05 | 2003-07-22 | Ensemble Communications, Inc. | Equalizer performance enhancements for broadband wireless applications |
JP2006344294A (ja) * | 2005-06-09 | 2006-12-21 | Hitachi Ltd | 情報再生装置及び再生信号処理回路 |
-
2007
- 2007-03-31 EP EP07006796A patent/EP1976109A1/en not_active Withdrawn
-
2008
- 2008-02-28 US US12/039,368 patent/US20090122203A1/en not_active Abandoned
- 2008-03-31 JP JP2008090517A patent/JP5410030B2/ja not_active Expired - Fee Related
- 2008-03-31 CN CN2008100884810A patent/CN101277406B/zh not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02254872A (ja) * | 1989-03-29 | 1990-10-15 | Hitachi Ltd | テレビジョン受信機 |
JPH05244040A (ja) * | 1991-07-26 | 1993-09-21 | General Instr Corp | 適応等化器のための搬送波位相再生 |
JPH06164655A (ja) * | 1992-11-25 | 1994-06-10 | Nec Corp | データモデム |
JP2003224781A (ja) * | 1994-05-04 | 2003-08-08 | Samsung Electronics Co Ltd | 無線受信機 |
JPH10126455A (ja) * | 1996-10-21 | 1998-05-15 | Toshiba Corp | 復調器 |
JPH1168867A (ja) * | 1997-08-22 | 1999-03-09 | Matsushita Electric Ind Co Ltd | 復調装置 |
JP2000270038A (ja) * | 1999-03-15 | 2000-09-29 | Nec Corp | クロック同期回路およびその同期方法 |
WO2006025212A1 (ja) * | 2004-08-30 | 2006-03-09 | Nec Corporation | クロック再生回路 |
Also Published As
Publication number | Publication date |
---|---|
US20090122203A1 (en) | 2009-05-14 |
JP5410030B2 (ja) | 2014-02-05 |
CN101277406A (zh) | 2008-10-01 |
CN101277406B (zh) | 2012-05-30 |
EP1976109A1 (en) | 2008-10-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4845246B2 (ja) | トレーニングモードを有する適応チャネル等化器 | |
US7050491B2 (en) | Adaptive equalization of digital modulating signal recovered from amplitude-modulated signal subject to multipath | |
KR960013649B1 (ko) | 에이치디티브이(hdtv)의 지상 및 케이블 방송신호 공동수신장치 | |
KR100966383B1 (ko) | 텔레비젼 수신기 및 라인/프레임 패턴과 동기적으로 신호 샘플 스트림을 처리하는 방법 | |
US5661528A (en) | Apparatus and method for controlling operation of a high defination television adaptive equalizer | |
US5969751A (en) | Method and apparatus for canceling co-channel interference | |
JP2002190989A (ja) | Hdtv受信機に利用するためのレーダーフィルタを利用した帯域位相トラッカーを有するディジタルvsb検出器 | |
JPH11215402A (ja) | 単一ゴースト除去器を有するデジタル/アナログtv共用受信機とゴースト除去方法 | |
JP2010183171A (ja) | 受信機 | |
JP5410030B2 (ja) | 復調器、復調方法および復調用受信機 | |
JP2008042663A (ja) | 回り込みキャンセラ | |
US7986929B2 (en) | Providing channel filtering in an automatic frequency control path | |
US10164671B2 (en) | Echo cancellation circuit, receiver applied to digital communication system and echo cancellation method | |
US7548597B2 (en) | Cascadable diversity receiving system and method thereof | |
JP2004534450A (ja) | N個のアンテナシステムのためのタイミングリカバリ/等化技術 | |
JP4926878B2 (ja) | 中継装置 | |
JP2007318349A (ja) | Fm受信機 | |
JP2007189694A (ja) | ダイバーシチを備える受信器のキャリア対雑音比を向上させる装置及び方法 | |
JP2009038679A (ja) | 中継装置 | |
JP2012227969A (ja) | 等化器 | |
EP2036336B1 (en) | Systems and methods for improving radio frequency signal reception | |
JPH10290266A (ja) | 受信装置 | |
US20080252368A1 (en) | Circuit and method for processing an input signal | |
CN100518155C (zh) | 载波还原器 | |
JP2003258696A (ja) | サブバンド型適応中継方式及びその装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110223 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120801 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120807 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121107 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130305 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130605 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130702 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131001 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131022 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131106 |
|
LAPS | Cancellation because of no payment of annual fees |