CN101277406B - 用于解调的解调器、方法和接收机 - Google Patents

用于解调的解调器、方法和接收机 Download PDF

Info

Publication number
CN101277406B
CN101277406B CN2008100884810A CN200810088481A CN101277406B CN 101277406 B CN101277406 B CN 101277406B CN 2008100884810 A CN2008100884810 A CN 2008100884810A CN 200810088481 A CN200810088481 A CN 200810088481A CN 101277406 B CN101277406 B CN 101277406B
Authority
CN
China
Prior art keywords
signal
baseband
complex values
equalizer
converted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2008100884810A
Other languages
English (en)
Other versions
CN101277406A (zh
Inventor
G·斯帕林克
B·艾特尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Deutschland GmbH
Original Assignee
Sony Deutschland GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Deutschland GmbH filed Critical Sony Deutschland GmbH
Publication of CN101277406A publication Critical patent/CN101277406A/zh
Application granted granted Critical
Publication of CN101277406B publication Critical patent/CN101277406B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • H04N5/211Ghost signal cancellation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/001Details of arrangements applicable to more than one type of frequency demodulator
    • H03D3/003Arrangements for reducing frequency deviation, e.g. by negative frequency feedback

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

一种用于对输入信号进行解调的解调器,包括:复数值均衡器,其被配置成对所述输入信号中的复数值回波进行均衡,其中所述复数值均衡器输出复数值均衡信号;以及包括PLL子单元(340)的PLL电路(209),其中将所述复数值均衡信号(336)或其衍生信号用作所述PLL子单元(340)的输入信号。

Description

用于解调的解调器、方法和接收机
技术领域
本发明涉及对输入信号进行解调的解调器、接收机和方法。
背景技术
在无线传输以及在经由电缆的传输中,无线电信号可能会以多种方式发生失真。然后失真信号被接收机或解调器或其他信号处理装置接收。
发明内容
本发明的目的是提供一种能实现对可能失真的输入信号进行改善的解调的解调用解调器、接收机和方法。
这一目的是通过根据权利要求1所述的解调器、根据权利要求14所述的接收机和根据权利要求15所述的解调方法实现的。
考虑附图和下面的描述将会明了本发明的更多细节。
附图说明
图1示出了失真信号被电视机接收的示意性情形;
图2示出了被接收的信号及其不同成分的示意图;
图3示出了根据本发明实施例的解调器;
图4示出了根据本发明另一实施例的PLL电路;
图5示出了根据本发明另一实施例的PLL滤波器;
图6示出了根据本发明另一实施例的解调器的主要部件;
图7示出了根据本发明另一实施例的解调器的主要部件;
图8示出了根据本发明另一实施例的解调器;
图9示出了根据本发明另一实施例的电视机;
图10示出了一流程图,该流程图示出了根据本发明另一实施例的解调方法的方法步骤。
具体实施方式
以下描述本发明的实施例。需要指出的重要一点是,可以以任何方式组合下文描述的所有实施例,即,并没有限制不能将某些所述实施例与其他实施例结合。
应当指出,以下描述主要示出了经由无线信道传输信号的范例。但是,并没有限制该信道为无线信道。如果经由电缆传输信号,所述原理同样适用。
图1示出了广播电台40,例如它可以是广播电视信号50的电视广播电台。
电视信号50可以被用户的电视机59的天线58接收。不过,天线58可能接收到电视信号50的若干部分,即所述电视信号50的第一回波信号50-1、所述电视信号50的第二回波信号50-2和所述电视信号50的主路径信号50-3。第一回波信号50-1可能是由第一阻挡物54,例如山地导致的。第二回波信号50-2可能是由第二阻挡物55,例如建筑物导致的。主路径信号50-3不被任何阻挡物反射而由天线58接收。
当在电视机59中对所接收的信号50-1、50-2和50-3进行解调时,解调后的视频画面可能具有画面失真。
需要指出的重要一点是,虽然图1和进一步的描述示出了电视信号,但是本发明所述的所有实施例还可以应用于无线电通信的其他领域,例如广播/接收无线电信号时的卫星通信,以及需要对可能包括回波的信号进行解调的各种其他领域。例如,所述的原理还可以应用于正交频分复用(OFDM)信号。
图2示出了描绘可以由接收机接收的信号s(t)的示意图100。信号s(t)可以包括对应于主路径的信号的主路径信号m(t)(例如图1中的信号50-3)以及对应于回波路径的信号的回波路径信号e(t)(例如图1中的信号50-1和50-2)。这样主路径信号m(t)就可以不被任何阻挡物反射而由接收机接收。回波信号e(t)对应于主信号m(t)的回波形式,可能会被阻挡物反射。
示意图100示出了对应于主路径信号m(t)和回波信号e(t)之和的信号s(t)的实部Re{s(t)}和虚部Im{s(t)}。
如示意图100所示,主路径信号m(t)为实信号,在图2的范例中该实信号在处于t=1.5到5的范围内的区域102中具有相当低的振幅,而在t=5到t=30的区域104中具有相当高的振幅。可以看出,主路径信号m(t)的振幅在t=5的时间点103处从相当低的电平跃升到高电平。
对应于主路径信号m(t)的回波形式的回波信号e(t)沿主路径信号m(t)的信号路径前进而有一定的时延。此外,可以看出,回波信号e(t)包括虚部。
因为回波信号e(t)以一时延追随主路径信号m(t),所以主路径信号m(t)在时间点103处发生的振幅升高,对回波信号而言发生在大约t=18处的更晚时间点105。
由于信号s(t)对应于主路径信号m(t)和回波信号e(t)之和,信号s(t)在时间点103和时间点105处发生变化。由于回波信号e(t)包括虚部,所以信号s(t)也包括虚部。
可以由包括锁相回路的接收机接收信号s(t)。当前的锁相环路对频率和/或相位变化反应得非常快。因此,PLL可以设法跟随信号s(t)的频率和/或相位。因此,在PLL之后,信号可能表现出快速的时变相变,这可能导致在接收机的进一步处理中发生问题。如果信号s(t)对应于电视信号,这种问题可能会导致画面失真。下文所述的本发明的实施例可以避免这种问题。
图3示出了包括基带转换器202、伴音信号解调器206、锁相回路(PLL)电路209、部分视频解调器212、线获取器214、高级精简指令集计算机(ARM)216、残留边带实部滤波器218、群延迟均衡器222、实重影消除均衡器232、信号处理器236和自动增益控制器(AGC)239的解调器200。应当指出,可以使用任何其他适宜的数据处理器来代替高级精简指令集计算机。
解调器200把输入信号201作为输入,输入信号201例如可以对应于模拟电视信号。
基带转换器202将输入信号201转换成基带转换后的信号203,这是一种复信号。基带信号203仍可能不是精确地位于零频率处,可能有例如+-100Hz的偏移。可以用PLL电路209纠正这一偏移。
PLL电路209包括复数值均衡器(图3中未示出,参见图4),将其配置成基于复数值滤波器系数226均衡基带信号203的衍生信号。PLL电路209还包括图像伴音分离器(图3中未示出,参见图4),以产生第一伴音信号205和第二伴音信号207。
此外,PLL电路209输出复数值基带信号210,该复数值基带信号210被馈送给部分视频解调器212以产生复数值信号213。复数值信号213被馈入线获取器214中。如果输入信号201对应于电视信号,那么线获取器214例如可以确定包括基准信号的线,该基准信号例如是重影消除基准(GCR)信号。例如在日本,电视信号的线18和281可以包括重影消除基准信号。线获取器214的输出为线信息信号215,例如,该线信息信号215包括关于传输基准信号的线的信息。
线信息信号215被输入到所述高级精简指令集计算机216中。高级精简指令集计算机216根据线信息信号215确定实滤波器系数224和复数值滤波器系数226。注意,线信息信号215不仅包括线信息,还可以包括基准信号和/或基准信号的衍生信号,以便确定滤波器系数224、226。例如,可以基于(例如)电视信号的不同线中包括的两个基准信号GCR_A和GCR_B将基准信号的衍生信号确定为4场差信号GCR_F。可以将4场差信号GCR_F馈入高级精简指令集计算机216,由高级精简指令集计算机216确定滤波器系数224、226。
例如,可以根据用于确定自适应滤波器的滤波器系数的预定迭代算法确定滤波器系数224、226。例如,可以将高级精简指令集计算机216实现为现场可编程门阵列(FPGA)或ASIC。
然后将实滤波器系数224拷贝到实重影消除均衡器232的硬件寄存器中。将复数值滤波器系数226拷贝到PLL电路209中的复数值均衡器的硬件寄存器中。在复数值均衡器326中拷贝/更新复数值滤波器系数226期间,PLL可以简单地停下来,以免在系数更新期间PLL有任何不当行为。
如果输入信号201不是电视信号而是任何其他种类的信号,那么可以将线获取器214配置成检测所述输入信号201内的基准信号,然后在所述高级精简指令集计算机216中使用该基准信号以确定滤波器系数224、226。
进一步由残留边带滤波器和实部操作218处理复数值信号213,输出实数值信号220。然后将实数值信号220馈入群延迟均衡器222以生成群延迟得到均衡的信号230。群延迟得到均衡的信号230被用作所述实数值重影消除均衡器232的输入。实数值重影消除均衡器232的输出为实数值均衡信号234,可以在信号处理器236中处理该实数值均衡信号234并随后将其馈入自动增益控制器239中。如果输入信号201为电视信号,那么实数均衡信号234对应于回波均衡基带视频信号。自动增益控制器239最终输出增益得到控制的视频信号240。
应当注意,PLL电路209允许进行信道选择,即,如果(例如)切换了电视信道,那么PLL电路209会尝试检测新信道的相位和精确频率。
对于PLL电路209和实数值重影消除均衡器232,应当指出,这些部件允许进行实时滤波。
对于图3的解调器200而言,还应当指出,从以上描述可以明白,直到确定实部之后视频信号都未得到均衡。于是,可以用未均衡的视频信号来经由信号213确定滤波器系数224、226。应当注意,在整个说明书中,“均衡”和“均衡器”分别是指对信道失真的均衡以及用于均衡信道失真的均衡器。
图4示出了PLL电路209。
PLL电路209包括第一乘法器300、第二乘法器301、第一延迟单元302、图像伴音分离器306、第一抽取器308、PLL滤波器312、第二抽取器318、第二延迟单元322、复数值均衡器326、第一采样速率增速器330、第一开关334、第二采样速率增速器336、PLL子单元340、移相器344和PLL校正信号处理器348。PLL子单元340被配置成产生频率校正信号342-1和相位校正信号342-2。
如以上参考图3所述,基带转换信号203被用作PLL电路209的输入信号。第一延迟单元302使基带转换信号203发生延迟,产生第一延迟信号303。选择延迟,使其对应于由部件308、312、318、326、330、336、340和344导致的延迟。
如上所述,将高级精简指令集计算机216确定的复数值滤波器系数226拷贝到复数值均衡器326的硬件寄存器中。
PLL电路209包括正向路径360和反馈路径362。正向路径360包括第一抽取器308、PLL滤波器312、第二抽取器318、复数值均衡器326、第一采样速率增速器330、第一开关334、第二延迟单元322、第二采样速率增速器336和PLL子单元340。反馈路径362包括PLL校正信号处理器348。
第一抽取器308和第二抽取器318均用于降低相应输入信号的采样速率。例如,可以将第一抽取器308的输入信号的采样速率降低一半。于是,第一抽取信号310的采样速率可以是基带转换信号203的一半。第二抽取器318可以进一步把采样速率降低一半。于是,第二抽取信号320的采样速率可以是基带转换信号203的四分之一。
因为需要复数值均衡器326执行的操作数目取决于采样速率,所以第二抽取信号320的低采样速率使需要由所述复数值均衡器326进行均衡的操作数降低。复数值均衡器326的输出为第一均衡信号328。
在进一步的处理中,由第一采样速率增速器330和第二采样速率增速器336提高第一均衡信号328的采样速率,获得第二采样速率增强信号338。第二采样速率增强信号338的采样速率对应于基带转换信号203的采样速率。
应当注意,第一采样速率增速器330和第二采样速率增速器336增大采样速率所需的工作量通常较低。
如图4所示,复均衡单元316包括:包括第二抽取器318的第一处理路径,复数值均衡器326和第一采样速率增速器330。复均衡单元316还包括第二处理路径,第二处理路径包括第二延迟单元322。
第一开关334允许在第一处理路径和第二处理路径之间切换。
如果在用户切换信道(例如电视信道)之后不久PLL电路209在解锁状态下工作(例如)一段时间,则开关334切换到第二处理路径。
如果PLL电路209在锁定状态下工作,第一开关334切换到第一处理路径,从而激活复数值均衡器226。
应当注意,由第二延迟单元322导致的延迟对应于由第二抽取器318、复数值均衡器326和第一采样速率增速器330导致的延迟,使得不存在取决于第一开关334选择第一或第二处理路径的延迟差异。
由于复数值均衡器326以减小的采样速率对信号320进行操作,因此所提出的复数值均衡器复杂性低,因为它独自补偿了PLL所观察到的窄带信号内的重影。
因此,本发明所提出的实施例允许对模拟电视信号中的复数值重影进行完全补偿,实现了易于移植到现有方案中的低复杂性方案,实现了稳定的方案,因为不对滤波器系数计算所用的输入信号进行均衡,而且允许在视频PLL之前更新复数值滤波器的滤波器系数,这使得仅通过在系数更新期间停止PLL就能容易地进行处理。
图5示出了包括第二开关364、宽带滤波器366和窄带滤波器368的PLL滤波器312。
第二开关364允许在宽带滤波器366和窄带滤波器368之间切换。因此通过操作第二开关364使得当PLL电路209工作在解锁状态下时应用宽带滤波器366,当PLL电路209工作在锁定状态下时应用窄带滤波器368。
例如,在发生信道切换之后,PLL可以工作在解锁状态下,且通过应用宽带滤波器366可以增大可操作PLL的频率范围,例如该频率范围可以对应于±200Hz。
另一方面,在锁定状态下,窄带滤波器368可以在锁定状态下将PLL的频率范围减小到±100Hz。
图6示出了作为本发明另一实施例的解调器600,将该解调器600配置成对(例如)包括回波的输入信号601进行解调。
解调器600包括PLL电路602和PLL子单元606,PLL电路602包括均衡器604。如图6所示,将均衡器604的输出信号605用作PLL子单元606的输入信号。均衡器604例如可以允许对输入信号601进行复数值均衡。于是,PLL子单元606可以接收无回波的信号605(不再包括复数值回波的信号605)。因此,PLL可以不导致输出视频信号608的任何失真,可能会因为PLL尝试补偿因回波信号引起的角变化导致这种失真。
图7示出了本发明的另一实施例。根据该实施例,提供解调器700,其包括复值均衡器702和PLL电路704。PLL电路704包括PLL子单元706。输入信号701例如可以包括如以上参考图2所述的回波。这些回波由复数值均衡器702加以均衡,获得被用作PLL电路704的输入的信号703。因为输入信号701被复数值均衡器702加以均衡,所以被用作PLL电路704的输入的信号703可以是无回波的。因此,仍然根据这一实施例,PLL电路704不会导致视频信号因回波而发生任何失真。
如图7所示,根据本发明的这一实施例,将复数值均衡器设置在PLL电路704之前。
图8示出了本发明的另一实施例。根据这一实施例,解调器800包括基带转换器802、复数值均衡器804、PLL电路806、部分视频解调器808、残留边带实部滤波器810、群延迟均衡器812、实数值重影消除均衡器814、线获取器816和高级精简指令集计算机818。
可能包括回波的输入信号801被基带转换器802进行基带转换,由此产生基带转换信号803。然后由复数值均衡器804处理基带转换信号803,产生滤波后信号805。由于复数值均衡器804对基带转换信号803中包括的回波信号进行了均衡,因此滤波后信号805没有回波。因此,PLL电路806不会受到输入信号801中可能包括的回波所导致的任何信号部分的干扰。在残留边带实部滤波器810中确定视频信号的实部之前,将复视频信号809用作线获取器816的输入。线获取器816例如可以确定线信息。
如果输入信号801是电视信号,那么线获取器816例如可以确定重影消除基准信号占优势的线。
如果输入信号801对应于电视信号之外的信号,那么线获取器816可以包括确定信号809中包括的基准信号的功能。
高级精简指令集计算机818基于线获取器816提供的线信息和/或基准信号确定复数值滤波器系数819。
然后将复数值滤波器系数819馈入复数值均衡器804中并用于对基带转换信号803加以均衡。
图9示出了本发明的另一实施例,根据该实施例,电视900包括接收机902、复数值均衡器904、PLL电路906、信号处理器908和显示器910。
接收机902包括均衡器904和PLL电路906。
接收机902接收可能包括回波的输入信号901。复数值均衡器904对输入信号901的回波路径进行均衡,从而产生对应于无回波的视频信号的均衡信号905,即,可以除去输入信号901中包括的回波。
因此,可以向PLL电路906提供无回波的信号905。
可以由信号处理器908进一步处理PLL电路906的输出信号,产生用于控制显示器910的信号。因为PLL电路906不受任何回波干扰,因而显示器910上显示的画面不会有任何(例如)由回波信号导致的失真。
图10示出了流程图,其示出了用于对可能包括回波的输入信号进行解调的方法步骤。在第一步S1000中,对输入信号的复数值回波进行均衡。其结果是复数值均衡信号。在步骤S1002中,例如,用PLL跟随复数值均衡信号的信号频率和相位。
以下说明可能有助于本领域技术人员更好理解本发明:
在多路径传播(例如无线电视广播)的情况下,接收到的电视基带信号可能由传输信号的若干延迟和衰减部分构成。不过,可以通过对所接收信号进行信道相关的均衡化来恢复传输信号。这种均衡化可以通过已解调电视信号的实值均衡化实现。不过,由于在解调程序初期图像载波相位恢复(视频PLL)不够好,这种均衡化方法可能会导致问题。因此,如上所述,可以采用基带转换信号的复数值均衡化。
在无线或有线信道上进行多路径传播可能导致电视信号中出现不希望的回波。如图1所示,可以通过叠加传输信号的若干延迟和衰减部分来描述所接收的电视信号。在频带限制和下变频之后,可以通过主路径和若干复数值回波来描述基带信号,将回波信号识别为已解调电视信号中的干扰。

Claims (22)

1.一种解调器,包括:
基带转换器(202),被配置成将所述解调器(200)的输入信号(201)转换成基带转换后的信号(203);
复数值均衡器(326),被配置成对所述基带转换后的信号(203)中的复数值回波进行均衡,其中所述复数值均衡器(326)输出第一均衡信号(328);
包括PLL子单元(340)的PLL电路(209),所述PLL子单元被配置成产生相位校正信号和频率校正信号,其中所述第一均衡信号(328)或其衍生信号被用作所述PLL子单元(340)的输入信号;以及
处理器(216),被配置成基于从所述基带转换后的信号(203)和所述频率校正信号得出的未经所述复数值均衡器(326)均衡的信号来确定所述复数值均衡器(326)的复数值滤波器系数(226)。
2.根据权利要求1所述的解调器,包括线获取器,被配置成基于由所述PLL电路(209)输出的复数值基带信号(210)来确定基准信号和/或基准信号的衍生信号。
3.根据权利要求1或2所述的解调器,其中所述PLL电路(209)包括至少一个抽取器,其被配置成减小所述基带转换后的信号的采样速率并产生抽取信号,其中所述复数值均衡器基于所述抽取信号确定所述第一均衡信号。
4.根据权利要求1或2所述的解调器,其中仅在所述PLL电路工作在锁定状态下时操作所述复数值均衡器。
5.根据权利要求3所述的解调器,其中所述PLL电路包括正向路径,所述正向路径包括:
第一处理路径和第二处理路径,所述第一处理路径包括所述复数值均衡器;
开关,其被配置成在所述第一和第二处理路径之间进行切换,其中,如果所述PLL电路工作在锁定状态下,所述开关切换到所述第一处理路径,如果所述PLL电路工作在解锁状态下,所述开关切换到所述第二处理路径。
6.根据权利要求5所述的解调器,其中所述第二处理路径包括延迟机构(322),所述延迟机构被配置成导致延迟,其中所述延迟基本等于由所述第一处理路径中的部件导致的延迟。
7.根据权利要求5所述的解调器,其中所述至少一个抽取器的第一抽取器(318)设置在所述第一处理路径中、所述复数值均衡器之前。
8.根据权利要求7所述的解调器,其中所述第一处理路径包括设置在所述复数值均衡器之后的采样速率增速器(330),其中所述采样速率增速器被配置成将所述第一均衡信号的采样速率增加到与输入到所述至少一个抽取器的所述一个中的信号相同的采样速率。
9.根据权利要求7所述的解调器,其中所述正向路径包括另一开关,所述另一开关被配置成在宽带滤波器和窄带滤波器之间切换,所述另一开关以及宽带和窄带滤波器设置在所述复数值均衡器之前,其中,如果所述PLL电路工作在锁定状态下,所述开关切换到所述窄带滤波器,如果所述PLL电路工作在解锁状态下,所述开关切换到所述宽带滤波器。
10.根据权利要求9所述的解调器,其中所述正向路径包括所述至少一个抽取器中的第二抽取器,其中第二抽取器设置在所述另一开关之前。
11.根据权利要求1或2所述的解调器,其中所述输入信号为模拟电视信号。
12.一种接收机,包括根据权利要求1到11的任一项所述的解调器。
13.一种用于进行解调的方法,包括:
将解调器(200)的输入信号(201)转换成基带转换后的信号(203)的步骤;
利用复数值均衡器对所述基带转换后的信号(203)之内的复数值回波进行均衡的步骤;
作为所述均衡步骤的结果,产生第一均衡信号(328)的步骤;
利用包括PLL子单元的PLL电路(209)跟随所述基带转换后的信号的信号频率和相位来产生相位校正信号和频率校正信号的步骤,其中所述第一均衡信号(328)或其衍生信号被用作所述PLL子单元(340)的输入信号;以及
基于从所述基带转换后的信号(203)和所述频率校正信号得出的未经所述复数值均衡器(326)均衡的信号来确定复数值滤波器系数(226)的步骤。
14.根据权利要求13所述的方法,包括
获取所述输入信号(201)中包含的线信息的步骤,其中基于所述线信息确定所述复数值滤波器系数。
15.根据权利要求13或14所述的方法,包括
减小所述基带转换后的信号(203)的采样速率的步骤,
基于所述减小采样速率的步骤产生抽取信号的步骤,
基于所述抽取信号确定所述第一均衡信号(328)的步骤。
16.根据权利要求13或14所述的方法,其中仅在所述PLL电路(209)工作在锁定状态下时执行所述均衡步骤。
17.根据权利要求13或14所述的方法,其中所述输入信号为模拟电视信号。
18.一种用于模拟电视信号的接收和解调的接收机,包括:
基带转换器(202),被配置成将模拟电视信号转换成基带转换后的信号(203);
均衡器(326),被配置成对所述基带转换后的信号(203)内的复数值回波进行均衡,其中所述均衡器(326)输出第一均衡信号(328);
包括PLL子单元(340)的PLL电路(209),其中将所述第一均衡信号(328)或其衍生信号用作所述PLL子单元(340)的输入信号并且所述PLL子单元(340)输出相位校正信号和频率校正信号;以及
处理器(216),被配置成基于从所述基带转换后的信号(203)和所述频率校正信号得出的未经所述复数值均衡器(326)均衡的信号来确定所述均衡器(326)的复数值滤波器系数(226)。
19.一种用于模拟电视信号的接收和解调的接收机,包括:
基带转换器(202),被配置成将模拟电视信号转换成基带转换后的信号(203);
均衡器(326),被配置成对所述基带转换后的信号(203)内的复数值回波进行均衡,其中所述均衡器(326)输出第一均衡信号(328);以及
包括PLL子单元(340)的PLL电路(209),其中将所述第一均衡信号(328)或其衍生信号用作所述PLL子单元(340)的输入信号,所述PLL子单元(340)产生相位校正信号和频率校正信号,且其中所述PLL电路(209)包括正向路径,所述正向路径按照信号处理的顺序包括均被配置成减小电视信号采样速率的第一抽取器、第二抽取器和所述均衡器;以及
处理器(216),被配置成基于从所述基带转换后的信号(203)和所述频率校正信号得出的未经所述复数值均衡器(326)均衡的信号来确定所述均衡器(326)的复数值滤波器系数(226)。
20.一种用于模拟电视信号的接收和解调的接收机,包括:
基带转换器(202),被配置成将模拟电视信号转换成基带转换后的信号(203);
均衡器(326),被配置成对所述基带转换后的信号(203)内的复数值回波进行均衡,其中所述均衡器(326)输出第一均衡信号(328);以及
包括正向路径和PLL子单元(340)的PLL电路(209),其中,所述第一均衡信号(328)或其衍生信号被用作所述PLL子单元(340)的输入信号,所述PLL子单元(340)通过跟随所述基带转换后的信号(203)的相位和频率来产生相位校正信号和频率校正信号;
以及
处理器(216),被配置成基于从所述基带转换后的信号(203)和所述频率校正信号得出的未经所述复数值均衡器(326)均衡的信号来确定所述均衡器(326)的复数值滤波器系数(226);
所述正向路径按照信号处理的顺序包括:
均被配置成减小电视信号采样速率的第一和第二抽取器,
所述均衡器(326),
均被配置成增大电视信号采样速率的第一和第二采样速率增速器。
21.一种用于进行解调的方法,包括:
将解调器的输入信号(201)转换成基带转换后的信号(203)的步骤;
对所述基带转换后的信号(203)之内的复数值回波进行均衡的步骤;
作为所述均衡步骤的结果,产生第一均衡信号(328)的步骤;
利用PLL电路跟随所述基带转换后的信号(203)的信号频率和相位来产生相位校正信号和频率校正信号的步骤,其中所述第一均衡信号(328)或其衍生信号被用作所述PLL电路的输入信号;以及
基于从所述基带转换后的信号(203)和所述频率校正信号得出的未经所述复数值均衡器(326)均衡的信号来确定复数值滤波器系数(226)的步骤。
22.一种用于进行解调的装置,包括:
用于将所述用于进行解调的装置的输入信号(201)转换成基带转换后的信号(203)的装置;
用于对所述基带转换后的信号(203)内的复数值回波进行均衡并输出第一均衡信号(328)的装置(326);
用于利用包括PLL子单元的PLL电路跟随所述基带转换后的信号(203)的信号频率和相位来产生相位校正信号和频率校正信号的装置,其中所述第一均衡信号(328)或其衍生信号被用作所述PLL子单元(340)的输入信号;以及
用于从所述基带转换后的信号(203)和所述频率校正信号得出的未经所述用于均衡的装置(326)均衡的信号来确定所述用于均衡的装置(326)的复数值滤波器系数(226)的装置(216)。
CN2008100884810A 2007-03-31 2008-03-31 用于解调的解调器、方法和接收机 Expired - Fee Related CN101277406B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP07006796.2 2007-03-31
EP07006796A EP1976109A1 (en) 2007-03-31 2007-03-31 Demodulator, method and receiver for demodulation

Publications (2)

Publication Number Publication Date
CN101277406A CN101277406A (zh) 2008-10-01
CN101277406B true CN101277406B (zh) 2012-05-30

Family

ID=38577454

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100884810A Expired - Fee Related CN101277406B (zh) 2007-03-31 2008-03-31 用于解调的解调器、方法和接收机

Country Status (4)

Country Link
US (1) US20090122203A1 (zh)
EP (1) EP1976109A1 (zh)
JP (1) JP5410030B2 (zh)
CN (1) CN101277406B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8320504B2 (en) * 2009-05-11 2012-11-27 Comtech Ef Data Corp. Fully compensated adaptive interference cancellation system
US8971424B2 (en) * 2010-05-31 2015-03-03 Ceragon Networks Ltd. Combining pilot-symbol-based phase estimation with data-symbol-based phase estimation
CN108259399B (zh) * 2016-12-28 2020-10-13 联发科技股份有限公司 时域均衡器及其控制方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4703357A (en) * 1985-12-24 1987-10-27 Rca Corporation Adaptive television deghosting system
EP0524559A2 (en) * 1991-07-26 1993-01-27 General Instrument Corporation Of Delaware Carrier phase recovery for an adaptive equalizer
US5282019A (en) * 1988-10-03 1994-01-25 Carlo Basile Method and apparatus for the transmission and reception of a multicarrier digital television signal
US7031405B1 (en) * 2000-11-15 2006-04-18 Ati Research, Inc. Carrier phase estimation based on single-axis constant modulus cost criterion and Bussgang criteria

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02254872A (ja) * 1989-03-29 1990-10-15 Hitachi Ltd テレビジョン受信機
JPH06508805A (ja) * 1991-08-05 1994-10-06 ザ、ブロクター、エンド、ギャンブル、カンパニー 差込み式ハンドル
JPH06164655A (ja) * 1992-11-25 1994-06-10 Nec Corp データモデム
US5479449A (en) * 1994-05-04 1995-12-26 Samsung Electronics Co. Ltd. Digital VSB detector with bandpass phase tracker, as for inclusion in an HDTV receiver.
JP3575929B2 (ja) * 1996-10-21 2004-10-13 株式会社東芝 復調器
JPH1168867A (ja) * 1997-08-22 1999-03-09 Matsushita Electric Ind Co Ltd 復調装置
KR100269130B1 (ko) * 1997-11-21 2000-10-16 윤종용 단일고스트제거기를갖는디지털/아날로그tv방송공용수신기와고스트제거방법
US6301298B1 (en) * 1998-11-03 2001-10-09 Tektronix, Inc. Adaptive equalizer with complex signal regeneration and method of operation
JP2000270038A (ja) * 1999-03-15 2000-09-29 Nec Corp クロック同期回路およびその同期方法
US6597733B2 (en) * 2001-03-05 2003-07-22 Ensemble Communications, Inc. Equalizer performance enhancements for broadband wireless applications
EP1786165B1 (en) * 2004-08-30 2010-11-03 NEC Corporation Clock regeneration circuit
JP2006344294A (ja) * 2005-06-09 2006-12-21 Hitachi Ltd 情報再生装置及び再生信号処理回路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4703357A (en) * 1985-12-24 1987-10-27 Rca Corporation Adaptive television deghosting system
US5282019A (en) * 1988-10-03 1994-01-25 Carlo Basile Method and apparatus for the transmission and reception of a multicarrier digital television signal
EP0524559A2 (en) * 1991-07-26 1993-01-27 General Instrument Corporation Of Delaware Carrier phase recovery for an adaptive equalizer
US7031405B1 (en) * 2000-11-15 2006-04-18 Ati Research, Inc. Carrier phase estimation based on single-axis constant modulus cost criterion and Bussgang criteria

Also Published As

Publication number Publication date
JP2008259205A (ja) 2008-10-23
US20090122203A1 (en) 2009-05-14
CN101277406A (zh) 2008-10-01
JP5410030B2 (ja) 2014-02-05
EP1976109A1 (en) 2008-10-01

Similar Documents

Publication Publication Date Title
CN100389547C (zh) 在多频网络广播系统中提供信道管理的方法和装置
KR20020031635A (ko) 디지털 tv 수신기
WO2008140163A1 (en) On-channel repeater and on-channel repeating method
KR100424496B1 (ko) 디지털 vsb시스템의 동기신호를 이용한 이퀄라이져 제어 방법 및 장치
US11158229B2 (en) Wireless reception device and image display apparatus including the same
CN101277406B (zh) 用于解调的解调器、方法和接收机
CN1141836C (zh) 无线电接收机
US11502762B2 (en) Signal processing device and image display apparatus including the same
TWI252690B (en) Digital TV receiver with antenna diversity
KR101092545B1 (ko) 단일 및 다수 반송파 변조 신호 수신이 가능한 디지털 멀티미디어 신호 수신기 및 수신 방법
KR20040031319A (ko) 반송파 복구 장치
CN100499616C (zh) 数字残留单边带调制系统载波恢复装置及其恢复方法
US7505514B2 (en) Phase-compensation decision feedback channel equalizer and digital broadcasting receiver using the same
JP4902889B2 (ja) Vsb復調装置及びテレビ受像機
JP4684308B2 (ja) 復調装置
JP2009225388A (ja) 受信装置及び受信装置のチャンネルリスト作成方法
US11594202B2 (en) Signal processing device and image display apparatus including the same
US7860157B2 (en) Mobile receiver equalizer structure for use in the ATSC standard
US20090316053A1 (en) Mobile digital television demodulation circuit and method
US9559876B2 (en) Adaptive equalization processing circuit and adaptive equalization processing method
EP1976110B1 (en) Circuit and method for processing an input signal
US12126857B2 (en) Signal processing device and video display device comprising same
KR100451741B1 (ko) 반송파 복구 장치
US20230164005A1 (en) Signal processing device and image display device having same
JP5312921B2 (ja) 受信機、及び等化処理方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120530

Termination date: 20150331

EXPY Termination of patent right or utility model