JP2008104140A - 非線形利得を有する電圧変換装置 - Google Patents
非線形利得を有する電圧変換装置 Download PDFInfo
- Publication number
- JP2008104140A JP2008104140A JP2007061515A JP2007061515A JP2008104140A JP 2008104140 A JP2008104140 A JP 2008104140A JP 2007061515 A JP2007061515 A JP 2007061515A JP 2007061515 A JP2007061515 A JP 2007061515A JP 2008104140 A JP2008104140 A JP 2008104140A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- output
- coupled
- module
- adc
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000003321 amplification Effects 0.000 claims abstract description 9
- 238000003199 nucleic acid amplification method Methods 0.000 claims abstract description 9
- 238000006243 chemical reaction Methods 0.000 claims description 61
- 230000008878 coupling Effects 0.000 claims description 4
- 238000010168 coupling process Methods 0.000 claims description 4
- 238000005859 coupling reaction Methods 0.000 claims description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 43
- 238000010586 diagram Methods 0.000 description 18
- 238000000034 method Methods 0.000 description 10
- 102100022302 DNA polymerase beta Human genes 0.000 description 9
- 101000902539 Homo sapiens DNA polymerase beta Proteins 0.000 description 9
- 230000000694 effects Effects 0.000 description 8
- 101100464779 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CNA1 gene Proteins 0.000 description 4
- 206010047571 Visual impairment Diseases 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 230000010287 polarization Effects 0.000 description 2
- 230000000007 visual effect Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/18—Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging
- H03M1/186—Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging in feedforward mode, i.e. by determining the range to be selected directly from the input signal
- H03M1/187—Automatic control for modifying the range of signals the converter can handle, e.g. gain ranging in feedforward mode, i.e. by determining the range to be selected directly from the input signal using an auxiliary analogue/digital converter
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G1/00—Details of arrangements for controlling amplification
- H03G1/0005—Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
- H03G1/0088—Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/001—Digital control of analog signals
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
【解決手段】電圧変換装置は、アナログ電圧をデジタル信号に変換するADCと、ADCから出力されるデジタル信号に基づいて出力利得を定める利得選択器とを備える利得決定モジュールと、アナログ電圧とADCから出力されるデジタル信号に基づいて、複数の直流電圧から1つを選んで出力する電圧選択モジュールと、利得選択器に結合される第一入力端と利得選択器に結合される出力端と電圧選択モジュールに結合される第二入力端とを有し、利得選択器に定められた出力利得に基づいて、電圧選択モジュールから出力される直流電圧の増幅結果を出力端で出力する電圧出力モジュールとを含む。
【選択図】図3
Description
20 電圧変換回路
30、250、2800 電圧変換装置
32、1132 利得決定モジュール
34、1134 電圧選択モジュール
36、1136 電圧出力モジュール
100 液晶パネル
102 制御回路
104 データライン信号出力回路
106 スキャンライン信号出力回路
108 電圧発生器
110 データライン
112 スキャンライン
114 TFT
116 等価容量
118 水平同期信号
120 垂直同期信号
122 表示データ
200 演算増幅器
202、204、R1、R2、R(1)〜R(4)、R50_1〜R50_n、R70_1〜R70_n 抵抗
206 入力端
208 出力端
320、11320 ADC
322、11322、25322、28322 利得選択器
360、11360 第一入力端
362、11362 第二入力端
364、11364 出力端
400、1600 デジタル復号回路
500、700、1700、2100、2600、2900 第一信号端
502、702、1702、2102、2602、2902 第二信号端
504、1704 第三信号端
506、704、1706、2104、2606、2906 第一抵抗ユニット
610、1910、2300 復号モジュール
508、608、806、1708、1908、2106、2306、2608、2708、2908、3008 抵抗値決定モジュール
1138 電圧受信モジュール
1710、1712、1714、1716、1718、1720、1900、1902、1904、1906、2110、2112、2114、2116、2118、2120、2122、2124、2126、2128、2130、2132、2134、2136、2322、2324、2326、2328、2330、2332、2334、2336 スイッチ
11380 極性反転モジュール
11382、11384、SW50_1〜SW50_n、SW70_1〜SW70_n、SW260_1〜SW260_n、 スイッチユニット
CMP1〜CMPn コンパレーター
D0、D1、D(n) デジタル信号
POL 極性選択信号
POLB 極性選択信号POLの逆信号
t1〜tn 電圧転換点
Vi、Vo、Vcom、Vt1〜Vtn、Vdc(1)〜Vdc(n)、Vt1〜Vtn、V1、V2、Vx、Vy、V1’、V2’、Vx’、Vy’、Vo1、Vox、Voy、Vo2、Vo1、Vox’、Voy’、Vo2’ 電圧
Vr(1)〜Vr(n) 基準電圧
Claims (42)
- アナログ電圧源から出力されるアナログ電圧を変換する、非線形利得を有する電圧変換装置であって、
前記アナログ電圧源に結合され、前記アナログ電圧源から出力されるアナログ電圧をデジタル信号に変換するアナログ/デジタル変換器(ADC)と、前記ADCに結合され、前記ADCから出力されるデジタル信号に基づいて出力利得を定める利得選択器とを備える利得決定モジュールと、
前記アナログ電圧源と前記ADCに結合され、前記アナログ電圧源から出力されるアナログ電圧と前記ADCから出力されるデジタル信号に基づいて、複数の直流電圧から1つを選んで出力する電圧選択モジュールと、
前記利得選択器に結合される第一入力端と、前記利得選択器に結合される出力端と、前記電圧選択モジュールに結合される第二入力端を有し、前記利得選択器により定められた出力利得に基づいて、前記電圧選択モジュールから出力される直流電圧の増幅結果を出力端で出力する電圧出力モジュールとを含む、電圧変換装置。 - 前記ADCは、
各々前記アナログ電圧源に結合される第一入力端と、基準電圧源に結合される第二入力端と、出力端を有し、前記第一入力端と前記第二入力端の電圧の比較結果を出力端で出力する複数のコンパレーターと、
前記複数のコンパレーターに結合され、前記複数のコンパレーターから出力される比較結果に基づいてデジタル信号を出力するデジタル復号回路とを含む、請求項1記載の電圧変換装置。 - 前記利得選択器は、
第一信号端と、
前記電圧出力モジュールの第一入力端に結合される第二信号端と、
第三信号端と、
前記第一信号端と前記第二信号端の間に結合される第一抵抗ユニットと、
前記ADCに結合されるように前記第二信号端と前記第三信号端の間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記第二信号端と前記第三信号端間の抵抗値を定める抵抗値決定モジュールとを含む、請求項1記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
前記第三信号端に結合される複数の抵抗と、
各々前記ADCに結合されるように前記複数の抵抗のうち1つと前記第二信号端との間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記抵抗と前記第二信号端間の接続を導通/切断する複数のスイッチユニットとを含む、請求項3記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
前記ADCに結合され、前記ADCから出力されるデジタル信号を復号する復号モジュールと、
前記第二信号端に結合される複数の抵抗と、
各々前記復号モジュールに結合されるように前記複数の抵抗のうち1つと前記第三信号端との間に設けられ、前記復号モジュールから出力される復号結果に基づいて、前記抵抗と前記第三信号端間の接続を導通/切断する複数のスイッチユニットとを含む、請求項3記載の電圧変換装置。 - 前記第一信号端は接地端に結合され、前記第三信号端は前記電圧出力モジュールの出力端に結合される、請求項3記載の電圧変換装置。
- 前記第一信号端は前記電圧出力モジュールの出力端に結合され、前記第三信号端は接地端に結合される、請求項3記載の電圧変換装置。
- 前記電圧選択モジュールは、
前記アナログ電圧源と前記電圧出力モジュールの第二入力端の間に結合される第一抵抗ユニットと、
前記ADCに結合されるように前記電圧出力モジュールの第二信号端と複数の直流電圧源の間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記複数の直流電圧源のうち1つと前記電圧出力モジュールの第二入力端との間の抵抗値を定める抵抗値決定モジュールとを含む、請求項1記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
前記複数の直流電圧源の1つにそれぞれ結合される複数の抵抗と、
各々前記ADCに結合されるように前記複数の抵抗のうち1つと前記電圧出力モジュールの第二入力端との間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記抵抗と前記電圧出力モジュールの第二入力端との間の接続を導通/切断する複数のスイッチユニットとを含む、請求項8記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
前記ADCに結合され、前記ADCから出力されるデジタル信号を復号する復号モジュールと、
前記複数の直流電圧源の1つにそれぞれ結合される複数の抵抗と、
各々前記復号モジュールに結合されるように前記複数の抵抗のうち1つと前記電圧出力モジュールの第二入力端との間に設けられ、前記復号モジュールから出力される復号結果に基づいて、前記抵抗と前記電圧出力モジュールの第二入力端との間の接続を導通/切断する複数のスイッチユニットとを含む、請求項8記載の電圧変換装置。 - 前記電圧出力モジュールは演算増幅器である、請求項1記載の電圧変換装置。
- 前記アナログ電圧源はフラットパネル表示器の表示データである、請求項1記載の電圧変換装置。
- アナログ電圧源から出力されるアナログ電圧を変換する、非線形利得を有する電圧変換装置であって、
前記アナログ電圧源に結合され、前記アナログ電圧源から出力されるアナログ電圧をデジタル信号に変換するADCと、前記ADCに結合され、前記ADCから出力されるデジタル信号に基づいて出力利得を定める利得選択器とを備える利得決定モジュールと、
前記アナログ電圧源から出力されるアナログ電圧を受け、極性選択信号に基づいて前記アナログ電圧の極性を変換して出力する電圧受信モジュールと、
前記電圧受信モジュールと前記ADCに結合され、前記電圧受信モジュールの出力電圧と、前記ADCから出力されるデジタル信号と、前記極性選択信号に基づいて、複数の直流電圧から1つを選んで出力する電圧選択モジュールと、
前記利得選択器に結合される第一入力端と、前記利得選択器に結合される出力端と、前記電圧選択モジュールに結合される第二入力端を有し、前記利得選択器により定められた出力利得に基づいて、前記電圧選択モジュールから出力される直流電圧の増幅結果を出力端で出力する電圧出力モジュールとを含む、電圧変換装置。 - 前記ADCは、
各々前記アナログ電圧源に結合される第一入力端と、基準電圧源に結合される第二入力端と、出力端を有し、前記第一入力端と前記第二入力端の電圧の比較結果を出力端で出力する複数のコンパレーターと、
前記複数のコンパレーターに結合され、前記複数のコンパレーターから出力される比較結果に基づいてデジタル信号を出力するデジタル復号回路とを含む、請求項13記載の電圧変換装置。 - 前記利得選択器は、
第一信号端と、
前記電圧出力モジュールの第一入力端に結合される第二信号端と、
第三信号端と、
前記第一信号端と前記第二信号端の間に結合される第一抵抗ユニットと、
前記ADCに結合されるように前記第二信号端と前記第三信号端の間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記前記第二信号端と第三信号端間の抵抗値を定める抵抗値決定モジュールとを含む、請求項13記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
前記第三信号端に結合される複数の抵抗と、
各々前記ADCに結合されるように前記複数の抵抗のうち1つと前記第二信号端との間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記抵抗と前記第二信号端間の接続を導通/切断する複数のスイッチユニットとを含む、請求項15記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
前記ADCに結合され、前記ADCから出力されるデジタル信号を復号する復号モジュールと、
前記第二信号端に結合される複数の抵抗と、
各々前記復号モジュールに結合されるように前記複数の抵抗のうち1つと前記第三信号端との間に設けられ、前記復号モジュールから出力される復号結果に基づいて、前記抵抗と前記第三信号端間の接続を導通/切断する複数のスイッチユニットとを含む、請求項15記載の電圧変換装置。 - 前記第一信号端は接地端に結合され、前記第三信号端は前記電圧出力モジュールの出力端に結合される、請求項15記載の電圧変換装置。
- 前記第一信号端は前記電圧出力モジュールの出力端に結合され、前記第三信号端は接地端に結合される、請求項15記載の電圧変換装置。
- 前記電圧受信モジュールは、
前記電圧選択モジュールと前記アナログ電圧源の間に設けられ、前記極性選択信号に基づいて、前記アナログ電圧源と前記電圧選択モジュール間の接続を導通/切断する第一スイッチユニットと、
前記アナログ電圧源に結合され、前記アナログ電圧源から出力されるアナログ電圧の極性を反転する極性反転モジュールと、
前記極性反転モジュールと前記電圧選択モジュールの間に設けられ、前記極性選択信号に基づいて、前記極性反転モジュールと前記電圧選択モジュール間の接続を導通/切断する第二スイッチユニットとを含む、請求項13記載の電圧変換装置。 - 前記極性反転モジュールは、
アナログ電圧源に結合される第一抵抗と、
前記第一抵抗と前記第二スイッチユニットの間に設けられる第二抵抗と、
前記第一抵抗と前記第二抵抗の間に結合される第一入力端と、直流電圧源に結合される第二入力端と、前記第二抵抗と前記第二スイッチユニットの間に結合される出力端を有する演算増幅器とを含む、請求項20記載の電圧変換装置。 - 前記電圧選択モジュールは、
前記アナログ電圧源と前記電圧出力モジュールの第二入力端の間に結合される第一抵抗ユニットと、
抵抗値決定モジュールと、
各々前記抵抗値決定モジュールと前記複数の直流電圧源に結合され、極性選択信号に基づいて、前記複数の直流電圧源のうち1つと前記抵抗値決定モジュールとの間の接続を導通/切断する複数の第一スイッチユニットとを含み、
前記抵抗値決定モジュールは前記ADCに結合されるように前記電圧出力モジュールの第二信号端と前記複数の第一スイッチユニットの間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記複数の第一スイッチユニットのうち1つと前記電圧出力モジュールの第二入力端との間の抵抗値を定める、請求項13記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
各々前記複数の第一スイッチユニットのうち2つに結合される複数の抵抗と、
各々前記ADCに結合されるように前記複数の抵抗のうち1つと前記電圧出力モジュールの第二入力端との間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記抵抗と前記電圧出力モジュールの第二入力端との間の接続を導通/切断する複数の第二スイッチユニットとを含む、請求項22記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
前記ADCに結合され、前記ADCから出力されるデジタル信号を復号する復号モジュールと、
各々前記複数の第一スイッチユニットのうち2つに結合される複数の抵抗と、
各々前記復号モジュールに結合されるように前記複数の抵抗のうち1つと前記電圧出力モジュールの第二入力端との間に設けられ、前記復号モジュールから出力される復号結果に基づいて、前記抵抗と前記電圧出力モジュールの第二入力端との間の接続を導通/切断する複数のスイッチユニットとを含む、請求項22記載の電圧変換装置。 - 前記電圧出力モジュールは演算増幅器である、請求項13記載の電圧変換装置。
- 前記アナログ電圧源はフラットパネル表示器の表示データである、請求項13記載の電圧変換装置。
- アナログ電圧源から出力されるアナログ電圧を変換する、非線形利得を有する電圧変換装置であって、
前記アナログ電圧源に結合され、前記アナログ電圧源から出力されるアナログ電圧をデジタル信号に変換するADCと、前記ADCに結合され、前記ADCから出力されるデジタル信号に基づいて出力利得を定める利得選択器とを備える利得決定モジュールと、
前記利得選択器に結合される第一入力端と、前記利得選択器に結合される出力端と、前記アナログ電圧源に結合される第二入力端を有し、前記利得選択器により定められた出力利得に基づいて、前記アナログ電圧源から出力されるアナログ電圧の増幅結果を出力端で出力する電圧出力モジュールとを含む、電圧変換装置。 - 前記ADCは、
各々前記アナログ電圧源に結合される第一入力端と、基準電圧源に結合される第二入力端と、出力端を有し、前記第一入力端と前記第二入力端の電圧の比較結果を出力端で出力する複数のコンパレーターと、
前記複数のコンパレーターに結合され、前記複数のコンパレーターから出力される比較結果に基づいてデジタル信号を出力するデジタル復号回路とを含む、請求項27記載の電圧変換装置。 - 前記利得選択器は、
前記電圧出力モジュールの出力端に結合される第一信号端と、
前記電圧出力モジュールの第一入力端に結合される第二信号端と、
前記第一信号端と前記第二信号端の間に結合される第一抵抗ユニットと、
前記ADCに結合されるように前記第二信号端と前記複数の直流電圧源の間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記第二信号端と前記複数の直流電圧源のうち1つとの間の抵抗値を定める抵抗値決定モジュールとを含む、請求項27記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
各々前記複数の直流電圧源の1つに結合される複数の抵抗と、
各々前記ADCに結合されるように前記複数の抵抗のうち1つと前記第二信号端との間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記抵抗と前記第二信号端間の接続を導通/切断する複数のスイッチユニットとを含む、請求項29記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
前記ADCに結合され、前記ADCから出力されるデジタル信号を復号する復号モジュールと、
各々前記複数の直流電圧源の1つに結合される複数の抵抗と、
各々前記復号モジュールに結合されるように前記複数の抵抗のうち1つと前記第二信号端との間に設けられ、前記復号モジュールから出力される復号結果に基づいて、前記抵抗と前記第二信号端間の接続を導通/切断する複数のスイッチユニットとを含む、請求項29記載の電圧変換装置。 - 前記電圧出力モジュールは演算増幅器である、請求項27記載の電圧変換装置。
- 前記アナログ電圧源はフラットパネル表示器の表示データである、請求項27記載の電圧変換装置。
- アナログ電圧源から出力されるアナログ電圧を変換する、非線形利得を有する電圧変換装置であって、
前記アナログ電圧源に結合され、前記アナログ電圧源から出力されるアナログ電圧をデジタル信号に変換するADCと、前記ADCに結合され、前記ADCから出力されるデジタル信号に基づいて出力利得を定める利得選択器とを備える利得決定モジュールと、
前記アナログ電圧源から出力されるアナログ電圧を受け、極性選択信号に基づいて前記アナログ電圧の極性を変換して出力する電圧受信モジュールと、
前記利得選択器に結合される第一入力端と、前記利得選択器に結合される出力端と、前記電圧受信モジュールに結合される第二入力端を有し、前記利得選択器により定められた出力利得に基づいて、前記電圧受信モジュールから出力されるアナログ電圧の増幅結果を出力端で出力する電圧出力モジュールとを含む、電圧変換装置。 - 前記ADCは、
各々前記アナログ電圧源に結合される第一入力端と、基準電圧源に結合される第二入力端と、出力端を有し、前記第一入力端と前記第二入力端の電圧の比較結果を出力端で出力する複数のコンパレーターと、
前記複数のコンパレーターに結合され、前記複数のコンパレーターから出力される比較結果に基づいてデジタル信号を出力するデジタル復号回路とを含む、請求項34記載の電圧変換装置。 - 前記利得選択器は、
前記電圧出力モジュールの出力端に結合される第一信号端と、
前記電圧出力モジュールの第一入力端に結合される第二信号端と、
前記第一信号端と前記第二信号端の間に結合される第一抵抗ユニットと、
抵抗値決定モジュールと、
各々前記抵抗値決定モジュールと前記複数の直流電圧源に結合され、前記極性選択信号に基づいて、前記複数の直流電圧源のうち1つと前記抵抗値決定モジュールとの間の接続を導通/切断する複数の第一スイッチユニットとを含み、
前記抵抗値決定モジュールは前記ADCに結合されるように前記電圧出力モジュールの第二信号端と前記複数の第一スイッチユニットの間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記複数の第一スイッチユニットのうち1つと前記電圧出力モジュールの第二入力端との間の抵抗値を定める、請求項34記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
各々前記複数の第一スイッチユニットのうち2つに結合される複数の抵抗と、
各々前記ADCに結合されるように前記複数の抵抗のうち1つと前記第二信号端との間に設けられ、前記ADCから出力されるデジタル信号に基づいて、前記抵抗と前記第二信号端との間の接続を導通/切断する複数の第二スイッチユニットとを含む、請求項36記載の電圧変換装置。 - 前記抵抗値決定モジュールは、
前記ADCに結合され、前記ADCから出力されるデジタル信号を復号する復号モジュールと、
各々前記複数の第一スイッチユニットのうち2つに結合される複数の抵抗と、
各々前記復号モジュールに結合されるように前記複数の抵抗のうち1つと前記第二信号端との間に設けられ、前記復号モジュールから出力される復号結果に基づいて、前記抵抗と前記第二信号端との間の接続を導通/切断する複数のスイッチユニットとを含む、請求項36記載の電圧変換装置。 - 前記電圧受信モジュールは、
前記アナログ電圧源と前記電圧出力モジュールの第二入力端との間に設けられ、前記極性選択信号に基づいて、前記アナログ電圧源と前記電圧出力モジュールの第二入力端との間の接続を導通/切断する第一スイッチユニットと、
前記アナログ電圧源に結合され、前記アナログ電圧源から出力されるアナログ電圧の極性を反転する極性反転モジュールと、
前記極性反転モジュールと電圧出力モジュールの前記第二入力端との間に設けられ、前記極性選択信号に基づいて、前記極性反転モジュールと前記電圧出力モジュールの第二入力端との間の接続を導通/切断する第二スイッチユニットとを含む、請求項34記載の電圧変換装置。 - 前記極性反転モジュールは、
前記アナログ電圧源に結合される第一抵抗と、
前記第一抵抗と前記第二スイッチユニットの間に設けられる第二抵抗と、
前記第一抵抗と前記第二抵抗の間に結合される第一入力端と、直流電圧源に結合される第二入力端と、前記第二抵抗と前記第二スイッチユニットの間に結合される出力端を有する演算増幅器とを含む、請求項39記載の電圧変換装置。 - 前記電圧出力モジュールは演算増幅器である、請求項34記載の電圧変換装置。
- 前記アナログ電圧源はフラットパネル表示器の表示データである、請求項34記載の電圧変換装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW095138601A TWI323088B (en) | 2006-10-19 | 2006-10-19 | Voltage conversion device having non-linear gain |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008104140A true JP2008104140A (ja) | 2008-05-01 |
JP4509129B2 JP4509129B2 (ja) | 2010-07-21 |
Family
ID=39317403
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007061515A Expired - Fee Related JP4509129B2 (ja) | 2006-10-19 | 2007-03-12 | 非線形利得を有する電圧変換装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7750881B2 (ja) |
JP (1) | JP4509129B2 (ja) |
TW (1) | TWI323088B (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008109616A (ja) * | 2006-10-26 | 2008-05-08 | Renei Kagi Kofun Yugenkoshi | 非線形利得及び可変利得極性を有する電圧変換装置 |
WO2020229920A1 (ja) * | 2019-05-10 | 2020-11-19 | 株式会社半導体エネルギー研究所 | 半導体装置、および半導体装置の動作方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8680920B2 (en) * | 2009-08-14 | 2014-03-25 | That Corporation | Area efficient, programmable-gain amplifier |
US8410967B2 (en) * | 2010-11-30 | 2013-04-02 | Crest Semiconductors, Inc. | Comparator circuit |
TWI530926B (zh) * | 2011-05-03 | 2016-04-21 | 天鈺科技股份有限公司 | 源極驅動器及顯示裝置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6370618A (ja) * | 1986-09-11 | 1988-03-30 | Shimadzu Corp | A/d変換装置 |
JPH03101033U (ja) * | 1990-02-05 | 1991-10-22 | ||
JPH04360315A (ja) * | 1991-06-06 | 1992-12-14 | Oki Electric Ind Co Ltd | 信号処理回路 |
JPH06188661A (ja) * | 1992-12-16 | 1994-07-08 | Matsushita Electric Ind Co Ltd | 速度検出信号の増幅器およびその増幅器を備えたモータ |
JPH11298270A (ja) * | 1998-04-15 | 1999-10-29 | Nec Corp | Pga(プログラマブル・ゲインアンプ)回路 |
JP2002005742A (ja) * | 2000-06-19 | 2002-01-09 | Yokogawa Electric Corp | アナログデジタル変換器およびそれを用いたフーリエ変換型分光装置 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03101033A (ja) | 1989-09-13 | 1991-04-25 | Mitsubishi Electric Corp | 薄膜の製造方法 |
US6707492B1 (en) * | 1999-03-31 | 2004-03-16 | Cirrus Logic, Inc. | Successive approximation calibration apparatus, system, and method for dynamic range extender |
US6414619B1 (en) * | 1999-10-22 | 2002-07-02 | Eric J. Swanson | Autoranging analog to digital conversion circuitry |
US6566905B2 (en) * | 2000-07-13 | 2003-05-20 | Sipex Corporation | Method and apparatus for a multi-state single program pin |
TWI268657B (en) | 2003-03-27 | 2006-12-11 | Realtek Semiconductor Corp | Variable gain amplifier |
US7443435B2 (en) | 2004-07-07 | 2008-10-28 | Altasens, Inc. | Column amplifier with automatic gain selection for CMOS image sensors |
TWI353577B (en) * | 2006-10-26 | 2011-12-01 | Novatek Microelectronics Corp | Voltage conversion device having non-linear gain a |
-
2006
- 2006-10-19 TW TW095138601A patent/TWI323088B/zh not_active IP Right Cessation
-
2007
- 2007-02-06 US US11/671,466 patent/US7750881B2/en not_active Expired - Fee Related
- 2007-03-12 JP JP2007061515A patent/JP4509129B2/ja not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6370618A (ja) * | 1986-09-11 | 1988-03-30 | Shimadzu Corp | A/d変換装置 |
JPH03101033U (ja) * | 1990-02-05 | 1991-10-22 | ||
JPH04360315A (ja) * | 1991-06-06 | 1992-12-14 | Oki Electric Ind Co Ltd | 信号処理回路 |
JPH06188661A (ja) * | 1992-12-16 | 1994-07-08 | Matsushita Electric Ind Co Ltd | 速度検出信号の増幅器およびその増幅器を備えたモータ |
JPH11298270A (ja) * | 1998-04-15 | 1999-10-29 | Nec Corp | Pga(プログラマブル・ゲインアンプ)回路 |
JP2002005742A (ja) * | 2000-06-19 | 2002-01-09 | Yokogawa Electric Corp | アナログデジタル変換器およびそれを用いたフーリエ変換型分光装置 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008109616A (ja) * | 2006-10-26 | 2008-05-08 | Renei Kagi Kofun Yugenkoshi | 非線形利得及び可変利得極性を有する電圧変換装置 |
WO2020229920A1 (ja) * | 2019-05-10 | 2020-11-19 | 株式会社半導体エネルギー研究所 | 半導体装置、および半導体装置の動作方法 |
US11727873B2 (en) | 2019-05-10 | 2023-08-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for operating semiconductor device |
JP7472117B2 (ja) | 2019-05-10 | 2024-04-22 | 株式会社半導体エネルギー研究所 | 半導体装置、撮像装置、ヘッドマウントディスプレイ |
Also Published As
Publication number | Publication date |
---|---|
TW200820630A (en) | 2008-05-01 |
TWI323088B (en) | 2010-04-01 |
US20080094267A1 (en) | 2008-04-24 |
JP4509129B2 (ja) | 2010-07-21 |
US7750881B2 (en) | 2010-07-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2797071B1 (en) | Display device and driving method thereof | |
KR100593765B1 (ko) | 액정 표시 장치 및 그 구동 방법 | |
US7330066B2 (en) | Reference voltage generation circuit that generates gamma voltages for liquid crystal displays | |
KR101623582B1 (ko) | 액정표시장치와 그 응답시간 보상방법 | |
US8633921B2 (en) | Data driving circuit and liquid crystal display device including the same | |
JP2008292837A (ja) | 表示装置 | |
US10984739B2 (en) | Ghost relieving circuit for display panel, display panel and ghost relieving method for display panel | |
JP4509129B2 (ja) | 非線形利得を有する電圧変換装置 | |
TWI352333B (en) | Gray scale circuit and the method thereof | |
US8767001B2 (en) | Method for compensating data and display apparatus for performing the method | |
US10115349B2 (en) | Display device | |
US8207929B2 (en) | Source driver | |
JP2007206279A (ja) | 液晶表示装置 | |
US9449573B2 (en) | Liquid crystal display | |
CN101364806B (zh) | 数模转换电路、液晶显示装置及电子装置 | |
KR20070027263A (ko) | 액정표시장치의 구동회로 및 이의 구동방법 | |
JP2008109616A (ja) | 非線形利得及び可変利得極性を有する電圧変換装置 | |
JP2009145492A (ja) | 表示駆動装置及びそれを備えた表示装置 | |
US6956554B2 (en) | Apparatus for switching output voltage signals | |
TWI436320B (zh) | 源極驅動器 | |
CN100562917C (zh) | 具有非线性增益的电压转换装置 | |
US8013643B2 (en) | Source driver | |
US8174481B2 (en) | Driving circuit of liquid crystal display | |
KR20060099315A (ko) | Lcd소스 구동회로용 오프셋 보상장치 | |
US20090284675A1 (en) | Active matrix display device and electronic device having the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091221 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100105 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100222 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100330 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100427 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130514 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |