JP2007306622A - 半導体装置の入出力回路 - Google Patents
半導体装置の入出力回路 Download PDFInfo
- Publication number
- JP2007306622A JP2007306622A JP2007204291A JP2007204291A JP2007306622A JP 2007306622 A JP2007306622 A JP 2007306622A JP 2007204291 A JP2007204291 A JP 2007204291A JP 2007204291 A JP2007204291 A JP 2007204291A JP 2007306622 A JP2007306622 A JP 2007306622A
- Authority
- JP
- Japan
- Prior art keywords
- output
- circuit
- output circuit
- transistor
- pmos transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 22
- 238000010586 diagram Methods 0.000 description 12
- 230000007704 transition Effects 0.000 description 8
- 230000007423 decrease Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 238000002513 implantation Methods 0.000 description 3
- 238000002347 injection Methods 0.000 description 3
- 239000007924 injection Substances 0.000 description 3
- 230000007547 defect Effects 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Landscapes
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
AC特性を改善することを目的とする。
【解決手段】 半導体内部電源電圧よりも高電圧の外部信号線に接続される出力端子部6と、フローティングNウェルを有し複数のPチャネル型トランジスタ52、53、54とアナログスイッチ51aにより構成され半導体内部信号を外部へ出力するハイ側出力回路部と、複数のNチャネル型トランジスタ55、57が直列に接続され半導体内部信号を外部へ出力するロー側出力回路部とを備えた半導体装置の入出力回路において、前記アナログスイッチを構成するPチャネル型トランジスタ51aの閾値電圧を他のトランジスタの閾値電圧より低く設定した。
【選択図】 図4
Description
51、53、54 PMOSトランジスタ
52 出力用PMOSトランジスタ
55、56 NMOSトランジスタ
57 出力用NMOSトランジスタ
60 ダミードライブ制御回路
Claims (2)
- 半導体内部電源電圧よりも高電圧の外部信号線に接続される端子部と、フローティングNウェルを有し複数のPチャネル型トランジスタとアナログスイッチにより構成され半導体内部信号を外部へ出力するハイ側出力回路部と、複数のNチャネル型トランジスタが直列に接続され半導体内部信号を外部へ出力するロー側出力回路部とを備え、ゲートが前記端子部に接続された前記アナログスイッチを構成するPチャネル型トランジスタの閾値電圧を他のトランジスタの閾値電圧より低く設定することを特徴とする半導体装置の入出力回路。
- 半導体内部電源電圧よりも高電圧の外部信号線に接続される端子部と、フローティングNウェルを有し複数のPチャネル型トランジスタとアナログスイッチにより構成され半導体内部信号を外部へ出力するハイ側出力回路部と、複数のNチャネル型トランジスタが直列に接続され半導体内部信号を外部へ出力するロー側出力回路部とを備え、前記アナログスイッチを構成するPチャネル型トランジスタのゲートが前記端子部に接続され、前記ハイ側出力回路部のノードとロー側出力回路部の出力トランジスタのゲートと間にダミードライブ制御回路を設け、前記ダミードライブ制御回路は、ハイ側出力回路部とロー側出力回路部の両方がオフ状態へ遷移するときに一定時間ドライブすることを特徴とする半導体装置の入出力回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007204291A JP4473293B2 (ja) | 2002-06-05 | 2007-08-06 | 半導体装置の入出力回路 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002164705 | 2002-06-05 | ||
JP2007204291A JP4473293B2 (ja) | 2002-06-05 | 2007-08-06 | 半導体装置の入出力回路 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003053753A Division JP4012095B2 (ja) | 2002-06-05 | 2003-02-28 | 半導体装置の入出力回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007306622A true JP2007306622A (ja) | 2007-11-22 |
JP4473293B2 JP4473293B2 (ja) | 2010-06-02 |
Family
ID=38840104
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007204291A Expired - Fee Related JP4473293B2 (ja) | 2002-06-05 | 2007-08-06 | 半導体装置の入出力回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4473293B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009284026A (ja) * | 2008-05-19 | 2009-12-03 | Sony Corp | 出力バッファ回路および集積回路 |
-
2007
- 2007-08-06 JP JP2007204291A patent/JP4473293B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009284026A (ja) * | 2008-05-19 | 2009-12-03 | Sony Corp | 出力バッファ回路および集積回路 |
Also Published As
Publication number | Publication date |
---|---|
JP4473293B2 (ja) | 2010-06-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7724045B2 (en) | Output buffer circuit | |
JPH11274911A (ja) | 耐電圧性出力バッファ | |
JP4768300B2 (ja) | 電圧レベル変換回路及び半導体集積回路装置 | |
JP6820480B2 (ja) | 出力回路 | |
JP5184326B2 (ja) | 低電圧での能力を備えた高速出力回路 | |
US6353333B1 (en) | Simplified 5V tolerance circuit for 3.3V I/O design | |
US7068063B2 (en) | Output buffer circuit | |
US7724069B1 (en) | Analog switch for operation outside power rails with low supply current | |
KR20040002722A (ko) | 레벨 시프터, 반도체 집적 회로 및 정보 처리 시스템 | |
EP1389832A1 (en) | 5 volt tolerant IO scheme using low-voltage devices | |
JP2003324343A (ja) | 集積回路 | |
JP4473293B2 (ja) | 半導体装置の入出力回路 | |
JP4012095B2 (ja) | 半導体装置の入出力回路 | |
JP2006295322A (ja) | レベルシフタ回路 | |
JP2002344303A (ja) | レベルシフト回路 | |
JP3983704B2 (ja) | 出力バッファ回路 | |
US7746146B2 (en) | Junction field effect transistor input buffer level shifting circuit | |
JP4034178B2 (ja) | 出力バッファ回路 | |
JP2005348427A (ja) | 半導体集積回路装置およびレベル変換回路 | |
JP4680423B2 (ja) | 出力回路 | |
JP3801519B2 (ja) | 出力バッファ回路 | |
US7733154B2 (en) | Semiconductor device | |
WO2025126336A1 (ja) | 出力回路 | |
KR20040005091A (ko) | 출력 버퍼 | |
JP5982460B2 (ja) | 出力回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20090731 |
|
RD05 | Notification of revocation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7425 Effective date: 20090909 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100202 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100304 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130312 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140312 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |