JP2007181210A - 可変長データパケットの異種ネットワークスイッチングシステム及びその方法、並びにシグナルリングインターフェースを用いたアドレステーブル構成方法 - Google Patents

可変長データパケットの異種ネットワークスイッチングシステム及びその方法、並びにシグナルリングインターフェースを用いたアドレステーブル構成方法 Download PDF

Info

Publication number
JP2007181210A
JP2007181210A JP2006351540A JP2006351540A JP2007181210A JP 2007181210 A JP2007181210 A JP 2007181210A JP 2006351540 A JP2006351540 A JP 2006351540A JP 2006351540 A JP2006351540 A JP 2006351540A JP 2007181210 A JP2007181210 A JP 2007181210A
Authority
JP
Japan
Prior art keywords
switching
packet
data
interface module
transmitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006351540A
Other languages
English (en)
Other versions
JP5183922B2 (ja
Inventor
Soon Choi Kwang
スーン チョイ クワン
Young Choong Park
チョーン パーク ヤング
Yang Keun Ahn
キュン アン ヤング
Mo Jung Kwang
モウ ジュン クワン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Korea Electronics Technology Institute
Original Assignee
Korea Electronics Technology Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Korea Electronics Technology Institute filed Critical Korea Electronics Technology Institute
Publication of JP2007181210A publication Critical patent/JP2007181210A/ja
Application granted granted Critical
Publication of JP5183922B2 publication Critical patent/JP5183922B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3009Header conversion, routing tables or routing tags
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/66Arrangements for connecting between networks having differing types of switching systems, e.g. gateways
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/901Buffering arrangements using storage descriptor, e.g. read or write pointers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/40Network security protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/35Switches specially adapted for specific applications
    • H04L49/355Application aware switches, e.g. for HTTP

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

【課題】ホームネットワーク環境及びホームネットワークサービスのためにホームゲートウエーに適用可能な可変長の異機種ネットワークデータのスイッチングのためのスイッチングシステムを提供する。
【解決手段】少なくても二つのネットワークと各々連結されてパケットを送受信する少なくとも二つのスイッチングインターフェースモジュールと、第1のスイッチングインターフェースモジュールからパケットを受信し、その受信したパケットを第2のスイッチングインターフェースモジュールに切り換えるスイッチングチップと、スイッチングインターフェースモジュールとスイッチングチップとの間でパケットを伝送するSERDESチャンネルと、スイッチングインターフェースモジュールとスイッチングチップとの間でポート番号を伝送するシグナルリングチャンネルとから構成される。
【選択図】図2

Description

本発明は、可変長データパケットの異種ネットワークスイッチングのためのシステム及びその方法に関し、より詳しくは、特定なネットワークの種類を示すネットワーク設定値及び自身と連結されているポートのポート番号情報を有するスイッチングインターフェースモジュールと、パケットを切り換えるスイッチングチップとの間のシリアル通信を介した可変長データパケットの異種ネットワークスイッチングに関する。
現在、ホームネットワーク環境においては、イーサネット、無線ラン、IEEE1394、PLC、ZigBee、UWB、Bluetoothなどの多種多様なネットワークプロトコルが使われていて、これからもより新たなネットワーク技術が開発されてホームネットワーク環境において使われるはずである。
このような環境において、ホームゲートウエーは多種多様なネットワークを収容することができるだけでなく、これらの異機種ネットワーク間で相互データ通信のためにデータスイッチングを必要とする。また、ホームネットワークサービスはホームエンタテインメント、オーディオ、ビデオ、放送、通信が融合されて、高速なデータ処理及び高速なスイッチング方式を必要とする。
このため、ホームネットワーク環境及びサービスのためにホームゲートウエーに適用可能な異機種ネットワークデータを切り換えるスイッチング方法と、これに基づいて設計されたチップの構造に対する開発とが要求されている。
従来のホームゲートウエーでは、イーサネットスイッチングチップまたはIPスイッチングチップを用いたスイッチング技法と、PCベースのPCIバスを用いたデータスイッチング方式とを主に用いてきている。
まず、イーサネットスイッチングチップを用いたスイッチング技法は、OSI−7階層構造においてレイヤー2のデータリンクレイヤーのアドレスを用いたスイッチング方式であって、イーサネットベースのホームゲートウエーの具現に主に使われてきた。
他の従来技術の場合、イーサネットスイッチングチップを用いてホームゲートウエーを具現の際に、各ネットワークインターフェースごとにイーサネットアドレスを割り当ててホームゲートウエーへと流入する異機種ネットワークデータにイーサネットヘッダを付加して、あたかもホームゲートウエーの内部では、イーサネットデータが切り換えられている様に動作させている。
そして、IPスイッチングチップを用いたスイッチング技法はイーサネットスイッチング技法と類似するが、レイヤー3アドレスであるIPアドレスを用いてホームゲートウエーに入力するデータを切り換える方式であって、主にインターネットのようなIPサービスのみのためのホームゲートウエーに多用されている方式である。
PCIバスを用いたデータスイッチング方式は、スイッチング方式というよりは、バスを用いたデータ伝送方式が汎用的に多く使われる。
しかし、イーサネットスイッチングチップ及びIPスイッチングチップを用いたスイッチング技法は、主にホームネットワーク環境においてIPベースのサービスをする時使われるので、多様なネットワークプロトコルを収容するには適していない。
また、スイッチングチップに入力されるデータの処理時にも、特定なバイトサイズ(最大イーサネットパケット大きさまたはIPパケット大きさ)でデータを加工(スイッチングチップへ流入するデータの大きさがスイッチングチップの処理するパケット単位より小さい場合、ナルデータをパディング)するために、スイッチングチップの内部にメモリリソースを非効率的に用いるだけではなく、別のデータ処理時間も必要とする問題がある。このように処理する理由は、スイッチングチップの内部に可変長のデータをライト/リードする時において、メモリの管理に困難さがあるためである。
このため、多様なネットワークプロトコルの存在するホームネットワーク環境では、プロトコル毎に用いるアドレス体系も異なるだけではなく、データの大きさも可変であるため、既存のスイッチングチップを用いてホームゲートウエーに適用するには、不都合がある。
従って、本発明は上記の問題点に鑑みて成されたものであって、ホームネットワーク環境及びホームネットワークサービスのためにホームゲートウエーに適用可能な可変長の異機種ネットワークデータのスイッチングのためのスイッチングシステム及びその方法を提供することを、その目的とする。
本発明の第一の実施の形態に係る可変長データパケットの異種ネットワークスイッチングシステムは、少なくても二つのネットワークと各々連結されてパケットを送受信する少なくとも二つのスイッチングインターフェースモジュールと、前記少なくとも二つのスイッチングインターフェースモジュールのうちの第1のスイッチングインターフェースモジュールからパケットを受信し、その受信したパケットを前記少なくとも二つのスイッチングインターフェースモジュールのうちの第2のスイッチングインターフェースモジュールに切り換えるスイッチングチップと、前記スイッチングインターフェースモジュールと前記スイッチングチップとの間で前記パケットを伝送するSERDESチャンネルと、前記スイッチングインターフェースモジュールと前記スイッチングチップとの間でポート番号を伝送するシグナルリングチャンネルとを含む。
本発明の第2の実施の形態に係るシグナルリングインターフェースを用いたアドレステーブル構成方法は、ポート番号及びネットワーク設定値を有する少なくとも二つのスイッチングインターフェースモジュールとの通信を通じて可変長データパケットの異種ネットワークスイッチングのためのアドレステーブルを構成する方法であって、前記ポート番号及び前記ネットワーク設定値を要請する第1の段階と、前記ポート番号及び前記ネットワーク設定値を受信する第2の段階と、受信した前記ポート番号及び前記ネットワーク設定値を基づいて、ポートテーブル及びネットワークテーブルを構成する第3の段階とを含む。
本発明の第3の実施の形態に係る可変長データパケットの異種ネットワークスイッチング方法は、少なくても二つのスイッチングインターフェースモジュールのうちの第1のスイッチングインターフェースモジュールからパケットを受信する第1の段階と、受信した前記パケットをスイッチングブロックへ伝送する第2の段階と、伝送された前記パケットを切り換える第3の段階と、切り換えられた前記パケットを前記少なくとも二つのスイッチングインターフェースモジュールのうちの第2のスイッチングインターフェースモジュールへ送信する第4の段階とを含む。
本明細書及び請求の範囲に使われている用語や単語は、通常的または辞書的な意味に限定して解釈されるべきではなく、発明者は彼自身の発明を最善の方法にて示すために、用語の概念を適宜定義することができるという原則に基づいて、本発明の技術的な思想に応じる意味及び概念として解釈されるべきである。
今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は、上記した実施の形態の説明ではなくて特許請求の範囲によって示され、特許請求の範囲と均等の意味及び範囲内でのすべての変更が含まれることが意図される。
従って、本発明によれば、ネットワーク設定値を用いて異なる形態のデータまたは異機種ネットワークデータを互いに交換することができ、パケットの長さを表すスイッチングヘッダを伝送しようとするパケットに付けて伝送することによって、可変長のパケットを容易に切り換えることができ、スイッチングチップの内部のメモリをFIFOによって構成して容易にパケットをライトすることができ、且つパケット長さが分かるため、容易にリードすることができる。
また、本発明によれば、スイッチングチップの出力キューをポート数分の個々のFIFOで構成し、スイッチングチップに入力されるパケットを入力ポート毎に別々に格納することによって、プルメッシュスイッチング方式を提供することができ、且つアドレステーブルを構成して活用することによって、パケットの宛先ポート情報がある特定なヘッダをスイッチングチップが確認する必要がなく、これによって、異なるヘッダ構造を有する異種ネットワークパケットもスイッチングが可能である。
また、本発明に係るスイッチングチップは、ポート別に同一の構造を有するモジュール形式の構造を提供することによって、チップ設計時のポート数の増減に応じて容易に設計の変更が可能であるという長所がある。
以下、本発明の好適実施例について、図面を参照しながらより詳しく説明する。
図1は、本発明の一実施の形態に係る可変長データパケットの異種ネットワークスイッチングシステムを示すブロック図である。図1を参照すると、スイッチングシステムは、特定なネットワークとのパケットの送受信のためのスイッチングインターフェースモジュール100と、一つのスイッチングインターフェースモジュールから入力するパケットを、宛先ネットワークと連結されている他のスイッチングインターフェースモジュールに切り換えるスイッチングチップ110とを備える。
また、本発明のスイッチングシステムは、スイッチングインターフェースモジュール100とスイッチングチップ110との間のデータ交換のためにSERDES(Serialization and Deserilization)チャンネル120と、シグナルリングチャンネル130とを備える。
スイッチングインターフェースモジュール100は、スイッチング情報を交換するべくスイッチングシステムに電源を投入後、自身と連結されているスイッチングポート番号と自身の担当するネットワーク種類を示す特定値であるネットワーク設定値とを設定する。そのネットワーク設定値は、ユーザー及びシステム設計者において任意に定義して用いてもよい。
また、スイッチングチップ110とスイッチングインターフェースモジュール100との間のシグナルリングによって、スイッチングチップ110は、どのスイッチングポートに如何なるネットワーク種類のインターフェースカードがあるか否かの情報を収集する。この場合、スイッチングチップ110がその情報を要求時、スイッチングインターフェースモジュール100は、その設定した自身のスイッチングポート番号及びネットワーク設定値をスイッチングチップ110に知らせる。
パケット送信の時、スイッチングインターフェースモジュール100は、スイッチングチップ110が入力パケットを宛先ポートに切り換えることができるように、宛先ポート情報をスイッチングチップ110に知らせる機能を果たす。また、スイッチングチップ110が可変長のパケットを格納することができるように、パケットの大きさ情報(スイッチングヘッダ)のみを入力パケットの前段に付す機能も果たす。即ち、入力パケットを、スイッチング動作のための一種のヘッダとしてカプセル化するものである。
パケット受信の時、スイッチングインターフェースモジュール100は、スイッチングチップ110から受信したパケットにおいて前段でパケット長さを示す前記スイッチングヘッダを取り除き、残りのパケット部分のみを自身の後段へ伝送する。
SERDESチャンネル120は、高速シリアル通信規約のSERDESを用いて、スイッチングインターフェースモジュール100とスイッチングチップ110との間の通信をサポートする。通信連結の時、SERDESチャンネル120のインターフェースはシリアル通信であるので、スイッチングインターフェースモジュール100とスイッチングチップ110との間の物理的なデータ経路を減らすことができる。
シグナルリングチャンネル130は、スイッチングシステムにおいて初期設定して構成されたスイッチングポート番号を管理するポートテーブルと、ネットワーク設定値を管理するネットワークテーブルとを、スイッチングチップがシグナルリング信号とシグナルリングデータによって各スイッチングインターフェースモジュール100に知らせるためのチャンネルである。
図2は、本発明の一実施の形態に係るスイッチングチップの構造を示すブロック図である。図1及び図2を参照すると、スイッチングチップ110は大きく、SERDESインターフェース241と、特殊目的レジスタ230と、アドレステーブル220と、シグナルリングインターフェース210と、入力コントローラ251と、FIFOを制御する出力キュー252と、出力コントローラを備えるスケジューラー253とから構成される。
まず、SERDESインターフェース241は、スイッチングインターフェースモジュール100とスイッチングチップ110との間のデータ送受信のためのシリアル通信規約のSERDESをサポートするインターフェースであって、データの受信時には、スイッチングインターフェースモジュール100から伝送されるシリアルデータを入力し、第1のデータ変換部242にてパラレルデータに変換して入力コントローラ251へ伝送し、データの送信時には、出力コントローラから入力するパラレルデータを第2のデータ変換部243にてシリアルデータに変換してスイッチングインターフェースモジュール100へ伝送する。
特殊目的レジスタ230は、スイッチングチップ110の現在状態情報及びアドレステーブル220の情報を問合わせ可能なレジスタの集合であって、スイッチングチップ110の外部にあるCPUとのインターフェースを通じて問合わせが可能である。
スイッチングチップ110のその状態情報は、各ポート別に入力されたパケットの数、出力されたパケットの数及び各FIFOのデータ格納状態(フル、エンプティー、データカウント)を示す。
アドレステーブル220は、ポート別に構成されたネットワークテーブル及びネットワーク設定値別に構成されたポートテーブルの2種類テーブルを有する。
一実施例として、スイッチングチップ110を用いるスイッチングシステムの入出力ポートの数が8個(ポート数を表すためのビット数は、3ビット)であり、ユーザーの設定して用いるネットワーク設定値が16個(ネットワーク設定値を表すためのビット数は、4ビット)の場合、図3のように、ユーザーは8個のポートに所望のネットワークインターフェース16個のうちの最大8個を選択し、任意のポートに連結して用いることができる。
このような条件で設定されるネットワークテーブルは図4の通り、ポートテーブルは図5の通りである。
図4に示すように設定されたネットワークテーブルは、ポート番号をインデックスとして用いてその当ポートに如何なるネットワークが連結されているかを問合わせる時使われ、図5に示すように設定されたポートテーブルは、ネットワーク設定値をインデックスとして用いてその当ネットワークがスイッチングチップ110のどのポートに連結されているかを問合わせる時使われる。一方、ポートテーブルにおいてN/Aは、その当ネットワークがスイッチングポートに連結されていないということを意味する。
図6は、本発明に係るシグナルリングインターフェースのタイミング動作図である。図1〜図6を参照すると、シグナルリングインターフェース210は、スイッチングインターフェースモジュール100との間のシグナルリングによってポート番号及びネットワーク設定値を問合わせて、収集したそのポート番号及びネットワーク設定値の情報をスイッチングインターフェースモジュール100の全てに知らせる。
スイッチングポートがn+1個の場合、まずシグナルリングインターフェース210はポート番号0からnまでに連結されたスイッチングインターフェースモジュール100にネットワーク設定値を順次要請し(図2中のSigConfReq[n:0])、スイッチングインターフェースモジュール100は自身のネットワーク設定値を知らせる。この時、スイッチングチップ110とスイッチングインターフェースモジュール100との間のデータ送受信は、シグナルリング用のデータバスを介して行われる(図2中のSigBusData[m:0])。
このようにポート別に収集したネットワーク設定値を用いて、ネットワークテーブル及びポートテーブルを構成後、ポートテーブルの情報をシグナルリング用のデータバスを介してシグナルリング用のデータクロック(図2中のSigBusClk)と同期させ、ポート番号0からnまでのスイッチングインターフェースモジュール100に順次知らせる。この時、そのポートテーブル情報を順次知らせるように、そのポートにイネーブル信号(図2中のSigConfInd[n:0])を用いるとする。
前述のように、シグナルリングインターフェース210を通じて特定なポートに特定なネットワークが連結されているとの情報をスイッチングインターフェースモジュール100に知らせることによって、スイッチングインターフェースモジュール100は入力するパケットの宛先アドレスを判別し、ネットワーク設定アドレスに変えて、そのネットワーク設定アドレスにその当するポートへデータを伝送することができるようになる。
このため、SERDESチャンネル120でデータを伝送する時、入力パケットの宛先アドレスにその当するポート番号をスイッチングチップに知らせる。
入力コントローラ251は各ポートに個別に存在し、ポートの個数がn個の場合、入力コントローラ251もn個存在する。
スイッチングチップ110のSERDESインターフェース241を介してパケットを伝送しようとする時、SERDESインターフェース241は、パケットの切り換えられるべきポート番号を入力コントローラ251に知らせる。この時、入力コントローラ251はSERDESインターフェース241から取り受けたそのポート番号に基づいて、データをそのポートの出力キュー252へ伝送する。
また、入力コントローラ251の他の機能は、出力キュー252のテールドロップ手法を提供するものであって、出力キュー252の残量データ大きさ(格納可能空間)と入力するパケットのスイッチングヘッダのデータ大きさとを比較し、その残量データ大きさがその入力パケットのデータ大きさより小さく、パケットの全てを格納することができない場合、その入力パケットを取り捨てるようになる(ディスカード)。
出力キュー252はポートに個別に存在し、ポートの個数がn個の場合、出力キュー252もn個存在する。
各々の出力キュー252にはn個の独立なFIFOが存在し、FIFO N−to−Mは、ポートNに入力され、ポートMに切り換えられるパケットが格納されるFIFOを意味する。
前記のように出力キュー252を構成することによって、n個のポートにおいて同時にパケットが入力されても、パケットのスイッチングが可能になる。また、論理的には、図7に示すように、性能が最もよいものと知られたプルメッシュ方式のスイッチング技法を提供するようになる。
スケジューラー253は、ポート数がn個の時、一つの出力キュー252にはn個のFIFOが存在するために、n個のFIFOに格納されているパケットをスケジューラー253の出力コントローラによって一つずつ出力させる機能を果たす。
パケットを出力させる場合、FIFOに格納されているパケットの優先順位または多様なFIFO管理アルゴリズムによってスケジューラー253を具現して出力させることができる。
スケジューラー253がパケットを出力させるためにパケットを読み込む(リード)時には、スケジューラー253によりn個のFIFOからいずれか一つが選択されると、まずパケット大きさを示すスイッチングヘッダを読み出した後、スイッチングヘッダの値であるパケットの大きさ分パケットを読み出すと、パケット単位のデータスイッチングが可能になる。
図8は、本発明に係るFIFOのリード/ライト方法を示すタイミング動作図である。図1〜図8を参照すると、スイッチングインターフェースモジュール100はスイッチングしようとするパケットを、RXCLKに同期したRXEN信号に合せて、RXDATAに乗せてSERDESチャネルを介してスイッチングチップ110へ伝送する。この時、スイッチングインターフェースモジュール100は、宛先ポート情報も共にスイッチングチップ110に知らせるようになる。
宛先ポートの出力キュー252へ伝送されたクロック、イネーブル信号及びデータは、変換なしにそのままFIFOのWRCLK、WXEN及びWRDATAへ伝送され、FIFOはこれを基づいてライト動作を行う。
スケジューラー253がFIFOに格納されているパケットを読み込み出力させる時(リード時)、まずスイッチングヘッダを読み出すために、RDEN信号をRDCLKの1サイクル区間間発生させた後、パケットの大きさ分RDEN信号を発生させ、FIFOに格納されているパケットを読み出す。
スケジューラー253において読み出したパケットは、再びスイッチングヘッダと付けてTXCLK、TXEN及びTXDATA信号としてSERDESを通じて宛先ポートのスイッチングインターフェースモジュール100へ伝送する。
上記において、本発明の好適な実施の形態について説明したが、本発明の請求範囲を逸脱することなく、当業者は種々の改変を容易になし得る。
本発明の一実施の形態に係る可変長データパケットの異種ネットワークスイッチングシステムを示すブロック図である。 本発明の一実施の形態に係るスイッチングチップの構造を示すブロック図である。 本発明の一実施の形態に係るスイッチングチップを用いたネットワーク設定を示す図である。 本発明の一実施の形態に係るネットワークテーブルを示す図である。 本発明の一実施の形態に係るポートテーブルを示す図である。 本発明の一実施の形態に係るシグナルリングインターフェースのタイミング動作図である。 本発明の一実施の形態に係るフルメッシュスイッチング方式を示す図である。 本発明の一実施の形態に係るFIFOのリード/ライト方法を示すタイミング動作図である。
符号の説明
100:スイッチングインターフェースモジュール
110:スイッチングチップ
120:SERDESチャンネル
130:シグナルリングチャンネル
210:シグナルリングインターフェース
220:アドレステーブル
230:特殊目的レジスタ
240:SERDESブロック
241:SERDESインターフェース
242:第1のデータ変換部
243:第2のデータ変換部
250:スイッチングブロック
251:入力コントローラ
252:出力キュー
253:スケジューラー

Claims (19)

  1. 少なくても二つのネットワークと各々連結されてパケットを送受信する少なくとも二つのスイッチングインターフェースモジュールと、
    前記少なくとも二つのスイッチングインターフェースモジュールのうちの第1のスイッチングインターフェースモジュールからパケットを受信し、その受信したパケットを前記少なくとも二つのスイッチングインターフェースモジュールのうちの第2のスイッチングインターフェースモジュールに切り換えるスイッチングチップと、
    前記スイッチングインターフェースモジュールと前記スイッチングチップとの間で前記パケットを伝送するSERDESチャンネルと、
    前記スイッチングインターフェースモジュールと前記スイッチングチップとの間でポート番号を伝送するシグナルリングチャンネルとを含む可変長データパケットの異種ネットワークスイッチングシステム。
  2. 前記スイッチングインターフェースモジュールが、自身と連結されているネットワークから受信したパケットのデータ大きさの情報を用いて、前記パケットをカプセル化する請求項1に記載の可変長データパケットの異種ネットワークスイッチングシステム。
  3. 前記スイッチングチップが、
    前記ポート番号にその当するネットワーク設定値をマッチしたポートテーブルを格納するアドレステーブルと、
    前記スイッチングインターフェースモジュールと前記アドレステーブルとの間で前記ポートテーブルを伝送するシグナルリングインターフェースと、
    前記スイッチングインターフェースモジュールとの間で前記パケットを送受信し、スイッチングブロックとの間でパラレルデータに変換された前記パケットを伝送するSERDESブロックと、
    前記パケットの宛先ポート番号にその当する前記SERDESブロックに前記パケットを伝送するスイッチングブロックとを備える請求項1に記載の可変長データパケットの異種ネットワークスイッチングシステム。
  4. 前記スイッチングチップの状態情報を問合わせ可能なレジスタを、さらに備える請求項3に記載の可変長データパケットの異種ネットワークスイッチングシステム。
  5. 前記SERDESブロックが、
    前記少なくとも二つのスイッチングインターフェースモジュールとの前記パケットの送受信及び前記パケットの宛先ポート番号の受信のために、SERDES通信を各々サポートする少なくとも二つのSERDESインターフェースと、
    前記少なくとも二つのSERDESインターフェースから伝送されたシリアルデータをパラレルデータに変換し、その変換データを前記スイッチングブロックへ伝送する少なくとも二つの第1のデータ変換部と、
    前記スイッチングブロックから伝送されたパラレルデータをシリアルデータに変換し、その変換データを前記少なくとも二つのSERDESインターフェースへ伝送する少なくとも二つの第2のデータ変換部とを備える請求項3に記載の可変長データパケットの異種ネットワークスイッチングシステム。
  6. 前記スイッチングブロックが、
    前記パケットの宛先ポート番号にその当する出力キューに前記パケットを伝送する少なくとも二つの入力コントローラと、
    前記少なくとも二つの入力コントローラからパケットを伝送されて格納する少なくとも二つの出力キューと、
    前記少なくとも二つの出力キューから前記パケットを読み込んで、前記パケットの宛先ポート番号にその当する前記SERDESブロックへそのパケットを伝送する少なくとも二つのスケジュールとを備える請求項3に記載の可変長データパケットの異種ネットワークスイッチングシステム。
  7. 前記入力コントローラが、前記出力キューの格納可能なデータ大きさと格納されるパケットのデータ大きさとを比較し、その格納可能なデータ大きさがその格納される前記パケットのデータ大きさより小さい場合、その格納される前記パケットをドロップさせる請求項6に記載の可変長データパケットの異種ネットワークスイッチングシステム。
  8. 前記少なくとも二つの出力キューの各々が、前記少なくとも二つのスイッチングインターフェースモジュールと同数のFIFO格納部を備える請求項6に記載の可変長データパケットの異種ネットワークスイッチングシステム。
  9. 前記パケットが、そのパケットの入力ポート番号にその当するFIFO格納部に格納される請求項8に記載の可変長データパケットの異種ネットワークスイッチングシステム。
  10. 前記スケジューラーが、前記パケットを前記少なくとも二つのFIFO格納部からパケット単位で出力させる請求項6に記載の可変長データパケットの異種ネットワークスイッチングシステム。
  11. ポート番号及びネットワーク設定値を有する少なくとも二つのスイッチングインターフェースモジュールとの通信を通じて可変長データパケットの異種ネットワークスイッチングのためのアドレステーブルを構成する方法であって、
    前記ポート番号及び前記ネットワーク設定値を要請する第1の段階と、
    前記ポート番号及び前記ネットワーク設定値を受信する第2の段階と、
    受信した前記ポート番号及び前記ネットワーク設定値を基づいて、ポートテーブル及びネットワークテーブルを構成する第3の段階とを含むシグナルリングインターフェースを用いたアドレステーブル構成方法。
  12. 前記スイッチングインターフェースモジュールに前記ポートテーブルを送信する第4の段階を、さらに含む請求項11に記載のシグナルリングインターフェースを用いたアドレステーブル構成方法。
  13. 少なくても二つのスイッチングインターフェースモジュールのうちの第1のスイッチングインターフェースモジュールからパケットを受信する第1の段階と、
    受信した前記パケットをスイッチングブロックへ伝送する第2の段階と、
    伝送された前記パケットを切り換える第3の段階と、
    切り換えられた前記パケットを前記少なくとも二つのスイッチングインターフェースモジュールのうちの第2のスイッチングインターフェースモジュールへ送信する第4の段階とを含む可変長データパケットの異種ネットワークスイッチング方法。
  14. 前記第1の段階及び前記第4の段階が、SERDES通信によって行われる請求項13に記載の可変長データパケットの異種ネットワークスイッチング方法。
  15. 前記スイッチングインターフェースモジュールが、自身と連結されているネットワークから受信したパケットのデータ大きさ情報を用いて、前記パケットをカプセル化する請求項13に記載の可変長データパケットの異種ネットワークスイッチング方法。
  16. 前記第2の段階が、
    受信した前記パケットをパラレルデータに変換する第2aの段階と、
    変換した前記パケットをスイッチングブロックへ伝送する第2bの段階とを備える請求項13に記載の可変長データパケットの異種ネットワークスイッチング方法。
  17. 前記第3の段階が、
    伝送された前記パケットを少なくとも二つの出力キューのうち、前記パケットの宛先ポート番号にその当する出力キューへ前記パケットを伝送する第3aの段階と、
    前記パケットを、出力キューの少なくとも二つのFIFO格納部のうち、前記パケットの入力ポート番号にその当するFIFO格納部に格納する第3bの段階と、
    格納した前記パケットをパケット単位で出力させる第3cの段階とを備える請求項13に記載の可変長データパケットの異種ネットワークスイッチング方法。
  18. 前記第3aの段階が、前記出力キューの格納可能なデータ大きさと格納されるパケットのデータ大きさとを比較し、その格納可能なデータ大きさがその格納される前記パケットのデータ大きさより小さい場合、その格納される前記パケットをドロップさせる請求項17に記載の可変長データパケットの異種ネットワークスイッチング方法。
  19. 前記第4の段階が、
    前記スイッチングブロックから切り換えられた前記パケットを伝送される第4aの段階と、
    伝送された前記パケットをシリアルデータに変換する第4bの段階と、
    変換した前記パケットをSERDES通信によって前記第2のスイッチングインターフェースモジュールへ送信する第4cの段階とを備える請求項13に記載の可変長データパケットの異種ネットワークスイッチング方法。
JP2006351540A 2005-12-28 2006-12-27 可変長データパケットの異種ネットワークスイッチングシステム及びその方法、並びにシグナルリングインターフェースを用いたアドレステーブル構成方法 Expired - Fee Related JP5183922B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20050132322A KR100750880B1 (ko) 2005-12-28 2005-12-28 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한시스템 및 방법
KR10-2005-0132322 2005-12-28

Publications (2)

Publication Number Publication Date
JP2007181210A true JP2007181210A (ja) 2007-07-12
JP5183922B2 JP5183922B2 (ja) 2013-04-17

Family

ID=38193635

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006351540A Expired - Fee Related JP5183922B2 (ja) 2005-12-28 2006-12-27 可変長データパケットの異種ネットワークスイッチングシステム及びその方法、並びにシグナルリングインターフェースを用いたアドレステーブル構成方法

Country Status (4)

Country Link
US (1) US8165115B2 (ja)
JP (1) JP5183922B2 (ja)
KR (1) KR100750880B1 (ja)
CN (1) CN101001209B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011188155A (ja) * 2010-03-08 2011-09-22 Mitsubishi Electric Corp 独自ネットワークを集線可能とした汎用スイッチングハブ

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7376191B2 (en) * 2000-10-27 2008-05-20 Lightwaves Systems, Inc. High bandwidth data transport system
US7986729B2 (en) * 1999-10-28 2011-07-26 Lightwaves Systems, Inc. High bandwidth data transport system
US8270452B2 (en) * 2002-04-30 2012-09-18 Lightwaves Systems, Inc. Method and apparatus for multi-band UWB communications
US7545868B2 (en) * 2001-03-20 2009-06-09 Lightwaves Systems, Inc. High bandwidth data transport system
US7983349B2 (en) * 2001-03-20 2011-07-19 Lightwaves Systems, Inc. High bandwidth data transport system
US7961705B2 (en) 2003-04-30 2011-06-14 Lightwaves Systems, Inc. High bandwidth data transport system
US8296461B2 (en) * 2007-08-07 2012-10-23 Object Innovation Inc. Data transformation and exchange
US8345778B2 (en) 2007-10-29 2013-01-01 Lightwaves Systems, Inc. High bandwidth data transport system
CN105284155B (zh) * 2013-03-10 2019-02-22 Lg电子株式会社 在聚合多个通信系统的网络中执行信道切换的方法及用于该方法的设备
US9191441B2 (en) * 2013-03-15 2015-11-17 International Business Machines Corporation Cell fabric hardware acceleration
CN107800639B (zh) 2016-09-06 2020-04-14 华为技术有限公司 交换装置、交换装置组、数据传输方法和计算机系统
KR101909095B1 (ko) * 2016-12-20 2018-10-17 서울여자대학교 산학협력단 이기종 기기의 호환성을 위한 스마트홈 게이트웨이의 정보 변환 시스템
CN113271266B (zh) * 2021-04-21 2024-03-22 锐捷网络股份有限公司 异构交换芯片的报文转发方法及设备

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6343447A (ja) * 1986-08-06 1988-02-24 エイ・ティ・アンド・ティ・コーポレーション 交換装置
JPH088973A (ja) * 1994-06-10 1996-01-12 At & T Corp パケット交換ネットワーク内での背圧トラフィックを調整する方法
JPH11346246A (ja) * 1998-04-01 1999-12-14 Hitachi Ltd 可変長パケット交換機および交換方法
JP2000022755A (ja) * 1998-07-02 2000-01-21 Hitachi Ltd ネットワーク装置
JP2002171274A (ja) * 2000-11-14 2002-06-14 Sancastle Technologies Ltd データ転送方法及びデータ転送装置
JP2002354009A (ja) * 2001-05-30 2002-12-06 Nippon Telegr & Teleph Corp <Ntt> ネットワークノード装置とパケット処理方法およびプログラム
JP2003152774A (ja) * 2001-11-19 2003-05-23 Matsushita Electric Ind Co Ltd 可変長パケット交換機
JP2005539456A (ja) * 2002-09-18 2005-12-22 コリア エレクトロニクス テクノロジ インスティチュート 異機種ネットワーク・プロトコルとマルチメディア・データの統合処理方法及び装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6775274B1 (en) * 2000-01-27 2004-08-10 International Business Machines Corporation Circuit and method for providing secure communication over data communication interconnects
US7023841B2 (en) * 2000-12-15 2006-04-04 Agere Systems Inc. Three-stage switch fabric with buffered crossbar devices
JP4319855B2 (ja) * 2002-05-24 2009-08-26 アルカテル・カナダ・インコーポレイテツド アクセスネットワークへ/からの広帯域ネットワークトラフィックの伝送のための区分されたインターフェイス構成
KR20040005276A (ko) * 2002-07-09 2004-01-16 삼성전자주식회사 기가비트 이더넷 레이어 2 스위치 기능을 갖는 이더넷오버 동기 디지털 계층 처리 장치
WO2004014041A1 (en) * 2002-08-06 2004-02-12 Matsushita Electric Industrial Co., Ltd. Packet routing device and packet routing method
US20040030766A1 (en) * 2002-08-12 2004-02-12 Michael Witkowski Method and apparatus for switch fabric configuration
KR100477513B1 (ko) * 2002-11-25 2005-03-17 전자부품연구원 이기종 프로토콜간 상호 데이터 전송을 위한 공통프로토콜 계층 구조 및 방법과 공통 프로토콜 패킷
US7860096B2 (en) * 2004-06-08 2010-12-28 Oracle America, Inc. Switching method and apparatus for use in a communications network
US7782873B2 (en) * 2005-08-23 2010-08-24 Slt Logic, Llc Omni-protocol engine for reconfigurable bit-stream processing in high-speed networks

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6343447A (ja) * 1986-08-06 1988-02-24 エイ・ティ・アンド・ティ・コーポレーション 交換装置
JPH088973A (ja) * 1994-06-10 1996-01-12 At & T Corp パケット交換ネットワーク内での背圧トラフィックを調整する方法
JPH11346246A (ja) * 1998-04-01 1999-12-14 Hitachi Ltd 可変長パケット交換機および交換方法
JP2000022755A (ja) * 1998-07-02 2000-01-21 Hitachi Ltd ネットワーク装置
JP2002171274A (ja) * 2000-11-14 2002-06-14 Sancastle Technologies Ltd データ転送方法及びデータ転送装置
JP2002354009A (ja) * 2001-05-30 2002-12-06 Nippon Telegr & Teleph Corp <Ntt> ネットワークノード装置とパケット処理方法およびプログラム
JP2003152774A (ja) * 2001-11-19 2003-05-23 Matsushita Electric Ind Co Ltd 可変長パケット交換機
JP2005539456A (ja) * 2002-09-18 2005-12-22 コリア エレクトロニクス テクノロジ インスティチュート 異機種ネットワーク・プロトコルとマルチメディア・データの統合処理方法及び装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011188155A (ja) * 2010-03-08 2011-09-22 Mitsubishi Electric Corp 独自ネットワークを集線可能とした汎用スイッチングハブ

Also Published As

Publication number Publication date
CN101001209B (zh) 2012-02-15
KR20070069822A (ko) 2007-07-03
JP5183922B2 (ja) 2013-04-17
CN101001209A (zh) 2007-07-18
KR100750880B1 (ko) 2007-08-22
US20070147386A1 (en) 2007-06-28
US8165115B2 (en) 2012-04-24

Similar Documents

Publication Publication Date Title
JP5183922B2 (ja) 可変長データパケットの異種ネットワークスイッチングシステム及びその方法、並びにシグナルリングインターフェースを用いたアドレステーブル構成方法
US8139589B2 (en) Gateway apparatus for providing multi-channel functionality in sensor network, and method and apparatus for interfacing using serial peripheral interface in the gateway apparatus
Dielissen et al. Concepts and implementation of the Philips network-on-chip
EP1249978B1 (en) Device and method for transmission in a switch
US5668811A (en) Method of maintaining frame synchronization in a communication network
KR100458373B1 (ko) 이기종 프로토콜과 멀티미디어 데이터의 통합처리 방법 및장치
JP2006238413A (ja) Usbハブ、usb対応装置及び通信システム
EP3468115B1 (en) Method to improve availabilty of real-time computer networks
JP2002507365A (ja) 高度統合イーサネット・ネットワーク要素
US8660117B2 (en) Packet switching device and local communication network with such a packet switching device
JP2007115252A (ja) AXIが適用されたNoCルータとNI、NoCシステム、及びそのインターリーブ方法
TW201012153A (en) Single network interface card (NIC) with multiple-ports and method thereof
KR20190084315A (ko) 네트워크 장치 및 네트워크 장치의 전송 선택 방법
US20170099222A1 (en) Method for data communication with reduced overhead in a real-time capable ethernet data network
US7151752B2 (en) Method for the broadcasting of a data packet within a switched network based on an optimized calculation of the spanning tree
US20160132446A1 (en) Network subscriber
US7251703B1 (en) Method of time stamping to enable device bridging over dissimilar buses
JP2008211569A (ja) フレーム転送装置
US20050117571A1 (en) Distribution of time division multiplexed data through packet connections
EP2499790B1 (en) Integrated circuit arrangement for buffering service requests
Berisa et al. Investigating and Analyzing CAN-to-TSN Gateway Forwarding Techniques
Park et al. Design of an integrated fieldbus gateway
CN113923077A (zh) Modbus-tsn网关芯片
US20040246995A1 (en) Methods for the insertion and processing of information for the synchronization of a destination node with a data stream crossing a basic network of heterogeneous network, and corresponding nodes
WO2023040650A1 (zh) 一种报文周期的确定方法及其相关装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20091224

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110412

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110614

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20110914

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20110920

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20111014

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20111019

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111114

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20111115

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120724

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20121023

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20121026

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121121

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20121218

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130116

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160125

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees