KR100750880B1 - 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한시스템 및 방법 - Google Patents

가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한시스템 및 방법 Download PDF

Info

Publication number
KR100750880B1
KR100750880B1 KR20050132322A KR20050132322A KR100750880B1 KR 100750880 B1 KR100750880 B1 KR 100750880B1 KR 20050132322 A KR20050132322 A KR 20050132322A KR 20050132322 A KR20050132322 A KR 20050132322A KR 100750880 B1 KR100750880 B1 KR 100750880B1
Authority
KR
South Korea
Prior art keywords
packet
switching
interface module
switching interface
data
Prior art date
Application number
KR20050132322A
Other languages
English (en)
Other versions
KR20070069822A (ko
Inventor
최광순
박영충
안양근
정광모
Original Assignee
전자부품연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전자부품연구원 filed Critical 전자부품연구원
Priority to KR20050132322A priority Critical patent/KR100750880B1/ko
Priority to JP2006351540A priority patent/JP5183922B2/ja
Priority to US11/617,181 priority patent/US8165115B2/en
Priority to CN2006101682499A priority patent/CN101001209B/zh
Publication of KR20070069822A publication Critical patent/KR20070069822A/ko
Application granted granted Critical
Publication of KR100750880B1 publication Critical patent/KR100750880B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3009Header conversion, routing tables or routing tags
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/66Arrangements for connecting between networks having differing types of switching systems, e.g. gateways
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/901Buffering arrangements using storage descriptor, e.g. read or write pointers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/40Network security protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/35Switches specially adapted for specific applications
    • H04L49/355Application aware switches, e.g. for HTTP

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한 시스템 및 방법에 관한 것으로, 보다 자세하게는 특정 네트워크의 종류를 나타내는 네트워크 설정값 및 자신이 연결되는 포트의 포트번호 정보를 갖는 스위칭 인터페이스 모듈과 패킷을 스위칭해 주는 스위칭 칩간의 시리얼 통신을 통한 가변 길이 데이터 패킷의 이종 네트워크 스위칭에 관한 것이다.
본 발명의 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한 시스템은 적어도 두 개의 네트워크와 각각 연결되어 패킷을 송수신할 수 있는 적어도 두 개의 스위칭 인터페이스 모듈; 상기 적어도 두 개의 스위칭 인터페이스 모듈 중 제1 스위칭 인터페이스 모듈로부터 패킷을 수신하고, 수신된 패킷을 상기 적어도 두 개의 스위칭 인터페이스 모듈 중 제2 스위칭 인터페이스 모듈로 스위칭하는 스위칭 칩; 상기 스위칭 인터페이스 모듈과 상기 스위칭 칩간에 상기 패킷을 전달하기 위한 SERDES 채널; 및 상기 스위칭 인터페이스 모듈과 상기 스위칭 칩간에 포트번호를 전달하기 위한 시그널링 채널로 구성됨에 기술적 특징이 있다.
이종네트워크, 패킷스위칭, SERDES, 네트워크테이블, 포트테이블, FIFO

Description

가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한 시스템 및 방법{Switching system and its mechanism which enables data-switching of variable-length packets and heterogeneous network packets}
도 1은 본 발명의 일실시예에 따른 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템을 나타내는 블록도,
도 2는 본 발명의 일실시예에 따른 스위칭 칩의 구조를 나타내는 블록도,
도 3은 본 발명에 따른 스위칭 칩을 이용한 네트워크 설정을 나타내는 일실시예,
도 4는 본 발명에 따른 네트워크테이블을 나타내는 일실시예,
도 5는 본 발명에 따른 포트테이블을 나타내는 일실시예,
도 6은 본 발명의 일실시예에 따른 시그널링 인터페이스의 타이밍 동작도,
도 7은 Full-Mesh 스위칭 방식을 나타내는 일실시예, 및
도 8은 본 발명의 일실시예에 따른 FIFO의 read/write 방법을 나타내는 타이밍 동작도이다.
<도면의 주요 부분에 대한 부호의 설명>
100: 스위칭 인터페이스 모듈 110: 스위칭 칩
120: SERDES 채널 130: 시그널링 채널
210: 시그널링 인터페이스 220: 주소테이블
230: 특수목적 레지스터 240: SERDES 블록
241: SERDES 인터페이스 242: 제1데이터변환부
243: 제2데이터변환부 250: 스위칭 블록
251: 입력컨트롤러 252: 출력 큐
253: 스케줄러
본 발명은 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한 시스템 및 방법에 관한 것으로, 보다 자세하게는 특정 네트워크의 종류를 나타내는 네트워크 설정값 및 자신이 연결되는 포트의 포트번호 정보를 갖는 스위칭 인터페이스 모듈과 패킷을 스위칭해 주는 스위칭 칩간의 시리얼 통신을 통한 가변 길이 데이터 패킷의 이종 네트워크 스위칭에 관한 것이다.
현재 홈 네트워크 환경에는 이더넷, 무선랜, IEEE1394, PLC, ZigBee, UWB, Bluetooth 등 다양한 종류의 네트워크 프로토콜이 사용되고 있으며, 향후에도 새로운 네트워크 기술이 등장하여 홈 네트워크 환경에서 사용될 것이다.
이러한 환경에서 홈 게이트웨이는 다양한 종류의 네트워크를 수용할 수 있을 뿐만 아니라, 이들 이기종 네트워크 사이에 상호 데이터 통신을 위해 데이터 스위칭을 필요로 한다. 또한, 홈 네트워크 서비스는 홈 엔터테인먼트, 오디오, 비디오, 방송, 통신이 융합되어 고속의 데이터 처리 및 고속의 스위칭 방식을 필요로 한다.
따라서, 홈 네트워크 환경과 서비스를 위하여 홈 게이트웨이에 적용할 수 있는 이기종 네트워크 데이터의 스위칭을 위한 스위칭 방법과 이를 기반으로 설계된 칩의 구조에 대한 개발이 요구되고 있다.
종래의 홈 게이트웨이에서는 이더넷 스위칭 칩 또는 IP 스위칭 칩을 이용한 스위칭 기법과, PC 기반의 PCI 버스를 이용한 데이터 스위칭 방식을 주로 사용하였다.
먼저, 이더넷 스위칭 칩을 이용한 스위칭 기법은 L2 스위칭 방식으로 OSI-7 계층 구조에서 Layer 2인 Data Link Layer의 주소를 이용한 스위칭 방식으로, 이더넷 기반의 홈 게이트웨이 구현에 주로 사용되었다.
다른 종래 기술의 경우 경우, 이더넷 스위칭 칩을 사용하여 홈 게이트웨이를 구현할 때, 각 네트워크 인터페이스마다 이더넷 주소를 할당하여 홈 게이트웨이로 유입되는 이기종 네트워크 데이터에 이더넷 헤더를 덧붙여(encapsulation) 마치 홈 게이트웨이 내부에서는 이더넷 데이터가 스위칭되는 것처럼 동작시킨다.
그리고, IP 스위칭 칩을 이용한 스위칭 기법은 이더넷 스위칭 기법과 비슷하나, Layer 3 주소인 IP 주소를 이용하여 홈 게이트웨이로 입력되는 데이터를 스위칭하는 방식으로, 주로 인터넷과 같은 IP 서비스만을 위한 홈 게이트웨이에 많이 사용되는 방식이다.
PCI 버스를 이용한 데이터 스위칭 방식은 스위칭 방식이라기보다는 버스를 이용한 데이터 전달 방식이 범용적으로 많이 사용된다.
그러나, 이더넷 스위칭 칩 및 IP 스위칭 칩을 이용한 스위칭 기법은 주로 홈 네트워크 환경에서 IP 기반의 서비스를 할 때 사용되므로, 다양한 네트워크 프로토콜을 수용하기에는 적합하지 않다.
또한, 스위칭 칩으로 입력되는 데이터 처리시에도 특정 바이트 사이즈(최대 이더넷 패킷 크기 또는 IP 패킷 크기)로 데이터를 가공(스위칭 칩으로 유입되는 데이터 크기가 스위칭 칩이 처리하는 패킷 단위보다 작을 경우 널(null) 데이터를 패딩(padding))하기 때문에 스위칭 칩 내부에 메모리 리소스를 비효율적으로 사용할 뿐만 아니라, 별도의 데이터 처리 시간도 필요로 하는 문제점이 있다. 이와 같이 처리하는 이유는 스위칭 칩 내부에 가변 길이의 데이터를 write하고 read할 때 메모리 관리의 어려움 때문이다.
이러한 이유로 다양한 네트워크 프로토콜이 존재하는 홈 네트워크 환경에서는 프로토콜별로 사용하는 주소 체계도 다를 뿐만 아니라, 데이터 크기도 가변적이기 때문에 기존의 스위칭 칩을 이용하여 홈 게이트웨이에 적용하기에는 문제가 있다.
따라서, 상기와 같은 문제점을 해결하기 위하여 안출된 본 발명은 홈 네트워 크 환경과 홈 네트워크 서비스를 위하여 홈 게이트웨이에 적용할 수 있는 가변길이의 이기종 네트워크 데이터의 스위칭을 위한 스위칭 시스템 및 스위칭 방법을 제공함에 목적이 있다.
본원의 제1발명에 따른 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템은, 적어도 두 개의 네트워크와 각각 연결되어 패킷을 송수신할 수 있는 적어도 두 개의 스위칭 인터페이스 모듈; 상기 적어도 두 개의 스위칭 인터페이스 모듈 중 제1 스위칭 인터페이스 모듈로부터 패킷을 수신하고, 수신된 패킷을 상기 적어도 두 개의 스위칭 인터페이스 모듈 중 제2 스위칭 인터페이스 모듈로 스위칭하는 스위칭 칩; 상기 스위칭 인터페이스 모듈과 상기 스위칭 칩간에 상기 패킷을 전달하기 위한 SERDES 채널; 및 상기 스위칭 인터페이스 모듈과 상기 스위칭 칩간에 포트번호를 전달하기 위한 시그널링 채널을 포함한다.
본원의 제2발명에 따른 시그널링 인터페이스를 이용한 주소테이블 구성 방법은, 포트번호 및 네트워크 설정값을 갖는 적어도 두 개의 스위칭 인터페이스 모듈과의 통신을 통해 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한 주소테이블을 구성함에 있어서, 상기 포트번호 및 네트워크 설정값을 요청하는 제1단계; 상기 포트번호 및 네트워크 설정값을 수신하는 제2단계; 및 수신한 상기 포트번호 및 네트워크 설정값을 바탕으로 포트테이블 및 네트워크테이블을 구성하는 제3단계를 포함한다.
본원의 제3발명에 따른 가변 길이 데이터 패킷의 이종 네트워크 스위칭 방법은, 적어도 두 개의 스위칭 인터페이스 모듈 중 제1 스위칭 인터페이스 모듈로부터 패킷을 수신하는 제1단계; 수신한 상기 패킷을 스위칭 블록으로 전달하는 제2단계; 전달받은 상기 패킷을 스위칭하는 제3단계; 및 스위칭된 상기 패킷을 상기 적어도 두 개의 스위칭 인터페이스 모듈 중 상기 패킷의 목적지 포트번호에 해당하는 제2 스위칭 인터페이스 모듈로 송신하는 제4단계를 포함한다.
본 명세서 및 청구범위에 사용된 용어나 단어는 통상적이거나 사전적인 의미로 한정해서 해석되어서는 아니되며, 발명자는 그 자신의 발명을 가장 최선의 방법으로 설명하기 위해 용어의 개념을 적절하게 정의할 수 있다는 원칙에 입각하여 본 발명의 기술적 사상에 부합하는 의미와 개념으로 해석되어야만 한다.
따라서, 본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 가장 바람직한 일 실시예에 불과할 뿐이고 본 발명의 기술적 사상을 모두 대변하는 것은 아니므로, 본 출원시점에 있어서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있음을 이해하여야 한다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다.
도 1은 본 발명의 일실시예에 따른 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템을 나타내는 블록도이다. 도 1을 참조하면, 스위칭 시스템(switching system)은 특정 네트워크와의 패킷 송수신을 위한 스위칭 인터페이스 모듈(switching interface module, 100)과 하나의 스위칭 인터페이스 모듈로부터 입력 받은 패킷을 목적지 네트워크에 연결된 다른 하나의 스위칭 인터페이스 모듈로 스위칭해 주는 스위칭 칩(switching chip, 110)을 포함한다.
또한, 스위칭 인터페이스 모듈(100)과 스위칭 칩(110)간의 데이터 교환을 위해 SERDES(serialization and deserialization) 채널(120)과 시그널링(signaling) 채널(130)을 포함한다.
스위칭 인터페이스 모듈(100)은 스위칭 정보 교환을 위해 스위칭 시스템에 전원이 인가된 후 자신이 연결되어 있는 스위칭 포트번호와 자신이 담당하는 네트워크 종류를 나타내는 특정값인 네트워크 설정값을 설정한다. 네트워크 설정값은 사용자 및 시스템 설계자가 임의로 정의하여 사용할 수 있다.
또한, 스위칭 칩(110)과 스위칭 인터페이스 모듈(100)의 시그널링을 통해 스위칭 칩(110)은 몇 번 스위칭 포트에 어떠한 네트워크 종류의 인터페이스 카드가 있는지에 대한 정보를 수집하게 되는데, 이때 스위칭 칩(110)이 상기 정보 요구시 스위칭 인터페이스 모듈(100)은 상기 설정한 자신의 스위칭 포트번호와 네트워크 설정값을 스위칭 칩(110)에게 알려준다.
패킷 송신시 스위칭 인터페이스 모듈(100)은 자신에게 입력되는 패킷을 스위칭 칩(110)이 목적지 포트(destination port)로 스위칭할 수 있도록 하기 위해 목적지 포트 정보를 스위칭 칩(110)에 알려주는 역할을 수행한다. 또한, 가변 길이의 패킷을 스위칭 칩(110)이 저장할 수 있도록 패킷의 크기정보(스위칭 헤더)만을 입력 패킷 앞단에 붙이는 역할도 한다. 즉, 스위칭 동작을 위한 일종의 헤더로 입력 패킷을 캡슐화(encapsulation)하는 것이다.
패킷 수신시 스위칭 인터페이스 모듈(100)은 스위칭 칩(110)으로부터 수신한 패킷에서 앞단의 패킷 길이를 나타내는 상기 스위칭 헤더를 지우고 나머지 패킷 부분만을 자신의 뒷단으로 전달한다.
SERDES 채널(120)은 고속 시리얼 통신 규약인 SERDES를 이용하여 스위칭 인터페이스 모듈(100)과 스위칭 칩(110)간 통신을 지원한다. 통신 연결시 SERDES 채널(120)의 인터페이스는 시리얼 통신이기 때문에 스위칭 인터페이스 모듈(100)과 스위칭 칩(110)간의 물리적인 데이터 경로를 줄일 수 있다.
시그널링 채널(130)은 스위칭 시스템에서 초기 설정되어 구성된 상기 스위칭 포트번호를 관리하는 포트테이블 및 네트워크 설정값을 관리하는 네트워크테이블을 스위칭 칩이 시그널링 신호와 시그널링 데이터를 통해 각 스위칭 인터페이스 모듈(100)에게 알려주기 위한 채널이다.
도 2는 본 발명의 일실시예에 따른 스위칭 칩의 구조를 나타내는 블록도이다. 도 1 및 도 2를 참조하면, 스위칭 칩(110)은 크게 SERDES 인터페이스(SERDES Interface)(241), 특수 목적 레지스터(Special-Purpose Registers)(230), 주소테이블(Address Table)(220), 시그널링 인터페이스(Signalling Interface)(210), 입력컨트롤러(Input Controller)(251), FIFO를 제어하는 출력 큐(Output Queue)(252) 및 출력컨트롤러(Output Controller)를 포함하는 스케줄러(Scheduler)(253)로 구성된다.
먼저, SERDES 인터페이스(241)는 스위칭 인터페이스 모듈(100)과 스위칭 칩(110)간의 데이터 송수신을 위한 시리얼 통신 규약인 SERDES를 지원하는 인터페이 스로서, 데이터 수신시에는 스위칭 인터페이스 모듈(100)로부터 전송되는 시리얼(serial) 데이터를 입력받아 제1데이터변환부(242)를 통해 병렬(parallel) 데이터로 변환하여 입력컨트롤러(251)로 전달하고, 데이터 송신시에는 출력컨트롤러로부터 전달받은 병렬 데이터를 제2데이터변환부(243)를 통해 시리얼 데이터로 변환하여 스위칭 인터페이스 모듈(100)로 전송한다.
특수 목적 레지스터(230)는 스위칭 칩(110)의 현재 상태 정보 및 주소테이블(address tables)(220) 정보를 조회할 수 있는 레지스터의 집합으로서, 스위칭 칩(110) 외부의 CPU와의 인터페이스를 통해 조회가 가능하다.
스위칭 칩(110)의 상기 상태 정보는 각 포트별로 입력된 패킷의 수, 출력된 패킷의 수 및 각 FIFO의 데이터 저장 상태(full, empty, data count)를 나타낸다.
주소테이블(220)은 포트별로 구성된 네트워크테이블과 네트워크 설정값별로 구성된 포트테이블의 두 가지 테이블이 포함한다.
일실시예로서, 스위칭 칩(110)을 사용한 스위칭 시스템의 입출력 포트수가 8개(포트수를 표현하기 위한 비트수는 3비트)이고, 사용자가 설정하여 사용하는 네트워크 설정값이 16개(네트워크 설정값을 표현하기 위한 비트수는 4비트)인 경우, 사용자는 도 3과 같이 8개의 포트에 사용자가 원하는 네트워크 인터페이스 16개 중 최대 8개를 선택하여 임의의 포트에 연결해서 사용할 수 있다.
이러한 조건에서 설정되는 네트워크테이블은 도 4와 같으며, 포트테이블은 도 5와 같다.
도 4와 같이 설정된 네트워크테이블은 포트번호를 인덱스(index)로 사용하여 해당 포트에 어떠한 네트워크가 연결되어 있는지 조회할 때 사용되며, 도 5와 같이 설정된 포트테이블은 네트워크 설정값을 인덱스로 사용하여 해당 네트워크가 스위칭 칩(110)의 어느 포트에 연결되어 있는지 조회할 때 사용된다. 한편 포트테이블에서 N/A는 해당 네트워크가 스위칭 포트에 연결되어 있지 않다는 의미이다.
도 6은 본 발명에 따른 시그널링 인터페이스의 타이밍 동작도이다. 도 1 내지 도 6을 참조하면, 시그널링 인터페이스(210)는 스위칭 인터페이스 모듈(100)과의 시그널링을 통해 포트번호와 네트워크 설정값을 조회하고, 수집된 상기 포트번호 및 네트워크 설정값 정보를 모든 스위칭 인터페이스 모듈(100)에게 알려준다.
스위칭 포트가 n+1개일 경우, 먼저 시그널링 인터페이스(210)는 순차적으로 포트번호 0부터 n까지 연결된 스위칭 인터페이스 모듈(100)에게 네트워크 설정값을 요청하고(도 2에서의 SigConfReq[n:0]), 스위칭 인터페이스 모듈(100)은 자신의 네트워크 설정값을 알려준다. 이때, 스위칭 칩(110)과 스위칭 인터페이스 모듈(100)간의 데이터 송수신은 시그널링용 데이터 버스를 통해 이루어진다(도 2에서의 SigBusData[m:0]).
이렇게 포트별로 수집된 네트워크 설정값을 이용하여 네트워크테이블과 포트테이블을 구성한 뒤, 포트테이블 정보를 시그널링용 데이터 버스를 통해 시그널링용 데이터 클럭(도 2에서의 SigBusClk)에 동기시켜 포트번호 0부터 n까지의 스위칭 인터페이스 모듈(100)에게 순차적으로 알려준다. 이때, 상기 포트테이블 정보를 순차적으로 알려주기 위해 해당 포트로 하여금 enable 신호(도 2에서의 SigConfInd[n:0])를 사용하도록 한다.
상기와 같이 시그널링 인터페이스(210)를 통해 특정 포트에 특정 네트워크가 연결되어 있다는 정보를 스위칭 인터페이스 모듈(100)에게 알려줌으로써, 스위칭 인터페이스 모듈(100)은 자신에게 입력되는 패킷의 목적지 주소를 판별하여 네트워크 설정 주소로 바꾸고 네트워크 설정 주소에 해당하는 포트로 데이터를 전송할 수 있게 된다.
이를 위해 SERDES 채널(120)로 데이터를 전송할 때 입력 패킷의 목적지 주소에 해당하는 포트번호를 스위칭 칩에게 알려준다.
입력컨트롤러(251)는 각 포트에 개별적으로 존재하는 것으로 포트의 개수가 n개이면 입력컨트롤러(251)도 n개가 존재한다.
스위칭 칩(110)의 SERDES 인터페이스(241)를 통해 패킷을 전송하고자 할 때, SERDES 인터페이스(241)는 패킷이 스위칭 되어야 할 포트번호를 입력컨트롤러(251)에 알려준다. 이때 입력컨트롤러(251)는 SERDES 인터페이스(241)에서 알려주는 포트번호를 이용하여 데이터를 해당 포트의 출력 큐(252)로 전달해 준다.
또한, 입력컨트롤러(251)의 또 다른 역할은 출력 큐(252)의 tail-drop 기법을 제공해 주는 것으로서, 출력 큐(252)의 잔량 데이터 크기(저장가능 공간)와 입력되는 패킷의 스위칭 헤더의 데이터 크기를 비교하여 상기 잔량 데이터 크기가 상기 입력 패킷의 데이터 크기보다 작아 패킷 전체가 저장될 수 없을 경우 입력된 패킷을 버리게 된다(discard).
출력 큐(252)는 포트에 개별적으로 존재하는 것으로 포트의 개수가 n개이면 출력 큐(252)도 n개가 존재한다.
각각의 출력 큐(252)에는 n개의 독립적인 FIFO가 존재하며, FIFO N-to-M은 포트 N으로 입력되어 포트 M으로 스위칭 되는 패킷이 저장되는 FIFO를 의미한다.
상기와 같이 출력 큐(252)를 구성함으로써 n개의 포트에서 동시에 패킷이 입력되더라도 패킷의 스위칭이 가능해진다. 또한, 논리적으로는 도 7과 같이 성능이 가장 좋은 것으로 알려진 풀메쉬(Full-Mesh) 방식의 스위칭 기법을 제공하게 된다.
스케줄러(253)는 포트 수가 n개일 때, 하나의 출력 큐(252)에는 n개의 FIFO가 존재하기 때문에 n개의 FIFO에 저장되어 있는 패킷을 스케줄러(253)의 출력컨트롤러를 통해 하나씩 출력시키는 역할을 한다.
패킷을 출력시킬 때는 FIFO에 저장되어 있는 패킷의 우선 순위 또는 다양한 FIFO 관리 알고리즘을 통해 스케줄러(253)를 구현하여 출력시킬 수 있다.
스케줄러(253)가 패킷을 출력시키기 위해 패킷을 읽어들일 때(read 시)에는, n개의 FIFO 중에서 스케줄러(253)에 의해 하나의 FIFO가 선택되어지면 먼저 패킷 크기를 나타내는 스위칭 헤더를 읽은 후, 스위칭 헤더 값인 패킷의 크기만큼 패킷을 읽어내면 패킷 단위의 데이터 스위칭이 가능해진다.
도 8은 본 발명에 따른 FIFO의 read/write 방법을 나타내는 타이밍 동작도이다. 도 1 내지 도 8을 참조하면, 스위칭 인터페이스 모듈(100)은 스위칭하고자 하는 패킷을 RXCLK에 동기된 RXEN 신호에 맞추어 RXDATA에 실어서 SERDES 채널을 통해 스위칭 칩(110)으로 전송한다. 이때 스위칭 인터페이스 모듈(100)은 목적지 포트 정보도 함께 스위칭 칩(110)으로 알려주게 된다.
목적지 포트의 출력 큐(252)로 전달된 clk 및 enable 신호와 데이터는 변환 없이 그대로 FIFO의 WRCLK, WREN 및 WRDATA로 전달되고, FIFO는 이를 바탕으로 write 동작을 수행한다.
스케줄러(253)가 FIFO에 저장된 패킷을 읽어들여 출력시킬 때(read 시), 먼저 스위칭 헤더를 읽기 위해 RDEN 신호를 RDCLK의 1 사이클(cycle) 구간동안 발생시킨 후 패킷의 크기만큼 RDEN 신호를 발생시켜 FIFO에 저장된 패킷을 읽어낸다.
스케줄러(253)에서 읽은 패킷은 다시 스위칭 헤더와 붙여서 TXCLK, TXEN 및 TXDATA 신호로 SERDES를 통해 목적지 포트의 스위칭 인터페이스 모듈(100)로 전송한다.
본 발명은 이상에서 살펴본 바와 같이 바람직한 실시예를 들어 도시하고 설명하였으나, 상기한 실시예에 한정되지 아니하며 본 발명의 정신을 벗어나지 않는 범위 내에서 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해 본 발명의 기술사상과 아래에 기재될 특허청구범위의 균등범위 내에서 다양한 수정 및 변형이 가능함은 물론이다.
따라서, 본 발명의 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한 시스템 및 방법은 네트워크 설정값을 이용하여 서로 다른 형태의 데이터를 또는 이기종 네트워크 데이터를 상호 교환할 수 있고, 패킷의 길이를 나타내는 스위칭 헤더를 전달하고자 하는 패킷에 붙여 전달함으로써 가변 길이의 패킷을 쉽게 스위칭할 수 있으며, 스위칭 내부의 메모리를 FIFO로 구성함으로써 쉽게 패킷을 라이트 (write)할 수 있으며, 패킷 길이를 알 수 있기 때문에 쉽게 리드(read)할 수 있다.
또한, 본 발명은 스위칭 칩의 출력 큐를 포트 개수만큼의 개별 FIFO로 구성하여 스위칭 칩으로 입력되는 패킷을 입력 포트별로 따로 저장함으로써 풀메쉬 스위칭 방식을 제공할 수 있고, 주소테이블을 구성하여 활용함으로써 패킷의 목적지 포트 정보가 있는 특정 헤더를 스위칭 칩이 확인할 필요가 없으며, 이로 인해 서로 다른 헤더 구조를 가지는 이종 네트워크 패킷도 스위칭이 가능하다.
또한, 본 발명의 스위칭 칩은 포트별로 동일한 구조를 가지는 모듈형식의 구조를 제공함으로써 칩 설계시 포트 수의 증가 및 감소에 따라 쉽게 설계 변경이 가능한 장점이 있다.

Claims (24)

  1. 적어도 두 개의 네트워크와 각각 연결되어 패킷을 송수신할 수 있는 적어도 두 개의 스위칭 인터페이스 모듈;
    상기 적어도 두 개의 스위칭 인터페이스 모듈 중 제1 스위칭 인터페이스 모듈로부터 패킷을 수신하고, 수신된 패킷을 상기 적어도 두 개의 스위칭 인터페이스 모듈 중 제2 스위칭 인터페이스 모듈로 스위칭하는 스위칭 칩;
    상기 스위칭 인터페이스 모듈과 상기 스위칭 칩간에 상기 패킷을 전달하기 위한 SERDES 채널; 및
    상기 스위칭 인터페이스 모듈과 상기 스위칭 칩간에 포트번호를 전달하기 위한 시그널링 채널
    을 포함하며,
    상기 스위칭 칩은,
    상기 포트번호에 해당하는 네트워크 설정값을 매칭시킨 포트테이블을 저장하기 위한 주소테이블;
    상기 스위칭 인터페이스 모듈과 상기 주소테이블 사이에서 상기 포트테이블을 전달하기 위한 시그널링 인터페이스;
    상기 스위칭 인터페이스 모듈과 상기 패킷을 송수신하고, 스위칭 블록과 병렬데이터로 변환된 상기 패킷의 전달을 위한 SERDES 블록; 및
    상기 패킷의 목적지 포트번호에 해당하는 상기 SERDES 블록으로 상기 패킷을 전달하는 스위칭 블록
    을 포함하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템.
  2. 제 1항에 있어서,
    상기 스위칭 인터페이스 모듈은 자신이 연결된 네트워크로부터 수신된 패킷의 데이터크기 정보를 이용하여 상기 패킷을 캡슐화하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템.
  3. 삭제
  4. 제 1항에 있어서,
    상기 스위칭 칩의 상태정보를 조회할 수 있는 레지스터를 더 포함하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템.
  5. 제 1항에 있어서,
    상기 SERDES 블록은,
    상기 적어도 두 개의 스위칭 인터페이스 모듈과의 상기 패킷 송수신 및 상기 패킷의 목적지 포트번호 수신을 위해 SERDES 통신을 각각 지원하는 적어도 두 개의 SERDES 인터페이스;
    상기 적어도 두 개의 SERDES 인터페이스로부터 전달받은 직렬데이터를 병렬데이터로 변환하여 상기 스위칭 블록으로 전달하기 위한 적어도 두 개의 제1데이터변환부; 및
    상기 스위칭 블록으로부터 전달받은 병렬데이터를 직렬데이터로 변환하여 상기 적어도 두 개의 SERDES 인터페이스로 전달하기 위한 적어도 두 개의 제2데이터변환부
    를 포함하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템.
  6. 제 1항에 있어서,
    상기 스위칭 블록은,
    상기 패킷의 목적지 포트번호에 해당하는 출력 큐로 상기 패킷을 전달하는 적어도 두 개의 입력컨트롤러;
    상기 적어도 두 개의 입력컨트롤러로부터 패킷을 전달받아 저장하는 적어도 두 개의 출력 큐; 및
    상기 적어도 두 개의 출력 큐로부터 상기 패킷을 읽어들여 상기 패킷의 목적지 포트번호에 해당하는 상기 SERDES 블록으로 패킷을 전달하는 적어도 두 개의 스케줄러
    를 포함하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템.
  7. 제 6항에 있어서,
    상기 입력컨트롤러는 상기 출력 큐의 저장가능한 데이터크기와 저장될 패킷의 데이터크기를 비교하여, 상기 저장가능한 데이터크기가 저장될 상기 패킷의 데이터크기보다 작을 경우 저장될 상기 패킷을 드롭(drop)시키는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템.
  8. 제 6항에 있어서,
    상기 적어도 두 개의 출력 큐 각각은 상기 적어도 두 개의 스위칭 인터페이스 모듈과 동일 개인 FIFO저장부를 구비하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템.
  9. 제 8항에 있어서,
    상기 패킷은 상기 패킷의 입력 포트번호에 해당하는 FIFO저장부에 변환없이 저장되는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템.
  10. 제 8항에 있어서,
    상기 스케줄러는 상기 패킷을 상기 FIFO저장부로부터 패킷단위로 출력시키는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템.
  11. 포트번호 및 네트워크 설정값을 갖는 적어도 두 개의 스위칭 인터페이스 모듈과의 통신을 통해 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한 주소테이블을 구성함에 있어서,
    상기 포트번호 및 네트워크 설정값을 요청하는 제1단계;
    상기 포트번호 및 네트워크 설정값을 수신하는 제2단계; 및
    수신한 상기 포트번호 및 네트워크 설정값을 바탕으로 포트테이블 및 네트워크테이블을 구성하는 제3단계
    를 포함하는 시그널링 인터페이스를 이용한 주소테이블 구성 방법.
  12. 제 11항에 있어서,
    상기 스위칭 인터페이스 모듈로 상기 포트테이블을 송신하는 제4단계를 더 포함하는 시그널링 인터페이스를 이용한 주소테이블 구성 방법.
  13. 적어도 두 개의 스위칭 인터페이스 모듈 중 제1 스위칭 인터페이스 모듈로부터 패킷을 수신하는 제1단계;
    수신한 상기 패킷을 스위칭 블록으로 전달하는 제2단계;
    전달받은 상기 패킷을 스위칭하는 제3단계; 및
    스위칭된 상기 패킷을 상기 적어도 두 개의 스위칭 인터페이스 모듈 중 제2 스위칭 인터페이스 모듈로 송신하는 제4단계
    를 포함하고,
    상기 스위칭 인터페이스 모듈은 자신이 연결된 네트워크로부터 수신된 패킷의 데이터크기 정보를 이용하여 상기 패킷을 캡슐화하는 것을 특징으로 하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 방법.
  14. 제 13항에 있어서,
    상기 제1단계 및 제4단계는 SERDES 통신을 통해 이루어지는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 방법.
  15. 삭제
  16. 제 13항에 있어서,
    상기 제2단계는,
    수신한 상기 패킷을 병렬데이터로 변환하는 과정; 및
    변환된 상기 패킷을 스위칭블록으로 전달하는 과정
    을 포함하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 방법.
  17. 적어도 두 개의 스위칭 인터페이스 모듈 중 제1 스위칭 인터페이스 모듈로부터 패킷을 수신하는 제1단계;
    수신한 상기 패킷을 스위칭 블록으로 전달하는 제2단계;
    전달받은 상기 패킷을 적어도 두 개의 출력 큐 중 상기 패킷의 목적지 포트번호에 해당하는 출력 큐로 상기 패킷을 전달하는 제3단계;
    상기 패킷을 출력 큐의 적어도 두 개의 FIFO저장부 중 상기 패킷의 입력 포트번호에 해당하는 FIFO저장부에 저장하는 제4단계;
    상기 저장된 패킷을 패킷단위로 출력시키는 제5단계; 및
    출력된 상기 패킷을 상기 적어도 두 개의 스위칭 인터페이스 모듈 중 제2 스위칭 인터페이스 모듈로 송신하는 제6단계
    를 포함하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 방법.
  18. 제 17항에 있어서,
    상기 제3단계는 상기 출력 큐의 저장가능한 데이터크기와 저장될 패킷의 데이터크기를 비교하여, 상기 저장가능한 데이터크기가 저장될 상기 패킷의 데이터크기보다 작을 경우 저장될 상기 패킷을 드롭(drop)시키는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 방법.
  19. 제 13항에 있어서,
    상기 제4단계는,
    상기 스위칭 블록으로부터 스위칭된 상기 패킷을 전달받는 과정;
    전달받은 상기 패킷을 직렬데이터로 변환하는 과정; 및
    변환된 상기 패킷을 SERDES 통신을 통해 상기 제2 스위칭 인터페이스 모듈로 송신하는 과정
    을 포함하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 방법.
  20. 제 17항에 있어서,
    상기 제1단계 및 제6단계는 SERDES 통신을 통해 이루어지는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 방법.
  21. 제 17항에 있어서,
    상기 스위칭 인터페이스 모듈은 자신이 연결된 네트워크로부터 수신된 패킷의 데이터크기 정보를 이용하여 상기 패킷을 캡슐화하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 방법.
  22. 제 17항에 있어서,
    상기 제2단계는,
    수신한 상기 패킷을 병렬데이터로 변환하는 과정; 및
    변환된 상기 패킷을 스위칭블록으로 전달하는 과정
    을 포함하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 방법.
  23. 제 17항에 있어서,
    상기 제6단계는,
    상기 스위칭 블록으로부터 출력된 상기 패킷을 전달받는 과정;
    전달받은 상기 패킷을 직렬데이터로 변환하는 과정; 및
    변환된 상기 패킷을 SERDES 통신을 통해 상기 제2 스위칭 인터페이스 모듈로 송신하는 과정
    을 포함하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 방법.
  24. 적어도 두 개의 네트워크와 각각 연결되어 패킷을 송수신할 수 있는 적어도 두 개의 스위칭 인터페이스 모듈;
    상기 적어도 두 개의 스위칭 인터페이스 모듈 중 제1 스위칭 인터페이스 모듈로부터 패킷을 수신하고, 수신된 패킷을 상기 적어도 두 개의 스위칭 인터페이스 모듈 중 제2 스위칭 인터페이스 모듈로 스위칭하는 스위칭 칩;
    상기 스위칭 인터페이스 모듈과 상기 스위칭 칩간에 상기 패킷을 전달하기 위한 SERDES 채널; 및
    상기 스위칭 인터페이스 모듈과 상기 스위칭 칩간에 포트번호를 전달하기 위한 시그널링 채널
    을 포함하며,
    상기 스위칭 인터페이스 모듈은 자신이 연결된 네트워크로부터 수신된 패킷의 데이터크기 정보를 이용하여 패킷을 캡슐화하는 것을 특징으로 하는 가변 길이 데이터 패킷의 이종 네트워크 스위칭 시스템.
KR20050132322A 2005-12-28 2005-12-28 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한시스템 및 방법 KR100750880B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR20050132322A KR100750880B1 (ko) 2005-12-28 2005-12-28 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한시스템 및 방법
JP2006351540A JP5183922B2 (ja) 2005-12-28 2006-12-27 可変長データパケットの異種ネットワークスイッチングシステム及びその方法、並びにシグナルリングインターフェースを用いたアドレステーブル構成方法
US11/617,181 US8165115B2 (en) 2005-12-28 2006-12-28 System for switching variable-length data packets of heterogeneous network and method for the same
CN2006101682499A CN101001209B (zh) 2005-12-28 2006-12-28 变长数据包的异种网络交换系统及其方法以及采用信号环接口的地址表构成方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20050132322A KR100750880B1 (ko) 2005-12-28 2005-12-28 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한시스템 및 방법

Publications (2)

Publication Number Publication Date
KR20070069822A KR20070069822A (ko) 2007-07-03
KR100750880B1 true KR100750880B1 (ko) 2007-08-22

Family

ID=38193635

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20050132322A KR100750880B1 (ko) 2005-12-28 2005-12-28 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한시스템 및 방법

Country Status (4)

Country Link
US (1) US8165115B2 (ko)
JP (1) JP5183922B2 (ko)
KR (1) KR100750880B1 (ko)
CN (1) CN101001209B (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7376191B2 (en) * 2000-10-27 2008-05-20 Lightwaves Systems, Inc. High bandwidth data transport system
US7986729B2 (en) * 1999-10-28 2011-07-26 Lightwaves Systems, Inc. High bandwidth data transport system
US8270452B2 (en) * 2002-04-30 2012-09-18 Lightwaves Systems, Inc. Method and apparatus for multi-band UWB communications
US7983349B2 (en) * 2001-03-20 2011-07-19 Lightwaves Systems, Inc. High bandwidth data transport system
US7545868B2 (en) * 2001-03-20 2009-06-09 Lightwaves Systems, Inc. High bandwidth data transport system
US7961705B2 (en) 2003-04-30 2011-06-14 Lightwaves Systems, Inc. High bandwidth data transport system
US8296461B2 (en) * 2007-08-07 2012-10-23 Object Innovation Inc. Data transformation and exchange
US8345778B2 (en) 2007-10-29 2013-01-01 Lightwaves Systems, Inc. High bandwidth data transport system
JP5300763B2 (ja) * 2010-03-08 2013-09-25 三菱電機株式会社 独自ネットワークを集線可能とした汎用スイッチングハブ
KR20160009530A (ko) * 2013-03-10 2016-01-26 엘지전자 주식회사 복수의 통신 시스템 융합 망에서 채널 스위치를 수행하는 방법 및 이를 위한 장치
US9191441B2 (en) * 2013-03-15 2015-11-17 International Business Machines Corporation Cell fabric hardware acceleration
CN107800639B (zh) * 2016-09-06 2020-04-14 华为技术有限公司 交换装置、交换装置组、数据传输方法和计算机系统
KR101909095B1 (ko) * 2016-12-20 2018-10-17 서울여자대학교 산학협력단 이기종 기기의 호환성을 위한 스마트홈 게이트웨이의 정보 변환 시스템
CN113271266B (zh) * 2021-04-21 2024-03-22 锐捷网络股份有限公司 异构交换芯片的报文转发方法及设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030091736A (ko) * 2002-05-24 2003-12-03 알까뗄 캐나다 인크. 접속 네트워크로 및 접속 네트워크로부터 광대역 네트워크트래픽을 전송하기 위한 분할 인터페이스 구조
KR20040005276A (ko) * 2002-07-09 2004-01-16 삼성전자주식회사 기가비트 이더넷 레이어 2 스위치 기능을 갖는 이더넷오버 동기 디지털 계층 처리 장치

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4754451A (en) * 1986-08-06 1988-06-28 American Telephone And Telegraph Company, At&T Bell Laboratories N-by-N "knockout" switch for a high-performance packet switching system with variable length packets
US5475682A (en) * 1994-06-10 1995-12-12 At&T Corp. Method of regulating backpressure traffic in a packet switched network
JP4216399B2 (ja) * 1998-04-01 2009-01-28 株式会社日立製作所 パケット交換機
JP2000022755A (ja) * 1998-07-02 2000-01-21 Hitachi Ltd ネットワーク装置
US6775274B1 (en) * 2000-01-27 2004-08-10 International Business Machines Corporation Circuit and method for providing secure communication over data communication interconnects
EP1206099A3 (en) * 2000-11-14 2003-10-22 Sancastle Technologies Ltd. Network interface
US7023841B2 (en) * 2000-12-15 2006-04-04 Agere Systems Inc. Three-stage switch fabric with buffered crossbar devices
JP2002354009A (ja) * 2001-05-30 2002-12-06 Nippon Telegr & Teleph Corp <Ntt> ネットワークノード装置とパケット処理方法およびプログラム
JP2003152774A (ja) * 2001-11-19 2003-05-23 Matsushita Electric Ind Co Ltd 可変長パケット交換機
AU2003250536A1 (en) * 2002-08-06 2004-02-23 Matsushita Electric Industrial Co., Ltd. Packet routing device and packet routing method
US20040030766A1 (en) * 2002-08-12 2004-02-12 Michael Witkowski Method and apparatus for switch fabric configuration
KR100458373B1 (ko) * 2002-09-18 2004-11-26 전자부품연구원 이기종 프로토콜과 멀티미디어 데이터의 통합처리 방법 및장치
KR100477513B1 (ko) 2002-11-25 2005-03-17 전자부품연구원 이기종 프로토콜간 상호 데이터 전송을 위한 공통프로토콜 계층 구조 및 방법과 공통 프로토콜 패킷
US7860096B2 (en) * 2004-06-08 2010-12-28 Oracle America, Inc. Switching method and apparatus for use in a communications network
US7782873B2 (en) * 2005-08-23 2010-08-24 Slt Logic, Llc Omni-protocol engine for reconfigurable bit-stream processing in high-speed networks

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030091736A (ko) * 2002-05-24 2003-12-03 알까뗄 캐나다 인크. 접속 네트워크로 및 접속 네트워크로부터 광대역 네트워크트래픽을 전송하기 위한 분할 인터페이스 구조
KR20040005276A (ko) * 2002-07-09 2004-01-16 삼성전자주식회사 기가비트 이더넷 레이어 2 스위치 기능을 갖는 이더넷오버 동기 디지털 계층 처리 장치

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
1020030091736
1020040005276

Also Published As

Publication number Publication date
US8165115B2 (en) 2012-04-24
CN101001209B (zh) 2012-02-15
JP5183922B2 (ja) 2013-04-17
US20070147386A1 (en) 2007-06-28
JP2007181210A (ja) 2007-07-12
CN101001209A (zh) 2007-07-18
KR20070069822A (ko) 2007-07-03

Similar Documents

Publication Publication Date Title
KR100750880B1 (ko) 가변 길이 데이터 패킷의 이종 네트워크 스위칭을 위한시스템 및 방법
US8274887B2 (en) Distributed congestion avoidance in a network switching system
US8553684B2 (en) Network switching system having variable headers and addresses
JP4435974B2 (ja) Lan交換用データ・パス・アーキテクチャ
CN101252537B (zh) 一种交换网通信系统、方法和主控板
US6754222B1 (en) Packet switching apparatus and method in data network
US8139589B2 (en) Gateway apparatus for providing multi-channel functionality in sensor network, and method and apparatus for interfacing using serial peripheral interface in the gateway apparatus
CN101277196B (zh) 一种基于pcie交换网的通信系统、通信方法及线卡板
US20090080885A1 (en) Scheduling method and system for optical burst switched networks
EP3468115B1 (en) Method to improve availabilty of real-time computer networks
CN101277195A (zh) 一种交换网通信系统、实现方法及交换装置
JP5115066B2 (ja) パケット伝送方法及び装置
EP1891778A1 (en) Electronic device and method of communication resource allocation.
JPH10200567A (ja) Lanスイッチ
JP3087123B2 (ja) 交換回路網
JPH07321842A (ja) パケット交換ネットワークを複数個のデータ端末にインタフェースする装置、フレームリレーパケットを交換するシステムに複数個のエンドポイントをインタフェースするモジュール、ならびにデータパケットを交換するシステムに端末をインタフェースする方法
US6310882B1 (en) High speed switch architecture using separate transmit and receive channels with independent forwarding tables
JP4912920B2 (ja) フレーム転送装置
US6728251B1 (en) Switching apparatus comprising a centralized switch core and at least one SCAL element(s) for the attachment of various protocol adapters
CN1738224B (zh) Tdm数据与帧格式转换的电路及方法、传输交换系统及方法
CN114020664B (zh) 一种处理系统精简数据交换架构
US9246826B2 (en) Integrated circuit arrangement for buffering service requests
CN103414660A (zh) 一种支持传感接入和光分组传输的传感网络的节点装置
WO2011057447A1 (zh) 路由器及集群路由器
CN103401739A (zh) 一种支持传感接入和光分组传输的传感网络的节点装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20130621

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140708

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150626

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160808

Year of fee payment: 10