JP2007053533A - 振幅制御回路 - Google Patents
振幅制御回路 Download PDFInfo
- Publication number
- JP2007053533A JP2007053533A JP2005236589A JP2005236589A JP2007053533A JP 2007053533 A JP2007053533 A JP 2007053533A JP 2005236589 A JP2005236589 A JP 2005236589A JP 2005236589 A JP2005236589 A JP 2005236589A JP 2007053533 A JP2007053533 A JP 2007053533A
- Authority
- JP
- Japan
- Prior art keywords
- level
- output signal
- output
- amplitude
- comparator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Manipulation Of Pulses (AREA)
- Logic Circuits (AREA)
- Control Of Amplification And Gain Control (AREA)
Abstract
【解決手段】 増幅回路100からのパルス出力信号がコンパレータ1の−側入力端子とコンパレータ2の+側入力端子、出力信号のハイレベルに対応するVref20がコンパレータ1の+側入力端子、出力信号のロウレベルに対応するVref21が−側入力端子に接続される。/EX-OR3はコンパレータ1とコンパレータ2の出力が同レベルのときにハイレベルを出力する。LPF4は出力信号の振幅が小さ期間においては、/EX-OR3からのハイレベルが入力するとハイレベルとロウレベルの中間レベルに向かって進む信号を出力し、電圧参照回路5はLPF4の出力に応答して電流源の電流を増減するための参照電圧を電流源8に供給する。
【選択図】 図1
Description
2 コンパレータ
3 否定排他的論理和回路(/EX-OR)
4 低域通過濾波器(LPF)
5 電圧参照回路
6 ゲイン用抵抗
7 FET
8 電流源
9 入力信号
10 出力信号
20 Vref1
21 Vref2
100 増幅回路
Claims (3)
- 電流源からの電流によるゲイン用抵抗における電圧降下によりパルス電圧を増幅する増幅回路の出力信号の振幅を一定に維持するように制御する振幅制御回路において、
前記パルス出力信号が−側入力端子、出力信号のハイレベルに対応する所望の第1の基準電圧が+側入力端子に接続された第1のコンパレータと、
前記パルス出力信号が+側入力端子、出力信号のロウレベルに対応する所望の第2の基準電圧が−側入力端子に接続された第2のコンパレータと、
前記第1のコンパレータの出力および前記第2のコンパレータの出力を入力して両者が同レベルのときにハイレベルを出力する否定排他的論理和回路と、
出力信号の振幅が小さ期間においては、前記否定排他的論理和回路からのハイレベルが入力するとハイレベルとロウレベルの中間レベルに向かって進む信号を出力し、出力信号の振幅が増加して所望の振幅値を超えると出力を低下させる低域通過濾波器と、
前記低域通過濾波器の出力に応答して前記電流源の電流を増減するための参照電圧を前記電流源に供給する電圧参照回路とで構成されたことを特徴とする振幅制御回路。 - 前記増幅回路の出力信号が前記ゲイン用抵抗の低電圧側から得られる増幅回路に対する振幅制御回路において、
前記第1のコンパレータは、前記出力信号のレベルが前記第1の基準電圧より低いときにハイレベル、高いときにロウレベルを出力し、
前記第2のコンパレータは、前記出力信号のレベルが前記第2の基準電圧より高いときにハイレベル、低いときにロウレベルを出力することを特徴とする請求項1記載の振幅制御回路。 - 前記増幅回路の出力信号が前記ゲイン用抵抗の高電圧側から得られる増幅回路に対する振幅制御回路において、
前記第1のコンパレータは、前記出力信号のレベルが前記第1の基準電圧より低いときにハイレベル、高いときにロウレベルを出力し、
前記第2のコンパレータは、前記出力信号のレベルが前記第2の基準電圧より高いときにハイレベル、低いときにロウレベルを出力することを特徴とする請求項1記載の振幅制御回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005236589A JP4728737B2 (ja) | 2005-08-17 | 2005-08-17 | 振幅制御回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005236589A JP4728737B2 (ja) | 2005-08-17 | 2005-08-17 | 振幅制御回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007053533A true JP2007053533A (ja) | 2007-03-01 |
JP4728737B2 JP4728737B2 (ja) | 2011-07-20 |
Family
ID=37917687
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005236589A Expired - Fee Related JP4728737B2 (ja) | 2005-08-17 | 2005-08-17 | 振幅制御回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4728737B2 (ja) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58177022A (ja) * | 1982-04-09 | 1983-10-17 | Sony Corp | 自動レベル制御回路 |
JPS63228808A (ja) * | 1987-03-02 | 1988-09-22 | サムサン エレクトロニクス シーオー.,エルティーディー. | 自動利得調節システム |
JPH01162007A (ja) * | 1987-12-18 | 1989-06-26 | Fujitsu Ltd | 増幅回路 |
JPH04258005A (ja) * | 1991-02-13 | 1992-09-14 | Nec Corp | 直流帰還増幅器 |
JPH0555888A (ja) * | 1991-08-26 | 1993-03-05 | Sumitomo Electric Ind Ltd | 論理回路 |
JPH08148954A (ja) * | 1994-11-21 | 1996-06-07 | Fuji Photo Film Co Ltd | 利得可変増幅器 |
JPH1117478A (ja) * | 1997-06-27 | 1999-01-22 | Matsushita Electric Ind Co Ltd | 電力増幅装置 |
JP2005347785A (ja) * | 2004-05-31 | 2005-12-15 | Toyota Industries Corp | 信号生成回路 |
-
2005
- 2005-08-17 JP JP2005236589A patent/JP4728737B2/ja not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58177022A (ja) * | 1982-04-09 | 1983-10-17 | Sony Corp | 自動レベル制御回路 |
JPS63228808A (ja) * | 1987-03-02 | 1988-09-22 | サムサン エレクトロニクス シーオー.,エルティーディー. | 自動利得調節システム |
JPH01162007A (ja) * | 1987-12-18 | 1989-06-26 | Fujitsu Ltd | 増幅回路 |
JPH04258005A (ja) * | 1991-02-13 | 1992-09-14 | Nec Corp | 直流帰還増幅器 |
JPH0555888A (ja) * | 1991-08-26 | 1993-03-05 | Sumitomo Electric Ind Ltd | 論理回路 |
JPH08148954A (ja) * | 1994-11-21 | 1996-06-07 | Fuji Photo Film Co Ltd | 利得可変増幅器 |
JPH1117478A (ja) * | 1997-06-27 | 1999-01-22 | Matsushita Electric Ind Co Ltd | 電力増幅装置 |
JP2005347785A (ja) * | 2004-05-31 | 2005-12-15 | Toyota Industries Corp | 信号生成回路 |
Also Published As
Publication number | Publication date |
---|---|
JP4728737B2 (ja) | 2011-07-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5587440B2 (ja) | 動的なバイアスを用いた増幅器 | |
US8198930B2 (en) | Reducing power-supply-induced jitter in a clock-distribution circuit | |
JP2008217677A (ja) | 定電圧回路及びその動作制御方法 | |
JP6316632B2 (ja) | ボルテージレギュレータ | |
JP2009116679A (ja) | リニアレギュレータ回路、リニアレギュレーション方法及び半導体装置 | |
JP2008165763A (ja) | ボルテージレギュレータ | |
US6771122B2 (en) | DC offset compensation circuit of closed loop operational amplifier and method of compensating for DC offset | |
TWI383569B (zh) | 切換調整器控制ic及切換調整器 | |
JP2009010640A (ja) | 信号変換回路及びレール・ツー・レール回路 | |
US20160065222A1 (en) | Semiconductor device | |
US20070146075A1 (en) | Analog multistage amplification circuit in the field of sensor | |
US7999619B2 (en) | Class AB output stage | |
KR101389854B1 (ko) | 전원 제어 회로 | |
JP6253481B2 (ja) | ボルテージレギュレータ及びその製造方法 | |
JP2007233657A (ja) | 増幅器とそれを用いた降圧レギュレータ及び演算増幅器 | |
TW201826695A (zh) | 補償電路、補償方法及放大電路 | |
JP2006319388A (ja) | 自動利得制御回路及びそれを用いた正弦波発振回路 | |
JP2010141589A (ja) | 差動増幅回路 | |
JP4728737B2 (ja) | 振幅制御回路 | |
JP2008301083A (ja) | 差動信号生成回路 | |
JP2008219678A (ja) | 出力レベル安定化回路及びそれを用いたcml回路 | |
JP2007318723A (ja) | 電力増幅器 | |
US8917122B1 (en) | Frequency dividers | |
US20200036347A1 (en) | Source follower | |
JP5198971B2 (ja) | 発振回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080715 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100811 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100813 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100908 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110401 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110415 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140422 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |