JP2006510284A - 櫛型フィルタ - Google Patents
櫛型フィルタ Download PDFInfo
- Publication number
- JP2006510284A JP2006510284A JP2004559967A JP2004559967A JP2006510284A JP 2006510284 A JP2006510284 A JP 2006510284A JP 2004559967 A JP2004559967 A JP 2004559967A JP 2004559967 A JP2004559967 A JP 2004559967A JP 2006510284 A JP2006510284 A JP 2006510284A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- phase
- line
- delayed
- comb filter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/77—Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
- H04N9/78—Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
ラインロックされたサンプル領域において櫛型フィルタにおける誤差を補償する方法において、入力ビデオ信号CVBSは、第一及び第二の遅延された信号を得るために第一及び第二の整数のラインにより遅延されるLD1,LD2。入力ビデオ信号CVBSと第一及び第二の遅延された信号のうちの少なくとも2つの間で位相差が測定されるPM。入力ビデオ信号CVBSの位相、第二の遅延された信号の位相は、位相差に依存して第一の遅延された信号に関して補正されるPC1,PC2。
Description
本発明は、櫛型フィルタに関する。
多くの櫛型フィルタは、ビデオデータをサンプリングするためにバーストロッククロックを使用している。これは、ラインとフィールド間のサブキャリアの位相の関係が非常に良好に定義されるという本質的な利点を有している。非標準の非理想的な状況下であってさえも、クロスルミナンス抑圧が非常に良好である。ラインロックされたクロックシステムでは、バーストロックとは対照的に、変動するライン周波数がクロスルミナンスの抑圧を減少するため、非標準のライン周波数による厳しい問題が存在する。さらに、ラインロックされたクロックは、良好に設計されたバーストロックシステムから期待されるよりも多くのジッタを信号に生じる。したがって、3次元櫛型フィルタに特定の手段を付加することが必要である。
非標準のライン周波数:ラインロックされたサンプルリング領域を考える。この領域におけるビデオ信号は、ライン周波数に関わらず、ライン当たり一定数のサンプルを有している。最悪のケースは、ライン周波数が公称となる周波数から4%変動する可能性があり、これは、(ライン当たり一定数の画素を考えると)サンプリング周波数が+4%と−4%に変動することを意味する。クロミナンスサブキャリアの周波数は、ほぼ一定であり、したがってサンプリンググリッドとは相対的に、サブキャリア周波数は、ライン周波数の関数として+/−4%で変動する。
例として、0.1%であるライン周波数が余りに高いと仮定する。ラインロックされたグリッド上では、これは、サンプリング後に、公称よりも0.1%低い(4433Hz)であるカラーサブキャリアを与える。正確に1ライン離れた2つのポイントを取る場合、120°のサブキャリアの位相誤差を有する。クロスルミナンスの抑圧について、これを要求される1..2°精度と比較すると、特別の補正手段が講じられる場合、ラインロックされたサンプルグリッドのみを櫛型フィルタと結合することができることは明らかである。
この問題は、非標準的な状況下で典型的な櫛型フィルタがスイッチオフにされることが許容されるため、特別の櫛型フィルタについて主に関心がある。
この問題は、非標準的な状況下で典型的な櫛型フィルタがスイッチオフにされることが許容されるため、特別の櫛型フィルタについて主に関心がある。
ジッタ:水平同期再生のPLLの時定数は、一般に多数のTVラインである。これは、時間的に互いに近いライン間で、ジッタを無視することができるが、時間的に更に離れたライン(たとえば、フィールド又はより多く離れた)について、PLLは、雑音を非常に良好に抑圧せず、ジッタはより大きくなる。通常のTVについて、これはなお十分であるが、櫛型フィルタについて、主に2つの高周波サブキャリアの減算はそれらの間で非常に正確な位相を必要とするので、要求は更に厳しい。PALplusについて、ラインロックされたクロックのパフォーマンスを10倍低い精度にしつつ、1nsの精度が使用される。
本発明の目的は、改良された櫛型フィルタを提供することにある。この目的のため、本発明は、独立の請求項で定義される櫛型フィルタを提供する。有利な実施の形態は、従属の請求項で定義されている。
本発明の好適な態様によれば、櫛型フィルタで使用される他のラインの位相は、現在のラインの位相に適合される。この相対的な動作の方式は、手近に課題に良好に適している。それは、現在のラインの位置又は位相が変化せず、したがって櫛型フィルタ及び現在のライン機能(のバーストキー)の後で参照信号としてシフトバックする必要がなく、これにより、PLLの必要がなく、フォールスロッキングが問題ではないためである。本発明の特定の有利な態様は、位相メーターと位相補正の結合によるラインロックされたサンプリンググリッドのため、周波数変動を補正することで形成される。
本発明のこれらの態様及び他の態様は、以下に記載される実施の形態を参照して明らかとされるであろう。
本発明のこれらの態様及び他の態様は、以下に記載される実施の形態を参照して明らかとされるであろう。
図1は、従来技術のラインロック櫛型フィルタを示している。CVBS入力信号は、A/DコンバータAD2に印加され、その後、3次元(3D)ルミナンス櫛型フィルタ3D・YCFにより櫛型フィルタによるフィルタリングを受ける。櫛型フィルタの出力信号は、バンドパスフィルタBPF1に印加され、カラー情報信号CがカラーデコーダCOLDECに供給される。カラーデコーダCOLDECは、UV信号UV’を供給する。コムフィルタ信号は、デジタル化されたCVBS信号から減算され、ルミナンス出力信号Y’’が形成される。A/DコンバータADは、CVBS入力信号から同期分離器syncsepにより供給されるH及びV同期信号からPLLにより得られたラインロックされたクロックにより計時される。
図2では、3Dルミナンス櫛型フィルタの基本構造が与えられている。3D櫛型フィルタは、空間フィルタと時間フィルタの組み合わせである。空間櫛型フィルタは、現在のラインと、同じフィールドで現在のラインの上及び下にある1(NTSC)ライン又は2(PAL)ラインであるラインを使用する。時間櫛型フィルタは、現在のラインと、時間的に1フレーム(NTSC)又は2フレーム(PAL)離れた、フィールドである1つを使用する。動き検出器は、局所的な動きの存在に依存して両方の出力間で衰える。バンドパス及びハイパスフィルタは、鮮鋭度の損失なしに最適なクロスルミナンスの抑圧について最適化される。
デジタル化されたCVBS信号は、ラインメモリブロックLMに印加され、ラインN−2,N及びN+2(PAL)又はN−1,N及びN+1(NTSC)が提供される。この記載の残りでは、PAL状況が記載され、当業者であれば、これをNTSCについて適切な実施の形態に容易に適合することができる。これらのラインは、バンドパスフィルタブロックBPF2、位相補正ブロックPC、及び空間櫛型フィルタブロックSCFに印加され、1つの入力がフェーダFに供給される。デジタル化されたCVBS信号は、フィールド/フレームメモリブロックFMに印加され、N−312/N−1250が提供される。ラインN及びN−312/1250は、ジッタ補正ブロックJCに印加され、次いで、時間櫛型フィルタTCFに印加され、フェーダFの別の入力が提供される。フェーダFは、ラインメモリブロックLM及びフレーム/フィールドメモリブロックFMからの信号を受信する動き検出器MDにより制御される。フェーダの出力は、ハイパスフィルタHPFに印加され、櫛型フィルタによりフィルタリングされたルミナンス信号Y’を得るためにラインN信号から減算されるカラー信号が得られる。
はじめに、非標準のライン周波数の問題のためのソリューション。後に、本方法は、最小の変化で、ジッタ問題にも同様に適用することができることがわかる。非標準のライン周波数の補正は、全てのサブキャリアのサイドバンドについて等しい位相シフトの形式である必要があることが計算される。
図3には、空間櫛型フィルタの補正について一般的なブロック図がスケッチされている。図3の回路は、図2におけるラインメモリブロックLMに位相補正ブロックPCを加えたものに対応している。図3では、図2のバンドパスフィルタブロックBPF2は、説明を簡単にするために除かれている。デジタル化されたCVBS信号は、第一及び第二のライン遅延LD1,LD2に印加される。PAL環境では、それぞれのライン遅延LD1,LD2は、2つのラインにより遅延し、NTSC環境では、それぞれのライン遅延LD1,LD2は、1つのラインにより遅延する。ライン遅延LD1の出力は、ラインN信号を提供する。位相メーターPMは、ライン遅延LD1及びLD2の出力を比較し、ライン遅延LD2の出力に結合され、ラインN−2信号を供給する位相補正器PC2に制御信号を提供し、反転後、デジタル化されたCVBS信号を受信し、ラインN+2信号を供給する位相補正器PC1に制御信号を供給する。なお、現在のラインの下にあるラインの位相差が現在のラインの上にあるラインの位相差の反転となることが期待されるので、1つの位相メーターPMのみを必要とする。代替的に、位相メーターの入力は、CVBS入力信号及び第一のライン遅延LD1の出力、又はCVBS入力信号及び第二のライン遅延LD2の出力、若しくはCVBS入力信号と第一及び第二のライン遅延LD1,LD2の出力の全てを受信するために接続される場合がある。
位相シフタ:図4は、三角法のソリューションの実施の形態を示している。図3と比較して、以下の変化がなされている。CVBS入力と位相補正器PC1との間で、バンドパスフィルタBPF3及びヒルベルト変換ブロックHT1が存在している。ライン遅延LD1とラインN出力との間に、バンドパスフィルタBPF4が配置される。ライン遅延LD2の出力と位相補正器PC2との間に、バンドパスフィルタBPF5及びヒルベルト変換ブロックHT2が配置されている。なお、図2の実施の形態では、ラインメモリブロックLMと位相補正ブロックPCとの間に、バンドパスフィルタブロックBPF2も配置されている。位相補正器PC1,PC2は、乗算器の出力を合計するためのそれぞれ2つの乗算器及び加算器を備えている。位相メーターPMは、バンドパスフィルタBPF4及びBPF5の出力を乗算するための第一の乗算器、バンドパスフィルタBPF4とヒルベルト変換ブロックHT2の出力を乗算するための第二の乗算器、乗算器の出力を受信するローパスフィルタブロックLPF、及び位相補正器PC1,PC2に制御信号を提供するためにローパスフィルタブロックLPFの出力を受信する位相処理ブロックPPを有している。
つぎに、標準的な三角法に基づいて位相シフタの機能を説明する。図4の状況を有するものと仮定する。入力信号は、櫛型フィルタに関連する周波数のみを含んでいる。実用的な櫛型フィルタでは、バンドパスフィルタは、位相補正器に先行する。
バーストの間の入力信号(サブキャリアのみが存在する)
(外1)
位相メーターPMについて、ラインB及びCを使用する。位相の測定について、両方の入力とラインCの90°位相シフトされたバージョンとを必要とする。かかる信号は、入力と出力との間で90°の標準的な位相シフトを与える特別の構成のFIRフィルタ(たとえば文献「1」参照)であるヒルベルト変換で生成することができる。かかるフィルタの例は、[−1,0,−7,0,−38,0,38,0,7,0,1]/64である。なお、係数は反対称である。これは、このタイプのフィルタの基本特性のうちの1つである。
(外1)
位相メーターPMについて、ラインB及びCを使用する。位相の測定について、両方の入力とラインCの90°位相シフトされたバージョンとを必要とする。かかる信号は、入力と出力との間で90°の標準的な位相シフトを与える特別の構成のFIRフィルタ(たとえば文献「1」参照)であるヒルベルト変換で生成することができる。かかるフィルタの例は、[−1,0,−7,0,−38,0,38,0,7,0,1]/64である。なお、係数は反対称である。これは、このタイプのフィルタの基本特性のうちの1つである。
ヒルベルト変換出力
(外2)
ファクタA2は、位相シフタの出力信号を変調するため、制御機能を乱しており、したがって、制御信号をこの(通常一定の)振幅で割る必要がある。リアルディバイダは費用がかかるので、位相を平均する画素数を適合することで補正が行われる。これは、「位相処理」ブロックの機能のうちの1つである。その別の機能は、サンプル/ホールド機能である。バーストの間の平均された測定結果が記憶され、走査の間に補正するために使用される。したがって、アクティブビデオの間に制御信号として得られる。
(外3)
走査の間、メインの入力信号を制御信号と乗算する。
(外4)
VPは要求されるようにラインN−2について望まれる位相補正された信号であることが分かる。ラインN+2について、ラインN−2の位相の反転であるため、位相を個別に測定する必要がない。補正は、ラインN−2の補正に類似している。
(外2)
ファクタA2は、位相シフタの出力信号を変調するため、制御機能を乱しており、したがって、制御信号をこの(通常一定の)振幅で割る必要がある。リアルディバイダは費用がかかるので、位相を平均する画素数を適合することで補正が行われる。これは、「位相処理」ブロックの機能のうちの1つである。その別の機能は、サンプル/ホールド機能である。バーストの間の平均された測定結果が記憶され、走査の間に補正するために使用される。したがって、アクティブビデオの間に制御信号として得られる。
(外3)
走査の間、メインの入力信号を制御信号と乗算する。
(外4)
VPは要求されるようにラインN−2について望まれる位相補正された信号であることが分かる。ラインN+2について、ラインN−2の位相の反転であるため、位相を個別に測定する必要がない。補正は、ラインN−2の補正に類似している。
振幅補正:既に説明されたように、位相制御信号を正規化する必要がある。このため、フィードバックシステムを使用する。VJ及びVKの振幅を測定する。
(外5)
VQは位相処理ブロックPPでの平均を制御するために使用される。1よりも小さい場合、平均のためにより多くの画素を使用しなければならず、1よりも大きい場合、より少ない画素を必要とする。このようにして、リアルディバイダの必要なしに、優れたやり方でディバイダを実現することが可能である。
(外5)
VQは位相処理ブロックPPでの平均を制御するために使用される。1よりも小さい場合、平均のためにより多くの画素を使用しなければならず、1よりも大きい場合、より少ない画素を必要とする。このようにして、リアルディバイダの必要なしに、優れたやり方でディバイダを実現することが可能である。
図4と比較して、図5では、この制御ループが追加される。位相処理ブロックPPのJ及びK出力が平方され、平方が合計され、合計Qが位相処理ブロックPPに与えられる。バースト振幅を測定することは困難なやり方のように思えるが、後にわかるように、別のタスクのために既に利用可能な乗算器を再使用するので安価であることがわかる。
ジッタ低減:AD変換又はサンプリングレート変換の間に導入されるジッタは、タイムシフトである。完全なソリューションは、反対方向でのタイムシフトである。しかし、このケースでは、タイムシフトは小さく(サンプリング時間の一部分)、サブキャリア近くの比較的狭帯域の周波数を補償することに関心がある。これら状況下で、位相シフトでタイムシフトを近似することが許容され、先に記載されたのと同じ方法を使用することができる。違いは、ジッタの除去のケースにおいて、位相がそれぞれのラインで変化することができる一方で、空間領域において、むしろ緩やかに変動する位相オフセットを期待することである。したがって、時定数を平均することが異なる場合がある。
実用的な実現
三角法のソリューション:先に与えられた式は、直接的に実現することができる。それらを時間多重することでそれらの数の乗算器を減少させることが可能である。補正のためにアクティブビデオの間に使用するのと同じ乗算器を測定のバーストの間に使用する。結果として、時間及び空間補正の組み合わせのための乗算器の数は、8であることが必要であって6を節約している。図6のブロック図では、かかる多重化されたシステムがスケッチされている。この実現は、完全な3D櫛型フィルタについて必要とされるような、空間及び時間相関器の組み合わせである。入力は、現在のライン、その空間的な隣(NTSCについて1ラインの距離、PALについて2ラインの距離)、1,2又は4フィールド前からの時間入力。したがって、図6及び図7では、出力N+2,N,N−2は、空間櫛型フィルタに印加され、出力N及び前のセンタラインに対応するハイパスフィルタによりフィルタリングされた信号N−Tは、(図示されない)時間的な櫛型フィルタに印加される。
三角法のソリューション:先に与えられた式は、直接的に実現することができる。それらを時間多重することでそれらの数の乗算器を減少させることが可能である。補正のためにアクティブビデオの間に使用するのと同じ乗算器を測定のバーストの間に使用する。結果として、時間及び空間補正の組み合わせのための乗算器の数は、8であることが必要であって6を節約している。図6のブロック図では、かかる多重化されたシステムがスケッチされている。この実現は、完全な3D櫛型フィルタについて必要とされるような、空間及び時間相関器の組み合わせである。入力は、現在のライン、その空間的な隣(NTSCについて1ラインの距離、PALについて2ラインの距離)、1,2又は4フィールド前からの時間入力。したがって、図6及び図7では、出力N+2,N,N−2は、空間櫛型フィルタに印加され、出力N及び前のセンタラインに対応するハイパスフィルタによりフィルタリングされた信号N−Tは、(図示されない)時間的な櫛型フィルタに印加される。
sin及びcos項を生成するために必要とされる90°位相シフタは、係数[−1,0,−7,0,−38,0,38,0,7,0,1]/64をもつヒルベルト変換フィルタで実現される。このフィルタの位相シフトは、全ての周波数について正確に90°である。入力と出力の間の振幅伝達は、非常に低周波及び高周波について1以下であるので、目的のために十分である1.8MHzと5MHzとの間で使用することができる。位相測定及びシフタは、入力がヒルベルト変換により正しくシフトされた周波数に帯域制限される場合に正しく機能する。空間フィルタについて、これは、櫛型フィルタに既にあるバンドパスフィルタBPF3〜BPF5により自動的に達成される。時間フィルタについて、その前には、かかるフィルタは存在せず、したがって、1つのフィルタ(HPF2)を追加する必要がある。実際に、ダイナミックピーキングを良好に作用し続けるため、メインパスにおいてフィルタHPF1が存在する必要があるので、2つのフィルタ(HPF1,HPF2)を追加する必要がある。これらのフィルタは、係数[−1,0,−6,0,−15,0,44,0,−15,0,−6,0,−1]/64を有している。伝達曲線は、ヒルベルト変換の伝達曲線に類似しているが、線形位相を有している。全ての乗算器は、10ビット符号*10ビット符号である。出力は、10ビット符号に丸められる。図6の実施の形態の時間セクションは、フィールド/フレーム遅延FM、ヒルベルト変換ブロックHT3,HT4及びバンドパスフィルタBPF6を更に有している。空間及び時間位相処理ブロックPPS及びPPTは、2つのステージにおいてI信号及びQ信号の平均を含んでおり、それぞれのラインは、バーストサンプルにわたる平均が行われ、I信号及びQ信号の振幅の正規化を含む、多数のラインにわたる平均が存在する。スイッチは、アクティブビデオの間の“a”ポジションにあり、バースト期間の間に“b”ポジションにある。
Codiacの実現:位相相関器を実現するための別のやり方が存在する。これは、(モードに依存して)ベクトルの角度を測定するか、又は任意の角度を通してベクトルを回転させることができる、繰返しアルゴリズムであるCordicアルゴリズムを使用する。通常の繰返しアルゴリズムはそれぞれのステップで回転角度を有する(第一のステップで+/−90°、第二のステップで+/−45°、第三のステップで+/−22.5°)。これは、多数の非常にワイドな乗算を含んでいるので計算的に集中する。Cordicのトリックは、全ての乗算がシフトとなるように回転角度が適合されることである。多くの浮動小数点プロセッサ(Intel,HP等)においてアルゴリズムが使用される。本発明では、これをPhilips Digital Multi Standard Decoder(たとえば、SAA7114,SAA7118)のSECAMデコーダにおける位相検出器として使用する。2つの基本モードが存在する。−1:出力ベクトルがX軸に沿う角度を通してベクトルを回転する。それぞれの繰返しステップの回転を思い出し、それらを互いに加えることで、全体の回転を知り、したがって入力ベクトルの角度を知る。これは、測定のために使用するモードである。−2:任意の角度を通してベクトルを回転する。これは、相関のために使用するモードである。
文献より、コーデック(Cordic)は、非常に高いデータ周波数についてさえも非常に効率的なやり方によりハードウェアで実現することができる。繰返しアルゴリズムを回転しないことが必要である。良好なアルゴリズムの導入は、可能性のあるハードウェア実現に関する多数の例について参照がなされる文献[2]で発見することができる。
図7には、Cordicに基づいた実現が示されている。さらに、アクティブビデオの間に相関のために使用するのと同じハードウェアをバーストの間に使用する。上段にあるCordic回路cordic1は、バーストの間に現在のフレームのセンタラインの位相を測定する。アクティブビデオの間に現在のセンタラインの下にあるラインを補正する。中断にあるCordic回路cordic2は、現在のフィールドの上にあるラインを測定及び補正する。下段にあるCordic回路cordic3は、前のフィールドのセンタラインを測定及び補正する。
なお、2つのソリューションの間に基本的な違いがある。三角法のソリューションでは、ライン間の位相の差が直接的に測定される。Cordicのケースでは、2つのラインの絶対位相が個別に測定され、位相差は、2つの測定値を減算することで計算される。結合された空間/時間相関器のケースでは、これにより、時間的な測定及び空間的な測定の両者について現在のラインの位相メーターを使用することができるので、1つのCordicが節約される。これは、(1又は2ライン離れた)空間的な隣及び(1,2,4フィールド離れた)時間的な隣のうちの1つ、現在のラインの位相を測定しなければならないことを意味している。(空間的な隣及び時間的な隣が現在のラインに関して相関付けされる必要がある)相関のために3つのCordicを必要とするので、これは、Cordicsを使用した最も効率的な実現である。この最小のハードウェア/ソフトウェアの実現を得るため、測定及び相関モードの間で幾つかのスイッチングが使用される。
時間及び空間位相処理ブロックPPT,PPSは、それぞれのラインについてバーストの画素を通して平均すること、及び選択可能な数のラインを通して平均することを含んでいる。180°を含めて全ての位相差について信頼性の高い平均を可能にするため、更なる補正が適用される。
Cordicの実現は、三角法の実現よりも経済的である。Cordicが乗算器よりも2倍の複雑さであったとしても、Cordicバージョンを使用することはなお魅力的である。サイズとは別に、他の利点が存在する。測定された位相は、バースト振幅とは独立である。(暗黙的に)割り算器が必要とされない。なお、小さなバースト振幅により、位相の精度に苦しむが、より小さなバーストをどうしても目に見ることができないので精度の必要性に苦しむ。ハードウェアの効率を使用するために必要とされるスイッチングが存在しない。測定される位相は、高次の高調波を含まず、したがって、「処理」ブロックにおいてフィルタリングが必要とされない。4つの代わりに3つのヒルベルト変換器が必要とされる。全ての3つのCordicsは同じモードにある。これにより、それらを時間多重化することが可能である。クロック周波数がサンプリング周波数の3倍であるとき、ハードウェアは、唯一のCordicから構成される場合がある。
幾つかの問題点が存在する。Cordicsの出力信号は、入力よりも大きい。増幅は定数である(1.647倍)。これを補償するためのやり方は、出力を0.6073で乗算することであって、これは、このソリューションを僅かに高価にするが、定数との乗算であるので、完全な乗算器を必要としない。位相メーターは、−π..+πのレンジを有している。これは、−πでのジャンプを避けられないことを意味する。部分的に、このことは、−1024..1023のデジタルスケールに位相をマッピングすることで解決することができる。11ビット符号化信号は、正確に右のポイントをオーバフローする。しかし、多数の画素にわたり平均するときに幾つかの複雑さがあり、幾らかの余分なハードウェア又はソフトウェアを招くことになる。三角法のバージョンは、非線形性を有さず、この点で僅かにシンプルである。
要約:ラインロックされたグリッドで動作する櫛型フィルタは、クロスルミナンス抑圧が大幅に悪化するために非標準的なライン周波数に対処することができないという課題を、現在のラインと相対的に、櫛ですくために使用されるラインの位相をシフトすることで補償する方法が開示された。ライン及び/又はサブキャリア周波数を変動するため、位相シフトが最も可能性のある補償であり、たとえば、制限された数の乗算器又は幾つかのCordicブロックを使用して、比較的安価で実現することができることが分かる。同様の方法を使用して、ジッタが過度でない限り、受信機の同期及びクロック回路におけるジッタが補償される。本発明の態様は、位相測定及び補正について同じハードウェアを使用することが可能なことであり、実現のコストが低減される。結果は、バーストロックされた櫛型フィルタのそれと匹敵する。回路の余分の複雑さは、余分のハードウェア(乗算器又はCordics)がバーストの間の測定とアクティブビデオの間の補正との間で共有されるという事実のため、非常に大きくならない。Cordicの実現は、補正信号はバースト振幅に依存しないという事実により引き起こされる、僅かによりロバストな印象を与える。
先に記載された実施の形態は、本発明を限定するよりはむしろ例示するものであり、当業者であれば、特許請求の範囲から逸脱することなしに多くの代替的な実施の形態を設計することができる。請求項では、括弧間の配置される参照符号は請求項を限定するとして解釈されるべきではない。単語「有する“comprising”」は、請求項に列挙された構成要素又はステップ以外の構成要素又はステップの存在を排除するものではない。構成要素に先行する単語“a”又は“an”は、複数のかかる構成要素の存在を排除するものではない。本発明は、幾つかの本質的に異なる構成要素を有するハードウェアにより、及び適切にプログラムされたコンピュータにより実現することができる。幾つかの手段を列挙している装置の請求項では、これら手段の幾つかは、同一アイテムのハードウェアにより実施することができる。所定の手段が相互に異なる従属の請求項で引用されることは、これらの手段の組み合わせを使用することができないことを示すものではない。
文献:
[1] Eden, Ad W.M. van den, Efficiency in multirate and complex digital signal processing, Appendix F, Waalre 2001, ISBN 90 6674 650 5
[2] Andraka, Ray, A survey of Cordic algorithm for FPGA based computers, 1998 (full text available from http://www.andraka.com/cordic.html)
[1] Eden, Ad W.M. van den, Efficiency in multirate and complex digital signal processing, Appendix F, Waalre 2001, ISBN 90 6674 650 5
[2] Andraka, Ray, A survey of Cordic algorithm for FPGA based computers, 1998 (full text available from http://www.andraka.com/cordic.html)
Claims (5)
- ラインロックされたサンプリング領域で櫛型フィルタにおける誤差を補償する方法であって、
第一の遅延された信号と第二の遅延された信号を得るため、第一の整数のラインと第二の整数のラインにより入力ビデオ信号を遅延するステップと、
該入力ビデオ信号と該第一及び第二の遅延された信号の少なくとも2つの間の位相差を測定するステップと、
該位相差に依存して、該第一の遅延された信号に関して、該入力ビデオ信号の位相と該第二の遅延された信号の位相とを補正するステップと、
を有することを特徴とする方法。 - 該位相を補正するステップは、
第一の積を得るため、位相補正入力信号を第一の位相測定信号で乗算するステップと、
ヒルベルト変換された信号を得るため、該位相補正入力信号をヒルベルト変換するステップと、
第二の積を得るため、該ヒルベルト変換された信号を第二の位相測定信号で乗算するステップと、
該第一の積と該第二の積を合計するステップと、
を含む請求項1記載の方法。 - 該位相差を測定するステップは、
ヒルベルト変換された信号を得るため、位相補正入力信号をヒルベルト変換するステップと、
第一の積信号を得るため、該第一の遅延された信号を該ヒルベルト変換された信号で乗算するステップと、
第二の積信号を得るため、該第一の遅延された信号を該位相補正入力信号で乗算するステップと、
低域通過フィルタでフィルタリングされた信号を得るため、該第一及び第二の積信号を低域通過フィルタでフィルタリングするステップと、
位相測定信号を得るため、該低域通過フィルタでフィルタリングされた信号を位相処理するステップと、
を有する請求項1記載の方法。 - ラインロックされたサンプリング領域における櫛型フィルタであって、
第一の遅延された信号と第二の遅延された信号を得るため、第一の整数のラインと第二の整数のラインにより入力ビデオ信号を遅延する手段と、
該入力ビデオ信号と該第一及び第二の遅延された信号の少なくとも2つの間の位相差を測定する手段と、
該位相差に依存して、該第一の遅延された信号に関して、該入力ビデオ信号の位相と該第二の遅延された信号の位相とを補正する手段と、
を有することを特徴とする櫛型フィルタ。 - ビデオ信号を得るため、テレビジョン信号を同調及び復調するための手段と、
ルミナンス及びクロミナンス信号を得るための、請求項4記載の櫛型フィルタと、
表示信号を得るため、該ルミナンス及びクロミナンス信号を処理するための手段と、
該表示信号を表示するための手段と、
を有することを特徴とするカラーテレビジョン装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP02080313 | 2002-12-16 | ||
PCT/IB2003/005159 WO2004056132A1 (en) | 2002-12-16 | 2003-11-14 | Comb filter |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2006510284A true JP2006510284A (ja) | 2006-03-23 |
Family
ID=32524033
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004559967A Withdrawn JP2006510284A (ja) | 2002-12-16 | 2003-11-14 | 櫛型フィルタ |
Country Status (7)
Country | Link |
---|---|
US (1) | US20060077302A1 (ja) |
EP (1) | EP1576834A1 (ja) |
JP (1) | JP2006510284A (ja) |
KR (1) | KR20050085709A (ja) |
CN (1) | CN1726723A (ja) |
AU (1) | AU2003278532A1 (ja) |
WO (1) | WO2004056132A1 (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7298418B2 (en) * | 2004-02-06 | 2007-11-20 | Broadcom Corporation | Method and system for processing in a non-line locked system |
KR100674939B1 (ko) * | 2005-01-13 | 2007-01-26 | 삼성전자주식회사 | 프레임 기반의 적응적 시공간 y/c 분리를 위한 디지털영상 신호 처리 장치 및 방법 |
KR100688519B1 (ko) * | 2005-01-13 | 2007-03-02 | 삼성전자주식회사 | 필드 기반의 적응적 시공간 y/c 분리를 위한 디지털영상 신호 처리 장치 및 방법 |
KR100674940B1 (ko) * | 2005-01-13 | 2007-01-26 | 삼성전자주식회사 | 적응적 시공간 다방향 y/c분리를 위한 디지털 영상 신호처리 장치 및 방법 |
JP4935288B2 (ja) | 2006-10-11 | 2012-05-23 | 株式会社デンソー | 信号分離装置 |
JP2008098917A (ja) * | 2006-10-11 | 2008-04-24 | Denso Corp | 信号分離装置 |
US8203652B2 (en) * | 2007-09-17 | 2012-06-19 | Himax Technologies Limited | SECAM-L detector and video broadcast system having the same |
CN101605268B (zh) * | 2008-06-10 | 2011-02-16 | 凌阳科技股份有限公司 | 梳型滤波器上的边缘方向检测的系统 |
CN102547309B (zh) * | 2011-11-24 | 2013-12-25 | 晶门科技(深圳)有限公司 | Cvbs信号频率偏移的检测计算方法 |
KR101573916B1 (ko) * | 2014-12-16 | 2015-12-02 | (주)넥스트칩 | 영상 수신 방법 및 장치 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5220414A (en) * | 1989-05-09 | 1993-06-15 | Deutsche Itt Industries Gmbh | Two-line comb filtering with spatial mixing |
JPH03261211A (ja) * | 1990-03-09 | 1991-11-21 | Sony Corp | 3ラインくし型フィルタ |
JPH06253234A (ja) * | 1993-02-23 | 1994-09-09 | Toshiba Corp | 信号復調装置 |
TW266377B (ja) * | 1993-03-23 | 1995-12-21 | Toshiba Co Ltd | |
US5663771A (en) * | 1996-06-13 | 1997-09-02 | Raytheon Company | Adaptive video comb filter with legalized output signals |
DE59813454D1 (de) * | 1997-04-25 | 2006-05-11 | Philips Intellectual Property | Schaltungsanordnung zur Farbsignal-Verarbeitung |
US5870153A (en) * | 1997-05-30 | 1999-02-09 | Analog Devices, Inc. | Adaptive comb filter that cancels hugand cross-luminance errors |
US6356598B1 (en) * | 1998-08-26 | 2002-03-12 | Thomson Licensing S.A. | Demodulator for an HDTV receiver |
WO2000054515A1 (en) * | 1999-03-12 | 2000-09-14 | Fortel Dtv, Inc. | Digital comb filter |
-
2003
- 2003-11-14 EP EP03769832A patent/EP1576834A1/en not_active Withdrawn
- 2003-11-14 AU AU2003278532A patent/AU2003278532A1/en not_active Abandoned
- 2003-11-14 WO PCT/IB2003/005159 patent/WO2004056132A1/en not_active Application Discontinuation
- 2003-11-14 JP JP2004559967A patent/JP2006510284A/ja not_active Withdrawn
- 2003-11-14 CN CNA2003801061483A patent/CN1726723A/zh active Pending
- 2003-11-14 US US10/538,616 patent/US20060077302A1/en not_active Abandoned
- 2003-11-14 KR KR1020057011121A patent/KR20050085709A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
WO2004056132A1 (en) | 2004-07-01 |
EP1576834A1 (en) | 2005-09-21 |
CN1726723A (zh) | 2006-01-25 |
AU2003278532A1 (en) | 2004-07-09 |
KR20050085709A (ko) | 2005-08-29 |
US20060077302A1 (en) | 2006-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4745463A (en) | Generalized chrominance signal demodulator for a sampled data television signal processing system | |
US6300985B1 (en) | Composite video decoder for providing a high quality serial digital output | |
US4870661A (en) | Sample rate conversion system having interpolation function | |
US6175389B1 (en) | Comb filtered signal separation | |
JPH04368071A (ja) | 映像信号における雑音検出アルゴリズム | |
JP3732214B1 (ja) | 周波数差検出装置及び方法、周波数判別装置及び方法、並びに周波数合成装置及び方法 | |
JPWO2002060188A1 (ja) | Y/c分離回路および方法 | |
JP2006510284A (ja) | 櫛型フィルタ | |
JP3894046B2 (ja) | Yc分離回路 | |
JP3304036B2 (ja) | ディジタル映像処理装置のクロック発生回路 | |
JP3926376B2 (ja) | 映像信号処理回路、映像信号表示装置、及び映像信号記録装置 | |
US5786865A (en) | Apparatus and method for digital amplitude and phase detection | |
US5257326A (en) | Method and apparatus for interpolating a video signal of a picture element which has not been sampled and transmitted by an interleave sampling operation | |
US6201578B1 (en) | Apparatus with A/D converter for processing television signal | |
KR20010033521A (ko) | 2중루프pll회로 및 이 pll회로를 이용한색복조회로 | |
KR100268018B1 (ko) | 비선형적 신호 처리 장치 및 그 방법 | |
JPH09238363A (ja) | デジタルカラーエンコーダ | |
US5200812A (en) | Sampling frequency down-converting apparatus | |
US5041906A (en) | Digital video signal processing method and apparatus therefor | |
JP2004048088A (ja) | 信号処理装置 | |
JP2808981B2 (ja) | 映像信号処理装置と映像信号の時間軸補正装置 | |
JPH0338991A (ja) | 輝度信号/色信号分離回路 | |
KR0158643B1 (ko) | 크로마 대역 통과 필터를 사용하지 않는 컬러 복조기 | |
JP4509407B2 (ja) | Sch検出装置 | |
FR2630874A1 (fr) | Dispositif de separation de chrominance et de luminance et recepteur de television comportant un tel dispositif |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20061113 |
|
A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20070611 |