JP2005523468A - 平板表示装置及びその駆動方法 - Google Patents

平板表示装置及びその駆動方法 Download PDF

Info

Publication number
JP2005523468A
JP2005523468A JP2003586656A JP2003586656A JP2005523468A JP 2005523468 A JP2005523468 A JP 2005523468A JP 2003586656 A JP2003586656 A JP 2003586656A JP 2003586656 A JP2003586656 A JP 2003586656A JP 2005523468 A JP2005523468 A JP 2005523468A
Authority
JP
Japan
Prior art keywords
data
flat panel
signal line
display device
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003586656A
Other languages
English (en)
Inventor
キム,ヒュン−ジャエ
クウォン,オウ−キョン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2005523468A publication Critical patent/JP2005523468A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本発明では、行列状に配列された複数の画素が形成されている表示パネルを含む平板表示装置が提供される。一つの画素は、一方向にのびている第1信号線と、第2信号線と、第1及び第2信号線に接続されている画素回路を含み、第1及び第2信号線は互いに交差している。画素回路は、複数の保存手段、複数の保存手段に各々接続されている複数の第1スイッチング素子及び第2スイッチング素子、及び表示セルを含む。複数の保存手段は、所定のアドレス時間の間に第1信号線を通じて伝達されるデータを保存する。複数の第1スイッチング素子は、第2信号線を通じて伝達される信号に応答して、第1信号線を通じて伝達されるデータを各々複数の保存手段に伝達する。複数の第2スイッチング素子は、1フレームの間に順次駆動されて、複数の保存手段に各々保存されているデータを表示セルに与える。表示セルは、複数の保存手段に保存されているデータに応じて画素の画像を表示する。

Description

本発明は、平板表示装置(フラットパネルディスプレイ)及びその駆動方法に関し、特に、画素に複数の記憶回路を内装した平板表示装置及びその駆動方法に関する。
近来、パーソナルコンピュータやテレビなどの軽量化及び薄型化によって表示装置にも軽量化及び薄型化への要求があり、このような要求に応じて陰極線管(CRT)の代わりに平面表示装置が開発されている。
このような平面表示装置には、液晶表示装置(LCD)、電界放出表示装置(FED)、電界発光表示装置(electroluminsecent display)、プラズマディスプレイパネル(PDP)などがある。
このような平面表示装置では、種々の階調を実現する方法が問題となっている。液晶表示装置は一般に、共通電極とカラーフィルタなどが形成されている上部基板と、薄膜トランジスタ及び画素電極などが形成されている下部基板との間に液晶物質を注入し、画素電極と共通電極に互いに異なる電位を印加することによって電界を形成して液晶分子の配列を変更し、これによって光の透過率を調節することで種々の階調を実現する。
電界発光表示装置は、一般に、画素回路に印加されるデータ電圧に対応して電流が電界発光素子に供給され、この供給された電流に対応して電界発光素子が発光するため、印加されるデータ電圧を一定の範囲で多段階に調整することによって種々の階調を実現する。
プラズマディスプレイパネルは、一般に、1フレームを、画素ごとに階調実現の可否を決定するアドレス時間と、階調実現を行うディスプレイ時間とに分割されるN個のサブフレームに分けられ、各サブフレームのディスプレイ時間を2の指数により差異を与えて2の階調を実現する。
プラズマディスプレイパネルの上記したような駆動方式は、アクティブマトリックス形式で画素が駆動される平板表示装置の階調表現方式に適用可能であるが、サブフレーム毎にアドレッシングを行うために消費電力が多く、アドレス時間によってディスプレイ時間が短くなり、ディスプレイ時間が2の指数形態に限定されるという問題点がある。
本発明は上記課題に鑑み、平板表示装置の階調実現方法において、消費電力を低減することをその技術的課題とする。
本発明は画素に複数の保存手段を形成し、保存手段に保存されたデータにより表示セルを順次駆動して、前記課題を達成する。
本発明の第1特徴によれば、行列状に配列された複数の画素が形成されている表示パネルを含む平板表示装置が提供される。一つの画素は、それぞれの方向にのびている第1信号線及び第2信号線と、前記第1及び第2信号線に接続されている画素回路を含み、前記第1及び第2信号線は互いに交差している。画素回路は、複数の保存手段、前記複数の保存手段に各々接続されている複数の第1スイッチング素子及び第2スイッチング素子、そして表示セルを含む。複数の保存手段は、所定アドレス時間の間に第1信号線を通じて伝達されるデータを保存する。複数の第1スイッチング素子は、第2信号線を通じて伝達される信号に応答して、第1信号線を通じて伝達されるデータを各々複数の保存手段に伝達する。複数の第2スイッチング素子は、1フレームの間に順次駆動され、複数の保存手段に各々保存されているデータを表示セルに与える。表示セルは、複数の保存手段に保存されているデータに応じて画素の画像を表示する。
この時、画素回路は、複数の保存手段に保存されたデータが各々反転されて表示セルに印加されるようにする複数の反転スイッチング素子をさらに含むことができる。
なお、複数の保存手段に保存されるデータは、表示セルがホワイト階調を表現するようにする第1の値、または表示セルがブラック階調を表現するようにする第2の値からなることが好ましい。
このような本発明の第1特徴による画素回路は、第1信号線のうちの一つと表示セルの間に接続される第3スイッチング素子をさらに含むことができ、第3スイッチング素子は、第2信号線を通じて伝達される信号に応答して第1信号線を通じて伝達される種々の階調を示すデータを表示セルに与える。
または、第1信号線は、複数の第1スイッチング素子に各々接続されている複数の信号線からなることができる。または、第1信号線は、複数の第1スイッチング素子に接続されている一つの信号線からなり、第2信号線は、複数の第1スイッチング素子と同数に形成されることができる。または、第1信号線及び第2信号線は各々複数の信号線からなり、複数の第1スイッチング素子は、各々複数の第1信号線の一つの第1信号線及び複数の第2信号線の一つの第2信号線に対応することができる。
この時、アドレス時間は1フレーム期間よりも短い所定の時間または1フレーム期間と等しいか長い所定の時間であることが好ましい。
本発明の第2特徴によれば、表示セルを有する画素が複数個形成されている平板表示装置を駆動する方法が提供される。この方法によれば、まず所定のアドレス時間の間に画素に形成されている複数の保存手段に各々データを保存する。次に、1フレームまたは1フレームの一部を、時間の長さがそれぞれ異なる複数のサブフレームに分割し、複数の保存手段に保存されたデータにより複数のサブフレーム期間の間に表示セルを各々順次駆動して、階調を表現する。
この時、静止画を示すデータが入力される場合には、複数の保存手段にデータを保存し、動画を示すデータが入力される場合には、表示セルを直接駆動することができる。
なお、表示セルを駆動する際に、複数の保存手段に保存されたデータと、データが反転された値を交互に表示セルに印加して表示セルを駆動することが好ましい。
本発明によれば、平板表示装置を駆動する度に新たにデータを印加する必要なく、静止画を表示する際には、メモリに予め保存して置いたデータを利用して平板表示装置を駆動することができる。したがって、静止画を表示する時に、データを毎回新しく印加する必要がないので消費電力を減らすことができる。
図面を参照して本発明による平板表示装置及びその駆動方法について詳細に説明する。
まず、図1〜図3を参照して本発明の第1実施例による液晶表示装置及びその駆動方法について説明する。
図1は本発明の第1実施例による液晶表示装置を示す図面である。図2は本発明の第1実施例による液晶表示装置で、一つの画素回路を示す図面である。図3は本発明の第1実施例による液晶表示装置で、階調実現のための1フレームの駆動波形図である。
図1に示すように、本発明の第1実施例による液晶表示装置は、液晶パネル100、ゲートドライバ200及びデータドライバ300からなる。
ゲートドライバ200は、液晶パネル100の画素を選択するためのゲート信号をゲート線G1、G2、…、Gmを通じて液晶パネル100に順次に印加する。
データドライバ300は、画像を示す信号をデータ線D1、D2、…、Dnを通じて液晶パネル100に印加するが、一つの列(i番目列)に該当するデータ線DiがN個の信号線Di、Di、…、Diからなる。この時、データドライバからN個の信号線Di、Di、…、Diに印加されるデータ電圧は、ホワイト階調またはブラック階調を表現できる電圧である。
液晶パネル100は、行列状に配列された複数の画素回路110を含み、各画素回路110は隣接する二つのゲート線G1、G2、…、Gmと隣接する二つのデータ線D1、D2、…、Dnによって画定される画素領域に形成され、隣接する一つのゲート線及び一つのデータ線に接続されている。
以下、図2を参照して、本発明の第1実施例による液晶表示装置の液晶パネル100におけるi番目データ線Di、Di、…、Diとj番目ゲート線Gjに接続されている画素回路110について詳細に説明する。
図2に示すように、本発明の第1実施例による液晶表示装置の一つの画素回路110は、N個のメモリ回路M、M、…、M、アドレススイッチング素子AS、AS、…、AS、階調スイッチング素子GS、GS、…、GS及び液晶セルLCを含む。
アドレススイッチング素子AS、AS、…、ASは、各々N個のデータ線Di、Di、…、Di及びN個のメモリ回路M、M、…、Mの間に接続され、ゲート線Gjを通じて印加されるゲートドライバ200からのゲート信号に応答して、各メモリ回路M、M、…、Mにデータを保存する。
階調スイッチング素子GS、GS、…、GSは、各々N個のメモリ回路M、M、…、Mと液晶セルLCの画素電極の間に接続され、外部からの駆動信号に応答して、メモリ回路M、M、…、Mに保存されたデータに液晶セルLCを順次に駆動する。
このような液晶セルLCの他端である共通電極には、共通電極電圧Vcomが印加され、共通電極電圧Vcomは液晶セルLCの一端である画素電極に印加されるデータ電圧と共に階調を表現する。
この時、本発明の第1実施例では、一つのフレームをアドレシングフレームAFとN個のサブフレームSF、SF、…、SFに分けて駆動する。即ち、アドレシングフレーム期間にメモリ回路M、M、…、Mにデータを保存し、サブフレームSF、SF、…、SF期間に順次に階調スイッチング素子が駆動して、メモリ回路に保存されたデータにより液晶セルLCを駆動する。
このように、液晶セルLCをN個のサブフレームに分けて駆動すれば、2階調の画像表現が可能となる。このようなサブフレームの時間は、プラズマディスプレイパネルのADS方法のように、2の指数的な時間に分けることができ、または2の指数的な時間に分けず、ガンマ補正及び画質向上を考慮して、シグナルプロセシッングを通じて決定することができる。
以下、図3を参照して、本発明の第1実施例による液晶表示装置を駆動する方法について説明する。
図3に示すように、本発明の第1実施例では、一つのフレーム期間をアドレシングフレームAFとN個のサブフレームSF1、SF2、…、SFNに分けて駆動する。
アドレシングフレームAF期間では、各行の画素回路を選択するゲート信号がゲート線G1、G2、…、Gmに順次に印加される。j番目ゲート線Gjにゲート信号が印加されれば、j番目ゲート線Gjに接続された各々のメモリ回路M、M、…、Mにデータ電圧が保存される。即ち、j番目ゲート線に接続された各画素回路のアドレススイッチング素子AS、AS、…、ASが導通し、データドライバ300からデータ線Di、Di、…、Diを通じて印加されるデータ電圧がメモリ回路M、M、…、Mに保存される。
このように、アドレシングフレームAF期間でメモリ回路M、M、…、Mにデータ電圧を保存した後、サブフレームSF1、SF2、…、SFNの期間でメモリ回路に保存された電圧で液晶セルLCを順次に駆動する。
詳細には、第1サブフレームSF1期間において、GG信号により各画素回路の階調スイッチング素子GS1を駆動して、各画素回路のメモリ回路M1に保存されたデータ電圧で液晶セルLCを駆動し、第2サブフレームSF2期間において、GG信号により階調スイッチング素子GS2を駆動して、メモリ回路M2に保存されたデータ電圧で液晶セルLCを駆動する。このように、サブフレームSF1、SF2、…、SFN期間で、各画素回路のメモリ回路M、M、…、Mに保存されたデータ電圧で順次に液晶セルLCを駆動する。
例えば、液晶表示装置がノーマリホワイトモードの場合、メモリ回路に保存されたデータ電圧が共通電極電圧Vcomと同一な値であればホワイトを実現し、共通電極電圧Vcomと異なる値であればブラックを実現する。この時、全体フレーム期間において、ホワイトで駆動されるときの時間とブラックで駆動されるときの時間比率によって階調が表現される。したがって、本発明の第1実施例では、一つの画素にメモリ回路がN個あるので2通りの階調を実現する。
このように、本発明の第1実施例によれば、静止画を表示する際に、最初にデータをメモリ回路に保存して置けば、次回は再びデータドライバからデータ電圧を印加する必要なく、メモリ回路に保存されたデータを利用して継続して液晶を駆動する。動画を表示する際には、アドレシングフレーム毎にメモリ回路に新たなデータを保存し、このデータにより液晶を駆動する。
この時、1フレームでいずれかの階調を表現し、次のフレームで他の階調を表現する場合に、液晶セルLC両端に直流バイアスが印加されれば、液晶の特性が劣化する。これを防ぐために、一般に、画素回路に反転スイッチング素子(図示せず)を用いて、反転されたデータと反転された共通電極電圧を各々液晶セルLCに印加することができる。このような反転スイッチング素子は、以下に説明する他の実施例でも適用可能であることは勿論である。
本発明の第1実施例では、全ての映像の階調に対してメモリ回路を用いる駆動方式を採用しているが、静止画の階調に対してはメモリ回路を用いる駆動方式で、動画の階調に対してはメモリ回路を使用せずに液晶セルを直接駆動する方式で実現することができる。
以下、このような駆動方式を使用する実施例について、図4を参照して詳細に説明する。
図4は本発明の第2実施例による液晶表示装置の画素回路を示す図面である。
図4に示すように、本発明の第2実施例による液晶表示装置は、画素回路110がアナログスイッチング素子SWをさらに含む点を除いて、第1実施例による画素回路110と同一構造を有する。
詳細に、i番目データ線Di及びj番目ゲート線Gjに接続された画素回路110について説明する。この画素回路110は、データ線の各信号線Di、Di、…、Diのうちの一つの信号線(例えば、Di)と液晶セルLCの間に接続されたアナログスイッチング素子SWをさらに含む。
この時、静止画を実現する際には、本発明の第1実施例のように、メモリ回路に1度データを保存して置き、この保存されたデータを利用して液晶セルLCを駆動する。動画を実現する際には、本発明の第1実施例とは異なって、アドレシングスイッチング素子AS、AS、…、AS及び階調スイッチング素子GS、GS、…、GSは遮断(OFF)され、アナログスイッチング素子SWが導通する。すると、データ線Diを通じて印加されるアナログデータ電圧で液晶セルLCを駆動する。このようなアナログデータ電圧は、第1実施例で説明したように、ホワイトまたはブラックの階調のみを表現する電圧ではなく、種々の階調が表現できる電圧である。
本発明の第1及び第2実施例は、一つのデータ線を複数個の信号線にしてそれぞれのメモリ回路にデータを保存する方式となっている。ところが、これとは異なる方法として、一つのゲート線を複数個の信号線にしてそれぞれのメモリ回路にデータを保存することもできる。
以下、一つのゲート線を複数個の信号線にする実施例について、図5〜図7を参照して詳細に説明する。
図5は本発明の第3実施例による液晶表示装置を示す図面であり、図6及び図7は、各々本発明の第3及び第4実施例による液晶表示装置における一つの画素回路を示す図面である。
図5に示すように、本発明の第3実施例による液晶表示装置は、ゲートドライバ200及びデータドライバ300とゲート線G1、G2、…、Gm及びデータ線D1、D2、…、Dnを除いて、第1実施例による液晶表示装置と同一構造を有する。
詳細には、第3実施例による液晶表示装置では、複数のゲート線G1〜Gmの各ゲート線Gjが複数個の信号線Gj、Gj、…、Gjで構成される。その代わりに、各データ線Diは、第1実施例とは異なって複数個で構成されない。
図6を参照して本発明の第3実施例による液晶表示装置におけるi番目データ線Diと、j番目ゲート線Gj、Gj、…、Gjに接続された画素回路110について詳細に説明する。
本発明の第3実施例による画素回路110では、図6に示すように、アドレススイッチング素子AS、AS、…、ASが各々データ線Diとメモリ回路M、M、…、Mの間に接続されている。そして、このアドレススイッチング素子AS、AS、…、ASは各々、ゲート線Gj、Gj、…、Gjを通じて印加されるゲート信号に応答して、データ線Diを通じて印加されるデジタルデータをメモリ回路M、M、…、Mに保存する。メモリ回路にデータを保存する過程は、第1実施例のように、アドレシングフレームAF期間で行なわれる。
N個のメモリ回路M、M、…、Mと液晶セルLCの間に接続された階調スイッチング素子GS、GS、…、GSは、外部からの駆動信号GG、GG、…、GGに応答して、メモリ回路M、M、…、Mに保存されたデータにより液晶セルLCを順次に駆動する。この時、第1実施例のように、全体フレーム期間においてホワイトで駆動される時の時間とブラックで駆動される時の時間の比率によって階調が表現される。
図7に示すように、本発明の第4実施例による液晶表示装置は、画素回路110がアナログスイッチング素子SWをさらに含む点を除いて、第3実施例による画素回路110と同じ構造を有する。
第4実施例において、i番目データ線Di及びj番目ゲート線Gjに接続された画素回路110に対して詳細に説明する。この画素回路110は、ゲート線の各信号線Gi、Gi、…、Giのうちの一つの信号線(例えば、Gi)と液晶セルLCの間に接続されたアナログスイッチング素子SWをさらに含む。
静止画を表示する際には、本発明の第1実施例のように、メモリ回路に1度データを保存して置き、階調スイッチング素子GS、GS、…、GSを駆動して、メモリ回路に保存されたデータを液晶セルLCに印加して階調を表現する。動画を表示する際には、アドレシングスイッチング素子AS、AS、…、AS及び階調スイッチング素子GS、GS、…、GSは遮断(OFF)され、アナログスイッチング素子SWが導通し、データ線Diを通じて印加されるアナログデータ電圧で液晶セルLCを駆動して階調を表現する。
本発明の第1〜第4実施例では、一つのデータ線を複数個の信号線にしたり、一つのゲート線を複数個の信号線にして、それぞれのメモリ回路にデータを保存する方式を採用している。ところで、これとは異なって、データ線及びゲート線を各々複数個の信号線にして、それぞれのメモリ回路にデータを保存することができる。
以下、データ線及びゲート線を各々複数個の信号線にする実施例について、図8〜図10を参照して説明する。
図8は本発明の第5実施例による液晶表示装置を示す図面であり、図9及び図10は各々本発明の第5及び第6実施例による液晶表示装置における一つの画素回路を示す図面である。
図8に示すように、本発明の第5実施例による液晶表示装置は、ゲートドライバ200及びデータドライバ300とゲート線G1、G2、…、Gm及びデータ線D1、D2、…、Dnを除いて、第1実施例による液晶表示装置と同一構造を有する。
詳細には、第5実施例による液晶表示装置では、ゲート線Gj及びデータ線Diは各々複数個の信号線Gj、Gj、…、Gj及び信号線Di、Di、…、Diからなる。この時、ゲート線を構成する信号線の個数Pと、データ線を構成する信号線の個数Qの積は、メモリ回路の個数Nよりも大きいか、それと同じ値にすべきである(P×Q≧N)。
以下、図9を参照して本発明の第5実施例による液晶表示装置におけるi番目データ線Di、Di、…、Diとj番目ゲート線Gj、Gj、…、Gjに接続された画素回路110に対して詳細に説明する。
図9に示すように、メモリ回路M、M、…、Mに接続されたアドレススイッチング素子AS、AS、…、ASは、各々データ線Di、Di、…、Diに接続され、ゲート線Gjを通じて印加されるゲート信号に応答して駆動され、データ線Di、Di、…、Diを通じて印加されるデータを各々メモリ回路M、M、…、Mに保存する。同様に、アドレススイッチング素子ASP+1、ASP+2、…、AS2Pは、各々Di、Di、…、Diとメモリ回路MP+1、MP+2、…、M2Pの間に接続され、ゲート線Gjを通じて印加されるゲート信号に応答して駆動され、データ線Di、Di、…、Diを通じて印加されるデータを各々メモリ回路MP+1、MP+2、…、M2Pに保存する。このようにして、全てのメモリ回路M、…、M、MP+1、…、M2P、…、Mにデータを保存することができる。
このようにメモリ回路にデータを保存する過程は、第1実施例のようにアドレシングフレームAF期間で行なわれる。次に、メモリ回路M、M、…、Mに保存されたデータにより液晶セルLCを駆動する過程は第1実施例と同じであるので説明を省略する。
本発明の第6実施例では、第2及び第4実施例と同様に、静止画の階調は、メモリ回路を利用して液晶セルを駆動して実現し、動画の階調は、メモリ回路を使用せずに液晶セルを直接駆動して実現する。
詳細には、図10に示すように、本発明の第6実施例による液晶表示装置の画素回路110は、一つのデータ線(例えば、Di)と液晶セルLCの間に接続されたアナログスイッチング素子SWをさらに含む。動画の階調を実現する際に、このアナログスイッチング素子SWは、一つのゲート線(例えば、Gj)を通じて印加されるゲート信号によって駆動され、データ線Diを通じて印加されるデータにより液晶セルを直接駆動する。
本発明の第1〜第6実施例では、1フレーム期間における一定の時間をアドレスフレームAFにしてデータをメモリ回路に保存したが、1フレームまたは1フレーム以上をアドレスフレームAFにしてデータをメモリ回路に保存することもできる。
なお、本発明の第1〜第6実施例では、平板表示装置の一種である液晶表示装置について説明したが、本発明はこれに限定されず、アクティブマトリックス形式で画素が駆動される平板表示装置にも適用することができる。このような平板表示装置には、電界放出表示装置(field emission display:FED)、電界発光表示装置(electroluminescent display)などのように、ディスプレイ物質を駆動する時間的平均で階調を実現できる全ての平板表示装置が含まれる。
本発明の第1実施例による液晶表示装置を示す図面である。 本発明の第1実施例による液晶表示装置における一つの画素回路を示す図面である。 本発明の第1実施例による液晶表示装置において階調実現のための1フレームの駆動波形図である。 本発明の第2実施例による液晶表示装置における一つの画素回路を示す図面である。 本発明の第3実施例による液晶表示装置を示す図面である。 本発明の第3実施例による液晶表示装置における一つの画素回路を示す図面である。 本発明の第4実施例による液晶表示装置における一つの画素回路を示す図面である。 本発明の第5実施例による液晶表示装置を示す図面である。 本発明の第5実施例による液晶表示装置における一つの画素回路を示す図面である。 本発明の第6実施例による液晶表示装置における一つの画素回路を示す図面である。

Claims (14)

  1. 行列状に配列された複数の画素が形成されている表示パネルを含む平板表示装置において、
    前記複数の画素のうちの一つの画素は、
    一方向にのびている少なくとも一つの第1信号線、
    前記第1信号線と交差する少なくとも一つの第2信号線、及び
    前記第1信号線及び前記第2信号線に接続されている画素回路、
    を含み、
    前記画素回路は、
    所定アドレス時間の間に前記第1信号線を通じて伝達されるデータを保存する複数の保存手段、
    前記複数の保存手段に各々接続され、前記第2信号線を通じて伝達される信号に応答して、前記第1信号線を通じて伝達されるデータを各々前記複数の保存手段に伝達する複数の第1スイッチング素子、
    前記複数の保存手段に保存されている前記データに応じて前記画素の画像を表示する表示セル、及び
    前記複数の保存手段に各々接続され、1フレームの間に順次駆動されて、前記複数の保存手段に各々保存されている前記データを前記表示セルに与える複数の第2スイッチング素子、
    を含む平板表示装置。
  2. 前記保存手段に保存されるデータは、前記表示セルがホワイト階調を表現するようにする第1データ、または前記表示セルがブラック階調を表現するようにする第2データからなる、請求項1に記載の平板表示装置。
  3. 前記画素回路は、前記第1信号線のうちの一つと前記表示セルの間に接続され、前記第2信号線を通じて伝達される信号に応答して、前記第1信号線の前記一つを通じて伝達される種々の階調を示すデータを前記表示セルに与える第3スイッチング素子をさらに含み、
    前記保存手段に保存されるデータは、前記表示セルがホワイト階調を表現するようにする第1データ、または前記表示セルがブラック階調を表現するようにする第2データからなる、
    請求項1に記載の平板表示装置。
  4. 前記第1信号線は、前記複数の第1スイッチング素子に各々接続されている複数の信号線からなる、請求項1に記載の平板表示装置。
  5. 前記第1信号線は、前記複数の第1スイッチング素子に接続されている一つの信号線からなり、
    前記第2信号線は、前記複数の第1スイッチング素子と同一個数に形成されている、請求項1に記載の平板表示装置。
  6. 前記第1及び第2信号線は各々複数の信号線からなり、
    前記複数の第1スイッチング素子は、各々前記複数の第1信号線の一つの第1信号線及び前記複数の第2信号線の一つの第2信号線に対応する、
    請求項1に記載の平板表示装置。
  7. 前記画素回路は、前記複数の保存手段に保存されたデータが各々反転されて前記表示セルに印加されるようにする、複数の反転スイッチング素子をさらに含む、請求項1に記載の平板表示装置。
  8. 前記アドレス時間は、1フレーム期間よりも短い所定の時間、又は1フレーム期間と等しいか長い所定の時間である、請求項1に記載の平板表示装置。
  9. 表示セルを有する画素が複数形成されている平板表示装置を駆動する方法において、
    所定アドレス時間の間に前記画素に形成されている複数の保存手段に各々データを保存する第1ステップ、及び
    1フレームまたは1フレームの一部を時間の長さが各々異なる複数のサブフレームに分割して、前記複数の保存手段に保存されたデータにより前記複数のサブフレームの期間に前記表示セルを各々順次駆動して階調を表現する第2ステップ、
    を含む平板表示装置の駆動方法。
  10. 前記アドレス時間は、1フレーム期間内の一部の時間または少なくとも1フレームの時間である、請求項9に記載の平板表示装置の駆動方法。
  11. 前記第2ステップは、前記複数の保存手段に保存されたデータと、前記データが反転された値を交互に前記表示セルに印加して前記表示セルを駆動する、請求項9に記載の平板表示装置の駆動方法。
  12. 前記複数の保存手段に保存されるデータは、前記表示セルがホワイト階調を表示するようにする第1の値、または前記表示セルがブラック階調を表示するようにする第2の値である、請求項9に記載の平板表示装置の駆動方法。
  13. 前記第1ステップは、静止画を示すデータが入力される場合には前記複数の保存手段に前記データを保存し、動画を示すデータが入力される場合には前記表示セルを直接駆動する、請求項9に記載の平板表示装置の駆動方法。
  14. 前記静止画を示すデータは、前記表示セルがホワイト階調を表示するようにする第1の値、または前記表示セルがブラック階調を表示するようにする第2の値であり、
    前記動画を示すデータは、前記表示セルが種々の階調を表示するようにする値である、
    請求項13に記載の平板表示装置の駆動方法。
JP2003586656A 2002-04-19 2002-09-18 平板表示装置及びその駆動方法 Pending JP2005523468A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020020021541A KR20030083123A (ko) 2002-04-19 2002-04-19 평판 표시 장치 및 그 구동 방법
PCT/KR2002/001772 WO2003089979A1 (en) 2002-04-19 2002-09-18 Flat panel display and driving method thereof

Publications (1)

Publication Number Publication Date
JP2005523468A true JP2005523468A (ja) 2005-08-04

Family

ID=29244755

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003586656A Pending JP2005523468A (ja) 2002-04-19 2002-09-18 平板表示装置及びその駆動方法

Country Status (6)

Country Link
US (1) US20050168570A1 (ja)
JP (1) JP2005523468A (ja)
KR (1) KR20030083123A (ja)
CN (1) CN100410734C (ja)
AU (1) AU2002329099A1 (ja)
WO (1) WO2003089979A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005338811A (ja) * 2004-04-28 2005-12-08 Semiconductor Energy Lab Co Ltd 発光装置
JP2011215635A (ja) * 2011-07-11 2011-10-27 Sony Corp 画像表示装置、電子機器、携帯機器及び画像表示方法
US8599176B2 (en) 2005-11-28 2013-12-03 Japan Display West, Inc. Image display device, electronic apparatus, portable apparatus, and image displaying method

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7928937B2 (en) 2004-04-28 2011-04-19 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
EP1777691A3 (en) * 2005-10-21 2010-08-11 Semiconductor Energy Laboratory Co., Ltd. Display device and method of driving the same
JP6424350B2 (ja) * 2014-03-07 2018-11-21 イー インク コーポレイション 電気泳動装置、及び電子機器
CN106782327B (zh) 2017-04-14 2020-02-21 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板、显示面板和显示装置
US11257457B2 (en) * 2018-02-23 2022-02-22 Semiconductor Energy Laboratory Co., Ltd. Display device and operation method thereof
CN108922483B (zh) * 2018-07-13 2020-08-18 京东方科技集团股份有限公司 像素电路、阵列基板、显示面板及电子设备
CN111613187B (zh) * 2020-06-28 2021-12-24 京东方科技集团股份有限公司 像素电路及驱动方法、显示基板及驱动方法和显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3630489B2 (ja) * 1995-02-16 2005-03-16 株式会社東芝 液晶表示装置
US5945972A (en) * 1995-11-30 1999-08-31 Kabushiki Kaisha Toshiba Display device
US6072454A (en) * 1996-03-01 2000-06-06 Kabushiki Kaisha Toshiba Liquid crystal display device
US6137466A (en) * 1997-11-03 2000-10-24 Motorola, Inc. LCD driver module and method thereof
JPH11296145A (ja) * 1998-04-09 1999-10-29 Hitachi Ltd 液晶表示制御装置
JP2000221475A (ja) * 1999-02-03 2000-08-11 Nec Corp 液晶表示装置およびその駆動方法
TW522374B (en) * 2000-08-08 2003-03-01 Semiconductor Energy Lab Electro-optical device and driving method of the same
US6987496B2 (en) * 2000-08-18 2006-01-17 Semiconductor Energy Laboratory Co., Ltd. Electronic device and method of driving the same
US7180496B2 (en) * 2000-08-18 2007-02-20 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method of driving the same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005338811A (ja) * 2004-04-28 2005-12-08 Semiconductor Energy Lab Co Ltd 発光装置
US8599176B2 (en) 2005-11-28 2013-12-03 Japan Display West, Inc. Image display device, electronic apparatus, portable apparatus, and image displaying method
JP2011215635A (ja) * 2011-07-11 2011-10-27 Sony Corp 画像表示装置、電子機器、携帯機器及び画像表示方法

Also Published As

Publication number Publication date
WO2003089979A1 (en) 2003-10-30
US20050168570A1 (en) 2005-08-04
CN100410734C (zh) 2008-08-13
AU2002329099A1 (en) 2003-11-03
CN1625709A (zh) 2005-06-08
KR20030083123A (ko) 2003-10-30

Similar Documents

Publication Publication Date Title
US10121427B2 (en) Liquid crystal display device having an overdriving data generator and method of driving the same
KR101037118B1 (ko) 발광장치
US20120200612A1 (en) Driving Method of Display Device
US8106870B2 (en) Liquid crystal display and driving method thereof
JP2006259573A (ja) 有機el装置及びその駆動方法並びに電子機器
WO2010143612A1 (ja) 画素回路および表示装置
JP2007293264A (ja) 電気光学装置及びその駆動方法並びに電子機器
WO2010143613A1 (ja) 画素回路および表示装置
US20070070011A1 (en) Active matrix liquid crystal display and driving method thereof
US8669927B2 (en) Liquid crystal display device and driving method thereof
US10540935B2 (en) Display device and method of driving the same
JP2005523468A (ja) 平板表示装置及びその駆動方法
KR20120076059A (ko) 액정 표시 장치 및 그 구동 방법
JP2002304147A (ja) 画像表示装置の駆動方法、画像表示装置の駆動装置、および画像表示装置
JP2002311921A (ja) 表示装置およびその駆動方法
JP2008020573A (ja) 電気光学装置および電子機器
US20050122289A1 (en) Pixel circuit driving method, pixel circuit, electro-optical device, and electronic apparatus
JP4373114B2 (ja) 発光装置および電子機器
JP2002287683A (ja) 表示パネルとその駆動方法
JP4608864B2 (ja) 電気光学装置、その駆動回路および電子機器
JP2002287682A (ja) 表示パネルとその駆動方法
JP2007206621A (ja) 表示駆動装置及びそれを備える表示装置
KR102509878B1 (ko) 시간분할 구동 방법 및 이를 구현하는 장치
JP2007025544A (ja) 表示装置
KR20070065063A (ko) 데이터 선 구동 방법 및 이를 이용한 평판 표시 장치

Legal Events

Date Code Title Description
RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20060105

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20060106

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080708

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20090106