JP2005222027A - フラットパネルディスプレイとそのソースドライバ - Google Patents

フラットパネルディスプレイとそのソースドライバ Download PDF

Info

Publication number
JP2005222027A
JP2005222027A JP2004315268A JP2004315268A JP2005222027A JP 2005222027 A JP2005222027 A JP 2005222027A JP 2004315268 A JP2004315268 A JP 2004315268A JP 2004315268 A JP2004315268 A JP 2004315268A JP 2005222027 A JP2005222027 A JP 2005222027A
Authority
JP
Japan
Prior art keywords
transmitter
signal
display data
control signal
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004315268A
Other languages
English (en)
Inventor
Chun-Yi Chou
俊 義 周
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Publication of JP2005222027A publication Critical patent/JP2005222027A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Abstract

【課題】 タイミングコントローラとLCDパネルとを接続するためのFPCの数を低減し、その結果、製造コストを低減するために、高抵抗信号経路(LCDパネルにおけるITO経路等)に好適なソースドライバを提供する。
【解決手段】 ディスプレイパネルを駆動するため、クロック信号とディスプレイデータと制御信号とを受取るソースドライバであって、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取るためのレシーバと、前記レシーバに結合され、前記クロック信号と前記ディスプレイデータと前記制御信号との駆動能力を高め、且つ、次の段階の別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するためのトランスミッタと、を備えることを特徴とするソースドライバ。
【選択図】 図2A


Description

本発明は、概略にはフラットパネルディスプレイに関し、さらに詳細には、フラットパネルディスプレイのソースドライバに関するものである。
フラットパネルディスプレイ(FPD)は、軽量、薄く小型で、低消費電力であるという利点を有する。従って、従来のディスプレイと比較して、省スペース化を得ることができる。いくつかのフラットパネルディスプレイのうち、液晶ディスプレイ(LCD)は、従来のCRTモニターに置き代わる絶好の機会にある。より多くの消費者に、従来のCRTモニターをLCDに置き換えさせ、その競争力を高めるためには、その製造コストの低減は不可避である。
図1は、従来のLCDのブロック線図である。図1を参照すると、LCDパネル110は、複数のゲートチャンネル121とソースチャンネル131とを有する。各ゲートチャンネルとソースチャンネルとの交点は、画素(図示せず)を有する。この画素状態は、ゲートチャンネル121の信号がオンになっている間は、ソースチャンネル131の信号に依存する。ゲートチャンネル121の信号は、ゲート制御信号G_CONTに基づいてゲートドライバ120によって生成される。ソースチャンネル131の信号は、クロック信号CLKと、ディスプレイデータDATAと、ソース制御信号CONTとに基づき、ソースドライバ130によって生成される。ゲート制御信号G_CONT、クロック信号CLK、ディスプレイデータDATA、及びソース制御信号CONTは、タイミングコントローラ140によって供給される。
従来のソースドライバをさらに述べると、図1におけるソースドライバの一部分が、図1A及び図1Bに示されている。図1Aは、ソースドライバの一部分が、低抵抗回路(例えば、FPC)に適用されたブロック線図を示している。図1Aを参照すると、コストや設計の融通性から、一般的にソースドライバ130は、数個のICを組み合わせて実施される(図1Aのソースドライバ130_1〜130_n等)。それぞれのICは、ソースチャンネル131の信号の一部分を供給する。ソースドライバICのそれぞれは、タイミングコントローラ140とソースドライバ130_1〜130_nとの間のバス(CLK、DATA、CONTや他のバス)が低い抵抗で信号を伝送できるように、一般的にフレキシブルプリント基板(FPC)の上に配置される。
しかしながらFPC技術に対する組立費は、許容するには高額すぎるものであり、歩留り率を向上させることは困難である。それ故に、FPCの数を低減しなければならない。そのため従来技術は、ソースドライバICをLCDパネル上に配置し、タイミングコントローラとソースドライバとの間に回路を実装するために、ITO(インジウム・スズ酸化物)を使用している。図1Bは、ソースドライバの一部分が、高抵抗回路(例えば、ITO)に適用されたブロック線図を示している。図1Bを参照すると、ITOが高抵抗信号経路を有するので、図1Bにおける等価抵抗は、ITO信号経路の抵抗を表している。従って、ソースドライバ130_1〜130_nがタイミングコントローラ140から遠くになればなるほど、ソースドライバ130_1〜130_nとタイミングコントローラ140との間の抵抗は大きくなる。言い換えれば、高い抵抗は、システムの最大動作周波数を低下させてしまう。
そこで、本発明の目的は、タイミングコントローラとLCDパネルとを接続するためのFPCの数を低減し、その結果、製造コストを低減するために、高抵抗信号経路(LCDパネルにおけるITO経路等)に好適なソースドライバを提供することにある。さらに、本発明のソースドライバは、信号経路の高抵抗を克服し、最大動作周波数を増加させるために、信号駆動能力を高めるためのトランスミッタを備える。
本発明の他の目的は、それぞれの段階におけるソースドライバが信号駆動能力を高め、そしてそれを次の段階のソースドライバに送信するように、本発明のソースドライバを直列接続したフラットパネルディスプレイを提供することにある。従って、性能を犠牲にすることなしにタイミングコントローラとLCDパネルとを接続するためのFPCの数を低減し、その結果、製造コストを低減するとともに歩留り率を向上させるように、高抵抗信号経路(LCDパネルにおけるITO経路等)に使用することができる。
本発明のさらに他の目的は、消費電力を低減するため、動作モードをマスターモードまたはスレーブモードに設定するためのオプションを有するソースドライバを提供することにある。
本発明のさらに他の目的は、消費電力とEMIとを低減するため、経路抵抗とシステム遅延時間の許容範囲とに基づいて、それぞれの段階におけるソースドライバをマスターモードまたはスレーブモードになるよう設定や調整が可能なフラットパネルディスプレイを提供することにある。
本発明によれば、ディスプレイパネルを駆動するため、クロック信号とディスプレイデータと制御信号とを受取るソースドライバであって、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取るためのレシーバと、前記レシーバに結合され、前記クロック信号と前記ディスプレイデータと前記制御信号との駆動能力を高め、且つ、次の段階の別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するためのトランスミッタと、を備えることを特徴とするソースドライバが提供される。
本発明の好適な実施形態において、前記トランスミッタ/前記レシーバは、差分信号トランスミッタ/レシーバ、またはTTL信号トランスミッタ/レシーバである。前記トランスミッタは、電圧モード差分信号トランスミッタまたは電流モード差分信号トランスミッタとすることもできる。
本発明の好適な実施形態において、前記トランスミッタは、前記レシーバから受取った前記クロック信号と前記ディスプレイデータと前記制御信号とを同期化するデータ同期化回路と、前記データ同期化回路に結合され、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号とを受取り、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号との駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数のバッファと、を備えることを特徴とする。
本発明の好適な実施形態において、前記トランスミッタは、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取り、前記クロック信号と前記ディスプレイデータと前記制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数の電圧バッファを有することを特徴とする。
本発明によれば、ディスプレイパネルと、クロック信号とディスプレイデータと制御信号とを出力するタイミングコントローラと、複数のソースドライバとを備え、前記複数のソースドライバは、直列接続されて直列構成を成し、前記ディスプレイパネルに結合されるとともに、前記直列構成の一端は前記タイミングコントローラに結合され、前記ディスプレイパネルを駆動するために前記クロック信号と前記ディスプレイデータと前記制御信号とを受取り、前記クロック信号と前記ディスプレイデータと前記制御信号との駆動能力を高め、且つ、次の段階の別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力することを特徴とするフラットパネルディスプレイが提供される。
本発明の好適な実施形態において、前記複数のソースドライバのそれぞれは、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取るためのレシーバと、前記レシーバに結合され、前記クロック信号と前記ディスプレイデータと前記制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するためのトランスミッタと、を備えることを特徴とする。
本発明の好適な実施形態において、前記トランスミッタは、前記レシーバから受取った前記クロック信号と前記ディスプレイデータと前記制御信号とを同期化するデータ同期化回路と、前記データ同期化回路に結合され、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号とを受取り、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号との駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数のバッファと、を備えることを特徴とする。
本発明の好適な実施形態において、前記トランスミッタは、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取り、前記クロック信号と前記ディスプレイデータと前記制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数の電圧バッファを有することを特徴とする。
本発明の好適な実施形態において、前記ディスプレイパネルは、α−Si液晶ディスプレイパネルまたは低温ポリシリコン液晶ディスプレイパネルである。
本発明によれば、ディスプレイパネルを駆動するため、マスター/スレーブ設定信号とクロック信号とディスプレイデータと制御信号とを受取るソースドライバであって、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取るためのレシーバと、前記レシーバに結合され、前記マスター/スレーブ設定信号を受取り、前記マスター/スレーブ設定信号に対応してマスターモードとスレーブモードとの内の一つで動作するトランスミッタ、とを備え、前記トランスミッタが前記マスターモードで動作する場合、前記トランスミッタは、前記クロック信号と前記ディスプレイデータと前記制御信号との駆動能力を高め、且つ、次の段階の別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力し、前記トランスミッタが前記スレーブモードで動作する場合、前記トランスミッタは、前記次の段階の前記別のソースドライバの用途のために、前記レシーバから受取った前記クロック信号と前記ディスプレイデータと前記制御信号とを直接出力することを特徴とするソースドライバが提供される。
本発明の好適な実施形態において、前記トランスミッタ/前記レシーバは、差分信号トランスミッタ/レシーバ、またはTTL信号トランスミッタ/レシーバである。前記トランスミッタは、電圧モード差分信号トランスミッタまたは電流モード差分信号トランスミッタとすることもできる。
本発明の好適な実施形態において、前記トランスミッタは、前記レシーバから受取った前記クロック信号と前記ディスプレイデータと前記制御信号とを同期化するデータ同期化回路と、前記データ同期化回路に結合され、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号とを受取り、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号との駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数のバッファと、を備えることを特徴とする。
本発明の好適な実施形態において、前記トランスミッタは、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取り、前記クロック信号と前記ディスプレイデータと前記制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数の電圧バッファを有することを特徴とする。
本発明によれば、ディスプレイパネルと、クロック信号とディスプレイデータと制御信号とを出力するタイミングコントローラと、複数のマスター/スレーブ設定信号を出力する制御回路と、複数のソースドライバとを備え、前記複数のソースドライバは、直列接続されて直列構成を成し、前記ディスプレイパネルに結合されるとともに、前記直列構成の一端は前記タイミングコントローラに結合され、前記ディスプレイパネルを駆動するために前記クロック信号と前記ディスプレイデータと前記制御信号とを受取り、それぞれが対応する前記複数のマスター/スレーブ設定信号の内の一つに対応して前記クロック信号と前記ディスプレイデータと前記制御信号との駆動能力を高め、且つ、次の段階の別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するか否かを決定することを特徴とするフラットパネルディスプレイが提供される。
本発明の好適な実施形態において、前記複数のソースドライバのそれぞれは、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取るためのレシーバと、前記レシーバに結合され、前記マスター/スレーブ設定信号を受取り、前記マスター/スレーブ設定信号に対応してマスターモードとスレーブモードとの内の一つで動作するトランスミッタ、とを備え、前記トランスミッタが前記マスターモードで動作する場合、前記トランスミッタは、前記クロック信号と前記ディスプレイデータと前記制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力し、前記トランスミッタが前記スレーブモードで動作する場合、前記トランスミッタは、前記次の段階の前記別のソースドライバの用途のために、前記レシーバから受取った前記クロック信号と前記ディスプレイデータと前記制御信号とを直接出力することを特徴とする。
本発明の好適な実施形態において、前記ディスプレイパネルは、α−Si液晶ディスプレイパネルまたは低温ポリシリコン液晶ディスプレイパネルである。
本発明は、ソースドライバを結合するために直列接続構成を活用し、受取ったクロック信号と、ディスプレイデータと、制御信号との駆動能力を高める。従って本発明は、信号経路の高抵抗を克服し、最大動作周波数を増加させるように、性能を犠牲にすることなしにタイミングコントローラとLCDパネルとを接続するためのFPCの数を低減するために、高抵抗信号経路(LCDパネルにおけるITO経路等)に適用することができる。その結果、本発明は、製造コストを低減できるとともに歩留り率を向上させることができる。
本発明によれば、さらに、消費電力とEMIとを低減するため、経路抵抗とシステム遅延時間の許容範囲とに基づいて、ソースドライバをマスターモードまたはスレーブモードに設定するためのオプションが提供される。
上記は、従来技術におけるいくつかの欠点及び本発明の利点の概略的な説明である。当業者にとっては、本発明の他の特徴、利点や実施例は、以下の詳細な説明や添付図面、添付された特許請求の範囲から明らかになる。
本発明の図示を容易にするため、以下の実施形態ではLCDを例として用いる。但し、本発明はLCDに限定されないということに注目すべきである。
図2は、本発明の好適な実施形態に係るLCDのブロック線図である。図2を参照すると、複数のゲートチャンネル221とソースチャンネル231とが、LCDパネル210の上で交差するように配置されている。各ゲートチャンネルとソースチャンネルとの交点は、画素(図示せず)を有する。この画素状態は、ゲートチャンネル221の信号がオンになっている間は、ソースチャンネル231の信号に依存する。ゲートチャンネル221の信号は、ゲート制御信号G_CONTに基づいてゲートドライバ220によって生成される。ソースチャンネル231の信号は、クロック信号CLKと、ディスプレイデータDATAと、ソース制御信号CONTとに基づき、ソースドライバ230によって生成される。ゲート制御信号G_CONT、クロック信号CLK、ディスプレイデータDATA、及びソース制御信号CONTは、タイミングコントローラ240によって供給される。
本発明の好適な実施形態に係るソースドライバをさらに述べると、図2のソースドライバの一部分が図2Aに示されている。図2Aは、図2のソースドライバの一部分のブロック線図を示している。図2Aを参照すると、ソースドライバ230_1〜230_nは直列接続され、直列構成を成している。その直列構成の一端(本実施形態ではソースドライバ230_1)は、タイミングコントローラ240に結合されている。ソースドライバ230_1〜230_nはそれぞれ、ソースチャンネル231の信号の一部分を供給する。図2Aの等価抵抗Rは、ディスプレイパネル上のITO経路等の、信号経路の抵抗を表している。ソースドライバは、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとを受取ってディスプレイパネルを駆動し(図2のLCDパネル210等)、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとの駆動能力を高め、そして、次の段階のソースドライバの用途のためにそれらの信号を出力する。
上記実施形態におけるソースドライバは、図2Bに示されるように実施することができる。図2Bは、本発明の好適な実施形態に係る、図2のソースドライバのブロック線図である。図2Bを参照すると、ソースドライバ230のレシーバ250は、タイミングコントローラ240または前段階のソースドライバから、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとを受取る。チャンネル駆動回路260は、レシーバ250からクロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとを取得し、それらの信号に基づいて複数のソースチャンネル231の信号を生成する。ソースチャンネル231の信号のそれぞれは、対応するソースチャンネルを駆動する。レシーバ250とチャンネル駆動回路260は、従来技術によって実施可能であるため、ここでそれらを説明する必要はない。
この実施形態のトランスミッタ270は、データ同期化回路271と、バッファ272とを有する。データ同期化回路271は、複数の信号を受取り、それらの信号を同期させ、同期化した信号を出力する。この実施形態においては、他の信号を同期させるためのベースとして、例えば、クロック信号CLKを用いることができる。バッファ272はそれぞれ、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとを受取り、それらの駆動能力を高め、そしてそれらの高められたクロック信号OCLKと、ディスプレイデータODATAと、制御信号OCONTとを出力する。
図2Cは、図2Bのソースドライバの、同期後の入力データの時間系列である。図2Bと2Cとを参照すると、ディスプレイデータDATAが二つのデータ線DATA_xとDATA_yとを有すると仮定した場合、データ線DATA_xとDATA_yとに対する信号伝送経路の等価抵抗と浮遊容量とが相違するので、伝送遅延が異なることになる。図2Cに示すように、データ線DATA_xとDATA_yは、経路遅延TsKewを有することになる。データ同期化回路271と、バッファ272とを経た後は、信号と信号との間の経路遅延TsKewは補正される。従って、伝送遅延が累積することがない。図2Cに示すように、データODATA_xとODATA_yとは、次の段階のソースドライバの用途のために同時に発信される。
本実施形態において、ソースドライバとソースドライバとの間で伝送される信号は、例えば、電圧モード差分信号、電流モード差分信号、TTL信号、または他の種類の信号である。
上記実施形態におけるソースドライバは、図2Dに示すように実施することができる。図2Dは、本発明の好適な実施形態に係る、図2のソースドライバの他のブロック線図である。図2Dを参照すると、レシーバとトランスミッタは、複数の電圧バッファ280によって実施することができる。ソースドライバ230は、タイミングコントローラ240または前段階のソースドライバから、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとを受取る。チャンネル駆動回路260は、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとを取得し、それらの信号に基づいて複数のソースチャンネル231の信号を生成する。ソースチャンネル231の信号のそれぞれは、対応するソースチャンネルを駆動する。電圧バッファ280はそれぞれ、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとを受取り、それらの駆動能力を高め、そしてそれらの高められたクロック信号OCLKと、ディスプレイデータODATAと、制御信号OCONTとを出力する。
従って、本実施形態によって、性能を犠牲にすることなしにソースドライバをITO等の高抵抗回路に適用することができる。また、ソースドライバがディスプレイパネル上に配置されるため、FPCの数を低減することができ、その結果、製造コストを低減することが可能であるとともに歩留り率を向上させることが可能である。
消費電力を低減するため、本発明は、信号経路遅延が許容域にある場合、トランスミッタを用いて複数のソースドライバを駆動するバス構成を備える。図3Aは、本発明の他の好適な実施形態に係る、ディスプレイソース駆動回路のブロック線図である。図3Aを参照すると、ソースドライバ330_1〜330_nは直列接続され、直列構成を成している。その直列構成の一端(本実施形態ではソースドライバ330_1)は、タイミングコントローラ340に結合されている。ソースドライバ330_1〜330_nはそれぞれ、ソースチャンネル331の信号の一部分を供給する。図3Aの等価抵抗Rは、ディスプレイパネル上のITO経路等の、信号経路の抵抗を表している。ソースドライバは、ディスプレイパネルを駆動するために(図2のLCDパネル210等)、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとを受取る。
ソースドライバ330_1〜330_nは、それぞれマスター/スレーブ設定信号M_S_1〜M_S_nを受取る。ソースドライバは、マスター/スレーブ設定信号に基づき、マスターモードとスレーブモードとの内の一つで動作する。ソースドライバがマスターモードで動作する場合、ソースドライバは、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとの駆動能力を高め、そして、次の段階のソースドライバの用途のためにそれらの信号を出力する。ソースドライバがスレーブモードで動作する場合、消費電力を低減するために、ソースドライバは、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとを直接出力する。マスター/スレーブ設定信号M_S_1〜M_S_nは、制御回路390によって供給される。
図3Bは、本発明の他の好適な実施形態に係る、ソースドライバ(スレーブモードにおける)のブロック線図である。図3Bを参照すると、ソースドライバ330は、タイミングコントローラ340または前段階のソースドライバから、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとを受取る。チャンネル駆動回路360は、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとを取得し、それらの信号に基づいて複数のソースチャンネル331の信号を生成する。ソースチャンネル331の信号のそれぞれは、対応するソースチャンネルを駆動する。ソースドライバ330は、さらにマスター/スレーブ設定信号M_Sを受取る。例えば、マスター/スレーブ設定信号M_Sが低い場合、ソースドライバ330はスレーブモードで動作するように設定され、マスター/スレーブ設定信号M_Sが高い場合、ソースドライバ330はマスターモードで動作するように設定される。ソースドライバがスレーブモードで動作する場合、ソースドライバは、クロック信号CLKと、ディスプレイデータDATAと、制御信号CONTとをパスラインを経て直接出力する。
マスター/スレーブ設定信号M_Sが高い場合、ソースドライバ330はマスターモードで動作するように設定される。図3Cは、本発明の他の好適な実施形態に係る、ソースドライバ(マスターモードにおける)のブロック線図である。図3Cを参照すると、ソースドライバ330は、レシーバ350とトランスミッタ370とを有する。この実施形態では、ソースドライバ330がマスターモードで動作するように設定されている場合は、図2Bに示す前述の実施形態と同様の動作となるため、従って再び説明する必要はない。
図3Dは、本発明の他の好適な実施形態に係る、他のソースドライバ(マスターモードにおける)のブロック線図である。図3Dを参照すると、レシーバとトランスミッタは、複数の電圧バッファ380によって実施される。図3Dに示す本実施形態の動作は、図2Dに示す前述の実施形態と同様の動作となるため、従って再び説明する必要はない。
本実施形態において、ソースドライバのそれぞれの動作モードは、許容システム時間遅延の範囲に柔軟に対応する。十個のソースドライバを有するLCDパネルを例として挙げると、Mをソースドライバがマスターモードで動作する場合を表し、Sをソースドライバがスレーブモードで動作する場合を表すとすると、考えられるソースドライバの組み合わせは、M−M−M−M−M−M−M−M−M−M、M−S−M−S−M−S−M−S−M−S、M−S−S−M−S−S−M−S−S−S、M−S−S−S−M−S−S−S−M−S、或いは、M−S−S−S−S−M−S−S−S−S、があると思われる。上記ソースドライバの組み合わせは、信号経路の抵抗に基づいて調整することができる。従って、本実施形態によって、消費電力とEMIとをさらに低減することが可能である。
上記の説明は、本発明の好適な実施形態の、十分且つ完全な記載を提供するものである。当業者によって、本発明の範囲および精神を変更することなく本発明の構成に対して様々な変形や代替構成や均等物がなされるかもしれない。従って、上記の説明と図示は、特許請求の範囲によって定義された本発明の範囲を限定するものと解釈してはならない。
従来のLCDのブロック線図である。 図1のソースドライバの一部分が、低抵抗回路(例えば、FPC)に適用されたブロック線図を示すものである。 図1のソースドライバの一部分が、高抵抗回路(例えば、ITO)に適用されたブロック線図を示すものである。 本発明の好適な実施形態に係るLCDのブロック線図である。 図2のソースドライバの一部分のブロック線図を示すものである。 本発明の好適な実施形態に係る、図2のソースドライバのブロック線図である。 図2Bのソースドライバの、同期後の入力データの時間系列である。 本発明の好適な実施形態に係る、図2のソースドライバの他のブロック線図である。 本発明の他の好適な実施形態に係る、ディスプレイソース駆動回路のブロック線図である。 本発明の他の好適な実施形態に係る、ソースドライバ(スレーブモードにおける)のブロック線図である。 本発明の他の好適な実施形態に係る、ソースドライバ(マスターモードにおける)のブロック線図である。 本発明の他の好適な実施形態に係る、他のソースドライバ(マスターモードにおける)のブロック線図である。
符号の説明
210 LCDパネル
230 ソースドライバ
240 タイミングコントローラ
250 レシーバ
260 チャンネル駆動回路
270 トランスミッタ
271 データ同期化回路
272 バッファ
280 電圧バッファ
330 ソースドライバ
340 タイミングコントローラ
350 レシーバ
360 チャンネル駆動回路
370 トランスミッタ
380 電圧バッファ
390 制御回路

Claims (46)

  1. ディスプレイパネルを駆動するため、クロック信号とディスプレイデータと制御信号とを受取るソースドライバであって、
    前記クロック信号と前記ディスプレイデータと前記制御信号とを受取るためのレシーバと、
    前記レシーバに結合され、前記クロック信号と前記ディスプレイデータと前記制御信号との駆動能力を高め、且つ、次の段階の別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するためのトランスミッタと、を備えることを特徴とするソースドライバ。
  2. 前記トランスミッタは、差分信号トランスミッタであることを特徴とする請求項1記載のソースドライバ。
  3. 前記レシーバは、差分信号レシーバであることを特徴とする請求項2記載のソースドライバ。
  4. 前記トランスミッタは、電圧モード差分信号トランスミッタであることを特徴とする請求項2記載のソースドライバ。
  5. 前記トランスミッタは、電流モード差分信号トランスミッタであることを特徴とする請求項2記載のソースドライバ。
  6. 前記トランスミッタは、TTL信号トランスミッタであることを特徴とする請求項1記載のソースドライバ。
  7. 前記レシーバは、TTL信号レシーバであることを特徴とする請求項6記載のソースドライバ。
  8. 前記トランスミッタは、前記レシーバから受取った前記クロック信号と前記ディスプレイデータと前記制御信号とを同期化するデータ同期化回路と、前記データ同期化回路に結合され、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号とを受取り、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数のバッファと、を備えることを特徴とする請求項1記載のソースドライバ。
  9. 前記トランスミッタは、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取り、前記クロック信号と前記ディスプレイデータと前記制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数の電圧バッファを有することを特徴とする請求項1記載のソースドライバ。
  10. 前記ディスプレイパネルは、α−Si液晶ディスプレイパネルであることを特徴とする請求項1記載のソースドライバ。
  11. 前記ディスプレイパネルは、低温ポリシリコン液晶ディスプレイパネルであることを特徴とする請求項1記載のソースドライバ。
  12. ディスプレイパネルと、
    クロック信号とディスプレイデータと制御信号とを出力するタイミングコントローラと、
    複数のソースドライバとを備え、前記複数のソースドライバは、
    直列接続されて直列構成を成し、前記ディスプレイパネルに結合されるとともに、前記直列構成の一端は前記タイミングコントローラに結合され、前記ディスプレイパネルを駆動するために前記クロック信号と前記ディスプレイデータと前記制御信号とを受取り、前記クロック信号と前記ディスプレイデータと前記制御信号との駆動能力を高め、且つ、次の段階の別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力することを特徴とするフラットパネルディスプレイ。
  13. 前記複数のソースドライバのそれぞれは、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取るためのレシーバと、前記レシーバに結合され、前記クロック信号と前記ディスプレイデータと前記制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するためのトランスミッタと、を備えることを特徴とする請求項12記載のフラットパネルディスプレイ。
  14. 前記トランスミッタは、差分信号トランスミッタであることを特徴とする請求項13記載のフラットパネルディスプレイ。
  15. 前記レシーバは、差分信号レシーバであることを特徴とする請求項14記載のフラットパネルディスプレイ。
  16. 前記トランスミッタは、電圧モード差分信号トランスミッタであることを特徴とする請求項14記載のフラットパネルディスプレイ。
  17. 前記トランスミッタは、電流モード差分信号トランスミッタであることを特徴とする請求項14記載のフラットパネルディスプレイ。
  18. 前記トランスミッタは、TTL信号トランスミッタであることを特徴とする請求項13記載のフラットパネルディスプレイ。
  19. 前記レシーバは、TTL信号レシーバであることを特徴とする請求項18記載のフラットパネルディスプレイ。
  20. 前記トランスミッタは、前記レシーバから受取った前記クロック信号と前記ディスプレイデータと前記制御信号とを同期化するデータ同期化回路と、前記データ同期化回路に結合され、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号とを受取り、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数のバッファと、を備えることを特徴とする請求項13記載のフラットパネルディスプレイ。
  21. 前記トランスミッタは、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取り、前記クロック信号と前記ディスプレイデータと前記制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数の電圧バッファを有することを特徴とする請求項13記載のフラットパネルディスプレイ。
  22. 前記ディスプレイパネルは、α−Si液晶ディスプレイパネルであることを特徴とする請求項12記載のフラットパネルディスプレイ。
  23. 前記ディスプレイパネルは、低温ポリシリコン液晶ディスプレイパネルであることを特徴とする請求項12記載のフラットパネルディスプレイ。
  24. ディスプレイパネルを駆動するため、マスター/スレーブ設定信号とクロック信号とディスプレイデータと制御信号とを受取るソースドライバであって、
    前記クロック信号と前記ディスプレイデータと前記制御信号とを受取るためのレシーバと、
    前記レシーバに結合され、前記マスター/スレーブ設定信号を受取り、前記マスター/スレーブ設定信号に対応してマスターモードとスレーブモードとの内の一つで動作するトランスミッタ、とを備え、
    前記トランスミッタが前記マスターモードで動作する場合、前記トランスミッタは、前記クロック信号と前記ディスプレイデータと前記制御信号との駆動能力を高め、且つ、次の段階の別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力し、前記トランスミッタが前記スレーブモードで動作する場合、前記トランスミッタは、前記次の段階の前記別のソースドライバの用途のために、前記レシーバから受取った前記クロック信号と前記ディスプレイデータと前記制御信号とを直接出力することを特徴とするソースドライバ。
  25. 前記トランスミッタは、差分信号トランスミッタであることを特徴とする請求項24記載のソースドライバ。
  26. 前記レシーバは、差分信号レシーバであることを特徴とする請求項25記載のソースドライバ。
  27. 前記トランスミッタは、電圧モード差分信号トランスミッタであることを特徴とする請求項25記載のソースドライバ。
  28. 前記トランスミッタは、電流モード差分信号トランスミッタであることを特徴とする請求項25記載のソースドライバ。
  29. 前記トランスミッタは、TTL信号トランスミッタであることを特徴とする請求項24記載のソースドライバ。
  30. 前記レシーバは、TTL信号レシーバであることを特徴とする請求項29記載のソースドライバ。
  31. 前記トランスミッタは、前記レシーバから受取った前記クロック信号と前記ディスプレイデータと前記制御信号とを同期化するデータ同期化回路と、前記データ同期化回路に結合され、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号とを受取り、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数のバッファと、を備えることを特徴とする請求項24記載のソースドライバ。
  32. 前記トランスミッタは、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取り、前記クロック信号と前記ディスプレイデータと前記制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数の電圧バッファを有することを特徴とする請求項24記載のソースドライバ。
  33. 前記ディスプレイパネルは、α−Si液晶ディスプレイパネルであることを特徴とする請求項24記載のソースドライバ。
  34. 前記ディスプレイパネルは、低温ポリシリコン液晶ディスプレイパネルであることを特徴とする請求項24記載のソースドライバ。
  35. ディスプレイパネルと、
    クロック信号とディスプレイデータと制御信号とを出力するタイミングコントローラと、
    複数のマスター/スレーブ設定信号を出力する制御回路と、
    複数のソースドライバとを備え、前記複数のソースドライバは、
    直列接続されて直列構成を成し、前記ディスプレイパネルに結合されるとともに、前記直列構成の一端は前記タイミングコントローラに結合され、前記ディスプレイパネルを駆動するために前記クロック信号と前記ディスプレイデータと前記制御信号とを受取り、それぞれが対応する前記複数のマスター/スレーブ設定信号の内の一つに対応して前記クロック信号と前記ディスプレイデータと前記制御信号との駆動能力を高め、且つ、次の段階の別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するか否かを決定することを特徴とするフラットパネルディスプレイ。
  36. 前記複数のソースドライバのそれぞれは、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取るためのレシーバと、
    前記レシーバに結合され、前記マスター/スレーブ設定信号を受取り、前記マスター/スレーブ設定信号に対応してマスターモードとスレーブモードとの内の一つで動作するトランスミッタ、とを備え、
    前記トランスミッタが前記マスターモードで動作する場合、前記トランスミッタは、前記クロック信号と前記ディスプレイデータと前記制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力し、前記トランスミッタが前記スレーブモードで動作する場合、前記トランスミッタは、前記次の段階の前記別のソースドライバの用途のために、前記レシーバから受取った前記クロック信号と前記ディスプレイデータと前記制御信号とを直接出力することを特徴とする請求項35記載のフラットパネルディスプレイ。
  37. 前記トランスミッタは、差分信号トランスミッタであることを特徴とする請求項36記載のフラットパネルディスプレイ。
  38. 前記レシーバは、差分信号レシーバであることを特徴とする請求項37記載のフラットパネルディスプレイ。
  39. 前記トランスミッタは、電圧モード差分信号トランスミッタであることを特徴とする請求項37記載のフラットパネルディスプレイ。
  40. 前記トランスミッタは、電流モード差分信号トランスミッタであることを特徴とする請求項37記載のフラットパネルディスプレイ。
  41. 前記トランスミッタは、TTL信号トランスミッタであることを特徴とする請求項36記載のフラットパネルディスプレイ。
  42. 前記レシーバは、TTL信号レシーバであることを特徴とする請求項41記載のフラットパネルディスプレイ。
  43. 前記トランスミッタは、前記レシーバから受取った前記クロック信号と前記ディスプレイデータと前記制御信号とを同期化するデータ同期化回路と、前記データ同期化回路に結合され、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号とを受取り、前記同期化されたクロック信号と前記同期化されたディスプレイデータと前記同期化された制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数のバッファと、を備えることを特徴とする請求項36記載のフラットパネルディスプレイ。
  44. 前記トランスミッタは、前記クロック信号と前記ディスプレイデータと前記制御信号とを受取り、前記クロック信号と前記ディスプレイデータと前記制御信号との前記駆動能力を高め、且つ、前記次の段階の前記別のソースドライバの用途のために、前記高められたクロック信号と前記高められたディスプレイデータと前記高められた制御信号とを出力するための複数の電圧バッファを有することを特徴とする請求項36記載のフラットパネルディスプレイ。
  45. 前記ディスプレイパネルは、α−Si液晶ディスプレイパネルであることを特徴とする請求項35記載のフラットパネルディスプレイ。
  46. 前記ディスプレイパネルは、低温ポリシリコン液晶ディスプレイパネルであることを特徴とする請求項35記載のフラットパネルディスプレイ。
JP2004315268A 2004-02-03 2004-10-29 フラットパネルディスプレイとそのソースドライバ Pending JP2005222027A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW093102360A TWI253612B (en) 2004-02-03 2004-02-03 Flat panel display and source driver thereof

Publications (1)

Publication Number Publication Date
JP2005222027A true JP2005222027A (ja) 2005-08-18

Family

ID=34806386

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004315268A Pending JP2005222027A (ja) 2004-02-03 2004-10-29 フラットパネルディスプレイとそのソースドライバ

Country Status (4)

Country Link
US (1) US20050168429A1 (ja)
JP (1) JP2005222027A (ja)
KR (1) KR100751441B1 (ja)
TW (1) TWI253612B (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009109953A (ja) * 2007-11-01 2009-05-21 Rohm Co Ltd ソースドライバ、データ線の駆動方法、およびそれらを用いた液晶ディスプレイ装置
JP2013164508A (ja) * 2012-02-10 2013-08-22 Japan Display Inc 表示装置
JP2014085614A (ja) * 2012-10-26 2014-05-12 Mitsubishi Electric Corp 表示装置
JP2017054128A (ja) * 2016-10-14 2017-03-16 三菱電機株式会社 表示装置

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI350504B (en) * 2006-10-20 2011-10-11 Au Optronics Corp Integrated circuit connection structure and method for data transmission
JP5043415B2 (ja) * 2006-12-15 2012-10-10 株式会社ジャパンディスプレイイースト 表示装置
TWI374427B (en) * 2007-04-16 2012-10-11 Novatek Microelectronics Corp Panel display apparatus and source driver thereof
KR101482234B1 (ko) * 2008-05-19 2015-01-12 삼성디스플레이 주식회사 표시 장치와 클락 임베딩 방법
TWI482143B (zh) * 2008-08-19 2015-04-21 Au Optronics Corp 液晶顯示器的驅動裝置
TWI408659B (zh) * 2009-04-30 2013-09-11 Mstar Semiconductor Inc 液晶顯示面板上的驅動器以及相關控制方法
KR101839328B1 (ko) * 2011-07-14 2018-04-27 엘지디스플레이 주식회사 평판표시장치 및 이의 구동회로
JP5909067B2 (ja) * 2011-09-30 2016-04-26 株式会社ジャパンディスプレイ 表示装置
TWI441130B (zh) * 2011-10-18 2014-06-11 Au Optronics Corp 整合式源極驅動系統及包含其之顯示器
KR101992882B1 (ko) * 2011-11-17 2019-06-26 엘지디스플레이 주식회사 영상 표시장치의 구동장치와 그 구동방법
CN103594049A (zh) * 2012-08-16 2014-02-19 奇景光电股份有限公司 显示器电路
KR102023939B1 (ko) * 2012-12-26 2019-11-04 엘지디스플레이 주식회사 영상 표시장치 및 그 구동방법
TWI603306B (zh) * 2016-11-11 2017-10-21 友達光電股份有限公司 面板驅動電路
CN108538234A (zh) * 2018-04-20 2018-09-14 京东方科技集团股份有限公司 一种信号控制装置及控制方法、显示设备
TWI757984B (zh) * 2019-11-20 2022-03-11 聯詠科技股份有限公司 顯示驅動系統及用於顯示驅動系統的方法
KR20210085343A (ko) * 2019-12-30 2021-07-08 엘지디스플레이 주식회사 표시 장치
US11482293B2 (en) * 2020-08-06 2022-10-25 Novatek Microelectronics Corp. Control system with cascade driving circuits and related driving method
US11488548B2 (en) * 2020-10-08 2022-11-01 Samsung Electronics Co., Ltd. Backlight system, display device including the backlight system and method of transferring data in the backlight system
TWI758097B (zh) 2021-02-18 2022-03-11 友達光電股份有限公司 驅動電路及相關驅動方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3691318B2 (ja) * 1999-09-30 2005-09-07 シャープ株式会社 表示用駆動装置の駆動用半導体素子、表示用駆動装置及びそれを用いた液晶モジュール
US6546271B1 (en) 1999-10-01 2003-04-08 Bioscience, Inc. Vascular reconstruction
US7098901B2 (en) * 2000-07-24 2006-08-29 Sharp Kabushiki Kaisha Display device and driver
JP2003015613A (ja) * 2001-06-29 2003-01-17 Internatl Business Mach Corp <Ibm> 液晶表示装置、液晶ドライバ、lcdコントローラ、および複数のドライバicにおける駆動方法
JP4353676B2 (ja) * 2002-05-24 2009-10-28 富士通マイクロエレクトロニクス株式会社 集積半導体回路、表示装置および信号伝送システム
KR100878274B1 (ko) * 2002-08-08 2009-01-13 삼성전자주식회사 표시 장치
JP3802492B2 (ja) * 2003-01-29 2006-07-26 Necエレクトロニクス株式会社 表示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009109953A (ja) * 2007-11-01 2009-05-21 Rohm Co Ltd ソースドライバ、データ線の駆動方法、およびそれらを用いた液晶ディスプレイ装置
JP2013164508A (ja) * 2012-02-10 2013-08-22 Japan Display Inc 表示装置
JP2014085614A (ja) * 2012-10-26 2014-05-12 Mitsubishi Electric Corp 表示装置
JP2017054128A (ja) * 2016-10-14 2017-03-16 三菱電機株式会社 表示装置

Also Published As

Publication number Publication date
TW200527359A (en) 2005-08-16
KR100751441B1 (ko) 2007-08-23
TWI253612B (en) 2006-04-21
KR20050078981A (ko) 2005-08-08
US20050168429A1 (en) 2005-08-04

Similar Documents

Publication Publication Date Title
JP2005222027A (ja) フラットパネルディスプレイとそのソースドライバ
TWI345214B (en) Display and driving method thereof
US8421779B2 (en) Display and method thereof for signal transmission
KR100381862B1 (ko) 액정 표시 장치
WO2013024753A1 (ja) 表示システム、ホスト装置、および表示装置
US9564077B2 (en) Display apparatus, driving chip set, and operating method thereof
US20130002621A1 (en) Display device and driving circuit
US9111509B2 (en) Display apparatus that generates black image signal in synchronization with the driver IC whose internal clock has the highest frequency when image/timing signals are not received
WO2017024627A1 (zh) 一种液晶显示驱动系统及驱动方法
US20060256063A1 (en) Display apparatus including source drivers and method of controlling clock signals of the source drivers
KR20040057805A (ko) 커넥터 및 이를 이용한 액정표시장치의 구동장치
TWI413054B (zh) 用於驅動一顯示面板之驅動裝置與其源極驅動器
US11640780B2 (en) Data driver circuit correcting skew between a clock and data
US7903073B2 (en) Display and method of transmitting image data therein
KR20110015201A (ko) 액정표시장치
US8610656B2 (en) Method for generating frame-start pulse signals inside source driver chip of LCD device
KR100440839B1 (ko) 구동 장치 및 그것을 포함하고 있는 표시 모듈
CN113539137A (zh) 新型显示装置、显示系统
JPH10282933A (ja) 液晶ディスプレイ装置
WO2016143550A1 (ja) 表示装置およびその駆動方法
US20060284875A1 (en) Digital video data transmitting apparatus and display apparatus
TWI742674B (zh) 顯示裝置之操作方法
US11250792B2 (en) Backlight partition driving module, backlight device, and display device
KR20020056708A (ko) 액정표시장치의 구동회로
KR20230096542A (ko) 표시장치

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080212

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20080502

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20080509

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080612

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080729

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20081224