JP2005195546A - 短絡用回路 - Google Patents
短絡用回路 Download PDFInfo
- Publication number
- JP2005195546A JP2005195546A JP2004004384A JP2004004384A JP2005195546A JP 2005195546 A JP2005195546 A JP 2005195546A JP 2004004384 A JP2004004384 A JP 2004004384A JP 2004004384 A JP2004004384 A JP 2004004384A JP 2005195546 A JP2005195546 A JP 2005195546A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- voltage
- emitter
- short
- short circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 41
- 230000002265 prevention Effects 0.000 claims description 9
- 230000000295 complement effect Effects 0.000 claims description 3
- 239000004065 semiconductor Substances 0.000 abstract description 7
- 229920006395 saturated elastomer Polymers 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 7
- 230000015556 catabolic process Effects 0.000 description 5
- 238000006243 chemical reaction Methods 0.000 description 5
- 101000797092 Mesorhizobium japonicum (strain LMG 29417 / CECT 9101 / MAFF 303099) Probable acetoacetate decarboxylase 3 Proteins 0.000 description 4
- YBIDYTOJOXKBLO-USLOAXSXSA-N (4-nitrophenyl)methyl (5r,6s)-6-[(1r)-1-hydroxyethyl]-3,7-dioxo-1-azabicyclo[3.2.0]heptane-2-carboxylate Chemical compound C([C@@H]1[C@H](C(N11)=O)[C@H](O)C)C(=O)C1C(=O)OCC1=CC=C([N+]([O-])=O)C=C1 YBIDYTOJOXKBLO-USLOAXSXSA-N 0.000 description 3
- 230000007257 malfunction Effects 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000007704 transition Effects 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Landscapes
- Measurement Of Current Or Voltage (AREA)
Abstract
【解決手段】 リセット信号によって、基準用トランジスタ16がON状態になると、ベース・エミッタ間はVBEだけ異なるので、基準用トランジスタ16のエミッタの電圧は、5V+VBEの電圧になる。この電圧は、リセット用トランジスタ15のベース電圧になるので、リセット用トランジスタ15のエミッタの電圧は、ベースの電圧よりもベース・エミッタ間順方向電圧だけ低い電圧となる。PNP型である基準用トランジスタ16とNPN型であるリセット用トランジスタ15とは、同一の半導体集積回路上では、近い値のベース・エミッタ間順方向電圧VBEとなり、リセット用トランジスタ15のエミッタ電圧、すなわちコンデンサ12の他端の電圧は、一端側との電位差がほとんど0の電圧までリセットされる。
【選択図】 図1
Description
該一定の極性でベース・エミッタ間が順方向となるバイポーラトランジスタとしての導電形式を有し、該一端にベースが接続される基準用トランジスタと、
基準用トランジスタの導電形式とは相補的なバイポーラトランジスタとしての導電形式を有し、該他端側にエミッタが接続され、基準用トランジスタのエミッタ側にベースが接続される短絡用トランジスタと、
基準用トランジスタをスイッチング制御する制御手段とを含むことを特徴とする短絡用回路である。
前記基準用トランジスタのエミッタと該短絡用トランジスタのベースとの間には、逆流防止用のダイオードの順方向電圧を補償する電圧補償手段が設けられることを特徴とする。
また本発明で、前記電圧補償手段は、ダイオードであることを特徴とする。
前記電圧補償手段のダイオードは、前記短絡用トランジスタと同一の導電形式のトランジスタのダイオード接続によって形成されることを特徴とする。
前記他端に、該一端に印加される電圧と接地電圧との間の電圧が印加されることを特徴とする。
前記他端に、接地電圧を基準とする一定の直流電圧と接地電圧との間の電圧が印加されることを特徴とする。
ΔV=2×VT×ln(50μA)−2×VT×ln(1μA/2)=239mV
となる。基準用トランジスタ16,66とリセット用トランジスタ15,65とを、異なる順方向電圧を有するようにして、電圧差ΔVに応じてコンデンサ12の一端と他端との間に電圧を残すことができる。ここでVTは熱電圧であり、常温(27℃)で26mVとなる。VTは絶対温度Tを用いて次のように表わすことができる。VT=kT/qここで、kはボルツマン定数であり、qは電子の電荷である。
11,31,41,51,61 信号処理回路
12 コンデンサ
13 ADC
14 ピークホールド回路
15,65 リセット用トランジスタ
16,66 基準用トランジスタ
17,67 スイッチング回路
20,70 カレントミラー回路
21,71 入力用トランジスタ
22,72 出力用トランジスタ
25 駆動用トランジスタ
Claims (12)
- 一端側に対して一定の極性の電圧が印加される他端側との間を、電気的に短絡させるために用いる短絡用回路であって、
該一定の極性でベース・エミッタ間が順方向となるバイポーラトランジスタとしての導電形式を有し、該一端にベースが接続される基準用トランジスタと、
基準用トランジスタの導電形式とは相補的なバイポーラトランジスタとしての導電形式を有し、該他端側にエミッタが接続され、基準用トランジスタのエミッタ側にベースが接続される短絡用トランジスタと、
基準用トランジスタをスイッチング制御する制御手段とを含むことを特徴とする短絡用回路。 - 前記短絡用トランジスタのエミッタと前記他端側との間には逆流防止用のダイオードが接続され、
前記基準用トランジスタのエミッタと該短絡用トランジスタのベースとの間には、逆流防止用のダイオードの順方向電圧を補償する電圧補償手段が設けられることを特徴とする請求項1記載の短絡用回路。 - 前記電圧補償手段は、ダイオードであることを特徴とする請求項2記載の短絡用回路。
- 前記逆流防止用ダイオードは、前記基準用トランジスタと同一の導電形式のトランジスタのダイオード接続によって形成され、
前記電圧補償手段のダイオードは、前記短絡用トランジスタと同一の導電形式のトランジスタのダイオード接続によって形成されることを特徴とする請求項3記載の短絡用回路。 - 前記基準用トランジスタと前記短絡用トランジスタとは、異なる順方向電圧を有することを特徴とする請求項1〜4のいずれか1つに記載の短絡用回路。
- 前記制御手段は、前記基準用トランジスタをON状態に制御するときの供給電流を調整する電流調整手段を備えることを特徴とする請求項1〜5のいずれか1つに記載の短絡用回路。
- 前記一端が接地電圧を基準とする一定の直流電圧源に接続され、
前記他端に、該一端に印加される電圧と接地電圧との間の電圧が印加されることを特徴とする請求項1〜6のいずれか1つに記載の短絡用回路。 - 前記一端が接地電圧に接続され、
前記他端に、接地電圧を基準とする一定の直流電圧と接地電圧との間の電圧が印加されることを特徴とする請求項1〜6のいずれか1つに記載の短絡用回路。 - 前記一端と前記他端との間には、コンデンサが接続されることを特徴とする請求項1〜8のいずれか1つに記載の短絡用回路。
- 前記短絡用トランジスタのベースとエミッタとの間には、抵抗が接続されることを特徴とする請求項9記載の短絡用回路。
- 前記他端と前記短絡用トランジスタとの間には、流れる電流を制限する電流制限手段が設けられることを特徴とする請求項9または10記載の短絡用回路。
- 前記制御手段は、前記基準用トランジスタのエミッタ側に供給する電流をカレントミラー回路を介してスイッチングすることを特徴とする請求項1〜11のいずれか1つに記載の短絡用回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004004384A JP4327611B2 (ja) | 2004-01-09 | 2004-01-09 | 短絡用回路およびエンジンのアンチノック制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004004384A JP4327611B2 (ja) | 2004-01-09 | 2004-01-09 | 短絡用回路およびエンジンのアンチノック制御装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2005195546A true JP2005195546A (ja) | 2005-07-21 |
JP2005195546A5 JP2005195546A5 (ja) | 2007-03-01 |
JP4327611B2 JP4327611B2 (ja) | 2009-09-09 |
Family
ID=34819014
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004004384A Expired - Fee Related JP4327611B2 (ja) | 2004-01-09 | 2004-01-09 | 短絡用回路およびエンジンのアンチノック制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4327611B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7130207B2 (ja) | 2018-11-19 | 2022-09-05 | 株式会社交通建設 | 軌道整備装置及び軌道整備方法 |
-
2004
- 2004-01-09 JP JP2004004384A patent/JP4327611B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP4327611B2 (ja) | 2009-09-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6794921B2 (en) | Clamp circuit | |
US7106126B2 (en) | Semiconductor integrated circuit device | |
JP2003258581A (ja) | クランプ回路 | |
KR101372795B1 (ko) | 전원 전압 감시 회로, 및 그 전원 전압 감시 회로를 구비하는 전자 회로 | |
EP1096262A2 (en) | Current detector | |
US4453092A (en) | Comparator circuit having reduced input bias current | |
JPH06214666A (ja) | パワートランジスタの制御電極ディセーブル回路 | |
JP4597596B2 (ja) | 車両用電源装置 | |
US20020067190A1 (en) | Peak hold circuit | |
JP3680784B2 (ja) | 電源回路 | |
JP4327611B2 (ja) | 短絡用回路およびエンジンのアンチノック制御装置 | |
JP4824230B2 (ja) | 温度検知回路 | |
JP2006018409A (ja) | 電源回路 | |
JP2003015749A (ja) | 電圧レギュレータ | |
JP4110701B2 (ja) | 過電圧保護回路 | |
WO2019239876A1 (ja) | 車両用制御装置 | |
JP2004140576A (ja) | 電圧比較器およびリーク電流検出装置 | |
WO2023136128A1 (ja) | 電気機器及び車載システム | |
JP3584900B2 (ja) | バンドギャップ基準電圧回路 | |
JP3100804B2 (ja) | アナログスイッチ | |
JP4570950B2 (ja) | 電圧検出回路 | |
JPH06245366A (ja) | 過電圧保護回路 | |
JP2002123325A (ja) | 基準電圧発生装置 | |
SU936160A1 (ru) | Устройство дл защиты электропотребител от перенапр жений | |
JPH11338558A (ja) | 定電圧出力装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070109 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070109 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090410 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090414 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090522 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090609 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090611 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120619 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4327611 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120619 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130619 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130619 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140619 Year of fee payment: 5 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |