JP2002217653A5 - - Google Patents

Download PDF

Info

Publication number
JP2002217653A5
JP2002217653A5 JP2001005346A JP2001005346A JP2002217653A5 JP 2002217653 A5 JP2002217653 A5 JP 2002217653A5 JP 2001005346 A JP2001005346 A JP 2001005346A JP 2001005346 A JP2001005346 A JP 2001005346A JP 2002217653 A5 JP2002217653 A5 JP 2002217653A5
Authority
JP
Japan
Prior art keywords
terminal
input terminal
input
mosfet
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Abandoned
Application number
JP2001005346A
Other languages
English (en)
Other versions
JP2002217653A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2001005346A priority Critical patent/JP2002217653A/ja
Priority claimed from JP2001005346A external-priority patent/JP2002217653A/ja
Priority to US10/038,650 priority patent/US6605995B2/en
Publication of JP2002217653A publication Critical patent/JP2002217653A/ja
Publication of JP2002217653A5 publication Critical patent/JP2002217653A5/ja
Abandoned legal-status Critical Current

Links

Claims (9)

  1. 第1、第2の入力端子を有し、それぞれ入力された第1、第2の入力信号に対して差動増幅を行う差動増幅部と、
    第1の外部入力端子と前記第1の入力端子とに接続され、前記第1の外部入力端子から入力された第1の外部入力信号がハイレベルにあるとき第1の電圧だけ低下させ、前記第1の外部入力信号がローレベルにあるとき前記第1の電圧より小さい第2の電圧だけ低下させて前記第1の入力信号として前記第1の入力端子へ与える第1の電圧シフト部と、
    第2の外部入力端子と前記第2の入力端子とに接続され、前記第2の外部入力端子から入力された第2の外部入力信号がハイレベルにあるとき前記第1の電圧だけ低下させ、前記第2の外部入力信号がローレベルにあるとき前記第2の電圧だけ低下させて前記第2の入力信号として前記第2の入力端子へ与える第2の電圧シフト部と、
    を備えることを特徴とする差動増幅回路。
  2. 前記第1の電圧シフト部は、第1の電源端子にドレインが接続され、前記第1の外部入力端子にゲートが接続され、前記第1の入力端子にソースが接続された第1のMOSFETと、
    前記第1の入力端子にドレインが接続され、第1の所定電位がゲートに入力され、第2の電源端子にソースが接続された第2のMOSFETとを有し、
    前記第2の電圧シフト部は、前記第1の電源端子にドレインが接続され、前記第2の外部入力端子にゲートが接続され、前記第2の入力端子にソースが接続された第3のMOSFETと、
    前記第2の入力端子にドレインが接続され、前記第1の所定電位がゲートに入力され、前記第2の電源端子にソースが接続された第4のMOSFETとを有し、
    前記第1、第2、第3及び第4のMOSFETのバックゲートは、前記第2の電源端子に接続されていることを特徴とする請求項1記載の差動増幅回路。
  3. 前記差動増幅部は、
    第1の電源端子に一方の端子が接続された電流源と、
    前記電流源の他方の端子にソースが接続され、前記第1の入力端子にゲートが接続された第5のMOSFETと、
    前記電流源の他方の端子にソースが接続され、前記第2の入力端子にゲートが接続された第6のMOSFETと、
    前記第5のMOSFETのドレインにドレイン及びゲートが接続され、第2の電源端子にソースが接続された第7のMOSFETと、
    前記第6のMOSFETのドレインにドレインが接続され、前記第7のMOSFETのゲート及びドレインにゲートが接続され、前記第2の電源端子にソースが接続された第8のMOSFETと、
    を有することを特徴とする請求項1又は2記載の差動増幅回路。
  4. 前記差動増幅部は、
    第1の電源端子に一方の端子が接続された電流源と、
    前記電流源の他方の端子にエミッタが接続され、前記第1の入力端子にベースが接続された第1のバイポーラトランジスタと、
    前記電流源の他方の端子にエミッタが接続され、前記第2の入力端子にベースが接続された第2のバイポーラトランジスタと、
    前記第1のバイポーラトランジスタのコレクタにコレクタ及びベースが接続され、第2の電源端子にエミッタが接続された第3のバイポーラトランジスタと、
    前記第2のバイポーラトランジスタのコレクタにコレクタが接続され、前記第3のバイポーラトランジスタのコレクタ及びベースにベースが接続され、前記第2の電源端子にエミッタが接続された第4のバイポーラトランジスタと、
    を有することを特徴とする請求項1又は2記載の差動増幅回路。
  5. 第1、第2の入力端子を有し、それぞれ入力された第1、第2の入力信号に対して差動増幅を行う差動増幅部と、
    第1の外部入力端子と前記第1の入力端子とに接続され、前記第1の外部入力端子から入力された第1の外部入力信号におけるハイレベルからローレベルまでの範囲を縮小し、前記第1の入力信号として前記第1の入力端子へ与える第1の電圧シフト部と、
    第2の外部入力端子と前記第2の入力端子とに接続され、前記第2の外部入力端子から入力された第2の外部入力信号におけるハイレベルからローレベルまでの範囲を縮小し、前記第2の入力信号として前記第2の入力端子へ与える第2の電圧シフト部と、
    を備え、
    前記第1の電圧シフト部は、第1の電源端子にドレインが接続され、前記第1の外部入力端子にゲートが接続され、前記第1の入力端子にソースが接続された第1のMOSFETと、
    前記第1の入力端子にドレインが接続され、第1の所定電位がゲートに入力され、第2の電源端子にソースが接続された第2のMOSFETとを有し、
    前記第2の電圧シフト部は、前記第1の電源端子にドレインが接続され、前記第2の外部入力端子にゲートが接続され、前記第2の入力端子にソースが接続された第3のMOSFETと、
    前記第2の入力端子にドレインが接続され、前記第1の所定電位がゲートに入力され、前記第2の電源端子にソースが接続された第4のMOSFETとを有し、
    前記第1、第2、第3及び第4のMOSFETのバックゲートは、前記第2の電源端子に接続されていることを特徴とする差動増幅回路。
  6. 第1、第2の入力端子を有し、それぞれ入力された第1、第2の入力信号に対して差動増幅を行う差動増幅部と、
    第1の外部入力端子と前記第1の入力端子とに接続され、前記第1の外部入力端子から入力された第1の外部入力信号におけるハイレベルからローレベルまでの範囲を縮小し、前記第1の入力信号として前記第1の入力端子へ与える第1の電圧シフト部と、
    第2の外部入力端子と前記第2の入力端子とに接続され、前記第2の外部入力端子から入力された第2の外部入力信号におけるハイレベルからローレベルまでの範囲を縮小し、前記第2の入力信号として前記第2の入力端子へ与える第2の電圧シフト部と、
    を備え、
    前記差動増幅部は、
    第1の電源端子に一方の端子が接続された電流源と、
    前記電流源の他方の端子にソースが接続され、前記第1の入力端子にゲートが接続された第5のMOSFETと、
    前記電流源の他方の端子にソースが接続され、前記第2の入力端子にゲートが接続された第6のMOSFETと、
    前記第5のMOSFETのドレインにドレイン及びゲートが接続され、第2の電源端子にソースが接続された第7のMOSFETと、
    前記第6のMOSFETのドレインにドレインが接続され、前記第7のMOSFETのゲート及びドレインにゲートが接続され、前記第2の電源端子にソースが接続された第8のMOSFETと、
    を有することを特徴とする差動増幅回路。
  7. 第1、第2の入力端子を有し、それぞれ入力された第1、第2の入力信号に対して差動増幅を行う差動増幅部と、
    第1の外部入力端子と前記第1の入力端子とに接続され、前記第1の外部入力端子から入力された第1の外部入力信号におけるハイレベルからローレベルまでの範囲を縮小し、前記第1の入力信号として前記第1の入力端子へ与える第1の電圧シフト部と、
    第2の外部入力端子と前記第2の入力端子とに接続され、前記第2の外部入力端子から入力された第2の外部入力信号におけるハイレベルからローレベルまでの範囲を縮小し、前記第2の入力信号として前記第2の入力端子へ与える第2の電圧シフト部と、
    を備え、
    前記差動増幅部は、
    第1の電源端子に一方の端子が接続された電流源と、
    前記電流源の他方の端子にエミッタが接続され、前記第1の入力端子にベースが接続された第1のバイポーラトランジスタと、
    前記電流源の他方の端子にエミッタが接続され、前記第2の入力端子にベースが接続された第2のバイポーラトランジスタと、
    前記第1のバイポーラトランジスタのコレクタにコレクタ及びベースが接続され、第2の電源端子にエミッタが接続された第3のバイポーラトランジスタと、
    前記第2のバイポーラトランジスタのコレクタにコレクタが接続され、前記第3のバイポーラトランジスタのコレクタ及びベースにベースが接続され、前記第2の電源端子にエミッタが接続された第4のバイポーラトランジスタと、
    を有することを特徴とする差動増幅回路。
  8. 前記差動増幅部は、
    第1の電源端子に一方の端子が接続された電流源と、
    前記電流源の他方の端子にソースが接続され、前記第1の入力端子にゲートが接続された第5のMOSFETと、
    前記電流源の他方の端子にソースが接続され、前記第2の入力端子にゲートが接続された第6のMOSFETと、
    前記第5のMOSFETのドレインにドレイン及びゲートが接続され、第2の電源端子にソースが接続された第7のMOSFETと、
    前記第6のMOSFETのドレインにドレインが接続され、前記第7のMOSFETのゲート及びドレインにゲートが接続され、前記第2の電源端子にソースが接続された第8のMOSFETと、
    を有することを特徴とする請求項5記載の差動増幅回路。
  9. 前記差動増幅部は、
    第1の電源端子に一方の端子が接続された電流源と、
    前記電流源の他方の端子にエミッタが接続され、前記第1の入力端子にベースが接続された第1のバイポーラトランジスタと、
    前記電流源の他方の端子にエミッタが接続され、前記第2の入力端子にベースが接続された第2のバイポーラトランジスタと、
    前記第1のバイポーラトランジスタのコレクタにコレクタ及びベースが接続され、第2の電源端子にエミッタが接続された第3のバイポーラトランジスタと、
    前記第2のバイポーラトランジスタのコレクタにコレクタが接続され、前記第3のバイポーラトランジスタのコレクタ及びベースにベースが接続され、前記第2の電源端子にエミッタが接続された第4のバイポーラトランジスタと、
    を有することを特徴とする請求項5記載の差動増幅回路。
JP2001005346A 2001-01-12 2001-01-12 差動増幅回路 Abandoned JP2002217653A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2001005346A JP2002217653A (ja) 2001-01-12 2001-01-12 差動増幅回路
US10/038,650 US6605995B2 (en) 2001-01-12 2002-01-08 Differential amplifier circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001005346A JP2002217653A (ja) 2001-01-12 2001-01-12 差動増幅回路

Publications (2)

Publication Number Publication Date
JP2002217653A JP2002217653A (ja) 2002-08-02
JP2002217653A5 true JP2002217653A5 (ja) 2005-07-21

Family

ID=18873402

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001005346A Abandoned JP2002217653A (ja) 2001-01-12 2001-01-12 差動増幅回路

Country Status (2)

Country Link
US (1) US6605995B2 (ja)
JP (1) JP2002217653A (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10157962C1 (de) * 2001-11-26 2003-07-03 Texas Instruments Deutschland Komparator
EP1388775A1 (en) * 2002-08-06 2004-02-11 STMicroelectronics Limited Voltage reference generator
JP2011146904A (ja) 2010-01-14 2011-07-28 Renesas Electronics Corp 受信回路
JP5895726B2 (ja) * 2012-06-11 2016-03-30 株式会社デンソー 受信回路装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2885151B2 (ja) 1995-09-25 1999-04-19 日本電気株式会社 演算増幅器
JPH11272786A (ja) * 1998-03-25 1999-10-08 Seiko Instruments Inc 差動増幅回路

Similar Documents

Publication Publication Date Title
US9564882B2 (en) Fast voltage level shifter circuit
ATE453243T1 (de) Dynamische vorspannungserhöhungsregelung für einen verstärker
EP1195890A3 (en) High-output amplifier
TW200707905A (en) Semiconductor device, power supply device, and information processing device
ATE377289T1 (de) Hochleistungsfähiger rauscharmer bifet-verstärker
TW200623311A (en) Power metal oxide semiconductor transistor layout with lower output resistance and high current limit
TW200614657A (en) Buffer amplifier, drive integrated circuit and display device using said drive integrated circuit
WO2004023648A3 (en) Amplifier power control circuit
EP1589660A3 (en) Frequency output circuit
DE602004031948D1 (de) Temperaturunempfindliche vorspannschaltung für hochleistungsverstärker
DE60109928D1 (de) Hochfrequenzverstärkerschaltung mit annulierung einer negativen impedanz
JP2002217653A5 (ja)
JP2005285161A5 (ja)
CN215581091U (zh) 一种igbt门极驱动电路
JP2003249829A5 (ja)
EP0657995B1 (en) Mixed typology output stage
JP2004120373A5 (ja)
KR970077970A (ko) 차동 증폭기
KR910014944A (ko) 반도체 집적회로장치
JP3343299B2 (ja) 出力回路
CN113572464B (zh) 一种门极电流可控的igbt驱动电路
CN211791448U (zh) 一种控制功率放大器输出功率的控制电路
CN219247698U (zh) Mos型半导体器件的栅极驱动电路
WO2004068709A1 (ja) スイッチング回路
TW200503404A (en) Amplifier circuit