JP2001268149A - アダプティブプリディストーション歪補償装置及びアダプティブプリディストーション歪補償方法 - Google Patents

アダプティブプリディストーション歪補償装置及びアダプティブプリディストーション歪補償方法

Info

Publication number
JP2001268149A
JP2001268149A JP2000075872A JP2000075872A JP2001268149A JP 2001268149 A JP2001268149 A JP 2001268149A JP 2000075872 A JP2000075872 A JP 2000075872A JP 2000075872 A JP2000075872 A JP 2000075872A JP 2001268149 A JP2001268149 A JP 2001268149A
Authority
JP
Japan
Prior art keywords
value
signal
transmission
compensation data
factorial
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000075872A
Other languages
English (en)
Inventor
Ritsu Miura
律 三浦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2000075872A priority Critical patent/JP2001268149A/ja
Publication of JP2001268149A publication Critical patent/JP2001268149A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】 【課題】 より簡単な構成で補償データの補正を可
能とすることによって、装置全体の回路規模及び消費電
力を小さくすること。 【解決手段】 計算部110で送信IQ信号の電力値を
計算し、テーブル114から電力値に対応したアドレス
に記憶された補償データを出力し、補償データを送信I
Q信号に複素乗算したのちD/A変換して直交変調後に
増幅し、増幅信号を減衰したのち直交検波し、この信号
をA/D変換したのち送信IQ信号との誤差を検出し、
また、変換部111で電力値を2の階乗の値に近似し、
変換部112でその近似値をビットシフト量に変換し、
ビットシフト部121でビットシフト量に応じて誤差を
ビットシフトし、乗算器119,120でビットシフト
された誤差を補正係数118と乗算して補正値を求め、
加算器116,117で補正値と遅延器115を介した
旧補償データとを加算した新補償データをテーブル11
4に記憶する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、ディジタル変調方
式を用いた移動体通信システムの携帯電話機や、携帯電
話機能及びコンピュータ機能を備えた情報端末装置等の
移動局装置及び、この移動局装置と無線通信を行う基地
局装置等に適用されるアダプティブプリディストーショ
ン歪補償装置及びアダプティブプリディストーション歪
補償方法に関する。
【0002】
【従来の技術】従来、この種のアダプティブプリディス
トーション歪補償装置及びアダプティブプリディストー
ション歪補償方法としては、特許第2883260号公
報に記載されているものがある。
【0003】従来、ディジタル変調方式を用いた移動体
通信システムにおいては、無線端末機である送信装置の
省電力化を図るため送信系の増幅器に高効率のものが用
いられている。
【0004】しかし、高効率の増幅器を用いると、非線
形歪が多く発生しやすくなる。このように歪が発生する
と、送信スペクトラムが広がり、隣接チャネルに干渉す
るなどの悪影響がある。
【0005】そこで、高効率・低歪を両立する技術とし
て歪補償技術が送信装置に適用されている。なかでもプ
リディストーション歪補償装置は歪補償処理をベースバ
ンドのディジタル信号処理で行うことができるため、性
能の安定性・装置の小型化に有利である。
【0006】図15は、従来のアダプティブプリディス
トーション歪補償装置の構成を示すブロック図である。
【0007】この図15に示すアダプティブプリディス
トーション歪補償装置1500は、送信IQ信号入力端
子1501,1502と、複素乗算部1503と、D/
Aコンバータ1504,1505と、直交変調器150
6と、電力増幅器1507と、方向性結合器1508
と、送信出力端子1509と、電力計算部1510と、
逆数演算部1511と、アドレス生成部1512と、補
償データテーブル1513と、遅延器1514と、加算
器1515,1516と、乗算器1517,1518,
1519,1520と、誤差検出部1521と、A/D
コンバータ1522,1523と、直交検波器1524
と、減衰器1525とを備えて構成されている。
【0008】このような構成のアダプティブプリディス
トーション歪補償装置1500の動作を説明する。
【0009】送信IQ信号入力端子1501,1502
に入力された送信IQ信号を用いて電力計算部1510
では送信IQ信号電力計算を行い、アドレス生成部15
12ではそれに対応した補償データテーブル1513の
アドレスを出力する。
【0010】次に、指定されたアドレスの補償データが
補償データテーブル1513から出力され、複素乗算部
1503で送信IQ信号に乗算する。
【0011】次に、D/Aコンバータ1504,150
5でアナログ信号に変換したのち、直交変調器1506
で変調し、電力増幅器1507で増幅し、方向性結合器
1508を通して送信出力端子1509から出力する。
【0012】一方、方向性結合器1508で送信信号の
一部を検出し、減衰器1525を通して減衰させ、直交
検波器1524でIQ信号(以下、送信出力モニタIQ
信号)に検波したのち、A/Dコンバータ1522,1
523によりディジタル信号に変換し、誤差検出部15
21で送信IQ信号との誤差を検出する。
【0013】次に、検出した誤差を送信IQ信号電力値
により除算することにより正規化する。その除算とは、
電力計算部1510の出力を逆数演算部1511で逆数
に変換したのち、乗算器1519,1520で乗算を行
うことである。
【0014】正規化後は、補正係数1526を乗算器1
517,1518で乗算して補正値を得、遅延器151
4を通してタイミングを整合した旧補償データに加算器
1515,1516で加算し、新補償データとして補償
データテーブル1513に格納する。
【0015】
【発明が解決しようとする課題】しかしながら、従来の
装置においては、補償データを補正する場合、複数の乗
算器1517〜1520を必要とする。各乗算器151
7〜1520は、装置全体に占める回路規模及び消費電
力が大きいため、その分、回路規模及び消費電力が増大
するという問題がある。
【0016】本発明はかかる点に鑑みてなされたもので
あり、より簡単な構成で補償データの補正を可能とする
ことによって、装置全体の回路規模及び消費電力を小さ
くすることができるアダプティブプリディストーション
歪補償装置及びアダプティブプリディストーション歪補
償方法を提供することを目的とする。
【0017】
【課題を解決するための手段】本発明のアダプティブプ
リディストーション歪補償装置は、送信IQ信号の電力
値を計算する電力計算手段と、前記電力値に対応したア
ドレスの記憶領域に記憶された補償データを出力する記
憶手段と、前記出力された補償データを前記送信IQ信
号に乗算する複素乗算手段と、前記乗算後の信号を直交
変調する直交変調手段と、前記直交変調された信号を増
幅する増幅手段と、前記増幅後の信号を直交検波する直
交検波手段と、前記直交検波された信号と前記送信IQ
信号との誤差を検出する誤差検出手段と、前記電力値を
2の階乗の値に近似する2の階乗変換手段と、前記近似
された値をビットシフト量に変換するビットシフト量変
換手段と、前記ビットシフト量に応じて前記誤差をビッ
トシフトするビットシフト手段と、前記ビットシフトさ
れた誤差を、前記補償データの補正を行うための補正係
数と乗算して補正値を得る乗算手段と、前記補正値と前
記出力された補償データとを加算し、この加算結果を新
補償データとして前記記憶手段に記憶する加算手段と、
を具備する構成を採る。
【0018】この構成によれば、増幅後に送信される信
号の誤差の正規化を、従来のように多くの乗算器を使用
せずにビットシフト操作で実現できるため、より簡単な
構成で補償データの補正が可能となる。これによって、
装置全体の回路規模及び消費電力を小さくすることがで
きる。
【0019】本発明のアダプティブプリディストーショ
ン歪補償装置は、送信IQ信号の電力値を計算する電力
計算手段と、前記電力値に対応したアドレスの記憶領域
に記憶された補償データを出力する記憶手段と、前記出
力された補償データを前記送信IQ信号に乗算する複素
乗算手段と、前記乗算後の信号を直交変調する直交変調
手段と、前記直交変調された信号を増幅する増幅手段
と、前記増幅後の信号を直交検波する直交検波手段と、
前記直交検波された信号と前記送信IQ信号との誤差を
検出する誤差検出手段と、前記電力値の逆数を計算する
逆数演算手段と、前記誤差と前記逆数とを乗算する乗算
手段と、前記補償データの補正を行うための補正係数を
2の階乗の値に変換する2の階乗変換手段と、前記変換
された値をビットシフト量に変換するビットシフト量変
換手段と、前記ビットシフト量に応じて前記誤差と前記
逆数との乗算値をビットシフトして補正値を得るビット
シフト手段と、前記補正値と前記出力された補償データ
とを加算し、この加算結果を新補償データとして前記記
憶手段に記憶する加算手段と、を具備する構成を採る。
【0020】この構成によれば、補正係数の乗算を、乗
算器を使用せずにビットシフト操作で実現できるため、
より簡単な構成で補償データの補正が可能となる。これ
によって、装置全体の回路規模及び消費電力を小さくす
ることができる。
【0021】本発明のアダプティブプリディストーショ
ン歪補償装置は、送信IQ信号の電力値を計算する電力
計算手段と、前記電力値に対応したアドレスの記憶領域
に記憶された補償データを出力する記憶手段と、前記出
力された補償データを前記送信IQ信号に乗算する複素
乗算手段と、前記乗算後の信号を直交変調する直交変調
手段と、前記直交変調された信号を増幅する増幅手段
と、前記増幅後の信号を直交検波する直交検波手段と、
前記直交検波された信号と前記送信IQ信号との誤差を
検出する誤差検出手段と、前記電力値を2の階乗の値に
近似する第1の2の階乗変換手段と、前記近似された値
を第1のビットシフト量に変換する第1のビットシフト
量変換手段と、前記補償データの補正を行うための補正
係数を2の階乗の値に変換する第2の2の階乗変換手段
と、前記変換された値を第2のビットシフト量に変換す
る第2のビットシフト量変換手段と、前記第1のビット
シフト量から前記第2のビットシフト量を減算して第3
のビットシフト量を求める減算手段と、前記第3のビッ
トシフト量に応じて前記誤差をビットシフトして補正値
を得るビットシフト手段と、前記補正値と前記出力され
た補償データとを加算し、この加算結果を新補償データ
として前記記憶手段に記憶する加算手段と、を具備する
構成を採る。
【0022】この構成によれば、増幅後に送信される信
号の誤差の正規化及び、補正係数の乗算を乗算器を使用
せずにビットシフト操作で実現でき、また両者のビット
シフト操作を統合することで、さらに簡単な構成で補償
データの補正が可能となる。これによって、装置全体の
回路規模及び消費電力を、更に小さくすることができ
る。
【0023】本発明のアダプティブプリディストーショ
ン歪補償装置は、上記構成において、2の階乗変換手段
は、送信IQ信号の電力値を2の階乗の値に近似するこ
とに代え、前記電力値に最も近い2の階乗の値に近似す
る構成を採る。
【0024】この構成によれば、増幅後に送信される信
号の誤差の正規化を、より正確に行うことができるた
め、補償データの補正に増幅後に送信される信号の誤差
を忠実に反映することができる。
【0025】本発明のアダプティブプリディストーショ
ン歪補償装置は、上記構成において、2の階乗変換手段
は、送信IQ信号の電力値を2の階乗の値に近似するこ
とに代え、前記電力値よりも大きく且つ最も近い2の階
乗の値に近似する構成を採る。
【0026】この構成によれば、送信IQ信号電力値の
真値より大きな値で、増幅後に送信される信号の誤差を
正規化するため、等価的に補償データの補正へのフィー
ドバック量が減少し、補償データの安定度が向上する。
近似は送信IQ信号電力値の1の立つ最上位ビット位置
を知るだけでよいので、アルゴリズムが容易となり、更
に回路規模の削減が可能である。
【0027】本発明のアダプティブプリディストーショ
ン歪補償装置は、上記構成において、2の階乗変換手段
は、送信IQ信号の電力値を2の階乗の値に近似するこ
とに代え、前記電力値よりも小さく且つ最も近い2の階
乗の値に近似する構成を採る。
【0028】この構成によれば、送信IQ信号電力値の
真値より小さな値で、増幅後に送信される信号の誤差を
正規化するため、等価的に補償データの補正へのフィー
ドバック量が増大し、補償データの収束速度が向上す
る。近似は送信IQ信号電力値の1の立つ最上位ビット
位置を知るだけでよいので、アルゴリズムが容易とな
り、更に回路規模の削減が可能である。
【0029】本発明のアダプティブプリディストーショ
ン歪補償装置は、上記構成において、2の階乗変換手段
は、送信IQ信号の電力値を2の階乗の値に近似するこ
とに代え、前記電力値に最も近い2の階乗の値に近似す
る処理と、前記電力値よりも大きく且つ最も近い2の階
乗の値に近似する処理と、前記電力値よりも小さく且つ
最も近い2の階乗の値に近似する処理との何れかを、使
用環境状態に応じて行う構成を採る。
【0030】この構成によれば、使用環境状態に応じて
常に最適な近似方法を選択できるため、補償データの収
束速度及び安定度を両立することができる。
【0031】本発明の送信装置は、上記いずれかと同構
成のアダプティブプリディストーション歪補償装置を具
備する構成を採る。
【0032】この構成によれば、送信装置において、上
記いずれかと同構成のアダプティブプリディストーショ
ン歪補償装置と同様の作用効果を得ることができる。
【0033】本発明の移動局装置は、上記構成の送信装
置を具備する構成を採る。
【0034】この構成によれば、移動局装置において、
上記構成の送信装置と同様の作用効果を得ることができ
る。
【0035】本発明の基地局装置は、上記構成の送信装
置を具備する構成を採る。
【0036】この構成によれば、基地局装置において、
上記構成の送信装置と同様の作用効果を得ることができ
る。
【0037】本発明の移動体通信システムは、上記構成
の移動局装置又は基地局装置を具備する構成を採る。
【0038】この構成によれば、移動体通信システムに
おいて、上記構成の移動局装置又は基地局装置と同様の
作用効果を得ることができる。
【0039】本発明のアダプティブプリディストーショ
ン歪補償方法は、送信IQ信号の電力値を計算し、この
電力値に対応したアドレスの記憶領域に記憶された補償
データを記憶手段から出力し、この出力された補償デー
タを前記送信IQ信号に乗算し、この乗算後の信号を増
幅し、この増幅後の信号と前記送信IQ信号との誤差を
検出し、また、前記電力値を2の階乗の値に近似し、こ
の近似された値をビットシフト量に変換し、この変換さ
れたビットシフト量に応じて前記誤差をビットシフト
し、このビットシフトされた誤差を、前記補償データの
補正を行うための補正係数と乗算して補正値を求め、こ
の補正値と前記記憶手段から出力された補償データとを
加算し、この加算結果を新補償データとして前記記憶手
段に記憶するようにした。
【0040】この方法によれば、増幅後に送信される信
号の誤差の正規化を、従来のように多くの乗算器を使用
せずにビットシフト操作で実現できるため、より簡単な
構成で補償データの補正が可能となる。これによって、
装置全体の回路規模及び消費電力を小さくすることがで
きる。
【0041】本発明のアダプティブプリディストーショ
ン歪補償方法は、送信IQ信号の電力値を計算し、この
電力値に対応したアドレスの記憶領域に記憶された補償
データを記憶手段から出力し、この出力された補償デー
タを前記送信IQ信号に乗算し、この乗算後の信号を増
幅し、この増幅後の信号と前記送信IQ信号との誤差を
検出し、また、前記電力値の逆数を計算し、前記誤差と
前記逆数とを乗算し、前記補償データの補正を行うため
の補正係数を2の階乗の値に変換し、この変換された値
をビットシフト量に変換し、この変換されたビットシフ
ト量に応じて前記誤差と前記逆数との乗算値をビットシ
フトして補正値を求め、この補正値と前記記憶手段から
出力された補償データとを加算し、この加算結果を新補
償データとして前記記憶手段に記憶するようにした。
【0042】この方法によれば、補正係数の乗算を、乗
算器を使用せずにビットシフト操作で実現できるため、
より簡単な構成で補償データの補正が可能となる。これ
によって、装置全体の回路規模及び消費電力を小さくす
ることができる。
【0043】本発明のアダプティブプリディストーショ
ン歪補償方法は、送信IQ信号の電力値を計算し、この
電力値に対応したアドレスの記憶領域に記憶された補償
データを記憶手段から出力し、この出力された補償デー
タを前記送信IQ信号に乗算し、この乗算後の信号を増
幅し、この増幅後の信号と前記送信IQ信号との誤差を
検出し、また、前記電力値を2の階乗の値に近似し、こ
の近似された値を第1のビットシフト量に変換し、前記
補償データの補正を行うための補正係数を2の階乗の値
に変換し、この変換された値を第2のビットシフト量に
変換し、前記第1のビットシフト量から前記第2のビッ
トシフト量を減算して第3のビットシフト量を求め、こ
の第3のビットシフト量に応じて前記誤差をビットシフ
トして補正値を求め、この補正値と前記記憶手段から出
力された補償データとを加算し、この加算結果を新補償
データとして前記記憶手段に記憶するようにした。
【0044】この方法によれば、増幅後に送信される信
号の誤差の正規化及び、補正係数の乗算を乗算器を使用
せずにビットシフト操作で実現でき、また両者のビット
シフト操作を統合することで、さらに簡単な構成で補償
データの補正が可能となる。これによって、装置全体の
回路規模及び消費電力を、更に小さくすることができ
る。
【0045】本発明のアダプティブプリディストーショ
ン歪補償方法は、上記方法において、送信IQ信号の電
力値を2の階乗の値に近似することに代え、前記電力値
に最も近い2の階乗の値に近似するようにした。
【0046】この方法によれば、増幅後に送信される信
号の誤差の正規化を、より正確に行うことができるた
め、補償データの補正に増幅後に送信される信号の誤差
を忠実に反映することができる。
【0047】本発明のアダプティブプリディストーショ
ン歪補償方法は、上記方法において、送信IQ信号の電
力値を2の階乗の値に近似することに代え、前記電力値
よりも大きく且つ最も近い2の階乗の値に近似するよう
にした。
【0048】この方法によれば、送信IQ信号電力値の
真値より大きな値で、増幅後に送信される信号の誤差を
正規化するため、等価的に補償データの補正へのフィー
ドバック量が減少し、補償データの安定度が向上する。
近似は送信IQ信号電力値の1の立つ最上位ビット位置
を知るだけでよいので、アルゴリズムが容易となり、更
に回路規模の削減が可能である。
【0049】本発明のアダプティブプリディストーショ
ン歪補償方法は、上記方法において、送信IQ信号の電
力値を2の階乗の値に近似することに代え、前記電力値
よりも小さく且つ最も近い2の階乗の値に近似するよう
にした。
【0050】この方法によれば、送信IQ信号電力値の
真値より小さな値で、増幅後に送信される信号の誤差を
正規化するため、等価的に補償データの補正へのフィー
ドバック量が増大し、補償データの収束速度が向上す
る。近似は送信IQ信号電力値の1の立つ最上位ビット
位置を知るだけでよいので、アルゴリズムが容易とな
り、更に回路規模の削減が可能である。
【0051】本発明のアダプティブプリディストーショ
ン歪補償方法は、上記方法において、送信IQ信号の電
力値を2の階乗の値に近似することに代え、前記電力値
に最も近い2の階乗の値に近似する処理と、前記電力値
よりも大きく且つ最も近い2の階乗の値に近似する処理
と、前記電力値よりも小さく且つ最も近い2の階乗の値
に近似する処理との何れかを、使用環境状態に応じて行
うようにした。
【0052】この方法によれば、使用環境状態に応じて
常に最適な近似方法を選択できるため、補償データの収
束速度及び安定度を両立することができる。
【0053】
【発明の実施の形態】以下、本発明の実施の形態につい
て、図面を参照して詳細に説明する。
【0054】(実施の形態1)図1は、本発明の実施の
形態1に係るアダプティブプリディストーション歪補償
装置の構成を示すブロック図である。
【0055】この図1に示すアダプティブプリディスト
ーション歪補償装置100は、送信IQ信号入力端子1
01,102と、複素乗算部103と、D/Aコンバー
タ104,105と、直交変調器106と、電力増幅器
107と、方向性結合器108と、送信出力端子109
と、電力計算部110と、2の階乗変換部111と、ビ
ットシフト量変換部112と、アドレス生成部113
と、補償データテーブル114と、遅延器115と、加
算器116,117と、乗算器119,120と、ビッ
トシフト部121と、誤差検出部122と、A/Dコン
バータ123,124と、直交検波器125と、減衰器
126とを備えて構成されている。
【0056】このような構成の歪補償装置100の動作
を説明する。
【0057】送信IQ信号入力端子101,102に送
信IQ信号が入力されると、電力計算部110は、その
送信IQ信号を用いて送信IQ信号電力計算を行う。ア
ドレス生成部113は、その計算結果に対応した補償デ
ータテーブル114のアドレスを出力する。
【0058】補償データテーブル114は、そのアドレ
スの記憶領域に記憶された補償データを出力し、複素乗
算部103は、その補償データを送信IQ信号に乗算す
る。
【0059】その乗算後の信号を、D/Aコンバータ1
04,105でアナログ信号に変換したのち、直交変調
器106で変調し、電力増幅器107で増幅し、更に方
向性結合器108を介して送信出力端子109から出力
する。
【0060】一方、方向性結合器108で送信信号の一
部を検出し、減衰器126で減衰させた後、直交検波器
125で送信出力モニタIQ信号に検波する。この検波
信号を、A/Dコンバータ123,124でディジタル
信号に変換し、誤差検出部122で送信IQ信号との誤
差を検出する。
【0061】この検出した誤差を、送信IQ信号電力値
により除算することにより正規化を行う。その除算と
は、電力計算部110から出力される送信IQ信号電力
値を、2の階乗変換部111で2の階乗の値に近似し、
ビットシフト量変換部112でビットシフト量に変換
し、ビットシフト部121で、そのビットシフト量に応
じて誤差を、LSB(Least Significant Bit)方向へビ
ットシフトする。
【0062】このように正規化された値を、乗算器11
9,120で補正係数118と乗算し、これによって補
正値を得る。
【0063】この補正値と、遅延器115を通してタイ
ミングを整合した旧補償データとを、加算器116,1
17で加算し、この加算結果を新補償データとして補償
データテーブル113に格納する。
【0064】このように、実施の形態1のアダプティブ
プリディストーション歪補償装置100によれば、送信
出力モニタIQ信号の誤差の正規化を、従来のように多
くの乗算器を使用せずにビットシフト操作で実現できる
ため、より簡単な構成で補償データの補正が可能とな
る。これによって、装置100全体の回路規模及び消費
電力を小さくすることができる。
【0065】(実施の形態2)図2は、本発明の実施の
形態2に係るアダプティブプリディストーション歪補償
装置の構成を示すブロック図である。但し、この図2に
示す実施の形態2において図1の実施の形態1の各部に
対応する部分には同一符号を付した。
【0066】この図2に示す実施の形態2の歪補償装置
200は、実施の形態1で説明した送信IQ信号入力端
子101,102と、複素乗算部103と、D/Aコン
バータ104,105と、直交変調器106と、電力増
幅器107と、方向性結合器108と、送信出力端子1
09と、電力計算部110と、アドレス生成部113
と、補償データテーブル114と、遅延器115と、加
算器116,117と、誤差検出部122と、A/Dコ
ンバータ123,124と、直交検波器125と、減衰
器126とに加え、逆数演算部201と、ビットシフト
部202と、ビットシフト変換部203と、2の階乗変
換部204とを備えて構成されている。
【0067】このような構成の歪補償装置200の動作
を説明する。
【0068】誤差検出部122で検出した誤差を、送信
IQ信号電力値により除算することにより正規化を行
う。その除算とは、電力計算部110から出力される送
信IQ信号電力値を逆数演算部201で逆数とし、この
逆数とされた送信IQ信号電力値と誤差とを乗算器20
5,206で乗算するものである。
【0069】一方、補正係数118を、2の階乗変換部
204で2の階乗の値に変換し、この変換された値をビ
ットシフト量変換部203でビットシフト量に変換す
る。ビットシフト部202で、そのビットシフト量に応
じて乗算器205,206からの正規化された値を、M
SB(Most Significant Bit)方向へビットシフトするこ
とによって補正値を得る。
【0070】この補正値と、遅延器115を通してタイ
ミングを整合した旧補償データとを、加算器116,1
17で加算し、この加算結果を新補償データとして補償
データテーブル113に格納する。
【0071】このように、実施の形態2のアダプティブ
プリディストーション歪補償装置200によれば、補正
係数118の乗算を、乗算器を使用せずにビットシフト
操作で実現できるため、より簡単な構成で補償データの
補正が可能となる。これによって、装置200全体の回
路規模及び消費電力を小さくすることができる。
【0072】(実施の形態3)図3は、本発明の実施の
形態3に係るアダプティブプリディストーション歪補償
装置の構成を示すブロック図である。但し、この図3に
示す実施の形態3において図1の実施の形態1及び図2
の実施の形態2の各部に対応する部分には同一符号を付
した。
【0073】この図3に示す実施の形態3の歪補償装置
300は、実施の形態1で説明した送信IQ信号入力端
子101,102と、複素乗算部103と、D/Aコン
バータ104,105と、直交変調器106と、電力増
幅器107と、方向性結合器108と、送信出力端子1
09と、電力計算部110と、2の階乗変換部111
と、ビットシフト量変換部112と、アドレス生成部1
13と、補償データテーブル114と、遅延器115
と、加算器116,117と、誤差検出部122と、A
/Dコンバータ123,124と、直交検波器125
と、減衰器126と、実施の形態2で説明したビットシ
フト変換部203と、2の階乗変換部204とに加え、
加算器301と、ビットシフト部302とを備えて構成
されている。
【0074】このような構成の歪補償装置300の動作
を説明する。
【0075】送信IQ信号入力端子101,102に送
信IQ信号が入力されると、電力計算部110は、その
送信IQ信号を用いて送信IQ信号電力計算を行う。ア
ドレス生成部113は、その計算結果に対応した補償デ
ータテーブル114のアドレスを出力する。
【0076】補償データテーブル114は、そのアドレ
スの記憶領域に記憶された補償データを出力し、複素乗
算部103は、その補償データを送信IQ信号に乗算す
る。
【0077】その乗算後の信号を、D/Aコンバータ1
04,105でアナログ信号に変換したのち、直交変調
器106で変調し、電力増幅器107で増幅し、更に方
向性結合器108を介して送信出力端子109から出力
する。
【0078】一方、方向性結合器108で送信信号の一
部を検出し、減衰器126で減衰させた後、直交検波器
125で送信出力モニタIQ信号に検波する。この検波
信号を、A/Dコンバータ123,124でディジタル
信号に変換し、誤差検出部122で送信IQ信号との誤
差を検出する。
【0079】また、電力計算部110から出力される送
信IQ信号電力値を、2の階乗変換部111で2の階乗
の値に近似し、ビットシフト量変換部112でビットシ
フト量に変換する。
【0080】また、補正係数118を、2の階乗変換部
204で2の階乗の値に変換し、この変換された値をビ
ットシフト量変換部203でビットシフト量に変換す
る。
【0081】次に、加算器301で、ビットシフト量変
換部112で得られたビットシフト量を、ビットシフト
量変換部203で得られたビットシフト量から減算して
ビットシフト量を求める。
【0082】そして、ビットシフト部302で、そのビ
ットシフト量に応じて誤差検出部122で検出された誤
差を、MSB方向へビットシフトすることによって、検
出した誤差を送信IQ信号電力値による除算で正規化す
ることと補正係数を乗算することを統合し、これによっ
て補正値を得る。
【0083】この補正値と、遅延器115を通してタイ
ミングを整合した旧補償データとを、加算器116,1
17で加算し、この加算結果を新補償データとして補償
データテーブル113に格納する。
【0084】このように、実施の形態3のアダプティブ
プリディストーション歪補償装置300によれば、送信
出力モニタIQ信号の誤差の正規化及び、補正係数の乗
算を乗算器を使用せずにビットシフト操作で実現でき、
また両者のビットシフト操作を統合することで、さらに
簡単な構成で補償データの補正が可能となる。これによ
って、装置300全体の回路規模及び消費電力を、実施
の形態1及び2よりも小さくすることができる。
【0085】(実施の形態4)図4は、本発明の実施の
形態4に係るアダプティブプリディストーション歪補償
装置の構成を示すブロック図である。但し、この図4に
示す実施の形態4において図1の実施の形態1の各部に
対応する部分には同一符号を付し、その説明を省略す
る。
【0086】この図4に示す実施の形態4の歪補償装置
400が、実施の形態1の歪補償装置100と異なる点
は、2の階乗変換部401が、送信IQ信号電力値を最
も近い2の階乗の値に近似することにより実現している
ことにある。
【0087】例えば、送信IQ信号電力値が「110
5」であった場合、2の階乗で最も近い値である「10
24」が近似後の送信IQ信号電力値であり、この場
合、ビットシフト量は10である。
【0088】このように、実施の形態4のアダプティブ
プリディストーション歪補償装置400によれば、送信
出力モニタIQ信号の誤差の正規化を、従来のように多
くの乗算器を使用せずにビットシフト操作で実現できる
ため、より簡単な構成で補償データの補正が可能とな
る。これによって、装置400全体の回路規模及び消費
電力を小さくすることができる。
【0089】また、送信出力モニタIQ信号の誤差の正
規化を、より正確に行うことができるため、補償データ
の補正に送信出力モニタIQ信号の誤差を忠実に反映す
ることができる。
【0090】(実施の形態5)図5は、本発明の実施の
形態5に係るアダプティブプリディストーション歪補償
装置の構成を示すブロック図である。但し、この図5に
示す実施の形態5において図1の実施の形態1の各部に
対応する部分には同一符号を付し、その説明を省略す
る。
【0091】この図5に示す実施の形態5の歪補償装置
500が、実施の形態1の歪補償装置100と異なる点
は、2の階乗変換部501が、送信IQ信号電力値をそ
の値よりも大きく最も近い2の階乗の値に近似すること
により実現していることにある。
【0092】例えば、送信IQ信号電力値が「182
1」であった場合、これより大きく2の階乗で最も近い
値である「2048」が近似後の送信IQ信号電力であ
り、この場合、ビットシフト量は11である。
【0093】このように、実施の形態5のアダプティブ
プリディストーション歪補償装置500によれば、送信
出力モニタIQ信号の誤差の正規化を、従来のように多
くの乗算器を使用せずにビットシフト操作で実現できる
ため、より簡単な構成で補償データの補正が可能とな
る。これによって、装置500全体の回路規模及び消費
電力を小さくすることができる。
【0094】また、送信IQ信号電力値の真値より大き
な値で送信出力モニタIQ信号の誤差を正規化するた
め、等価的に補償データの補正へのフィードバック量が
減少し、補償データの安定度が向上する。近似は送信I
Q信号電力値の1の立つ最上位ビット位置を知るだけで
よいので、アルゴリズムが容易となり、更に回路規模の
削減が可能である。
【0095】(実施の形態6)図6は、本発明の実施の
形態6に係るアダプティブプリディストーション歪補償
装置の構成を示すブロック図である。但し、この図6に
示す実施の形態6において図1の実施の形態1の各部に
対応する部分には同一符号を付し、その説明を省略す
る。
【0096】この図6に示す実施の形態6の歪補償装置
600が、実施の形態1の歪補償装置100と異なる点
は、2の階乗変換部601が、送信IQ信号電力値をそ
の値よりも小さく最も近い2の階乗の値に近似すること
により実現している。例えば、送信IQ信号電力値が
「766」であった場合、これより小さく2の階乗で最
も近い値である「512」が近似後の送信IQ信号電力
値であり、この場合、ビットシフト量は9である。
【0097】このように、実施の形態6のアダプティブ
プリディストーション歪補償装置600によれば、送信
出力モニタIQ信号の誤差の正規化を、従来のように多
くの乗算器を使用せずにビットシフト操作で実現できる
ため、より簡単な構成で補償データの補正が可能とな
る。これによって、装置600全体の回路規模及び消費
電力を小さくすることができる。
【0098】また、送信IQ信号電力値の真値より小さ
な値で送信出力モニタIQ信号の誤差を正規化するた
め、等価的に補償データの補正へのフィードバック量が
増大し、補償データの収束速度が向上する。近似は送信
IQ信号電力値の1の立つ最上位ビット位置を知るだけ
でよいので、アルゴリズムが容易となり、更に回路規模
の削減が可能である。
【0099】(実施の形態7)図7は、本発明の実施の
形態7に係るアダプティブプリディストーション歪補償
装置の構成を示すブロック図である。但し、この図7に
示す実施の形態7において図1の実施の形態1の各部に
対応する部分には同一符号を付し、その説明を省略す
る。
【0100】この図7に示す実施の形態7の歪補償装置
700が、実施の形態1の歪補償装置100と異なる点
は、2の階乗変換部701及び切替スイッチ702を設
けたことにある。
【0101】2の階乗変換部701は、実施の形態4で
説明した最近傍の2の階乗変換処理と、実施の形態5で
説明した上側最近傍の2の階乗変換処理と、実施の形態
6で説明した下側最近傍の2の階乗変換処理との何れか
を、切替スイッチ702の設定に応じて行う。
【0102】切替スイッチ702は、最近傍703、上
側最近傍704、下側最近傍705の設定部を備え、歪
補償装置700が適用される送信装置の温度、電源電圧
又は送信周波数等の使用環境状態を示すパラメータ
(1,2,…,n)706,707,708の情報に応じ
て、703〜705の何れかの設定を行う。
【0103】このように、実施の形態7のアダプティブ
プリディストーション歪補償装置700によれば、送信
出力モニタIQ信号の誤差の正規化を、従来のように多
くの乗算器を使用せずにビットシフト操作で実現できる
ため、より簡単な構成で補償データの補正が可能とな
る。これによって、装置600全体の回路規模及び消費
電力を小さくすることができる。
【0104】また、使用環境状態に応じて常に最適な近
似方法を選択できるため、補償データの収束速度及び安
定度を両立することができる。
【0105】(実施の形態8)図8は、本発明の実施の
形態8に係るアダプティブプリディストーション歪補償
装置を用いた送信装置の構成を示すブロック図である。
但し、この図8に示す実施の形態8において図1の実施
の形態1の各部に対応する部分には同一符号を付す。
【0106】この図8に示す送信装置800は、実施の
形態1で説明した複素乗算部103と、D/Aコンバー
タ104,105と、直交変調器106と、電力増幅器
107と、方向性結合器108と、電力計算部110
と、2の階乗変換部111と、ビットシフト量変換部1
12と、アドレス生成部113と、補償データテーブル
114と、遅延器115と、加算器116,117と、
乗算器119,120と、ビットシフト部121と、誤
差検出部122と、A/Dコンバータ123,124
と、直交検波器125と、減衰器126とに加え、送信
系ベースバンド部801及びアンテナ802を備えて構
成されている。
【0107】このような構成の送信装置800の動作を
説明する。
【0108】送信系ベースバンド部801から出力され
た送信IQ信号が、電力計算部110及び複素乗算部1
03に入力されると、まず、電力計算部110は、その
送信IQ信号を用いて送信IQ信号電力計算を行う。
【0109】アドレス生成部113は、その計算結果に
対応した補償データテーブル114のアドレスを出力す
る。
【0110】補償データテーブル114は、そのアドレ
スの記憶領域に記憶された補償データを出力し、複素乗
算部103は、その補償データを送信IQ信号に乗算す
る。
【0111】その乗算後の信号を、D/Aコンバータ1
04,105でアナログ信号に変換したのち、直交変調
器106で変調し、電力増幅器107で増幅し、更に方
向性結合器108を介してアンテナ802から出力す
る。
【0112】一方、方向性結合器108で送信信号の一
部を検出し、減衰器126で減衰させた後、直交検波器
125で送信出力モニタIQ信号に検波する。この検波
信号を、A/Dコンバータ123,124でディジタル
信号に変換し、誤差検出部122で送信IQ信号との誤
差を検出する。
【0113】この検出した誤差を、送信IQ信号電力値
により除算することにより正規化を行う。その除算と
は、電力計算部110から出力される送信IQ信号電力
値を、2の階乗変換部111で2の階乗の値に近似し、
ビットシフト量変換部112でビットシフト量に変換
し、ビットシフト部121で、そのビットシフト量に応
じて誤差を、LSB方向へビットシフトする。
【0114】このように正規化された値を、乗算器11
9,120で補正係数118と乗算し、これによって補
正値を得る。
【0115】この補正値と、遅延器115を通してタイ
ミングを整合した旧補償データとを、加算器116,1
17で加算し、この加算結果を新補償データとして補償
データテーブル113に格納する。
【0116】このように、実施の形態8の送信装置80
0によれば、送信出力モニタIQ信号の誤差の正規化
を、従来のように多くの乗算器を使用せずにビットシフ
ト操作で実現できるため、より簡単な構成で補償データ
の補正が可能となる。これによって、装置800全体の
回路規模及び消費電力を小さくすることができる。
【0117】(実施の形態9)図9は、本発明の実施の
形態9に係るアダプティブプリディストーション歪補償
装置を用いた送信装置の構成を示すブロック図である。
但し、この図9に示す実施の形態9において図2の実施
の形態2の各部に対応する部分には同一符号を付す。
【0118】この図9に示す送信装置900は、実施の
形態2で説明した複素乗算部103と、D/Aコンバー
タ104,105と、直交変調器106と、電力増幅器
107と、方向性結合器108と、電力計算部110
と、アドレス生成部113と、補償データテーブル11
4と、遅延器115と、加算器116,117と、誤差
検出部122と、A/Dコンバータ123,124と、
直交検波器125と、減衰器126と、逆数演算部20
1と、ビットシフト部202と、ビットシフト変換部2
03と、2の階乗変換部204とに加え、送信系ベース
バンド部801及びアンテナ802を備えて構成されて
いる。
【0119】このような構成の送信装置900の動作を
説明する。
【0120】送信系ベースバンド部801から出力され
た送信IQ信号が、電力計算部110及び複素乗算部1
03に入力されると、まず、電力計算部110は、その
送信IQ信号を用いて送信IQ信号電力計算を行う。
【0121】アドレス生成部113は、その計算結果に
対応した補償データテーブル114のアドレスを出力す
る。
【0122】補償データテーブル114は、そのアドレ
スの記憶領域に記憶された補償データを出力し、複素乗
算部103は、その補償データを送信IQ信号に乗算す
る。
【0123】その乗算後の信号を、D/Aコンバータ1
04,105でアナログ信号に変換したのち、直交変調
器106で変調し、電力増幅器107で増幅し、更に方
向性結合器108を介してアンテナ802から出力す
る。
【0124】一方、方向性結合器108で送信信号の一
部を検出し、減衰器126で減衰させた後、直交検波器
125で送信出力モニタIQ信号に検波する。この検波
信号を、A/Dコンバータ123,124でディジタル
信号に変換し、誤差検出部122で送信IQ信号との誤
差を検出する。
【0125】この検出した誤差を、送信IQ信号電力値
により除算することにより正規化を行う。その除算と
は、電力計算部110から出力される送信IQ信号電力
値を逆数演算部201で逆数とし、この逆数とされた送
信IQ信号電力値と誤差とを乗算器205,206で乗
算するものである。
【0126】一方、補正係数118を、2の階乗変換部
204で2の階乗の値に変換し、この変換された値をビ
ットシフト量変換部203でビットシフト量に変換す
る。ビットシフト部202で、そのビットシフト量に応
じて乗算器205,206からの正規化された値を、M
SB方向へビットシフトすることによって補正値を得
る。
【0127】この補正値と、遅延器115を通してタイ
ミングを整合した旧補償データとを、加算器116,1
17で加算し、この加算結果を新補償データとして補償
データテーブル113に格納する。
【0128】このように、実施の形態9の送信装置90
0によれば、補正係数118の乗算を、乗算器を使用せ
ずにビットシフト操作で実現できるため、より簡単な構
成で補償データの補正が可能となる。これによって、装
置900全体の回路規模及び消費電力を小さくすること
ができる。
【0129】(実施の形態10)図10は、本発明の実
施の形態10に係るアダプティブプリディストーション
歪補償装置を用いた送信装置の構成を示すブロック図で
ある。但し、この図10に示す実施の形態10において
図3の実施の形態3の各部に対応する部分には同一符号
を付す。
【0130】この図10に示す実施の形態10の送信装
置1000は、実施の形態3で説明した複素乗算部10
3と、D/Aコンバータ104,105と、直交変調器
106と、電力増幅器107と、方向性結合器108
と、電力計算部110と、2の階乗変換部111と、ビ
ットシフト量変換部112と、アドレス生成部113
と、補償データテーブル114と、遅延器115と、加
算器116,117と、誤差検出部122と、A/Dコ
ンバータ123,124と、直交検波器125と、減衰
器126と、ビットシフト変換部203と、2の階乗変
換部204と、加算器301と、ビットシフト部302
とに加え、送信系ベースバンド部801及びアンテナ8
02を備えて構成されている。
【0131】このような構成の送信装置1000の動作
を説明する。
【0132】送信系ベースバンド部801から出力され
た送信IQ信号が、電力計算部110及び複素乗算部1
03に入力されると、まず、電力計算部110は、その
送信IQ信号を用いて送信IQ信号電力計算を行う。
【0133】アドレス生成部113は、その計算結果に
対応した補償データテーブル114のアドレスを出力す
る。
【0134】補償データテーブル114は、そのアドレ
スの記憶領域に記憶された補償データを出力し、複素乗
算部103は、その補償データを送信IQ信号に乗算す
る。
【0135】その乗算後の信号を、D/Aコンバータ1
04,105でアナログ信号に変換したのち、直交変調
器106で変調し、電力増幅器107で増幅し、更に方
向性結合器108を介してアンテナ802から出力す
る。
【0136】一方、方向性結合器108で送信信号の一
部を検出し、減衰器126で減衰させた後、直交検波器
125で送信出力モニタIQ信号に検波する。この検波
信号を、A/Dコンバータ123,124でディジタル
信号に変換し、誤差検出部122で送信IQ信号との誤
差を検出する。
【0137】また、電力計算部110から出力される送
信IQ信号電力値を、2の階乗変換部111で2の階乗
の値に近似し、ビットシフト量変換部112でビットシ
フト量に変換する。
【0138】また、補正係数118を、2の階乗変換部
204で2の階乗の値に変換し、この変換された値をビ
ットシフト量変換部203でビットシフト量に変換す
る。
【0139】次に、加算器301で、ビットシフト量変
換部112で得られたビットシフト量を、ビットシフト
量変換部203で得られたビットシフト量から減算して
ビットシフト量を求める。
【0140】そして、ビットシフト部302で、そのビ
ットシフト量に応じて誤差検出部122で検出された誤
差を、MSB方向へビットシフトすることによって、検
出した誤差を送信IQ信号電力値による除算で正規化す
ることと補正係数を乗算することを統合し、これによっ
て補正値を得る。
【0141】この補正値と、遅延器115を通してタイ
ミングを整合した旧補償データとを、加算器116,1
17で加算し、この加算結果を新補償データとして補償
データテーブル113に格納する。
【0142】このように、実施の形態10の送信装置1
000によれば、送信出力モニタIQ信号の誤差の正規
化及び、補正係数の乗算を乗算器を使用せずにビットシ
フト操作で実現でき、また両者のビットシフト操作を統
合することで、さらに簡単な構成で補償データの補正が
可能となる。これによって、装置1000全体の回路規
模及び消費電力を、実施の形態8及び9よりも小さくす
ることができる。
【0143】(実施の形態11)図11は、本発明の実
施の形態11に係るアダプティブプリディストーション
歪補償装置を用いた送信装置の構成を示すブロック図で
ある。但し、この図11に示す実施の形態11において
図8の実施の形態8の各部に対応する部分には同一符号
を付し、その説明を省略する。
【0144】この図11に示す実施の形態11の送信装
置1100が、実施の形態8の送信装置800と異なる
点は、2の階乗変換部401が、送信IQ信号電力値を
最も近い2の階乗の値に近似することにより実現してい
ることにある。
【0145】例えば、送信IQ信号電力値が「110
5」であった場合、2の階乗で最も近い値である「10
24」が近似後の送信IQ信号電力値であり、この場
合、ビットシフト量は10である。
【0146】このように、実施の形態11の送信装置1
100によれば、送信出力モニタIQ信号の誤差の正規
化を、従来のように多くの乗算器を使用せずにビットシ
フト操作で実現できるため、より簡単な構成で補償デー
タの補正が可能となる。これによって、装置1100全
体の回路規模及び消費電力を小さくすることができる。
【0147】また、送信出力モニタIQ信号の誤差の正
規化を、より正確に行うことができるため、補償データ
の補正に送信出力モニタIQ信号の誤差を忠実に反映す
ることができる。
【0148】(実施の形態12)図12は、本発明の実
施の形態12に係るアダプティブプリディストーション
歪補償装置を用いた送信装置の構成を示すブロック図で
ある。但し、この図12に示す実施の形態12において
図8の実施の形態8の各部に対応する部分には同一符号
を付し、その説明を省略する。
【0149】この図12に示す実施の形態12の送信装
置1200が、実施の形態8の送信装置800と異なる
点は、2の階乗変換部501が、送信IQ信号電力値を
その値よりも大きく最も近い2の階乗の値に近似するこ
とにより実現していることにある。
【0150】例えば、送信IQ信号電力値が「182
1」であった場合、これより大きく2の階乗で最も近い
値である「2048」が近似後の送信IQ信号電力であ
り、この場合、ビットシフト量は11である。
【0151】このように、実施の形態12の送信装置1
200によれば、送信出力モニタIQ信号の誤差の正規
化を、従来のように多くの乗算器を使用せずにビットシ
フト操作で実現できるため、より簡単な構成で補償デー
タの補正が可能となる。これによって、装置1200全
体の回路規模及び消費電力を小さくすることができる。
【0152】また、送信IQ信号電力値の真値より大き
な値で送信出力モニタIQ信号の誤差を正規化するた
め、等価的に補償データの補正へのフィードバック量が
減少し、補償データの安定度が向上する。近似は送信I
Q信号電力値の1の立つ最上位ビット位置を知るだけで
よいので、アルゴリズムが容易となり、更に回路規模の
削減が可能である。
【0153】(実施の形態13)図13は、本発明の実
施の形態13に係るアダプティブプリディストーション
歪補償装置を用いた送信装置の構成を示すブロック図で
ある。但し、この図13に示す実施の形態13において
図8の実施の形態8の各部に対応する部分には同一符号
を付し、その説明を省略する。
【0154】この図13に示す実施の形態13の送信装
置1300が、実施の形態8の送信装置1300と異な
る点は、2の階乗変換部601が、送信IQ信号電力値
をその値よりも小さく最も近い2の階乗の値に近似する
ことにより実現している。例えば、送信IQ信号電力値
が「766」であった場合、これより小さく2の階乗で
最も近い値である「512」が近似後の送信IQ信号電
力値であり、この場合、ビットシフト量は9である。
【0155】このように、実施の形態13の送信装置1
300によれば、送信出力モニタIQ信号の誤差の正規
化を、従来のように多くの乗算器を使用せずにビットシ
フト操作で実現できるため、より簡単な構成で補償デー
タの補正が可能となる。これによって、装置1300全
体の回路規模及び消費電力を小さくすることができる。
【0156】また、送信IQ信号電力値の真値より小さ
な値で送信出力モニタIQ信号の誤差を正規化するた
め、等価的に補償データの補正へのフィードバック量が
増大し、補償データの収束速度が向上する。近似は送信
IQ信号電力値の1の立つ最上位ビット位置を知るだけ
でよいので、アルゴリズムが容易となり、更に回路規模
の削減が可能である。
【0157】(実施の形態14)図14は、本発明の実
施の形態14に係るアダプティブプリディストーション
歪補償装置を用いた送信装置の構成を示すブロック図で
ある。但し、この図14に示す実施の形態14において
図8の実施の形態8の各部に対応する部分には同一符号
を付し、その説明を省略する。
【0158】この図14に示す実施の形態14の送信装
置1400が、実施の形態8の送信装置1400と異な
る点は、2の階乗変換部701及び切替スイッチ702
を設けたことにある。
【0159】2の階乗変換部701は、実施の形態11
で説明した最近傍の2の階乗変換処理と、実施の形態1
2で説明した上側最近傍の2の階乗変換処理と、実施の
形態13で説明した下側最近傍の2の階乗変換処理との
何れかを、切替スイッチ702の設定に応じて行う。
【0160】切替スイッチ702は、最近傍703、上
側最近傍704、下側最近傍705の設定部を備え、歪
補償装置700が適用される送信装置の温度、電源電圧
又は送信周波数等の使用環境状態を示すパラメータ
(1,2,…,n)706,707,708の情報に応じ
て、703〜705の何れかの設定を行う。
【0161】このように、実施の形態14の送信装置1
400によれば、送信出力モニタIQ信号の誤差の正規
化を、従来のように多くの乗算器を使用せずにビットシ
フト操作で実現できるため、より簡単な構成で補償デー
タの補正が可能となる。これによって、装置600全体
の回路規模及び消費電力を小さくすることができる。
【0162】また、使用環境状態に応じて常に最適な近
似方法を選択できるため、補償データの収束速度及び安
定度を両立することができる。
【0163】
【発明の効果】以上説明したように、本発明によれば、
より簡単な構成で補償データの補正を可能とすることに
よって、装置全体の回路規模及び消費電力を小さくする
ことができる。
【図面の簡単な説明】
【図1】本発明の実施の形態1に係るアダプティブプリ
ディストーション歪補償装置の構成を示すブロック図
【図2】本発明の実施の形態2に係るアダプティブプリ
ディストーション歪補償装置の構成を示すブロック図
【図3】本発明の実施の形態3に係るアダプティブプリ
ディストーション歪補償装置の構成を示すブロック図
【図4】本発明の実施の形態4に係るアダプティブプリ
ディストーション歪補償装置の構成を示すブロック図
【図5】本発明の実施の形態5に係るアダプティブプリ
ディストーション歪補償装置の構成を示すブロック図
【図6】本発明の実施の形態6に係るアダプティブプリ
ディストーション歪補償装置の構成を示すブロック図
【図7】本発明の実施の形態7に係るアダプティブプリ
ディストーション歪補償装置の構成を示すブロック図
【図8】本発明の実施の形態8に係るアダプティブプリ
ディストーション歪補償装置を用いた送信装置の構成を
示すブロック図
【図9】本発明の実施の形態9に係るアダプティブプリ
ディストーション歪補償装置を用いた送信装置の構成を
示すブロック図
【図10】本発明の実施の形態10に係るアダプティブ
プリディストーション歪補償装置を用いた送信装置の構
成を示すブロック図
【図11】本発明の実施の形態11に係るアダプティブ
プリディストーション歪補償装置を用いた送信装置の構
成を示すブロック図
【図12】本発明の実施の形態12に係るアダプティブ
プリディストーション歪補償装置を用いた送信装置の構
成を示すブロック図
【図13】本発明の実施の形態13に係るアダプティブ
プリディストーション歪補償装置を用いた送信装置の構
成を示すブロック図
【図14】本発明の実施の形態14に係るアダプティブ
プリディストーション歪補償装置を用いた送信装置の構
成を示すブロック図
【図15】従来のアダプティブプリディストーション歪
補償装置の構成を示すブロック図
【符号の説明】
101,102 送信IQ信号入力端子 103 複素乗算部 104,105 D/Aコンバータ 106 直交変調器 107 電力増幅器 108 方向性結合器 109 送信出力端子 110 電力計算部 111,204,501,601,701 2の階乗変
換部 112,203 ビットシフト量変換部 113 アドレス生成部 114 補償データテーブル 115 遅延器 116,117,301 加算器 118 補正係数 119,120,205,206 乗算器 121,202 ビットシフト部 122 誤差検出部 123,124 A/Dコンバータ 125 直交検波器 126 減衰器 201 逆数演算部 702 切替スイッチ 703 2の階乗変換における最近傍の設定部 704 2の階乗変換における上側最近傍の設定部 705 2の階乗変換における下側最近傍の設定部 706,707,708 パラメータ1,2,…,n 801 送信系ベースバンド部 802 アンテナ
───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 5J090 AA01 AA41 CA21 CA36 CA92 FA19 GN03 HA38 KA00 KA15 KA23 KA26 KA33 KA34 KA53 KA55 KA68 MA11 SA14 TA01 5J091 AA01 AA41 CA21 CA36 CA92 FA19 HA38 KA00 KA15 KA23 KA26 KA33 KA34 KA53 KA55 KA68 MA11 SA14 TA01 5J092 AA01 AA41 CA21 CA36 CA92 FA19 HA38 KA00 KA15 KA23 KA26 KA33 KA34 KA53 KA55 KA68 MA11 SA14 TA01 5K004 AA05 AA08 FE10 FF05 JE03 JF04

Claims (18)

    【特許請求の範囲】
  1. 【請求項1】 送信IQ信号の電力値を計算する電力計
    算手段と、前記電力値に対応したアドレスの記憶領域に
    記憶された補償データを出力する記憶手段と、前記出力
    された補償データを前記送信IQ信号に乗算する複素乗
    算手段と、前記乗算後の信号を直交変調する直交変調手
    段と、前記直交変調された信号を直交検波する直交検波
    手段と、前記直交検波された信号と前記送信IQ信号と
    の誤差を検出する誤差検出手段と、前記電力値を2の階
    乗の値に近似する2の階乗変換手段と、前記近似された
    値をビットシフト量に変換するビットシフト量変換手段
    と、前記ビットシフト量に応じて前記誤差をビットシフ
    トするビットシフト手段と、前記ビットシフトされた誤
    差を、前記補償データの補正を行うための補正係数と乗
    算して補正値を得る乗算手段と、前記補正値と前記出力
    された補償データとを加算し、この加算結果を新補償デ
    ータとして前記記憶手段に記憶する加算手段と、を具備
    することを特徴とするアダプティブプリディストーショ
    ン歪補償装置。
  2. 【請求項2】 送信IQ信号の電力値を計算する電力計
    算手段と、前記電力値に対応したアドレスの記憶領域に
    記憶された補償データを出力する記憶手段と、前記出力
    された補償データを前記送信IQ信号に乗算する複素乗
    算手段と、前記乗算後の信号を直交変調する直交変調手
    段と、前記直交変調された信号を直交検波する直交検波
    手段と、前記直交検波された信号と前記送信IQ信号と
    の誤差を検出する誤差検出手段と、前記電力値の逆数を
    計算する逆数演算手段と、前記誤差と前記逆数とを乗算
    する乗算手段と、前記補償データの補正を行うための補
    正係数を2の階乗の値に変換する2の階乗変換手段と、
    前記変換された値をビットシフト量に変換するビットシ
    フト量変換手段と、前記ビットシフト量に応じて前記誤
    差と前記逆数との乗算値をビットシフトして補正値を得
    るビットシフト手段と、前記補正値と前記出力された補
    償データとを加算し、この加算結果を新補償データとし
    て前記記憶手段に記憶する加算手段と、を具備すること
    を特徴とするアダプティブプリディストーション歪補償
    装置。
  3. 【請求項3】 送信IQ信号の電力値を計算する電力計
    算手段と、前記電力値に対応したアドレスの記憶領域に
    記憶された補償データを出力する記憶手段と、前記出力
    された補償データを前記送信IQ信号に乗算する複素乗
    算手段と、前記乗算後の信号を直交変調する直交変調手
    段と、前記直交変調された信号を直交検波する直交検波
    手段と、前記直交検波された信号と前記送信IQ信号と
    の誤差を検出する誤差検出手段と、前記電力値を2の階
    乗の値に近似する第1の2の階乗変換手段と、前記近似
    された値を第1のビットシフト量に変換する第1のビッ
    トシフト量変換手段と、前記補償データの補正を行うた
    めの補正係数を2の階乗の値に変換する第2の2の階乗
    変換手段と、前記変換された値を第2のビットシフト量
    に変換する第2のビットシフト量変換手段と、前記第1
    のビットシフト量から前記第2のビットシフト量を減算
    して第3のビットシフト量を求める減算手段と、前記第
    3のビットシフト量に応じて前記誤差をビットシフトし
    て補正値を得るビットシフト手段と、前記補正値と前記
    出力された補償データとを加算し、この加算結果を新補
    償データとして前記記憶手段に記憶する加算手段と、を
    具備することを特徴とするアダプティブプリディストー
    ション歪補償装置。
  4. 【請求項4】 2の階乗変換手段は、送信IQ信号の電
    力値を2の階乗の値に近似することに代え、前記電力値
    に最も近い2の階乗の値に近似することを特徴とする請
    求項1記載のアダプティブプリディストーション歪補償
    装置。
  5. 【請求項5】 2の階乗変換手段は、送信IQ信号の電
    力値を2の階乗の値に近似することに代え、前記電力値
    よりも大きく且つ最も近い2の階乗の値に近似すること
    を特徴とする請求項1記載のアダプティブプリディスト
    ーション歪補償装置。
  6. 【請求項6】 2の階乗変換手段は、送信IQ信号の電
    力値を2の階乗の値に近似することに代え、前記電力値
    よりも小さく且つ最も近い2の階乗の値に近似すること
    を特徴とする請求項1記載のアダプティブプリディスト
    ーション歪補償装置。
  7. 【請求項7】 2の階乗変換手段は、送信IQ信号の電
    力値を2の階乗の値に近似することに代え、前記電力値
    に最も近い2の階乗の値に近似する処理と、前記電力値
    よりも大きく且つ最も近い2の階乗の値に近似する処理
    と、前記電力値よりも小さく且つ最も近い2の階乗の値
    に近似する処理との何れかを、使用環境状態に応じて行
    うことを特徴とする請求項1記載のアダプティブプリデ
    ィストーション歪補償装置。
  8. 【請求項8】 請求項1から請求項7いずれかに記載の
    アダプティブプリディストーション歪補償装置を具備す
    ることを特徴とする送信装置。
  9. 【請求項9】 請求項8記載の送信装置を具備すること
    を特徴とする移動局装置。
  10. 【請求項10】 請求項8記載の送信装置を具備するこ
    とを特徴とする基地局装置。
  11. 【請求項11】 請求項9記載の移動局装置又は請求項
    10記載の基地局装置を具備することを特徴とする移動
    体通信システム。
  12. 【請求項12】 送信IQ信号の電力値を計算し、この
    電力値に対応したアドレスの記憶領域に記憶された補償
    データを記憶手段から出力し、この出力された補償デー
    タを前記送信IQ信号に乗算し、この乗算後の信号を増
    幅し、この増幅後の信号と前記送信IQ信号との誤差を
    検出し、また、前記電力値を2の階乗の値に近似し、こ
    の近似された値をビットシフト量に変換し、この変換さ
    れたビットシフト量に応じて前記誤差をビットシフト
    し、このビットシフトされた誤差を、前記補償データの
    補正を行うための補正係数と乗算して補正値を求め、こ
    の補正値と前記記憶手段から出力された補償データとを
    加算し、この加算結果を新補償データとして前記記憶手
    段に記憶することを特徴とするアダプティブプリディス
    トーション歪補償方法。
  13. 【請求項13】 送信IQ信号の電力値を計算し、この
    電力値に対応したアドレスの記憶領域に記憶された補償
    データを記憶手段から出力し、この出力された補償デー
    タを前記送信IQ信号に乗算し、この乗算後の信号を増
    幅し、この増幅後の信号と前記送信IQ信号との誤差を
    検出し、また、前記電力値の逆数を計算し、前記誤差と
    前記逆数とを乗算し、前記補償データの補正を行うため
    の補正係数を2の階乗の値に変換し、この変換された値
    をビットシフト量に変換し、この変換されたビットシフ
    ト量に応じて前記誤差と前記逆数との乗算値をビットシ
    フトして補正値を求め、この補正値と前記記憶手段から
    出力された補償データとを加算し、この加算結果を新補
    償データとして前記記憶手段に記憶することを特徴とす
    るアダプティブプリディストーション歪補償方法。
  14. 【請求項14】 送信IQ信号の電力値を計算し、この
    電力値に対応したアドレスの記憶領域に記憶された補償
    データを記憶手段から出力し、この出力された補償デー
    タを前記送信IQ信号に乗算し、この乗算後の信号を増
    幅し、この増幅後の信号と前記送信IQ信号との誤差を
    検出し、また、前記電力値を2の階乗の値に近似し、こ
    の近似された値を第1のビットシフト量に変換し、前記
    補償データの補正を行うための補正係数を2の階乗の値
    に変換し、この変換された値を第2のビットシフト量に
    変換し、前記第1のビットシフト量から前記第2のビッ
    トシフト量を減算して第3のビットシフト量を求め、こ
    の第3のビットシフト量に応じて前記誤差をビットシフ
    トして補正値を求め、この補正値と前記記憶手段から出
    力された補償データとを加算し、この加算結果を新補償
    データとして前記記憶手段に記憶することを特徴とする
    アダプティブプリディストーション歪補償方法。
  15. 【請求項15】 送信IQ信号の電力値を2の階乗の値
    に近似することに代え、前記電力値に最も近い2の階乗
    の値に近似することを特徴とする請求項12記載のアダ
    プティブプリディストーション歪補償方法。
  16. 【請求項16】 送信IQ信号の電力値を2の階乗の値
    に近似することに代え、前記電力値よりも大きく且つ最
    も近い2の階乗の値に近似することを特徴とする請求項
    12記載のアダプティブプリディストーション歪補償方
    法。
  17. 【請求項17】 送信IQ信号の電力値を2の階乗の値
    に近似することに代え、前記電力値よりも小さく且つ最
    も近い2の階乗の値に近似することを特徴とする請求項
    12記載のアダプティブプリディストーション歪補償方
    法。
  18. 【請求項18】 送信IQ信号の電力値を2の階乗の値
    に近似することに代え、前記電力値に最も近い2の階乗
    の値に近似する処理と、前記電力値よりも大きく且つ最
    も近い2の階乗の値に近似する処理と、前記電力値より
    も小さく且つ最も近い2の階乗の値に近似する処理との
    何れかを、使用環境状態に応じて行うことを特徴とする
    請求項12記載のアダプティブプリディストーション歪
    補償方法。
JP2000075872A 2000-03-17 2000-03-17 アダプティブプリディストーション歪補償装置及びアダプティブプリディストーション歪補償方法 Pending JP2001268149A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000075872A JP2001268149A (ja) 2000-03-17 2000-03-17 アダプティブプリディストーション歪補償装置及びアダプティブプリディストーション歪補償方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000075872A JP2001268149A (ja) 2000-03-17 2000-03-17 アダプティブプリディストーション歪補償装置及びアダプティブプリディストーション歪補償方法

Publications (1)

Publication Number Publication Date
JP2001268149A true JP2001268149A (ja) 2001-09-28

Family

ID=18593696

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000075872A Pending JP2001268149A (ja) 2000-03-17 2000-03-17 アダプティブプリディストーション歪補償装置及びアダプティブプリディストーション歪補償方法

Country Status (1)

Country Link
JP (1) JP2001268149A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100429980B1 (ko) * 2001-12-24 2004-05-03 엘지전자 주식회사 Aqm 에러보상장치 및 방법
WO2004095689A1 (ja) * 2002-12-17 2004-11-04 Matsushita Electric Industrial Co., Ltd. 歪み補償装置及び歪み補償方法
US7333562B2 (en) 2002-06-28 2008-02-19 Nec Corporation Nonlinear distortion compensating circuit
JP2008104178A (ja) * 2006-10-18 2008-05-01 Tektronix Inc 周波数変換装置の周波数応答の特徴付け方法
US20090227216A1 (en) * 2008-03-10 2009-09-10 Fujitsu Limited Apparatus for updating coefficient for distortion compensation and amplifier for compensating distortion
JP2011193156A (ja) * 2010-03-12 2011-09-29 Fujitsu Ltd 無線装置、歪補償装置及び歪補償方法
JP2012044272A (ja) * 2010-08-13 2012-03-01 Fujitsu Ltd 歪補償増幅装置及び歪補償方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100429980B1 (ko) * 2001-12-24 2004-05-03 엘지전자 주식회사 Aqm 에러보상장치 및 방법
US7333562B2 (en) 2002-06-28 2008-02-19 Nec Corporation Nonlinear distortion compensating circuit
WO2004095689A1 (ja) * 2002-12-17 2004-11-04 Matsushita Electric Industrial Co., Ltd. 歪み補償装置及び歪み補償方法
JP2008104178A (ja) * 2006-10-18 2008-05-01 Tektronix Inc 周波数変換装置の周波数応答の特徴付け方法
US20090227216A1 (en) * 2008-03-10 2009-09-10 Fujitsu Limited Apparatus for updating coefficient for distortion compensation and amplifier for compensating distortion
JP2011193156A (ja) * 2010-03-12 2011-09-29 Fujitsu Ltd 無線装置、歪補償装置及び歪補償方法
JP2012044272A (ja) * 2010-08-13 2012-03-01 Fujitsu Ltd 歪補償増幅装置及び歪補償方法

Similar Documents

Publication Publication Date Title
US7333562B2 (en) Nonlinear distortion compensating circuit
JP4786644B2 (ja) 歪補償装置
JP3570898B2 (ja) プレディストーション回路
JP3699602B2 (ja) プリディストーション装置及びその方法
US6956433B2 (en) Polynomial predistorter using complex vector multiplication
US8933752B2 (en) Power amplifier apparatus, distortion compensation coefficient updating method, and transmission apparatus
JP4619827B2 (ja) 歪補償装置
JP5516378B2 (ja) 歪補償装置、歪補償方法、及び無線装置
EP1450482A2 (en) Circuit and method for compensating for nonlinear distortion of power amplifier
JP3576410B2 (ja) 受信装置と送受信装置及び方法
JP2001268149A (ja) アダプティブプリディストーション歪補償装置及びアダプティブプリディストーション歪補償方法
JP5482561B2 (ja) 歪補償増幅装置及び歪補償方法
JP2001284976A (ja) アダプティブプリディストーション歪補償方法及び装置
JP2004165900A (ja) 通信装置
JP2001060883A (ja) 送信機及びデータ伝送装置
JP2002152289A (ja) 歪み補償装置
KR100939882B1 (ko) 왜곡 보상 장치
JP2004007083A (ja) 送信装置
JP2001268151A (ja) プリディストーション歪補償装置
JP2002151973A (ja) 送信装置及びプリディストーション歪補償方法
JP2003078359A (ja) 増幅装置
KR100251781B1 (ko) 디지탈통신시스템의전력증폭기선형화장치및방법
JPH11215198A (ja) プリディストーション歪補償機能付送信装置及び送信装置におけるプリディストーション歪補償方法
JP2001268144A (ja) 非線形歪み補償回路および非線形歪み補償方法
JP2002026665A (ja) 歪補償装置および歪補償方法