JP2001223584A - ディジタル・アナログ変換装置及び液晶表示装置 - Google Patents
ディジタル・アナログ変換装置及び液晶表示装置Info
- Publication number
- JP2001223584A JP2001223584A JP2000032771A JP2000032771A JP2001223584A JP 2001223584 A JP2001223584 A JP 2001223584A JP 2000032771 A JP2000032771 A JP 2000032771A JP 2000032771 A JP2000032771 A JP 2000032771A JP 2001223584 A JP2001223584 A JP 2001223584A
- Authority
- JP
- Japan
- Prior art keywords
- digital
- analog
- converter
- signal
- value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
(57)【要約】
【課題】複数チャネルのD/Aコンバータを備えたディ
ジタル・アナログ変換装置に関し、それら複数チャネル
のD/Aコンバータの特性を容易に調整する。 【解決手段】D/Aコンバータの入力ディジタル信号と
出力アナログ信号の値どうしの対応関係を規定する値が
格納される、D/Aコンバータそれぞれに対応すると、
D/Aコンバータに所定値のディジタル信号が入力され
たときにそのD/Aコンバータから所定値のアナログ信
号が出力されるように対応関係を規定する値をD/Aコ
ンバータそれぞれについて取得し各D/Aコンバータに
対応するメモリに伝える取得部とを備える。
ジタル・アナログ変換装置に関し、それら複数チャネル
のD/Aコンバータの特性を容易に調整する。 【解決手段】D/Aコンバータの入力ディジタル信号と
出力アナログ信号の値どうしの対応関係を規定する値が
格納される、D/Aコンバータそれぞれに対応すると、
D/Aコンバータに所定値のディジタル信号が入力され
たときにそのD/Aコンバータから所定値のアナログ信
号が出力されるように対応関係を規定する値をD/Aコ
ンバータそれぞれについて取得し各D/Aコンバータに
対応するメモリに伝える取得部とを備える。
Description
【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、複数チャネルのD
/Aコンバータを備えたディジタル・アナログ変換装
置、および、ディジタル信号をアナログ信号に変換して
そのアナログ信号に基づいて画像を表示する液晶表示装
置に関する。
/Aコンバータを備えたディジタル・アナログ変換装
置、および、ディジタル信号をアナログ信号に変換して
そのアナログ信号に基づいて画像を表示する液晶表示装
置に関する。
【0002】
【従来の技術】近年の信号処理技術においては、それぞ
れの長所を有効に利用するために、ディジタル信号とア
ナログ信号との双方が用いられており、それらディジタ
ル信号とアナログ信号との間をつなぐためにディジタル
信号とアナログ信号との間の変換技術も発達している。
れの長所を有効に利用するために、ディジタル信号とア
ナログ信号との双方が用いられており、それらディジタ
ル信号とアナログ信号との間をつなぐためにディジタル
信号とアナログ信号との間の変換技術も発達している。
【0003】例えば、近年CRT表示装置に代わる表示
装置として着目されている液晶表示装置においては、画
像を表わすディジタル信号を入力してそのディジタル信
号上で各種の画像処理を行ない、その画像処理後のディ
ジタル信号をディジタル・アナログ変換装置で再度アナ
ログ信号に変換し、そのアナログ信号に基づく画像を液
晶表示画面に表示するという回路構成が採られている。
装置として着目されている液晶表示装置においては、画
像を表わすディジタル信号を入力してそのディジタル信
号上で各種の画像処理を行ない、その画像処理後のディ
ジタル信号をディジタル・アナログ変換装置で再度アナ
ログ信号に変換し、そのアナログ信号に基づく画像を液
晶表示画面に表示するという回路構成が採られている。
【0004】ここで、画像処理後のディジタル信号をア
ナログ信号に変換するディジタル・アナログ変換装置に
は、液晶表示画面にカラー画像を表示する場合のR,
G,Bの各色の信号に応じて、あるいは表示の高速化等
を狙って、複数のチャネルのD/Aコンバータが組み込
まれ、それら複数チャネルのD/Aコンバータで複数の
ディジタル信号を同時に複数のアナログ信号に変換し、
それら複数のアナログ信号に基づいて液晶表示画面上に
画像を表示するという技術が採用されている。
ナログ信号に変換するディジタル・アナログ変換装置に
は、液晶表示画面にカラー画像を表示する場合のR,
G,Bの各色の信号に応じて、あるいは表示の高速化等
を狙って、複数のチャネルのD/Aコンバータが組み込
まれ、それら複数チャネルのD/Aコンバータで複数の
ディジタル信号を同時に複数のアナログ信号に変換し、
それら複数のアナログ信号に基づいて液晶表示画面上に
画像を表示するという技術が採用されている。
【0005】
【発明が解決しようとする課題】ところが、上記のディ
ジタル・アナログ変換装置に組み込まれた複数のD/A
コンバータの特性(入力ディジタル信号の値と出力アナ
ログ信号の値との対応関係)は必ずしも同一ではなく、
このため液晶表示画面上に表示された画像上に、その本
来の画像とは無関係の縦筋が表われることがあるという
問題がある。
ジタル・アナログ変換装置に組み込まれた複数のD/A
コンバータの特性(入力ディジタル信号の値と出力アナ
ログ信号の値との対応関係)は必ずしも同一ではなく、
このため液晶表示画面上に表示された画像上に、その本
来の画像とは無関係の縦筋が表われることがあるという
問題がある。
【0006】廉価版の液晶表示装置の場合、多少の縦筋
の発生はやむを得ないものとしてそのままにすることも
あるが、この縦筋を無くすためには、ディジタル・アナ
ログ変換装置に組み込まれる複数チャネルのA/Dコン
バータそれぞれに手動でゲイン調整する機能を付加して
おき、手動で1つずつ調整したり、あるいは液晶表示画
面上に縦筋が現われた場合にそれを不良品とし製品とし
て出荷しないようにするといった対策が取られている。
の発生はやむを得ないものとしてそのままにすることも
あるが、この縦筋を無くすためには、ディジタル・アナ
ログ変換装置に組み込まれる複数チャネルのA/Dコン
バータそれぞれに手動でゲイン調整する機能を付加して
おき、手動で1つずつ調整したり、あるいは液晶表示画
面上に縦筋が現われた場合にそれを不良品とし製品とし
て出荷しないようにするといった対策が取られている。
【0007】本発明は、上記事情に鑑み、複数チャネル
のD/Aコンバータを内蔵し、それら複数チャネルのD
/Aコンバータの特性を容易に調整する機能を備えたデ
ィジタル・アナログ変換装置、および縦筋等の発生が備
えられ高画質な画像を表示することのできる液晶表示装
置を提供することを目的とする。
のD/Aコンバータを内蔵し、それら複数チャネルのD
/Aコンバータの特性を容易に調整する機能を備えたデ
ィジタル・アナログ変換装置、および縦筋等の発生が備
えられ高画質な画像を表示することのできる液晶表示装
置を提供することを目的とする。
【0008】
【課題を解決するための手段】上記目的を達成する本発
明のディジタル・アナログ変換装置は、入力ディジタル
信号をアナログ信号に変換して出力する複数のD/Aコ
ンバータと、D/Aコンバータの入力ディジタル信号と
出力アナログ信号の値どうしの対応関係を規定する値が
格納される、D/Aコンバータそれぞれに対応するメモ
リ部と、D/Aコンバータに所定値のディジタル信号が
入力されたときに該D/Aコンバータから所定値のアナ
ログ信号が出力されるように上記対応関係を規定する値
をD/Aコンバータそれぞれについて取得し、各D/A
コンバータに対応するメモリ部に伝えるデータ取得部と
を備えたことを特徴とする。
明のディジタル・アナログ変換装置は、入力ディジタル
信号をアナログ信号に変換して出力する複数のD/Aコ
ンバータと、D/Aコンバータの入力ディジタル信号と
出力アナログ信号の値どうしの対応関係を規定する値が
格納される、D/Aコンバータそれぞれに対応するメモ
リ部と、D/Aコンバータに所定値のディジタル信号が
入力されたときに該D/Aコンバータから所定値のアナ
ログ信号が出力されるように上記対応関係を規定する値
をD/Aコンバータそれぞれについて取得し、各D/A
コンバータに対応するメモリ部に伝えるデータ取得部と
を備えたことを特徴とする。
【0009】ここで、上記本発明のディジタル・アナロ
グ変換装置において、D/Aコンバータは、メモリ部に
記録された値と、入力ディジタル信号が表す値とを掛算
して補正ディジタル信号を生成する補正ディジタル信号
生成部を備え、その補正ディジタル信号をアナログ信号
に変換して出力するものであってもよく、あるいは、上
記本発明のディジタル・アナログ変換装置は、メモリ部
に記録された値に基づいて、そのメモリ部に対応するD
/Aコンバータの、入力ディジタル信号をアナログ信号
に変換するときの変換比率を調整する調整部を備えたも
のであってもよい。
グ変換装置において、D/Aコンバータは、メモリ部に
記録された値と、入力ディジタル信号が表す値とを掛算
して補正ディジタル信号を生成する補正ディジタル信号
生成部を備え、その補正ディジタル信号をアナログ信号
に変換して出力するものであってもよく、あるいは、上
記本発明のディジタル・アナログ変換装置は、メモリ部
に記録された値に基づいて、そのメモリ部に対応するD
/Aコンバータの、入力ディジタル信号をアナログ信号
に変換するときの変換比率を調整する調整部を備えたも
のであってもよい。
【0010】また、上記本発明のディジタル・アナログ
変換装置は、上記取得部が、複数のD/Aコンバータそ
れぞれから出力されたアナログ信号の値と所定値との大
小を比較する比較部と、比較部による比較結果を外部に
出力するとともに、外部から送られてきたメモリ部に記
録される値を入力してメモリ部に伝えるインタフェース
部とを備えたものであることが好ましい。
変換装置は、上記取得部が、複数のD/Aコンバータそ
れぞれから出力されたアナログ信号の値と所定値との大
小を比較する比較部と、比較部による比較結果を外部に
出力するとともに、外部から送られてきたメモリ部に記
録される値を入力してメモリ部に伝えるインタフェース
部とを備えたものであることが好ましい。
【0011】本発明のディジタル・アナログ変換装置
は、複数チャネルのD/Aコンバータを備えるとともに
各D/Aコンバータに対応してメモリ部を備え、取得部
において、そのD/Aコンバータにおける入力ディジタ
ル信号と出力アナログ信号との対応関係を規定する値を
取得してその値をメモリ部に格納しておく構成のもので
あり、したがって、それら複数チャネルのD/Aコンバ
ータそれぞれにおいて、対応するメモリ部に格納された
値に基づいて、入力ディジタル信号に対する出力アナロ
グ信号の変換比率(ゲイン)が調整され、前述した表示
画面上の縦筋の発生等、D/Aコンバータどうしの変換
比率(ゲイン)のばらつきによる問題が解消される。
は、複数チャネルのD/Aコンバータを備えるとともに
各D/Aコンバータに対応してメモリ部を備え、取得部
において、そのD/Aコンバータにおける入力ディジタ
ル信号と出力アナログ信号との対応関係を規定する値を
取得してその値をメモリ部に格納しておく構成のもので
あり、したがって、それら複数チャネルのD/Aコンバ
ータそれぞれにおいて、対応するメモリ部に格納された
値に基づいて、入力ディジタル信号に対する出力アナロ
グ信号の変換比率(ゲイン)が調整され、前述した表示
画面上の縦筋の発生等、D/Aコンバータどうしの変換
比率(ゲイン)のばらつきによる問題が解消される。
【0012】また、上記目的を達成する本発明の液晶表
示装置は、二次元的に配列された多数の画素から構成さ
れる二次元画像の、該多数の画素それぞれの画素値を担
持する多数の入力ディジタル信号をアナログ信号に変換
して出力するディジタル・アナログ変換部と、その変換
されたアナログ信号に基づく二次元画像を表示する表示
部とを備えた液晶表示装置において、上記ディジタル・
アナログ変換部が、入力ディジタル信号をアナログ信号
に変換して出力する複数のD/Aコンバータと、D/A
コンバータの入力ディジタル信号と出力アナログ信号の
値どうしの対応関係を規定する値が格納される、上記D
/Aコンバータそれぞれに対応するメモリ部と、D/A
コンバータに所定値のディジタル信号が入力されたとき
にそのD/Aコンバータから所定値のアナログ信号を出
力されるように上記対応関係を規定する値を上記D/A
コンバータそれぞれについて取得しそのD/Aコンバー
タに対応するメモリ部に伝えるデータ取得部とを備えた
ものであることを特徴とする。
示装置は、二次元的に配列された多数の画素から構成さ
れる二次元画像の、該多数の画素それぞれの画素値を担
持する多数の入力ディジタル信号をアナログ信号に変換
して出力するディジタル・アナログ変換部と、その変換
されたアナログ信号に基づく二次元画像を表示する表示
部とを備えた液晶表示装置において、上記ディジタル・
アナログ変換部が、入力ディジタル信号をアナログ信号
に変換して出力する複数のD/Aコンバータと、D/A
コンバータの入力ディジタル信号と出力アナログ信号の
値どうしの対応関係を規定する値が格納される、上記D
/Aコンバータそれぞれに対応するメモリ部と、D/A
コンバータに所定値のディジタル信号が入力されたとき
にそのD/Aコンバータから所定値のアナログ信号を出
力されるように上記対応関係を規定する値を上記D/A
コンバータそれぞれについて取得しそのD/Aコンバー
タに対応するメモリ部に伝えるデータ取得部とを備えた
ものであることを特徴とする。
【0013】本発明の液晶表示装置によれば、複数チャ
ネルのD/Aコンバータが同一の変換比率に調整されて
いるため、縦筋の発生等が抑えられた高画質の画像が表
示される。
ネルのD/Aコンバータが同一の変換比率に調整されて
いるため、縦筋の発生等が抑えられた高画質の画像が表
示される。
【0014】
【発明の実施の形態】以下、本発明の実施形態について
説明する。
説明する。
【0015】図1は、本発明の液晶表示装置の一実施形
態を備えたノート型パーソナルコンピュータ(以下、ノ
ートパソコンと称する)の外観斜視図、図2はそのノー
トパソコンの、液晶表示装置のハードウェア構成図であ
る。
態を備えたノート型パーソナルコンピュータ(以下、ノ
ートパソコンと称する)の外観斜視図、図2はそのノー
トパソコンの、液晶表示装置のハードウェア構成図であ
る。
【0016】図1に示されノートパソコン10には、図
2に示す構成の液晶表示装置が内蔵されており、その液
晶表示装置を構成する表示部24の液晶表示画面241
には、以下に説明するようにして画像が表示される。
2に示す構成の液晶表示装置が内蔵されており、その液
晶表示装置を構成する表示部24の液晶表示画面241
には、以下に説明するようにして画像が表示される。
【0017】図2に示すように、図1のノートパソコン
10に内蔵された液晶表示装置20にディジタル画像信
号が入力されると、その入力されたディジタル画像信号
は、先ず、信号処理部21において、コントラスト調
整、ブライト調整、ガンマ補正等の信号処理を受け、そ
の信号処理後のディジタル信号が、ディジタル・アナロ
グ変換装置22によりアナログ信号に変換される。この
ディジタル・アナログ変換装置22には、複数チャネル
のD/Aコンバータ221a,221b,…,221n
が備えられており、このディジタル・アナログ変換装置
22に入力されたディジタル画像信号は、所定のアルゴ
リズムに基づいて、それら複数チャネルのD/Aコンバ
ータ221a,221b,…,221nに分配され、そ
れら複数チャネルのD/Aコンバータ221a,221
b,…,221nで同時にD/A変換が行なわれる。
10に内蔵された液晶表示装置20にディジタル画像信
号が入力されると、その入力されたディジタル画像信号
は、先ず、信号処理部21において、コントラスト調
整、ブライト調整、ガンマ補正等の信号処理を受け、そ
の信号処理後のディジタル信号が、ディジタル・アナロ
グ変換装置22によりアナログ信号に変換される。この
ディジタル・アナログ変換装置22には、複数チャネル
のD/Aコンバータ221a,221b,…,221n
が備えられており、このディジタル・アナログ変換装置
22に入力されたディジタル画像信号は、所定のアルゴ
リズムに基づいて、それら複数チャネルのD/Aコンバ
ータ221a,221b,…,221nに分配され、そ
れら複数チャネルのD/Aコンバータ221a,221
b,…,221nで同時にD/A変換が行なわれる。
【0018】複数チャネルのD/Aコンバータ221
a,221b,…,221nで得られた複数チャネルの
アナログ信号は、各チャネル毎に設けられた各バッファ
アンプ222a,222b,…,222nを経由してこ
のディジタル・アナログ変換装置22から出力され、表
示部24に伝達される。
a,221b,…,221nで得られた複数チャネルの
アナログ信号は、各チャネル毎に設けられた各バッファ
アンプ222a,222b,…,222nを経由してこ
のディジタル・アナログ変換装置22から出力され、表
示部24に伝達される。
【0019】表示部24には、液晶表示画面241と、
その液晶表示画面241上の縦方向、横方向の各アドレ
スを指定するためのHシフトレジスタ242およびVシ
フトレジスタ243と、この表示部24に入力されてき
たアナログ信号を、液晶表示画面241の、Hシフトレ
ジスタ242からの指示に応じた縦ラインに伝達するた
めの切替部244が備えられており、液晶表示画面24
1上には、入力されたアナログ信号に応じた画像が表示
される。
その液晶表示画面241上の縦方向、横方向の各アドレ
スを指定するためのHシフトレジスタ242およびVシ
フトレジスタ243と、この表示部24に入力されてき
たアナログ信号を、液晶表示画面241の、Hシフトレ
ジスタ242からの指示に応じた縦ラインに伝達するた
めの切替部244が備えられており、液晶表示画面24
1上には、入力されたアナログ信号に応じた画像が表示
される。
【0020】ここで、この表示部24に入力されたアナ
ログ信号は、Hシフトレジスタ242の指示により切り
替えられる切替部244を経由して液晶表示画面241
に伝達されその液晶表示画面241に画像を表示する構
成であるため、各縦ラインは、複数チャネルのD/Aコ
ンバータ221a,221b,…,221nのうちのい
ずれか1チャネルのD/Aコンバータが担当しており、
したがってゲインの異なるD/Aコンバータが存在する
と、そのD/Aコンバータが分担した縦ラインに筋が発
生することになる。
ログ信号は、Hシフトレジスタ242の指示により切り
替えられる切替部244を経由して液晶表示画面241
に伝達されその液晶表示画面241に画像を表示する構
成であるため、各縦ラインは、複数チャネルのD/Aコ
ンバータ221a,221b,…,221nのうちのい
ずれか1チャネルのD/Aコンバータが担当しており、
したがってゲインの異なるD/Aコンバータが存在する
と、そのD/Aコンバータが分担した縦ラインに筋が発
生することになる。
【0021】ここでは、この不都合を防止するために、
ディジタル・アナログ変換装置22は以下のように構成
されている。すなわち、先ず第1には、このディジタル
・アナログ変換装置22は、複数チャネルのD/Aコン
バータ221a,221b,…,221nのそれぞれに
対応して各メモリ部223a,223b,…,223n
が備えられ、各メモリ部に格納された値に応じて、その
チャネルのD/Aコンバータの、入力ディジタル信号と
出力アナログ信号との対応関係が決まるように構成され
ている。また、第2には、このディジタル・アナログ変
換装置22は、各チャネルのバッファアンプ222a,
222b,…,222nの出力をモニタして各チャネル
ごとのメモリ部223a,223b,…,223nに格
納すべき値を取得する取得部224を備えていることで
ある。取得部224における、各メモリ部223a,2
23b,…,223nに格納される値の具体的な取得方
法については後述する。
ディジタル・アナログ変換装置22は以下のように構成
されている。すなわち、先ず第1には、このディジタル
・アナログ変換装置22は、複数チャネルのD/Aコン
バータ221a,221b,…,221nのそれぞれに
対応して各メモリ部223a,223b,…,223n
が備えられ、各メモリ部に格納された値に応じて、その
チャネルのD/Aコンバータの、入力ディジタル信号と
出力アナログ信号との対応関係が決まるように構成され
ている。また、第2には、このディジタル・アナログ変
換装置22は、各チャネルのバッファアンプ222a,
222b,…,222nの出力をモニタして各チャネル
ごとのメモリ部223a,223b,…,223nに格
納すべき値を取得する取得部224を備えていることで
ある。取得部224における、各メモリ部223a,2
23b,…,223nに格納される値の具体的な取得方
法については後述する。
【0022】本実施形態におけるディジタル・アナログ
変換装置22は、上記のように構成されているため、取
得部224で取得した各値が各メモリ部223a,22
3b,…,223nに記録され、各D/Aコンバータに
入力されるディジタル信号から各D/Aコンバータから
出力されるアナログ信号への変換比率が対応するメモリ
部に格納された値に基づいて調整され、各D/Aコンバ
ータ221a,221b,…,221nに同一のディジ
タル信号が入力されたとき各バッファアンプ222a,
222b,…,222nからは同一レベルのアナログ信
号が出力されることになり、液晶表示画面241上での
縦筋の発生等、チャネルごとの変換比率の相違による不
具合が防止される。
変換装置22は、上記のように構成されているため、取
得部224で取得した各値が各メモリ部223a,22
3b,…,223nに記録され、各D/Aコンバータに
入力されるディジタル信号から各D/Aコンバータから
出力されるアナログ信号への変換比率が対応するメモリ
部に格納された値に基づいて調整され、各D/Aコンバ
ータ221a,221b,…,221nに同一のディジ
タル信号が入力されたとき各バッファアンプ222a,
222b,…,222nからは同一レベルのアナログ信
号が出力されることになり、液晶表示画面241上での
縦筋の発生等、チャネルごとの変換比率の相違による不
具合が防止される。
【0023】図3は、図2に示すディジタル・アナログ
変換装置22の具体的な一例を示すブロック図である。
変換装置22の具体的な一例を示すブロック図である。
【0024】各チャネルのD/Aコンバータ221a,
221b,…,221nは、そのチャネルへの入力ディ
ジタル信号とそのチャネルのメモリ部223a,223
b,…,223nに格納されている値(ディジタル値)
とを乗算する乗算器2211a,2211b,…,22
11nと、その乗算により求められたディジタル信号を
アナログ信号に変換するD/A変換部2212a,22
12b,…,2212nとを備えている。
221b,…,221nは、そのチャネルへの入力ディ
ジタル信号とそのチャネルのメモリ部223a,223
b,…,223nに格納されている値(ディジタル値)
とを乗算する乗算器2211a,2211b,…,22
11nと、その乗算により求められたディジタル信号を
アナログ信号に変換するD/A変換部2212a,22
12b,…,2212nとを備えている。
【0025】また、この図3に示すディジタル・アナロ
グ変換装置22には、各バッファアンプ222a,22
2b,…,222nの出力を基準電圧2242と比較す
る比較器2243が備えられている。この比較器224
3と各バッファアンプ222a,222b,…,222
nの出力との間には各スイッチ2241a,2241
b,…,2241nが備えられており、これらの各スイ
ッチ2241a,2241b,…,2241nの導通、
非導通はデコーダ2246で制御され、各バッファアン
プ222a,222b,…,222nの出力が順次に比
較器2243に入力されるように構成されている。
グ変換装置22には、各バッファアンプ222a,22
2b,…,222nの出力を基準電圧2242と比較す
る比較器2243が備えられている。この比較器224
3と各バッファアンプ222a,222b,…,222
nの出力との間には各スイッチ2241a,2241
b,…,2241nが備えられており、これらの各スイ
ッチ2241a,2241b,…,2241nの導通、
非導通はデコーダ2246で制御され、各バッファアン
プ222a,222b,…,222nの出力が順次に比
較器2243に入力されるように構成されている。
【0026】比較器2243における比較結果は、イン
タフェース2244を介して、このディジタル・アナロ
グ変換装置22の外部に出力され、外部のマイコン等を
含むゲイン調整装置(図示せず)に伝えられる。このゲ
イン調整装置では、以下のようにして、このディジタル
・アナログ変換装置22の各チャネルごとのメモリ部2
23a,223b,…,223nに格納される値を生成
する。その生成された値は、インタフェース2244を
介してこのディジタル・アナログ変換装置に送り込ま
れ、各メモリ部223a,223b,…,223nに格
納される。
タフェース2244を介して、このディジタル・アナロ
グ変換装置22の外部に出力され、外部のマイコン等を
含むゲイン調整装置(図示せず)に伝えられる。このゲ
イン調整装置では、以下のようにして、このディジタル
・アナログ変換装置22の各チャネルごとのメモリ部2
23a,223b,…,223nに格納される値を生成
する。その生成された値は、インタフェース2244を
介してこのディジタル・アナログ変換装置に送り込ま
れ、各メモリ部223a,223b,…,223nに格
納される。
【0027】ここで、ゲイン調整装置において、各メモ
リ部223a,223b,…,223nに格納される値
は以下のようにして求められる。
リ部223a,223b,…,223nに格納される値
は以下のようにして求められる。
【0028】先ず、そのゲイン調整装置から各チャネル
に基準値をあらわすディジタル信号が送り込まれ、イン
タフェース2244を介して各メモリに基準値が格納さ
れる。
に基準値をあらわすディジタル信号が送り込まれ、イン
タフェース2244を介して各メモリに基準値が格納さ
れる。
【0029】その後、デコーダ2246により、各スイ
ッチ2241a,2241b,…,2241nが順次1
つずつ導通され、比較器2243の出力がモニタされ
る。
ッチ2241a,2241b,…,2241nが順次1
つずつ導通され、比較器2243の出力がモニタされ
る。
【0030】ここで、比較器2243の出力が、そのチ
ャネルから出力されたアナログ信号のレベルが高すぎる
ことを示しているときは、そのチャネルのメモリを順次
小さい値に書き換え、比較器2243の出力が反転した
時点でその書き換えを停止する。一方、比較器2243
の出力が、そのチャネルから出力されたアナログ信号の
レベルが低過ぎることを示しているときは、そのチャネ
ルのメモリを順次に大きい値に書き換え、比較器224
3の出力が反転した時点でその書き換えを停止する。
ャネルから出力されたアナログ信号のレベルが高すぎる
ことを示しているときは、そのチャネルのメモリを順次
小さい値に書き換え、比較器2243の出力が反転した
時点でその書き換えを停止する。一方、比較器2243
の出力が、そのチャネルから出力されたアナログ信号の
レベルが低過ぎることを示しているときは、そのチャネ
ルのメモリを順次に大きい値に書き換え、比較器224
3の出力が反転した時点でその書き換えを停止する。
【0031】あるいは各チャネルのメモリ223a,2
23b,…,223nに小さい値を書き込んでおき、各
チャネルごとに、比較器2243の出力をモニタしなが
らそのチャネルのメモリの値を順次大きな値に書き換え
て、比較器2243の出力が反転した時点でそのチャネ
ルのメモリの書き換えを停止してもよい。
23b,…,223nに小さい値を書き込んでおき、各
チャネルごとに、比較器2243の出力をモニタしなが
らそのチャネルのメモリの値を順次大きな値に書き換え
て、比較器2243の出力が反転した時点でそのチャネ
ルのメモリの書き換えを停止してもよい。
【0032】このようにして、書換えを停止した時点の
値を各メモリ223a,223b,…,223nに格納
しておくことにより、各チャネルに同一レベルのディジ
タル信号が入力されたときの各バッファアンプ222
a,222b,…,222nの出力レベル(アナログ信
号)を一定にすることができる。
値を各メモリ223a,223b,…,223nに格納
しておくことにより、各チャネルに同一レベルのディジ
タル信号が入力されたときの各バッファアンプ222
a,222b,…,222nの出力レベル(アナログ信
号)を一定にすることができる。
【0033】ここで、メモリ部223a,223b,
…,223nは、不揮発性のメモリであってもよく、揮
発性のメモリであってもよい。不揮発性のメモリのとき
は、一旦調整された後は、その後同様な調整を再度行な
うことがない限りそのままそのメモリに格納された値で
そのチャネルのゲインが調整されることになる。
…,223nは、不揮発性のメモリであってもよく、揮
発性のメモリであってもよい。不揮発性のメモリのとき
は、一旦調整された後は、その後同様な調整を再度行な
うことがない限りそのままそのメモリに格納された値で
そのチャネルのゲインが調整されることになる。
【0034】これに対し揮発性のメモリのときは、各メ
モリに格納される値を、図1のノートパソコン10の、
図示しないハードディスク等に記憶しておき、そのノー
トパソコン10に電源が投入されたことを受けて各メモ
リに各値が書き込まれるように構成される。
モリに格納される値を、図1のノートパソコン10の、
図示しないハードディスク等に記憶しておき、そのノー
トパソコン10に電源が投入されたことを受けて各メモ
リに各値が書き込まれるように構成される。
【0035】ここで、図3に示すディジタル・アナログ
変換装置の場合、各D/Aコンバータ221a,221
b,…,221n、各メモリ223a,223b,…,
223n、インタフェース2244およびデコーダ22
46は1つのLSI300内に搭載されている。
変換装置の場合、各D/Aコンバータ221a,221
b,…,221n、各メモリ223a,223b,…,
223n、インタフェース2244およびデコーダ22
46は1つのLSI300内に搭載されている。
【0036】図4は、図2に示すディジタル・アナログ
変換装置22のもう1つの具体例を示すブロック図であ
り、図3に示す例との相違点について説明する。
変換装置22のもう1つの具体例を示すブロック図であ
り、図3に示す例との相違点について説明する。
【0037】この図4に示すディジタル・アナログ変換
装置22の各チャネルのD/Aコンバータ221a,2
21b,…,221nは、図3に示す例のように乗算器
を備えたものではなく、各D/A変換部のみで構成され
ている。
装置22の各チャネルのD/Aコンバータ221a,2
21b,…,221nは、図3に示す例のように乗算器
を備えたものではなく、各D/A変換部のみで構成され
ている。
【0038】一方、図4に示すディジタル・アナログ変
換装置の場合、各メモリ223a,223b,…,22
3nに格納されたディジタル値をアナログ値に変換する
補助用D/Aコンバータ2251a,2251b,…,
2251nが備えられているとともに、LSI300の
外部に各チャネルごとに補助用D/Aコンバータ225
1a,2251b,…,2251nから出力される電流
レベルを電圧レベルに変換するための各抵抗2252
a,2252b,…,2252nが備えられている。こ
れらの抵抗2252a,2252b,…,2252nに
より、補助用D/Aコンバータ2251a,2251
b,…,2251nの出力電流に対する振幅(電圧値)
が定められる。すなわち、これらの抵抗2252a,2
252b,…,2252nの抵抗値を調整することによ
り、補助用D/Aコンバータ2251a,2251b,
…,2251nによる、メモリ223a,223b,
…,223nに格納されたディジタル値アナログ電圧に
変換するゲインが調整される。この図4に示す実施形態
では、チャネルごとの各補助用D/Aコンバータと抵抗
との組合せが、本発明にいう調整部に相当する。
換装置の場合、各メモリ223a,223b,…,22
3nに格納されたディジタル値をアナログ値に変換する
補助用D/Aコンバータ2251a,2251b,…,
2251nが備えられているとともに、LSI300の
外部に各チャネルごとに補助用D/Aコンバータ225
1a,2251b,…,2251nから出力される電流
レベルを電圧レベルに変換するための各抵抗2252
a,2252b,…,2252nが備えられている。こ
れらの抵抗2252a,2252b,…,2252nに
より、補助用D/Aコンバータ2251a,2251
b,…,2251nの出力電流に対する振幅(電圧値)
が定められる。すなわち、これらの抵抗2252a,2
252b,…,2252nの抵抗値を調整することによ
り、補助用D/Aコンバータ2251a,2251b,
…,2251nによる、メモリ223a,223b,
…,223nに格納されたディジタル値アナログ電圧に
変換するゲインが調整される。この図4に示す実施形態
では、チャネルごとの各補助用D/Aコンバータと抵抗
との組合せが、本発明にいう調整部に相当する。
【0039】ここで、各チャネルのメインのD/Aコン
バータ221a,221b,…,221nへの入力ディ
ジタル信号に対する各D/Aコンバータ221a,22
1b,…,221nからの出力アナログ信号への変換比
率(ゲイン)は、各チャネルの補助用D/Aコンバータ
2251a,2251b,…,2251nの出力電流が
変換された電圧レベルにより調整される。
バータ221a,221b,…,221nへの入力ディ
ジタル信号に対する各D/Aコンバータ221a,22
1b,…,221nからの出力アナログ信号への変換比
率(ゲイン)は、各チャネルの補助用D/Aコンバータ
2251a,2251b,…,2251nの出力電流が
変換された電圧レベルにより調整される。
【0040】従って、図3を参照して説明した調整方法
と同様な調整方法を行なって各メモリ223a,223
b,…,223nに格納すべき各値を求めて各メモリ2
23a,223b,…,223nに格納しておくことに
より、複数チャネルから出力されるアナログ信号のレベ
ルを揃えることができる。
と同様な調整方法を行なって各メモリ223a,223
b,…,223nに格納すべき各値を求めて各メモリ2
23a,223b,…,223nに格納しておくことに
より、複数チャネルから出力されるアナログ信号のレベ
ルを揃えることができる。
【0041】図5は、本発明のディジタル・アナログ変
換装置のさらに異なる実施形態の、図4に示す実施形態
との相違部分を取り出して示した図である。
換装置のさらに異なる実施形態の、図4に示す実施形態
との相違部分を取り出して示した図である。
【0042】この図5の構成は、図4に各チャネルごと
の補助用D/Aコンバータ2251a,2251b,
…,2251nに代えて採用することができる構成であ
り、この図5には、それら複数の補助用D/Aコンバー
タ2251a,2251b,…,2251nの1つ分に
相当する回路構成が示されている。
の補助用D/Aコンバータ2251a,2251b,
…,2251nに代えて採用することができる構成であ
り、この図5には、それら複数の補助用D/Aコンバー
タ2251a,2251b,…,2251nの1つ分に
相当する回路構成が示されている。
【0043】この図5には、同一チャネルのメモリに格
納されたディジタル値が入力されるデコーダ2461
と、相互に異なる電流値をもつ複数の電流源2462
a,2462b,…,2462eと、各電流源2462
a,2462b,…,2462eの電流を出力するか否
かを定める各スイッチ2463a,2463b,…,2
463eが示されている。
納されたディジタル値が入力されるデコーダ2461
と、相互に異なる電流値をもつ複数の電流源2462
a,2462b,…,2462eと、各電流源2462
a,2462b,…,2462eの電流を出力するか否
かを定める各スイッチ2463a,2463b,…,2
463eが示されている。
【0044】デコーダ2461は、メモリに格納されて
いるディジタル値を入力し、複数のスイッチ2463
a,2463b,…,2463nのうち、その入力ディ
ジタル値に応じたスイッチを導通させる。こうすること
により、その導通されたスイッチに応じた電流が出力さ
れ、図4に示す補助用D/Aコンバータと同じ役割りを
果たすことになる。
いるディジタル値を入力し、複数のスイッチ2463
a,2463b,…,2463nのうち、その入力ディ
ジタル値に応じたスイッチを導通させる。こうすること
により、その導通されたスイッチに応じた電流が出力さ
れ、図4に示す補助用D/Aコンバータと同じ役割りを
果たすことになる。
【0045】図4に示す補助用D/Aコンバータ225
1a,2251b,…,2251nをLSI内に作り込
むとそれらの補助用D/Aコンバータがかなり広い面積
を占めることになり、コストアップにつながる恐れがあ
るが、補助用D/Aコンバータに代えて図5の回路構成
を採用すると、機能は維持したまま回路規模の低減化が
図られる。
1a,2251b,…,2251nをLSI内に作り込
むとそれらの補助用D/Aコンバータがかなり広い面積
を占めることになり、コストアップにつながる恐れがあ
るが、補助用D/Aコンバータに代えて図5の回路構成
を採用すると、機能は維持したまま回路規模の低減化が
図られる。
【0046】尚、図4の実施形態あるいは図4の補助用
D/Aコンバータを図5に示す回路に変更した実施形態
は、いずれも、外部に各チャネルごとの電流電圧変換用
の抵抗を備えているが、これらの抵抗は必ずしもLSI
外部に備える必要はなく、LSI内部に搭載してもよ
い。その場合に、その抵抗の抵抗値を調整する必要があ
るときは、LSI内に、各チャネルごとに、抵抗値の異
なる複数の抵抗とヒューズあるいはアンチヒューズを組
み込んでおいて、それら複数の抵抗のうちのいずれかの
抵抗を用いるようにしてもよい。
D/Aコンバータを図5に示す回路に変更した実施形態
は、いずれも、外部に各チャネルごとの電流電圧変換用
の抵抗を備えているが、これらの抵抗は必ずしもLSI
外部に備える必要はなく、LSI内部に搭載してもよ
い。その場合に、その抵抗の抵抗値を調整する必要があ
るときは、LSI内に、各チャネルごとに、抵抗値の異
なる複数の抵抗とヒューズあるいはアンチヒューズを組
み込んでおいて、それら複数の抵抗のうちのいずれかの
抵抗を用いるようにしてもよい。
【0047】
【発明の効果】以上、説明したように、本発明のディジ
タル・アナログ変換装置によれば複数チャネルのD/A
コンバータの変換比率(ゲイン)が容易に調整される。
また、このようなディジタル・アナログ変換装置を組み
込んだ液晶表示装置によれば、縦筋の発生等、各チャネ
ルのゲインが異なることによる不具合が解消された高画
質の画像を表示することができる。
タル・アナログ変換装置によれば複数チャネルのD/A
コンバータの変換比率(ゲイン)が容易に調整される。
また、このようなディジタル・アナログ変換装置を組み
込んだ液晶表示装置によれば、縦筋の発生等、各チャネ
ルのゲインが異なることによる不具合が解消された高画
質の画像を表示することができる。
【図1】本発明の液晶表示装置の一実施形態を備えたノ
ート型パーソナルコンピュータの外観斜視図である。
ート型パーソナルコンピュータの外観斜視図である。
【図2】ノートパソコンを構成する液晶表示装置のハー
ドウェア構成図である。
ドウェア構成図である。
【図3】図2に示すディジタル・アナログ変換装置の具
体的な一例を示すブロック図である。
体的な一例を示すブロック図である。
【図4】図2に示すディジタル・アナログ変換装置のも
う1つの具体例を示すブロック図である。
う1つの具体例を示すブロック図である。
【図5】本発明のディジタル・アナログ変換装置のさら
に異なる実施形態の、図4に示す実施形態との相違部分
を取り出して示した図である。
に異なる実施形態の、図4に示す実施形態との相違部分
を取り出して示した図である。
10 ノートパソコン 21 信号処理部 22 ディジタル・アナログ変換装置 221a,221b,…,221n D/Aコンバー
タ 222a,222b,…,222n バッファアンプ 223a,223b,…,223n メモリ 224 取得部 24 表示部 241 液晶表示画面 242 Hシフトレジスタ 243 Vシフトレジスタ 244 切替部 2211a,2211b,…,2211n 乗算器 2212a,2212b,…,2212n D/A変
換部 2241a,2241b,…,2241n スイッチ 2242 基準電圧 2243 比較器 2244 インタフェース 2251a,2251b,…,2251n 補助用D
/Aコンバータ 2252a,2252b,…,2252n 抵抗
タ 222a,222b,…,222n バッファアンプ 223a,223b,…,223n メモリ 224 取得部 24 表示部 241 液晶表示画面 242 Hシフトレジスタ 243 Vシフトレジスタ 244 切替部 2211a,2211b,…,2211n 乗算器 2212a,2212b,…,2212n D/A変
換部 2241a,2241b,…,2241n スイッチ 2242 基準電圧 2243 比較器 2244 インタフェース 2251a,2251b,…,2251n 補助用D
/Aコンバータ 2252a,2252b,…,2252n 抵抗
フロントページの続き Fターム(参考) 2H093 NC21 NC22 NC49 ND09 ND15 5C006 AF46 AF52 AF83 BC13 BC16 BF01 BF14 BF25 EB04 FA20 FA29 5C080 AA10 BB05 DD05 DD28 EE29 JJ02 JJ06 5J022 AB01 AC05 BA08 BA10 CC01 CC03 CD02 CE01 CF01 CF02
Claims (5)
- 【請求項1】 入力ディジタル信号をアナログ信号に変
換して出力する複数のD/Aコンバータと、 D/Aコンバータの入力ディジタル信号と出力アナログ
信号の値どうしの対応関係を規定する値が格納される、
前記D/Aコンバータそれぞれに対応するメモリ部と、 D/Aコンバータに所定値のディジタル信号が入力され
たときに該D/Aコンバータから所定値のアナログ信号
が出力されるように前記対応関係を規定する値を前記D
/Aコンバータそれぞれについて取得し、該D/Aコン
バータに対応するメモリ部に伝えるデータ取得部とを備
えたことを特徴とするディジタル・アナログ変換装置。 - 【請求項2】 前記D/Aコンバータが、前記メモリ部
に記録された値と、入力ディジタル信号が表す値とを掛
算して補正ディジタル信号を生成する補正ディジタル信
号生成部を備え、該補正ディジタル信号をアナログ信号
に変換して出力するものであることを特徴とする請求項
1記載のディジタル・アナログ変換装置。 - 【請求項3】 前記メモリ部に記録された値に基づい
て、該メモリ部に対応するD/Aコンバータの、入力デ
ィジタル信号をアナログ信号に変換するときの変換比率
を調整する調整部を備えたことを特徴とする請求項1記
載のディジタル・アナログ変換装置。 - 【請求項4】 前記取得部が、前記複数のD/Aコンバ
ータそれぞれから出力されたアナログ信号の値と所定値
との大小を比較する比較部と、該比較部による比較結果
を外部に出力するとともに、外部から送られてきた前記
メモリ部に記録される値を入力して前記メモリ部に伝え
るインタフェース部とを備えたことを特徴とする請求項
1記載のディジタル・アナログ変換装置。 - 【請求項5】 二次元的に配列された多数の画素から構
成される二次元画像の、該多数の画素それぞれの画素値
を担持する多数の入力ディジタル信号をアナログ信号に
変換して出力するディジタル・アナログ変換部と、その
変換されたアナログ信号に基づく二次元画像を表示する
表示部とを備えた液晶表示装置において、 前記ディジタル・アナログ変換部が、 入力ディジタル信号をアナログ信号に変換して出力する
複数のD/Aコンバータと、 D/Aコンバータの入力ディジタル信号と出力アナログ
信号の値どうしの対応関係を規定する値が格納される、
前記D/Aコンバータそれぞれに対応するメモリ部と、 D/Aコンバータに所定値のディジタル信号が入力され
たときに該D/Aコンバータから所定値のアナログ信号
を出力されるように前記対応関係を規定する値を前記D
/Aコンバータそれぞれについて取得し該D/Aコンバ
ータに対応するメモリ部に伝えるデータ取得部とを備え
たものであることを特徴とすることを特徴とする液晶表
示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000032771A JP2001223584A (ja) | 2000-02-04 | 2000-02-04 | ディジタル・アナログ変換装置及び液晶表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000032771A JP2001223584A (ja) | 2000-02-04 | 2000-02-04 | ディジタル・アナログ変換装置及び液晶表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2001223584A true JP2001223584A (ja) | 2001-08-17 |
Family
ID=18557329
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000032771A Pending JP2001223584A (ja) | 2000-02-04 | 2000-02-04 | ディジタル・アナログ変換装置及び液晶表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2001223584A (ja) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010078781A (ja) * | 2008-09-25 | 2010-04-08 | Seiko Epson Corp | 集積回路装置、電気光学装置及び電子機器 |
JP2010078968A (ja) * | 2008-09-26 | 2010-04-08 | Seiko Epson Corp | 集積回路装置、電気光学装置及び電子機器 |
JP2010085975A (ja) * | 2008-09-03 | 2010-04-15 | Seiko Epson Corp | 集積回路装置及び電子機器 |
JP2010091825A (ja) * | 2008-10-08 | 2010-04-22 | Seiko Epson Corp | 集積回路装置、電気光学装置及び電子機器 |
JP2013190513A (ja) * | 2012-03-13 | 2013-09-26 | Seiko Epson Corp | 画素駆動回路、表示装置、及び電子機器 |
WO2018150290A1 (en) * | 2017-02-16 | 2018-08-23 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display panel, display device, input/output device, and data processing device |
KR101985675B1 (ko) * | 2018-10-18 | 2019-06-04 | 한국철도기술연구원 | 디지털 아날로그 컨버터의 입력신호 보정 장치 |
US10395609B2 (en) | 2017-02-03 | 2019-08-27 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display panel, display device, input/output device, and data processing device |
WO2024139462A1 (zh) * | 2022-12-29 | 2024-07-04 | 华为技术有限公司 | 一种显示驱动电路及其控制方法、显示模组、电子设备 |
-
2000
- 2000-02-04 JP JP2000032771A patent/JP2001223584A/ja active Pending
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010085975A (ja) * | 2008-09-03 | 2010-04-15 | Seiko Epson Corp | 集積回路装置及び電子機器 |
JP2010078781A (ja) * | 2008-09-25 | 2010-04-08 | Seiko Epson Corp | 集積回路装置、電気光学装置及び電子機器 |
JP2010078968A (ja) * | 2008-09-26 | 2010-04-08 | Seiko Epson Corp | 集積回路装置、電気光学装置及び電子機器 |
JP2010091825A (ja) * | 2008-10-08 | 2010-04-22 | Seiko Epson Corp | 集積回路装置、電気光学装置及び電子機器 |
JP2013190513A (ja) * | 2012-03-13 | 2013-09-26 | Seiko Epson Corp | 画素駆動回路、表示装置、及び電子機器 |
US10395609B2 (en) | 2017-02-03 | 2019-08-27 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display panel, display device, input/output device, and data processing device |
JP2018132761A (ja) * | 2017-02-16 | 2018-08-23 | 株式会社半導体エネルギー研究所 | 半導体装置、表示パネル、表示装置、入出力装置、情報処理装置 |
WO2018150290A1 (en) * | 2017-02-16 | 2018-08-23 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display panel, display device, input/output device, and data processing device |
CN110249377A (zh) * | 2017-02-16 | 2019-09-17 | 株式会社半导体能源研究所 | 半导体装置、显示面板、显示装置、输入输出装置及数据处理装置 |
US10902790B2 (en) | 2017-02-16 | 2021-01-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display panel, display device, input/output device, and data processing device |
JP7051470B2 (ja) | 2017-02-16 | 2022-04-11 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR101985675B1 (ko) * | 2018-10-18 | 2019-06-04 | 한국철도기술연구원 | 디지털 아날로그 컨버터의 입력신호 보정 장치 |
WO2024139462A1 (zh) * | 2022-12-29 | 2024-07-04 | 华为技术有限公司 | 一种显示驱动电路及其控制方法、显示模组、电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7446747B2 (en) | Multiple channel programmable gamma correction voltage generator | |
EP0525527B1 (en) | Look-up table based gamma and inverse gamma correction for high-resolution frame buffers | |
JP5228278B2 (ja) | 画像表示制御装置及びその方法 | |
US20070075957A1 (en) | Flat panel display, image correction circuit and method of the same | |
TWI423655B (zh) | 影像處理裝置,影像處理方法,顯示裝置,及投射顯示裝置 | |
JP3819113B2 (ja) | 液晶表示装置 | |
KR101374648B1 (ko) | 온 시스템 led 개별 보정과 보정계수 이미지화로 검증과 보정이 용이한 전광판 시스템 | |
JP3201039B2 (ja) | 表示装置 | |
JP4627773B2 (ja) | 駆動回路装置 | |
JP2002152552A (ja) | ガンマ補正回路 | |
KR20080080040A (ko) | 화상 표시 장치 및 전자기기 | |
US10332481B2 (en) | Adaptive display management using 3D look-up table interpolation | |
JP4824206B2 (ja) | 表示データ処理回路及び液晶表示装置 | |
JP2001223584A (ja) | ディジタル・アナログ変換装置及び液晶表示装置 | |
US7061504B1 (en) | Method and apparatus for configurable gamma correction in a video graphics circuit | |
KR100277311B1 (ko) | 화상 표시 장치 및 화상 표시 방법 | |
TW200419517A (en) | Liquid crystal display device | |
US5664080A (en) | System and method for generating a universal palette and mapping an original color space to the universal palette | |
US10565945B2 (en) | Display driver, display controller, electro-optical device, and electronic apparatus | |
JP2005049418A (ja) | 液晶表示装置及びその最適階調電圧設定装置 | |
KR20160082402A (ko) | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 | |
US6618056B1 (en) | Display device with improved representation of the shades of grey | |
JP5132081B2 (ja) | 表示装置 | |
JP2004120366A (ja) | 画像処理装置、および画像処理方法 | |
JPH05244621A (ja) | 画像モニタ装置及びモニタ・ドライバ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070126 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090529 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090602 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20091013 |