JP2001085558A - Semiconductor device and mountig method therefor - Google Patents

Semiconductor device and mountig method therefor

Info

Publication number
JP2001085558A
JP2001085558A JP25798999A JP25798999A JP2001085558A JP 2001085558 A JP2001085558 A JP 2001085558A JP 25798999 A JP25798999 A JP 25798999A JP 25798999 A JP25798999 A JP 25798999A JP 2001085558 A JP2001085558 A JP 2001085558A
Authority
JP
Japan
Prior art keywords
substrate
electrode
semiconductor device
bump
bumps
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP25798999A
Other languages
Japanese (ja)
Inventor
Satoshi Fukuyama
聡 福山
Ikuo Yoshida
育生 吉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP25798999A priority Critical patent/JP2001085558A/en
Publication of JP2001085558A publication Critical patent/JP2001085558A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15312Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a pin array, e.g. PGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Abstract

PROBLEM TO BE SOLVED: To make a secure bump connection of a semiconductor device without spoiling the connection reliability, even if the substrate has a large curvature. SOLUTION: Bumps 9, formed at an electrode part 8 of a carrier substrate 2, are different in height from the curvature of a printed wiring board. For example, when there are four regions of 0, 30, 60, and 90 μm in curvature of substrate electrode on the printed wiring board to which the bumps 9 are connected, four kinds of bumps 9a to 9d are formed on the semiconductor device 1. In the region of 0 μm curvature, the solder bump 9a of standard bump height is formed. In the regions of 30, 60, and 90 μm curvature, the bumps 9b to 9d which are 30, 60, and 90 μm higher than the bump 9a are formed respectively. Connection reliability can be improved by mounting the semiconductor device via these bumps 9a to 9d.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、半導体装置の実装
技術に関し、特に、BGA(Ball GridArr
ay),CSP(Chip Size Packag
e)などのバンプを用いて実装される半導体装置に適用
して有効な技術に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device mounting technique, and more particularly to a BGA (Ball GridArr).
ay), CSP (Chip Size Package)
e) The present invention relates to a technique effective when applied to a semiconductor device mounted using bumps such as e).

【0002】[0002]

【従来の技術】本発明者が検討したところによれば、B
GAやCSP形半導体装置では、外部導出用リードの代
わりとして球形のはんだ、いわゆる、はんだボールが用
いられている。
2. Description of the Related Art According to studies made by the present inventor, B
In a GA or CSP type semiconductor device, a spherical solder, that is, a so-called solder ball is used instead of an external lead.

【0003】たとえば、BGA形の半導体装置では、半
導体チップに形成された電極部と、該半導体チップが搭
載されたキャリア基板の表面に形成された電極部とがは
んだボールを介して電気的に接続されている。
For example, in a BGA type semiconductor device, an electrode portion formed on a semiconductor chip and an electrode portion formed on a surface of a carrier substrate on which the semiconductor chip is mounted are electrically connected through solder balls. Have been.

【0004】また、キャリア基板の裏面にも、はんだボ
ールがアレイ状に並べられており、それらはんだボール
を該半導体装置が実装されるプリント配線基板に形成さ
れた電極部に重合させ、リフローによりはんだボールを
溶融し、電気的に接続している。
[0004] Solder balls are also arranged in an array on the back surface of the carrier substrate. The solder balls are superimposed on an electrode portion formed on a printed wiring board on which the semiconductor device is mounted, and the solder balls are reflowed. The ball is melted and electrically connected.

【0005】なお、この種の半導体装置について詳しく
述べてある例としては、1995年1月16日、株式会
社日経PB社発行、「日経エレクトロニクス」P79〜
P86があり、この文献には、CSPの半導体装置にお
ける構成などが記載されている。
[0005] As an example describing this type of semiconductor device in detail, see "Nikkei Electronics", P79-Jan.
P86, and this document describes the configuration of a CSP semiconductor device.

【0006】[0006]

【発明が解決しようとする課題】ところが、上記のよう
な半導体装置の実装技術では、次のような問題点がある
ことが本発明者により見い出された。
However, it has been found by the present inventors that the following problems are encountered in the above-described semiconductor device mounting technology.

【0007】近年、半導体装置の小型化に伴い、はんだ
バンプが設けられた半導体装置においても、ピンピッチ
が0.3mm程度以下の微細ピッチ化が進んでいる。この
場合、の半導体装置は、1.5cm×1.5cm程度の半導
体チップサイズに、ピン数が400ピン程度以上が設け
られた多ピン化となる。
In recent years, with the miniaturization of semiconductor devices, fine pitches having a pin pitch of about 0.3 mm or less have been advanced even in semiconductor devices provided with solder bumps. In this case, the semiconductor device has a multi-pin structure in which a semiconductor chip size of about 1.5 cm × 1.5 cm and a number of pins of about 400 or more are provided.

【0008】このような半導体装置では、実装するプリ
ント配線基板などの反り量が大きい場合に、はんだバン
プの接続不良が発生する恐れがあるために、該プリント
配線基板の反り量を規定しており、半導体装置の製造歩
留まりが低くなってしまうという問題がある。
In such a semiconductor device, when the amount of warpage of a printed wiring board to be mounted is large, there is a possibility that a connection failure of a solder bump may occur. Therefore, the amount of warpage of the printed wiring board is specified. In addition, there is a problem that the manufacturing yield of the semiconductor device is reduced.

【0009】本発明の目的は、反り量の大きな基板であ
っても、確実に、かつ信頼性を確保しながらバンプ接続
することのできる半導体装置およびその実装方法を提供
することにある。
An object of the present invention is to provide a semiconductor device capable of securely and reliably connecting bumps even on a substrate having a large amount of warpage, and a method of mounting the same.

【0010】本発明の前記ならびにその他の目的と新規
な特徴は、本明細書の記述および添付図面から明らかに
なるであろう。
The above and other objects and novel features of the present invention will become apparent from the description of the present specification and the accompanying drawings.

【0011】[0011]

【課題を解決するための手段】本願において開示される
発明のうち、代表的なものの概要を簡単に説明すれば、
以下のとおりである。
SUMMARY OF THE INVENTION Among the inventions disclosed in the present application, the outline of a representative one will be briefly described.
It is as follows.

【0012】すなわち、本発明の半導体装置は、キャリ
ア基板の表面に半導体チップが搭載され、キャリア基板
の表面に設けられた接続用電極と半導体チップに設けら
れたチップ電極とがバンプを介して接続された構成から
なり、該バンプを、キャリア基板の反り量に見合った高
さに形成し、該バンプの高さをキャリア基板の反りによ
って生じる勾配に適合させたものである。
That is, in the semiconductor device of the present invention, a semiconductor chip is mounted on a surface of a carrier substrate, and a connection electrode provided on the surface of the carrier substrate and a chip electrode provided on the semiconductor chip are connected via a bump. The bumps are formed at a height corresponding to the amount of warpage of the carrier substrate, and the height of the bumps is adapted to the gradient generated by the warpage of the carrier substrate.

【0013】また、本発明の半導体装置は、キャリア基
板の表面に半導体チップが搭載され、キャリア基板の裏
面に外部接続用電極が設けられ、外部接続用電極にはバ
ンプが形成され、プリント配線基板の基板電極領域に形
成された基板電極にバンプが接続されて構成からなり、
該バンプを、プリント配線基板における基板電極領域の
反り量に見合った高さに形成し、バンプの高さを基板電
極領域の反りによって生じる勾配に適合させたものであ
る。
Further, in the semiconductor device of the present invention, a semiconductor chip is mounted on a front surface of a carrier substrate, external connection electrodes are provided on a rear surface of the carrier substrate, bumps are formed on the external connection electrodes, and a printed wiring board is provided. The bumps are connected to the substrate electrodes formed in the substrate electrode region of
The bumps are formed at a height commensurate with the amount of warpage of the substrate electrode region on the printed wiring board, and the height of the bump is adapted to the gradient caused by the warpage of the substrate electrode region.

【0014】さらに、本発明の半導体装置は、半導体チ
ップの主面にチップ電極が設けられ、チップ電極にバン
プが形成され、プリント配線基板の基板電極領域に形成
された基板電極にバンプが接続される構成であって、該
バンプを、プリント配線基板における基板電極領域の反
り量に見合った高さに形成し、バンプの高さを基板電極
領域の反りによって生じる勾配に適合させたものであ
る。
Further, in the semiconductor device of the present invention, a chip electrode is provided on a main surface of a semiconductor chip, a bump is formed on the chip electrode, and the bump is connected to a substrate electrode formed in a substrate electrode region of a printed wiring board. The bumps are formed at a height commensurate with the amount of warpage of the substrate electrode region in the printed wiring board, and the height of the bump is adapted to the gradient caused by the warpage of the substrate electrode region.

【0015】また、本発明の半導体装置の実装方法は、
基板電極領域に基板電極が形成されたプリント配線基板
を準備する工程と、キャリア基板の表面に半導体チップ
が搭載され、キャリア基板の裏面に外部接続用電極が設
けられ、外部接続用電極にプリント配線基板における基
板電極領域の反りに応じて高さの異なるバンプが形成さ
れた半導体装置を準備する工程と、バンプまたはバンプ
に対応するプリント配線基板の基板電極にフラックスを
塗布する工程と、バンプと基板電極とをリフローにより
接続する工程とを有するものである。
Further, a method of mounting a semiconductor device according to the present invention
A step of preparing a printed wiring board having a substrate electrode formed in the substrate electrode area; mounting a semiconductor chip on the surface of the carrier substrate; providing an external connection electrode on the back surface of the carrier substrate; A step of preparing a semiconductor device in which bumps having different heights are formed in accordance with a warp of a substrate electrode region in a substrate; a step of applying flux to the bumps or a substrate electrode of a printed wiring board corresponding to the bumps; Connecting the electrodes by reflow.

【0016】さらに、本発明の半導体装置は、基板電極
領域に基板電極が形成されたプリント配線基板を準備す
る工程と、主面にチップ電極が設けられ、そのチップ電
極にプリント配線基板における基板電極領域の反り量に
見合った高さにバンプが形成された半導体チップを準備
する工程と、バンプまたはバンプに対応する基板電極に
フラックスを塗布する工程と、バンプと基板電極とをリ
フローにより接続する工程とを有するものである。
Further, in the semiconductor device according to the present invention, there is provided a step of preparing a printed wiring board having a substrate electrode formed in a substrate electrode region, a chip electrode being provided on a main surface, and the chip electrode being provided on the substrate electrode. A step of preparing a semiconductor chip having bumps formed at a height corresponding to the amount of warpage of the region, a step of applying flux to the bumps or a substrate electrode corresponding to the bumps, and a step of connecting the bumps and the substrate electrodes by reflow And

【0017】また、本発明の半導体装置の実装方法は、
キャリア基板の表面に半導体チップが搭載され、キャリ
ア基板の表面に設けられた接続用電極と半導体チップに
設けられたチップ電極と接続されるバンプが、キャリア
基板の反り量に見合った高さに形成された半導体装置を
準備する工程と、バンプに対応した基板電極が形成さ
れ、半導体装置を実装するプリント配線基板を準備する
工程と、バンプまたはバンプに対応するプリント配線基
板の基板電極にフラックスを塗布する工程と、バンプと
基板電極とをリフローにより接続する工程とを有するも
のである。
Further, a method of mounting a semiconductor device according to the present invention comprises:
The semiconductor chip is mounted on the surface of the carrier substrate, and the connection electrodes provided on the surface of the carrier substrate and the bumps connected to the chip electrodes provided on the semiconductor chip are formed at a height corresponding to the amount of warpage of the carrier substrate. A step of preparing a semiconductor device that has been formed, a step of forming a substrate electrode corresponding to the bump, and a step of preparing a printed wiring board on which the semiconductor device is mounted, and applying a flux to the bump or the substrate electrode of the printed wiring board corresponding to the bump. And connecting the bump and the substrate electrode by reflow.

【0018】以上のことにより、多ピン、微細ピッチの
半導体装置を確実に実装することができるので、製造歩
留まりを大幅に向上することができる。また、反り量が
大きいプリント配線基板であっても接続信頼性を損なう
ことがないので、低コストのプリント配線基板を使用で
き、原価コストを低減することができる。
As described above, a semiconductor device having a large number of pins and a fine pitch can be reliably mounted, so that the production yield can be greatly improved. Further, even if the printed wiring board has a large amount of warpage, the connection reliability is not impaired, so that a low-cost printed wiring board can be used, and the cost cost can be reduced.

【0019】[0019]

【発明の実施の形態】以下、本発明の実施の形態を図面
に基づいて詳細に説明する。
Embodiments of the present invention will be described below in detail with reference to the drawings.

【0020】図1は、本発明の一実施の形態による半導
体装置の説明図、図2(a),(b)は、本発明の実施
の形態による半導体装置をプリント配線基板に実装する
際の工程説明図、図3は、本発明の一実施の形態による
半導体装置を実装するプリント配線基板における反り量
分布の説明図、図4は、図3のプリント配線基板におけ
る反り量に見合ったはんだバンプが形成された半導体装
置の説明図、図5〜図7は、本発明の一実施の形態によ
るはんだバンプを金属マスクを用いた印刷法により形成
する場合の工程説明図、図8〜図10は、本発明の一実
施の形態によるはんだバンプを転写法により形成する場
合の工程説明図である。
FIG. 1 is an explanatory view of a semiconductor device according to an embodiment of the present invention, and FIGS. 2A and 2B are diagrams showing a case where the semiconductor device according to the embodiment of the present invention is mounted on a printed circuit board. FIG. 3 is an explanatory view of a process, FIG. 3 is an explanatory view of a distribution of warpage in a printed wiring board on which a semiconductor device according to an embodiment of the present invention is mounted, and FIG. FIGS. 5 to 7 are explanatory views of a process in which a solder bump according to an embodiment of the present invention is formed by a printing method using a metal mask, and FIGS. FIG. 4 is a process explanatory view in a case where a solder bump according to an embodiment of the present invention is formed by a transfer method.

【0021】本実施の形態において、表面実装形の一種
であるBGA形の半導体装置1は、図1に示すように、
たとえば、ガラス基材からなるキャリア基板2が設けら
れている。このキャリア基板2の表面には、アレイ状に
並べられた接続用電極3、および配線パターンが形成さ
れている。
In the present embodiment, a BGA type semiconductor device 1 which is a kind of surface mount type, as shown in FIG.
For example, a carrier substrate 2 made of a glass substrate is provided. On the surface of the carrier substrate 2, connection electrodes 3 arranged in an array and a wiring pattern are formed.

【0022】キャリア基板2の表面には、絶縁樹脂4を
介して半導体チップ5が搭載されている。半導体チップ
5の主面には、アレイ状に接続用のチップ電極6が形成
されており、これらチップ電極6とキャリア基板2の接
続用電極部3とが、金またはニッケルなどの耐酸化性金
属からなるバンプ7を介してそれぞれ電気的に接続され
ている。
On the surface of the carrier substrate 2, a semiconductor chip 5 is mounted via an insulating resin 4. On the main surface of the semiconductor chip 5, connection chip electrodes 6 are formed in an array, and these chip electrodes 6 and the connection electrode portions 3 of the carrier substrate 2 are formed of an oxidation-resistant metal such as gold or nickel. Are electrically connected via bumps 7 made of.

【0023】キャリア基板2の裏面にも外部接続用端子
となる電極部8が所定のピッチでアレイ状に形成されて
おり、これら電極部8は、キャリア基板2に形成された
スルーホールを介して、該キャリア基板2の表面に形成
された所定の配線パターンにそれぞれ電気的に接続され
ている。
Electrodes 8 serving as external connection terminals are also formed on the rear surface of the carrier substrate 2 in an array at a predetermined pitch, and these electrodes 8 are formed through through holes formed in the carrier substrate 2. Are electrically connected to predetermined wiring patterns formed on the surface of the carrier substrate 2, respectively.

【0024】また、キャリア基板2の電極部8には、球
形のはんだからなるはんだバンプ(バンプ)9がそれぞ
れ形成されている。これらはんだバンプ9は、半導体装
置1が実装される実装基板の反り量に応じてバンプ高さ
(バンプの体積)が異なっている。
Further, solder bumps (bumps) 9 made of spherical solder are formed on the electrode portions 8 of the carrier substrate 2. These solder bumps 9 have different bump heights (bump volumes) depending on the amount of warpage of the mounting substrate on which the semiconductor device 1 is mounted.

【0025】さらに、半導体装置1は、高さのことなる
はんだバンプ9を電子部品などを実装するプリント配線
基板Pに形成された電極(基板電極)に重合させて搭載
し、リフローを行うことにより電気的に接続される。
Further, the semiconductor device 1 is mounted by superposing solder bumps 9 having different heights on electrodes (substrate electrodes) formed on a printed wiring board P on which electronic components and the like are mounted, and performing reflow. Electrically connected.

【0026】次に、本実施の形態における半導体装置1
の実装技術について説明する。
Next, the semiconductor device 1 according to the present embodiment
Will be described.

【0027】実装基板であるプリント配線基板Pの反り
量に見合った高さの異なるはんだバンプ9が形成された
半導体装置1は、図2(a)に示すように、はんだぬれ
を向上するため、フラックス槽FSに貯められた液状の
フラックスFに、はんだバンプ9が接触するように浸漬
して該はんだバンプ9にフラックスFが塗布される。
As shown in FIG. 2A, the semiconductor device 1 on which the solder bumps 9 having different heights corresponding to the amount of warpage of the printed wiring board P, which is a mounting board, is formed. The flux F is applied to the solder bump 9 by dipping the solder bump 9 into contact with the liquid flux F stored in the flux tank FS.

【0028】ここでは、フラックス槽FSにはんだバン
プ9を浸す、いわゆるフラックス転写法によりフラック
スFを塗布したが、フラックスFの塗布は、たとえば、
フラックス印刷法などの他の方法でもよい。
Here, the flux F is applied by a so-called flux transfer method in which the solder bumps 9 are immersed in the flux tank FS.
Other methods such as a flux printing method may be used.

【0029】このフラックス印刷法は、プリント配線基
板Pに形成された電極に対応した位置に孔が設けられた
金属マスクをプリント配線基板Pに搭載し、金属マスク
上にフラックスFを供給し、ステンレスなどの板を押し
て数回移動させるスキージによってフラックスFの塗布
を行う。
In this flux printing method, a metal mask provided with holes at positions corresponding to the electrodes formed on the printed wiring board P is mounted on the printed wiring board P, and the flux F is supplied onto the metal mask, and The flux F is applied by a squeegee that moves several times by pressing a plate such as a sheet.

【0030】そして、はんだバンプ9にフラックスFが
塗布された半導体装置1は、図2(b)に示すように、
プリント配線基板Pに搭載され、リフローによってはん
だづけを行い、フラックスの残留物を除去するための洗
浄が行われ、図1のように半導体装置1がプリント配線
基板Pに実装される。
Then, the semiconductor device 1 in which the flux F is applied to the solder bumps 9 is, as shown in FIG.
The semiconductor device 1 is mounted on the printed wiring board P, soldered by reflow, and cleaned to remove the residue of the flux, and the semiconductor device 1 is mounted on the printed wiring board P as shown in FIG.

【0031】ここで、はんだバンプ9について、図3
(a),(b)、図4を用いて説明する。
Here, the solder bump 9 is shown in FIG.
This will be described with reference to FIGS.

【0032】プリント配線基板Pにおいて、半導体装置
1のはんだバンプ9が接続される基板電極が形成された
エリアを領域(基板電極領域)Rとする。この領域Rに
おいて、たとえば、反り量が0μmの領域R1、反り量
が30μmの領域R2、反り量が60μmの領域R3、
および反り量が90μmの領域R4があるものとする。
In the printed wiring board P, an area where a substrate electrode to which the solder bump 9 of the semiconductor device 1 is connected is formed is defined as a region (substrate electrode region) R. In this region R, for example, a region R1 having a warpage of 0 μm, a region R2 having a warpage of 30 μm, a region R3 having a warpage of 60 μm,
It is assumed that there is a region R4 having a warpage of 90 μm.

【0033】この場合、プリント配線基板Pには、4つ
の反り量の異なる領域R1〜R4があるので、図4に示
すような4種類のはんだバンプ9a〜9dが、印刷法や
転写法、メッキ法などによって半導体装置1に形成され
ることになる。
In this case, since the printed wiring board P has four regions R1 to R4 having different amounts of warpage, four types of solder bumps 9a to 9d as shown in FIG. It is formed on the semiconductor device 1 by a method or the like.

【0034】領域R1では、反り量が0μmなので、標
準のあるバンプ高さからなるはんだバンプ9aが半導体
装置1に形成される。領域R2においては、反り量が3
0μmなので、はんだバンプ9aよりも30μm高いは
んだバンプ9bが形成される。
In the region R1, since the warpage is 0 μm, the solder bump 9a having a standard bump height is formed on the semiconductor device 1. In the region R2, the warpage amount is 3
Since the thickness is 0 μm, a solder bump 9b 30 μm higher than the solder bump 9a is formed.

【0035】また、領域R3においては、反り量が60
μmなので、はんだバンプ9aよりも60μm高いはん
だバンプ9cが形成され、領域R4では、反り量が90
μmなので、はんだバンプ9aよりも90μm高いはん
だバンプ9dが形成される。
In the region R3, the amount of warpage is 60.
μm, the solder bump 9c 60 μm higher than the solder bump 9a is formed, and in the region R4, the warp amount is 90 μm.
μm, the solder bump 9d is formed 90 μm higher than the solder bump 9a.

【0036】さらに、前述した印刷法を用いたはんだバ
ンプの形成について説明する。この印刷法においては、
金属マスク方式がある。
Further, formation of a solder bump using the above-described printing method will be described. In this printing method,
There is a metal mask method.

【0037】金属マスク方式によるはんだバンプ9の形
成について説明する。
The formation of the solder bump 9 by the metal mask method will be described.

【0038】この場合、ステンレスなどからなる金属マ
スクKMには、図5に示すように、孔Hが形成されてい
る。これら孔Hは、アレイ状に並べられており、はんだ
バンプ9が形成される位置に設けられている。
In this case, holes H are formed in the metal mask KM made of stainless steel or the like, as shown in FIG. These holes H are arranged in an array, and are provided at positions where the solder bumps 9 are formed.

【0039】ここで、はんだバンプの高さは、孔Hの開
孔面積によって調整が行われる。はんだバンプを高くす
る場合には、孔Hの開孔面積を大きくし、はんだバンプ
を低くする場合には、孔Hの開孔面積を小さくする。
Here, the height of the solder bump is adjusted by the area of the hole H. To increase the height of the solder bump, the opening area of the hole H is increased. To decrease the solder bump, the opening area of the hole H is reduced.

【0040】そして、金属マスクKMの孔Hが対応する
キャリア基板2の電極部8とそれぞれ重合するように位
置決めし、キャリア基板2の裏面に金属マスクKMを搭
載する。金属マスクKM上に、はんだペーストHPを供
給し、ステンレスなどの板を押しつけながら数回移動さ
せて、はんだペーストHPを孔Hに充填させ、金属マス
クKM上の余分なはんだペーストHPをかき取るスキー
ジを行う。
Then, the holes H of the metal mask KM are positioned so as to overlap with the corresponding electrode portions 8 of the carrier substrate 2, and the metal mask KM is mounted on the back surface of the carrier substrate 2. The solder paste HP is supplied onto the metal mask KM, and is moved several times while pressing a plate such as stainless steel to fill the hole H with the solder paste HP and scrape off the excess solder paste HP on the metal mask KM. I do.

【0041】その後、図6に示すように、キャリア基板
2上に搭載された金属マスクKMをはぎ取り、図7に示
すように、キャリア基板2の電極部8に印刷されたはん
だペーストHPをリフローによって溶融させ、はんだバ
ンプ9を形成する。
Thereafter, as shown in FIG. 6, the metal mask KM mounted on the carrier substrate 2 is peeled off, and as shown in FIG. 7, the solder paste HP printed on the electrode portions 8 of the carrier substrate 2 is reflowed. The solder bumps 9 are formed by melting.

【0042】上記金属マスク方式では、孔Hの開孔面積
を可変することによってはんだバンプの高さを調整した
が、孔Hの深さを可変することにより、はんだバンプの
高さを調整するようにしてもよい。
In the above-mentioned metal mask method, the height of the solder bump is adjusted by changing the opening area of the hole H. However, the height of the solder bump is adjusted by changing the depth of the hole H. It may be.

【0043】さらに、転写によるはんだバンプ9の形成
について説明する。
Further, formation of the solder bump 9 by transfer will be described.

【0044】この場合、シリコン、あるいはガラスなど
からなるバンプ形成用基板BK上にフォトリソグラフィ
技術により、はんだバンプが形成される部分だけレジス
トが剥離されたレジストパターンを形成し、真空蒸着装
置によってその基板の孔にはんだを蒸着させる。ここで
も、はんだバンプの高さは、レジストが剥離された孔の
開口面積によって調整を行う。
In this case, a resist pattern is formed on a bump formation substrate BK made of silicon, glass, or the like by photolithography, in which the resist is stripped only at the portions where the solder bumps are to be formed. The solder is deposited in the holes. Also in this case, the height of the solder bump is adjusted according to the opening area of the hole from which the resist has been removed.

【0045】そして、バンプ形成用基板BKのレジスト
を除去することによって、図8に示すように、基板上に
はんだバンプ9を形成する。その後、図9に示すよう
に、形成されたはんだバンプ9がキャリア基板2の電極
部8に重合するように位置決めしてバンプ形成用基板B
K上にキャリア基板2を搭載し、リフローによって溶融
させた後、図10に示すように、バンプ形成用基板BK
をキャリア基板2から分離することによってはんだバン
プ9が形成される。
Then, by removing the resist from the bump forming substrate BK, solder bumps 9 are formed on the substrate as shown in FIG. Thereafter, as shown in FIG. 9, the formed solder bumps 9 are positioned so as to overlap the electrode portions 8 of the carrier substrate 2, and the bump forming substrate B is formed.
After the carrier substrate 2 is mounted on K and melted by reflow, as shown in FIG.
Is separated from the carrier substrate 2 to form solder bumps 9.

【0046】それにより、本実施の形態においては、半
導体装置1におけるはんだバンプ9を、プリント配線基
板Pの反りに見合った高さに調整して実装することによ
り、反りの大きなプリント配線基板Pであっても、接続
信頼性を損なうことなく確実に実装することができ、製
造歩留まりを大幅に向上することができる。
Accordingly, in the present embodiment, the solder bumps 9 in the semiconductor device 1 are adjusted to a height corresponding to the warpage of the printed wiring board P and mounted, so that the printed wiring board P having a large warp is used. Even if there is, the mounting can be surely performed without deteriorating the connection reliability, and the manufacturing yield can be greatly improved.

【0047】また、本実施の形態によれば、プラスティ
ック基板などの反り量が大きい低コストのプリント配線
基板を使用することもできるので、電子装置などの原価
コストを低減することができる。
Further, according to the present embodiment, a low-cost printed wiring board having a large amount of warpage such as a plastic board can be used, so that the cost of electronic devices and the like can be reduced.

【0048】さらに、本実施の形態では、プリント配線
基板Pの反り量に見合ったはんだバンプ9を形成した場
合について記載したが、たとえば、キャリア基板2と半
導体チップ5との接続において、バンプ7を球形のはん
だにより形成し、キャリア基板2の反りに見合った高さ
に形成するようにしてもよい。
Further, in the present embodiment, the case where the solder bumps 9 are formed in accordance with the amount of warpage of the printed wiring board P has been described. For example, in the connection between the carrier substrate 2 and the semiconductor chip 5, the bumps 7 are formed. It may be formed of a spherical solder and formed at a height corresponding to the warpage of the carrier substrate 2.

【0049】この場合、半導体装置1のはんだバンプ9
は、プリント配線基板Pに反りがなければ、キャリア基
板2の反りに見合った高さに形成し、プリント配線基板
Pに反りがある場合には、キャリア基板2とプリント配
線基板Pとの2つの基板の反りを考慮したはんだバンプ
9を形成すればよい。それにより、半導体装置1におけ
る接続信頼性をより向上することができる。
In this case, the solder bump 9 of the semiconductor device 1
Is formed at a height commensurate with the warpage of the carrier substrate 2 if the printed wiring board P is not warped, and if the printed wiring board P is warped, the two portions of the carrier substrate 2 and the printed wiring board P What is necessary is just to form the solder bump 9 in consideration of the warpage of the substrate. Thereby, connection reliability in the semiconductor device 1 can be further improved.

【0050】以上、本発明者によってなされた発明を発
明の実施の形態に基づき具体的に説明したが、本発明は
前記実施の形態に限定されるものではなく、その要旨を
逸脱しない範囲で種々変更可能であることはいうまでも
ない。
Although the invention made by the inventor has been specifically described based on the embodiments of the present invention, the present invention is not limited to the above embodiments, and various modifications may be made without departing from the gist of the invention. Needless to say, it can be changed.

【0051】たとえば、前記実施の形態によれば、BG
A形半導体装置について記載したが、CSP、MCC
(Micro Carrier)、PGA(Pin G
ridArray)、あるいはプリント配線基板に直接
半導体チップを実装する、いわゆるベアチップ実装など
のバンプを介してプリント基板に接続される構造の半導
体装置であればよい。
For example, according to the above embodiment, BG
A type semiconductor device has been described, but CSP, MCC
(Micro Carrier), PGA (Pin G
(ridArray) or a semiconductor device having a structure in which a semiconductor chip is directly mounted on a printed wiring board, that is, a structure connected to the printed board via bumps such as so-called bare chip mounting.

【0052】MCC形の半導体装置1aは、図11に示
すように、ムライトセラミックなどからなるキャリア基
板10の表面に半導体チップ11が搭載されており、窒
化アルミニウムなどからなるキャップ13によって封止
されている。キャリア基板10と半導体チップ11と
は、はんだバンプ12によってフリップチップ接続され
ている。
As shown in FIG. 11, an MCC type semiconductor device 1a has a semiconductor chip 11 mounted on a surface of a carrier substrate 10 made of mullite ceramic or the like, and is sealed by a cap 13 made of aluminum nitride or the like. I have. The carrier substrate 10 and the semiconductor chip 11 are flip-chip connected by solder bumps 12.

【0053】キャリア基板10の裏面には、はんだバン
プ14がグリッド上に並べて形成されており、これらは
んだバンプ14を介してプリント配線基板Pに半導体装
置1aが実装される。
On the back surface of the carrier substrate 10, solder bumps 14 are formed side by side on a grid, and the semiconductor device 1a is mounted on the printed wiring board P via these solder bumps 14.

【0054】半導体装置1aにおいても、はんだバンプ
14が、プリント配線基板Pの反り量に見合った高さに
形成されており、反りの大きなプリント配線基板Pであ
っても、接続信頼性を損なうことなく確実に実装するこ
とができる。
In the semiconductor device 1a as well, the solder bumps 14 are formed at a height commensurate with the amount of warpage of the printed wiring board P. Even if the printed wiring board P has a large warp, the connection reliability is impaired. Can be implemented without any problems.

【0055】さらに、PGA形の半導体装置1bは、図
12に示すように、積層セラミック基板などからなるキ
ャリア基板10aの表面に半導体チップ11aが絶縁樹
脂15を介して搭載されており、キャリア基板10aと
半導体チップ11aとが、はんだバンプ12aによって
フリップチップ接続されている。キャリア基板10aの
裏面には、垂直にアレイ状のリードピン16が取り付け
られており、これらリードピン16をプリント配線基板
Pに設けられたスルーホールなどに挿入することにより
実装される。
Further, as shown in FIG. 12, the PGA type semiconductor device 1b has a semiconductor chip 11a mounted on a surface of a carrier substrate 10a made of a laminated ceramic substrate or the like via an insulating resin 15, and the carrier substrate 10a And the semiconductor chip 11a are flip-chip connected by the solder bumps 12a. Arrayed lead pins 16 are vertically attached to the back surface of the carrier substrate 10a, and the lead pins 16 are mounted by inserting these lead pins 16 into through holes provided in the printed wiring board P.

【0056】半導体装置1bでは、はんだバンプ12a
が、キャリア基板10aの反り量に見合った高さに形成
されており、キャリア基板10aの反り量が大きい場合
であっても接続信頼性を損なうことなく確実にフリップ
チップ接続を行うことができる。
In the semiconductor device 1b, the solder bumps 12a
Is formed at a height commensurate with the amount of warpage of the carrier substrate 10a, so that even when the amount of warpage of the carrier substrate 10a is large, flip-chip connection can be reliably performed without impairing connection reliability.

【0057】[0057]

【発明の効果】本願によって開示される発明のうち、代
表的なものによって得られる効果を簡単に説明すれば、
以下のとおりである。
Advantageous effects obtained by typical ones of the inventions disclosed by the present application will be briefly described as follows.
It is as follows.

【0058】(1)本発明によれば、プリント配線基板
の反りに見合った高さにバンプを形成して実装するの
で、反りの大きなプリント配線基板であっても、接続信
頼性を損なうことなく確実に実装する。
(1) According to the present invention, bumps are formed at a height commensurate with the warpage of the printed wiring board and mounted, so that even if the printed wiring board has a large warpage, the connection reliability is not impaired. Make sure it is implemented.

【0059】(2)また、本発明では、反り量が大きい
低コストのプリント配線基板であっても接続信頼性を低
下させずに半導体装置を実装できるので原価コストを低
減することができる。
(2) According to the present invention, even a low-cost printed wiring board having a large amount of warpage can be mounted on a semiconductor device without deteriorating connection reliability, so that cost cost can be reduced.

【0060】(3)さらに、本発明においては、上記
(1)、(2)により、半導体装置における製造歩留ま
りを大幅に向上することができる。
(3) Further, in the present invention, the production yield of the semiconductor device can be greatly improved by the above (1) and (2).

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施の形態による半導体装置の説明
図である。
FIG. 1 is an explanatory diagram of a semiconductor device according to an embodiment of the present invention.

【図2】(a),(b)は、本発明の実施の形態による
半導体装置をプリント配線基板に実装する際の工程説明
図である。
FIGS. 2 (a) and 2 (b) are process explanatory diagrams when the semiconductor device according to the embodiment of the present invention is mounted on a printed wiring board.

【図3】本発明の一実施の形態による半導体装置を実装
するプリント配線基板における反り量分布の説明図であ
る。
FIG. 3 is an explanatory diagram of a warpage amount distribution in a printed wiring board on which a semiconductor device according to an embodiment of the present invention is mounted.

【図4】図3のプリント配線基板における反り量に見合
ったはんだバンプが形成された半導体装置の説明図であ
る。
FIG. 4 is an explanatory diagram of a semiconductor device in which solder bumps corresponding to the amount of warpage in the printed wiring board of FIG. 3 are formed.

【図5】本発明の一実施の形態によるはんだバンプを金
属マスクを用いた印刷法により形成する場合の工程説明
図である。
FIG. 5 is an explanatory diagram of a process in a case where a solder bump according to an embodiment of the present invention is formed by a printing method using a metal mask.

【図6】図5に続くはんだバンプの形成工程の説明図で
ある。
FIG. 6 is an explanatory diagram of a solder bump forming step following FIG. 5;

【図7】図6に続くはんだバンプの形成工程の説明図で
ある。
FIG. 7 is an explanatory diagram of a solder bump forming step following FIG. 6;

【図8】本発明の一実施の形態によるはんだバンプを転
写法により形成する場合の工程説明図である。
FIG. 8 is an explanatory view of a process when a solder bump is formed by a transfer method according to an embodiment of the present invention.

【図9】図8に続くはんだバンプの形成工程の説明図で
ある。
FIG. 9 is an explanatory view of the solder bump forming step following FIG. 8;

【図10】図9に続くはんだバンプの形成工程の説明図
である。
FIG. 10 is an explanatory view of the step of forming solder bumps subsequent to FIG. 9;

【図11】本発明の他の実施の形態による半導体装置の
一例を示す説明図である。
FIG. 11 is an explanatory view showing an example of a semiconductor device according to another embodiment of the present invention.

【図12】本発明の他の実施の形態による半導体装置の
他の例を示す説明図である。
FIG. 12 is an explanatory diagram showing another example of a semiconductor device according to another embodiment of the present invention.

【符号の説明】[Explanation of symbols]

1,1a,1b 半導体装置 2 キャリア基板 3 接続用電極部 4 絶縁樹脂 5 半導体チップ 6 チップ電極 7 バンプ 8 電極部 9 はんだバンプ(バンプ) 10,10a キャリア基板 11,11a 半導体チップ 12 はんだバンプ 13 キャップ 14,14a はんだバンプ 15 絶縁樹脂 16 リードピン P プリント配線基板 KM 金属マスク BK バンプ形成用基板 H 孔 F フラックス FS フラックス槽 HP はんだペースト DESCRIPTION OF SYMBOLS 1, 1a, 1b Semiconductor device 2 Carrier substrate 3 Connecting electrode part 4 Insulating resin 5 Semiconductor chip 6 Chip electrode 7 Bump 8 Electrode part 9 Solder bump (bump) 10, 10a Carrier substrate 11, 11a Semiconductor chip 12 Solder bump 13 Cap 14, 14a Solder bump 15 Insulating resin 16 Lead pin P Printed wiring board KM Metal mask BK Bump forming board H hole F Flux FS Flux tank HP Solder paste

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】 キャリア基板の表面に半導体チップが搭
載され、前記キャリア基板の表面に設けられた接続用電
極と前記半導体チップに設けられたチップ電極とがバン
プを介して接続された半導体装置であって、前記バンプ
を、前記キャリア基板の反り量に見合った高さに形成
し、前記バンプの高さを前記キャリア基板の反りによっ
て生じる勾配に適合させたことを特徴とする半導体装
置。
A semiconductor device in which a semiconductor chip is mounted on a surface of a carrier substrate, and a connection electrode provided on the surface of the carrier substrate and a chip electrode provided on the semiconductor chip are connected via bumps. A semiconductor device, wherein the bump is formed at a height corresponding to the amount of warpage of the carrier substrate, and the height of the bump is adapted to a gradient caused by the warpage of the carrier substrate.
【請求項2】 キャリア基板の表面に半導体チップが搭
載され、前記キャリア基板の裏面に外部接続用電極が設
けられ、前記外部接続用電極にはバンプが形成され、プ
リント配線基板の基板電極領域に形成された基板電極に
前記バンプが接続される半導体装置であって、前記バン
プを、前記プリント配線基板における基板電極領域の反
り量に見合った高さに形成し、前記バンプの高さを前記
基板電極領域の反りによって生じる勾配に適合させたこ
とを特徴とする半導体装置。
2. A semiconductor chip is mounted on a front surface of a carrier substrate, an external connection electrode is provided on a rear surface of the carrier substrate, and a bump is formed on the external connection electrode. A semiconductor device in which the bump is connected to the formed substrate electrode, wherein the bump is formed at a height commensurate with the amount of warpage of the substrate electrode region on the printed wiring board, and the height of the bump is set at the substrate. A semiconductor device adapted to a gradient generated by warpage of an electrode region.
【請求項3】 半導体チップの主面にチップ電極が設け
られ、前記チップ電極にはバンプが形成され、プリント
配線基板の基板電極領域に形成された基板電極に前記バ
ンプが接続される半導体装置であって、前記バンプを、
前記プリント配線基板における基板電極領域の反り量に
見合った高さに形成し、前記バンプの高さを前記基板電
極領域の反りによって生じる勾配に適合させたことを特
徴とする半導体装置。
3. A semiconductor device in which a chip electrode is provided on a main surface of a semiconductor chip, a bump is formed on the chip electrode, and the bump is connected to a substrate electrode formed in a substrate electrode region of a printed wiring board. Then, the bumps
A semiconductor device, wherein the height is adjusted to a height corresponding to the amount of warpage of a substrate electrode region in the printed wiring board, and the height of the bump is adapted to a gradient caused by the warpage of the substrate electrode region.
【請求項4】 基板電極領域に基板電極が形成されたプ
リント配線基板を準備する工程と、 キャリア基板の表面に半導体チップが搭載され、前記キ
ャリア基板の裏面に外部接続用電極が設けられ、前記外
部接続用電極に前記プリント配線基板における基板電極
領域の反りに応じて高さの異なるバンプが形成された半
導体装置を準備する工程と、 前記バンプまたは前記バンプに対応する前記プリント配
線基板の基板電極にフラックスを塗布する工程と、 前記バンプと前記基板電極とをリフローにより接続する
工程とを有することを特徴とする半導体装置の実装方
法。
4. A step of preparing a printed wiring board having a substrate electrode formed in a substrate electrode region, mounting a semiconductor chip on a surface of a carrier substrate, and providing an external connection electrode on a back surface of the carrier substrate. A step of preparing a semiconductor device in which bumps having different heights are formed on the external connection electrodes in accordance with the warpage of the substrate electrode region in the printed wiring board; and a substrate electrode of the printed wiring board corresponding to the bumps or the bumps A step of applying a flux to the substrate, and a step of connecting the bump and the substrate electrode by reflow.
【請求項5】 基板電極領域に基板電極が形成されたプ
リント配線基板を準備する工程と、 主面にチップ電極が設けられ、前記チップ電極に前記プ
リント配線基板における基板電極領域の反り量に見合っ
た高さにバンプが形成された半導体チップを準備する工
程と、 前記バンプまたは前記バンプに対応する前記基板電極に
フラックスを塗布する工程と、 前記バンプと前記基板電極とをリフローにより接続する
工程とを有することを特徴とする半導体装置の実装方
法。
5. A step of preparing a printed wiring board having a board electrode formed in the board electrode area, and providing a chip electrode on a main surface, wherein the chip electrode corresponds to the amount of warpage of the board electrode area in the printed wiring board. Preparing a semiconductor chip having bumps formed at different heights; applying flux to the bumps or the substrate electrode corresponding to the bumps; connecting the bumps and the substrate electrodes by reflow. A method for mounting a semiconductor device, comprising:
【請求項6】 キャリア基板の表面に半導体チップが搭
載され、前記キャリア基板の表面に設けられた接続用電
極と前記半導体チップに設けられたチップ電極と接続さ
れるバンプが、前記キャリア基板の反り量に見合った高
さに形成された半導体装置を準備する工程と、 バンプに対応した基板電極が形成され、前記半導体装置
を実装するプリント配線基板を準備する工程と、 前記バンプまたは前記バンプに対応する前記プリント配
線基板の基板電極にフラックスを塗布する工程と、 前記バンプと前記基板電極とをリフローにより接続する
工程とを有することを特徴とする半導体装置の実装方
法。
6. A semiconductor chip is mounted on a surface of a carrier substrate, and a connection electrode provided on a surface of the carrier substrate and a bump connected to a chip electrode provided on the semiconductor chip are warped on the carrier substrate. A step of preparing a semiconductor device formed at a height commensurate with the amount; a step of forming a substrate electrode corresponding to the bump, and preparing a printed wiring board on which the semiconductor device is mounted; and a step corresponding to the bump or the bump. A method of mounting a semiconductor device, comprising: applying a flux to a substrate electrode of the printed wiring board; and connecting the bump and the substrate electrode by reflow.
JP25798999A 1999-09-10 1999-09-10 Semiconductor device and mountig method therefor Pending JP2001085558A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25798999A JP2001085558A (en) 1999-09-10 1999-09-10 Semiconductor device and mountig method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25798999A JP2001085558A (en) 1999-09-10 1999-09-10 Semiconductor device and mountig method therefor

Publications (1)

Publication Number Publication Date
JP2001085558A true JP2001085558A (en) 2001-03-30

Family

ID=17314009

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25798999A Pending JP2001085558A (en) 1999-09-10 1999-09-10 Semiconductor device and mountig method therefor

Country Status (1)

Country Link
JP (1) JP2001085558A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007201469A (en) * 2006-01-23 2007-08-09 Samsung Electro Mech Co Ltd Printed circuit board for semiconductor package and manufacturing method thereof
JP2009302539A (en) * 2008-06-16 2009-12-24 Intel Corp Processing method for low profile solder grid array, device, and computer system
WO2011102101A1 (en) 2010-02-17 2011-08-25 Canon Kabushiki Kaisha Stacked semiconductor device
US11581280B2 (en) 2019-12-27 2023-02-14 Stmicroelectronics Pte Ltd WLCSP package with different solder volumes

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007201469A (en) * 2006-01-23 2007-08-09 Samsung Electro Mech Co Ltd Printed circuit board for semiconductor package and manufacturing method thereof
JP2009302539A (en) * 2008-06-16 2009-12-24 Intel Corp Processing method for low profile solder grid array, device, and computer system
JP2012151487A (en) * 2008-06-16 2012-08-09 Intel Corp Processing method and apparatus for flat solder grid array and computer system
WO2011102101A1 (en) 2010-02-17 2011-08-25 Canon Kabushiki Kaisha Stacked semiconductor device
US11581280B2 (en) 2019-12-27 2023-02-14 Stmicroelectronics Pte Ltd WLCSP package with different solder volumes

Similar Documents

Publication Publication Date Title
US7034401B2 (en) Packaging substrates for integrated circuits and soldering methods
US7397129B2 (en) Interposers with flexible solder pad elements
KR101034161B1 (en) Semiconductor package substrate
US20080230925A1 (en) Solder-bumping structures produced by a solder bumping method
JPH0945805A (en) Wiring board, semiconductor device, method for removing the semiconductor device from wiring board, and manufacture of semiconductor device
KR19980064439A (en) Method and apparatus for forming solder on a substrate
US6221749B1 (en) Semiconductor device and production thereof
KR20110036450A (en) Manufacturing method of substrate for flip chip and substrate for flip chip using the same
JP3364266B2 (en) Bump formation method
JP2001085558A (en) Semiconductor device and mountig method therefor
US20110061907A1 (en) Printed circuit board and method of manufacturing the same
US20050077079A1 (en) Printed circuit board unit with detachment mechanism for electronic component
US6960518B1 (en) Buildup substrate pad pre-solder bump manufacturing
JPH08111578A (en) Manufacture of board for mounting ball grid array package
KR20110013902A (en) Package and manufacturing method thereof
JP2717198B2 (en) Method of forming bumps on printed wiring board
US20040123750A1 (en) Sonic screen printing
JPH07326853A (en) Ball bump forming method for printed wiring board
KR100221654B1 (en) Method for manufacturing metal bump used screen printing
KR20090099288A (en) Manufacturing method of printed circuit board
JP3723524B2 (en) Manufacturing method of semiconductor device
KR100608360B1 (en) method of forming a solder structure in a semiconductor device
KR20070063119A (en) Method for manufacturing substrate used to mount flip chip
KR20110035176A (en) Printed circuit board having structure for fine pitch and method for manufacturing same
JP2751897B2 (en) Ball grid array mounting structure and mounting method

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 10

Free format text: PAYMENT UNTIL: 20080213

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 11

Free format text: PAYMENT UNTIL: 20090213

LAPS Cancellation because of no payment of annual fees