JP2000098425A - アクティブマトリクス基板およびこの基板を用いた液晶表示装置 - Google Patents

アクティブマトリクス基板およびこの基板を用いた液晶表示装置

Info

Publication number
JP2000098425A
JP2000098425A JP26842598A JP26842598A JP2000098425A JP 2000098425 A JP2000098425 A JP 2000098425A JP 26842598 A JP26842598 A JP 26842598A JP 26842598 A JP26842598 A JP 26842598A JP 2000098425 A JP2000098425 A JP 2000098425A
Authority
JP
Japan
Prior art keywords
signal line
active matrix
video signal
liquid crystal
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP26842598A
Other languages
English (en)
Inventor
Minoru Hiroshima
實 廣島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP26842598A priority Critical patent/JP2000098425A/ja
Publication of JP2000098425A publication Critical patent/JP2000098425A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)

Abstract

(57)【要約】 【課題】外部から侵入する静電気を効果的に吸収してス
イッチング素子等のダメージを防止する。 【解決手段】表示領域に形成された表示画素を選択する
ための多数のスイッチング素子と、このスイッチング素
子に駆動信号を印加するための多数の走査信号線Giお
よび多数の映像信号線Djとを少なくとも具備し、走査
信号線Giを結合線GCNで共通に結合した走査信号線
ショートバーGSBと、映像信号線Djを結合線DCN
で共通に結合した映像信号線ショートバーDSBとを備
え、各ショートバーを切断除去する切断線CUTLの内
側に、走査信号線Giと映像信号線Dj側の各結合線を
分離する分離領域GLCT、DLCTを設けた。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、アクティブマトリ
クス型液晶表示装置を構成するアクティブ基板に形成さ
れたアクティブ素子を静電気から保護するための構成を
備えたアクティブマトリクス基板およびこの基板を用い
た液晶表示装置に関する。
【0002】
【従来の技術】静止画や動画を含めた各種の画像を表示
するデバイスとして液晶表示装置が広く用いられてい
る。
【0003】液晶表示装置は、基本的には少なくとも一
方が透明なガラス等からなる二枚の絶縁基板の間に液晶
組成物の層(液晶層)を挟持し、上記絶縁基板に形成し
た画素形成用の各種電極に選択的に電圧を印加して所定
画素の点灯と消灯を行う形式、上記各種電極と画素選択
用の薄膜トランジスタ(TFT)等のスイッチング素子
からなるアクティブ素子を形成してこのアクティブ素子
を選択することにより所定画素の点灯と消灯を行う形式
とに分類される。
【0004】特に、後者の形式の液晶表示装置はアクテ
ィブマトリクス型と称し、コントラスト性能、高速表示
性能等から液晶表示装置の主流となっている。
【0005】アクティブマトリクス型液晶表示装置は、
一方の絶縁基板(アクティブマトリクス基板)に形成し
た電極と他方の基板(カラーフィルタ基板)に形成した
電極との間に液晶層の配向方向を変えるための電界を印
加する、所謂縦電界方式が知られている。
【0006】一方、液晶層に印加する電界の方向を基板
面とほぼ平行な方向とする、所謂横電界方式(面内スイ
ッチング方式:IPS方式とも称する)の液晶表示装置
も実用化されている。この横電界方式の液晶表示装置と
しては、二枚の絶縁基板の一方(アクティブマトリクス
基板)に液晶に電界を与えるための櫛歯電極を形成して
非常に広い視野角を得るようにしたものが知られている
(特公昭63−21907号公報、米国特許第4345
249号明細書参照)。
【0007】このように、液晶表示装置は、一対の絶縁
基板の間に液晶を挟持した液晶パネルと、この液晶パネ
ルを駆動する外部駆動回路、照明光を効率よく液晶パネ
ルに照射するための各種光学素子、その他で構成され
る。
【0008】また、アクティブマトリクス型液晶表示装
置では、そのアクティブマトリクス基板上には、アクテ
ィブ素子である薄膜トランジスタ等のスイッチング素子
を駆動するための走査信号線と映像信号線に上記スイッ
チング素子、あるいはその他の電極を外部から侵入する
静電気から保護するための保護回路が形成されている。
【0009】図3は従来のアクティブマトリクス型液晶
表示装置を構成するアクティブ素子基板を形成した母基
板(液晶パネルを形成するアクティブマトリクス基板に
切断する前の基板)の構成例を説明する平面図であっ
て、Giは走査信号線(ゲートラインGLとも言う)、
Djは映像信号線(データラインDLとも言う)であ
る。これらの信号線の交差部の近傍には図示してないア
クティブ素子であるスイッチング素子(一般には、薄膜
トランジスタ(TFT))が設けられ、スイッチング素
子の出力電極は液晶に電界を加えるための画素電極に接
続されて、2次元状に配列した表示画素を形成してい
る。
【0010】また、この表示領域の外側に形成されたG
PADは走査信号線Giに外部駆動回路を接続するため
の端子、DPADは映像信号線Djに外部駆動回路を接
続するための端子である。
【0011】ガラス板を好適とする母基板MSUBの外
周部に設けられたGSBとDSBはショートバーと呼ば
れる静電気保護回路を構成する。GSBは多数の走査信
号線Giの終点または始点を電気的に結合する走査信号
線ショートバー、DSBは多数の映像信号線Djの終点
または始点を電気的に結合する映像信号線ショートバー
であり、静電気を吸収するための線である。これらのシ
ョートバーGSBとDSBは、それぞれ結合線GCN、
DCNでGPAD、DPADを介して走査信号線Gi、
映像信号線Djに接続されている。CUTLは母基板M
SUBから最終的に液晶パネルを組み立てるためのアク
ティブマトリクス基板を得る際の切断線を示す。
【0012】このショートバーにより、走査信号線Gi
と映像信号線Djに侵入した静電気による薄膜トランジ
スタTFT等のスイッチング素子やその他の電極のダメ
ージを回避する。
【0013】図4は図3の切断線CUTLで切断してシ
ョートバーを切り落とした状態のアクティブマトリクス
基板SUBの平面図である。なお、走査信号線Giと映
像信号線Djと各ショートバーGSB、DSBの結合
は、図示したように、端子GPAD、DPADの側に限
らず、端子GPAD、DPADの反対側、あるいは両側
で行う場合、もしくは端子GPAD、DPADの側とそ
の反対側で交互に行う場合等がある。
【0014】
【発明が解決しようとする課題】上記従来のショートバ
ーによる静電気保護回路を備えたアクティブマトリクス
基板では、走査信号線Gi、あるいは映像信号線Diの
不特定の配線が液晶パネルの製造工程で発生する静電気
によって破壊されて表示不良となる問題があった。
【0015】静電気によるこのような表示不良を防止す
るのが上記したショートバーの本来の役割であるが、静
電気の侵入に対して下記の理由によりショートバーが機
能しない場合がある。
【0016】図5は図4の矢印A方向から見た走査信号
線側の切断面を示す側面図である。アクティブマトリク
ス基板SUB上に走査信号線Gi(映像信号線側の切断
面では映像信号線Dj、以下括弧内は映像信号線側)が
形成され、その上層を保護膜PASで被覆してある。
【0017】同図に示したように、ショートバーの切断
分離後のアクティブマトリクス基板SUBには走査信号
線Gi(映像信号線Di)とショートバーGSB(ショ
ートバーDSB)を接続する結合線GCN(結合線DC
N)の切断端が露出している。この切断端から静電気が
侵入してスイッチング素子やその他の電極等が破壊され
る場合がある。
【0018】本発明の目的は、上記従来技術の問題を解
消するために、ショートバーの切断除去後の静電気に対
しても効果のある静電気保護回路を備えたアクティブマ
トリクス基板とこの基板を用いた液晶表示装置を提供す
ることにある。
【0019】
【課題を解決するための手段】上記目的を達成するた
め、本発明は、液晶表示装置を構成するアクティブマト
リクス基板における走査信号線および映像信号線を結合
線を介してショートバーに接続し、ショートバーの切断
除去後にこの結合線をアクティブマトリクス基板側に残
留させると共に、残留させた結合線を露出させることな
く分離させたことを特徴とする。
【0020】すなわち、本発明の代表的な構成を列挙す
れば、下記の(1)〜(3)に記載のとおりである。
【0021】(1)表示領域に形成された表示画素を選
択するための多数のスイッチング素子と、このスイッチ
ング素子に駆動信号を印加するための多数の走査信号線
および多数の映像信号線とを少なくとも具備したアクテ
ィブマトリクス基板に形成した前記多数の走査信号線を
結合線で共通に結合した走査信号線ショートバーと、前
記多数の映像信号線を結合線で共通に結合した映像信号
線ショートバーとを備え、前記各ショートバーを切断除
去する切断線の内側に、前記各結合線を分離する分離領
域を形成した。
【0022】この構成によれば、ショートバーを切断除
去後でも、アクティブマトリクス基板に形成した走査信
号線および映像信号線に侵入した静電気は残留した結合
線の外側で吸収され、スイッチング素子等の破壊を阻止
できる。
【0023】(2)(1)における前記結合線の分離
が、前記ショートバーの切断直前または直後に前記分離
領域に照射されるレーザ光による溶断でなされる。
【0024】レーザ光を用いることにより、保護膜を介
して結合線を分離することができ、その結合線を露出す
ることなく、結合線を分離できる。
【0025】(3)(1)または(2)のアクティブマ
トリクス基板を用いて液晶表示装置を構成する。
【0026】(1)または(2)に記載のアクティブマ
トリクス基板を一方の基板とし、カラーフィルタおよび
共通電極等を形成した他方の基板を重ね合わせ、両者の
間に液晶組成物を注入し、封止して液晶パネルを構成
し、この液晶パネルに外部駆動回路、照明光源、その他
の光学素子あるいは電気素子を組み込んで液晶表示装置
を組み立てる。
【0027】このようにして得られた液晶表示装置は、
その製造工程でのスイッチング素子あるいはその他の電
極の静電気破壊が低減し、歩留りが向上する。
【0028】
【発明の実施の形態】以下、本発明によるアクティブマ
トリクス基板とこの基板を用いた液晶表示装置の実施の
形態につき、実施例の図面を参照して詳細に説明する。
【0029】図1は本発明によるアクティブマトリクス
基板の第1実施例を説明する平面図である。図3と同一
部分には同一符号を付してあり、Giは走査信号線(G
L)、Djは映像信号線(DL)、GPADは走査信号
線に外部駆動回路を接続するための端子、DPADは映
像信号線に外部駆動回路を接続するための端子、GSB
は走査信号線側に形成したショートバー、DSBは映像
信号線側に形成したショートバー、GCNは走査信号線
Giを端子GPADを介してショートバーGSBに接続
する結合線、DCNは映像信号線Djを端子DPADを
介してショートバーDSBに接続する結合線、GLCT
は結合線GCNを分離する分離領域、DLCTは結合線
DCNを分離する分離領域、MSUBは母基板(母ガラ
ス基板)、CUTLは最終的にアクティブマトリクス基
板とするための切断線を示す。
【0030】本実施例のアクティブマトリクス基板で
は、走査信号線Giを結合線GCNを介して走査信号線
ショートバーGSBを接続すると共に、映像信号線Dj
を結合線DCNを介して走査信号線ショートバーDSB
に接続する。そして、切断線CUTLの内側における各
結合線GCNとDCNに分離領域GLCTとDLCTを
設けた。
【0031】これらの結合線GCNとDCN、各ショー
トバーGSBとDSBは、各信号線Gi、Djおよび各
端子GPAD、DPADの形成時に同時に形成すること
ができる。
【0032】図2は完成後の本実施例によるアクティブ
マトリクス基板SUBの平面図である。アクティブマト
リクス基板SUBは、図1の母基板MSUBを切断線C
UTLで切断して形成される。この切断時にショートバ
ーGSBとDSBは分離除去される。
【0033】結合線GCNとDCNの分離領域GLCT
とDLCTでの各結合線GCNとDCNの分離は、上記
切断線CUTLで母基板MSUBを切断する直前又は直
後にレーザ光を用いて高速かつ確実に溶断する。アクテ
ィブマトリクス基板SUB上に形成された走査信号線G
i、映像信号線Dj、各端子GPAD、DPAD、およ
び結合線GCN、DCNは透明な絶縁膜PASで被覆さ
れている。レーザ光はこの絶縁膜PASを通して結合線
GCNとDCNの分離領域GCLTとDCLTに照射さ
れる。その結果、図2に示したアクティブマトリクス基
板SUBのショートバー除去側の切断面では分離領域G
LCT、DLCTの外側の結合線の切断縁が露出してい
るが、走査信号線Gi、映像信号線Djの端子GPA
D、DPAD側は露出した結合線とは電気的に隔離され
た状態となる。
【0034】この実施例の構成により、ショートバーの
切断除去後のアクティブマトリクス基板SUBの上記切
断縁に露出した結合線から静電気が侵入しても、分離領
域で阻止されて走査信号線Gi、映像信号線Djに入り
込むことはなく、静電気による薄膜トランジスタTFT
等の破壊が防止され、表示不良が防止される。
【0035】なお、母基板MSUB上に複数のアクティ
ブマトリクス基板を形成した、所謂多面取りの場合にも
本発明は同様に適用できる。
【0036】また、ショートバーを走査信号線Giおよ
び/または映像信号線Djの奇数群と偶数群とで独立に
設けた場合にもその各ショートバーと各信号線とを接続
する結合線に前記実施例と同様の分離領域を設けて、シ
ョートバーの切断除去の直前または直後に当該結合線を
分離することもできる。
【0037】なお、本発明は上記実施例に限定されるも
のではなく、本発明の技術思想を逸脱することなく、種
々の変更が可能である。
【0038】
【発明の効果】以上説明したように、本発明によれば、
表示領域の周辺が全てショートバーで囲まれているた
め、製造工程中にその方向から静電気が侵入しても、こ
れを効果的に吸収でき、スイッチング素子やその他の電
極等のダメージが抑制される。したはって、本発明によ
れば、歩留りが向上し、信頼性の高い液晶表示装置を提
供できる。
【図面の簡単な説明】
【図1】本発明によるアクティブマトリクス基板の第1
実施例を説明する平面図である。
【図2】完成後の本実施例によるアクティブマトリクス
基板の平面図である。
【図3】従来のアクティブマトリクス型液晶表示装置を
構成するアクティブ素子基板を形成した母基板の構成例
を説明する平面図である。
【図4】図3の切断線で切断してショートバーを切り落
とした状態のアクティブマトリクス基板の平面図であ
る。
【図5】図4の矢印A方向から見た走査信号線側の切断
面を示す側面図である。
【符号の説明】
Gi 走査信号線(GL) Dj 映像信号線(DL) GPAD 走査信号線に外部駆動回路を接続するための
端子 DPAD 映像信号線に外部駆動回路を接続するための
端子 GSB 走査信号線側のショートバー DSB 映像信号線側のショートバー MSUB 母基板 GCN 走査信号線とショートバーを接続する結合線 DCN 映像信号線とショートバーを接続する結合線 GLCT 結合線GCNの分離領域 DLCT 結合線DCNの分離領域 CUTL 最終的にアクティブマトリクス基板とするた
めの切断線。
─────────────────────────────────────────────────────
【手続補正書】
【提出日】平成11年8月30日(1999.8.3
0)
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】0033
【補正方法】変更
【補正内容】
【0033】結合線GCNとDCNの分離領域GLCT
とDLCTでの各結合線GCNとDCNの分離は、上記
切断線CUTLで母基板MSUBを切断する直前又は直
後にレーザ光を用いて高速かつ確実に溶断する。アクテ
ィブマトリクス基板SUB上に形成された走査信号線G
i、映像信号線Dj、各端子GPAD、DPAD、およ
び結合線GCN、DCNは透明な絶縁膜PASで被覆さ
れている。レーザ光はこの絶縁膜PASを通して結合線
GCNとDCNの分離領域GLCTDLCTに照射さ
れる。その結果、図2に示したアクティブマトリクス基
板SUBのショートバー除去側の切断面では分離領域G
LCT、DLCTの外側の結合線の切断縁が露出してい
るが、走査信号線Gi、映像信号線Djの端子GPA
D、DPAD側は露出した結合線とは電気的に隔離され
た状態となる。
【手続補正2】
【補正対象書類名】明細書
【補正対象項目名】0038
【補正方法】変更
【補正内容】
【0038】
【発明の効果】以上説明したように、本発明によれば、
表示領域の周辺が全てショートバーで囲まれているた
め、製造工程中にその方向から静電気が侵入しても、こ
れを効果的に吸収でき、スイッチング素子やその他の電
極等のダメージが抑制される。したって、本発明によ
れば、歩留りが向上し、信頼性の高い液晶表示装置を提
供できる。

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】表示領域に形成された表示画素を選択する
    ための多数のスイッチング素子と、このスイッチング素
    子に駆動信号を印加するための多数の走査信号線および
    多数の映像信号線とを少なくとも具備したアクティブマ
    トリクス基板において、 前記アクティブ素子基板に形成した前記多数の走査信号
    線を結合線で共通に結合した走査信号線ショートバー
    と、前記多数の映像信号線を結合線で共通に結合した映
    像信号線ショートバーとを備え、前記各ショートバーを
    切断除去する切断線の内側に、前記各結合線を分離する
    分離領域を設けたことを特徴とするアクティブマトリク
    ス基板。
  2. 【請求項2】前記結合線が、前記ショートバーの切断直
    前または直後に前記分離領域に照射されるレーザ光によ
    る溶断で分離されたものであることを特徴とする請求項
    1に記載のアクティブマトリクス基板。
  3. 【請求項3】請求項1または2に記載のアクティブマト
    リクス基板を用いて構成した液晶表示装置。
JP26842598A 1998-09-22 1998-09-22 アクティブマトリクス基板およびこの基板を用いた液晶表示装置 Pending JP2000098425A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26842598A JP2000098425A (ja) 1998-09-22 1998-09-22 アクティブマトリクス基板およびこの基板を用いた液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26842598A JP2000098425A (ja) 1998-09-22 1998-09-22 アクティブマトリクス基板およびこの基板を用いた液晶表示装置

Publications (1)

Publication Number Publication Date
JP2000098425A true JP2000098425A (ja) 2000-04-07

Family

ID=17458318

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26842598A Pending JP2000098425A (ja) 1998-09-22 1998-09-22 アクティブマトリクス基板およびこの基板を用いた液晶表示装置

Country Status (1)

Country Link
JP (1) JP2000098425A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100447459B1 (ko) * 2000-09-28 2004-09-07 엔이씨 엘씨디 테크놀로지스, 엘티디. 스캐닝선 및 공통선을 가진 액정표시장치
JP2012003266A (ja) * 2010-06-21 2012-01-05 Beijing Boe Optoelectronics Technology Co Ltd マザーボード及びアレイ基板の製造方法
WO2017054381A1 (zh) * 2015-09-28 2017-04-06 京东方科技集团股份有限公司 阵列基板、制造方法以及相应的显示面板和电子装置
US9921443B2 (en) 2014-10-20 2018-03-20 Samsung Display Co., Ltd. Display device including shorting bar
CN110346994A (zh) * 2019-07-23 2019-10-18 昆山国显光电有限公司 阵列基板和显示面板
CN111061102A (zh) * 2019-12-17 2020-04-24 Tcl华星光电技术有限公司 一种阵列基板及显示面板
CN113138475A (zh) * 2021-04-02 2021-07-20 深圳市华星光电半导体显示技术有限公司 一种用于阵列基板的防静电结构及方法

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100447459B1 (ko) * 2000-09-28 2004-09-07 엔이씨 엘씨디 테크놀로지스, 엘티디. 스캐닝선 및 공통선을 가진 액정표시장치
JP2012003266A (ja) * 2010-06-21 2012-01-05 Beijing Boe Optoelectronics Technology Co Ltd マザーボード及びアレイ基板の製造方法
US8633065B2 (en) 2010-06-21 2014-01-21 Beijing Boe Optoelectronics Technology Co., Ltd. Method for manufacturing mother substrate and array substrate
US9921443B2 (en) 2014-10-20 2018-03-20 Samsung Display Co., Ltd. Display device including shorting bar
WO2017054381A1 (zh) * 2015-09-28 2017-04-06 京东方科技集团股份有限公司 阵列基板、制造方法以及相应的显示面板和电子装置
US10598995B2 (en) 2015-09-28 2020-03-24 Boe Technology Group Co., Ltd. Array substrate, fabrication method, and corresponding display panel and electronic device
CN110346994A (zh) * 2019-07-23 2019-10-18 昆山国显光电有限公司 阵列基板和显示面板
CN111061102A (zh) * 2019-12-17 2020-04-24 Tcl华星光电技术有限公司 一种阵列基板及显示面板
CN113138475A (zh) * 2021-04-02 2021-07-20 深圳市华星光电半导体显示技术有限公司 一种用于阵列基板的防静电结构及方法

Similar Documents

Publication Publication Date Title
KR100671211B1 (ko) 액정표시장치용 어레이기판 제조방법
JP3184853B2 (ja) 液晶表示装置
JP4068518B2 (ja) 表示装置用基板及びその製造方法
JPH0439055B2 (ja)
JPS63279228A (ja) 液晶表示装置
TWI706402B (zh) 顯示面板及其製作方法
JP2000098425A (ja) アクティブマトリクス基板およびこの基板を用いた液晶表示装置
EP1435539A1 (en) Liquid crystal display unit
JPH08313921A (ja) 液晶表示装置の製造方法
JP3167633B2 (ja) 液晶表示装置
US7009676B1 (en) Structure of a pad in a liquid crystal display device and a method for manufacturing thereof
JPH0786618B2 (ja) アクティブマトリクス表示装置
JPH0713197A (ja) マトリックス型配線基板およびそれを用いた液晶表示装置
JP3125411B2 (ja) 液晶表示装置
JPH0279026A (ja) 液晶表示素子
CN109791746B (zh) 有源矩阵基板、显示面板以及具备显示面板的显示装置
JP2000098426A (ja) アクティブマトリクス基板およびこの基板を用いた液晶表示装置
JPH0324524A (ja) アクティブマトリクス表示装置
JPH0887030A (ja) 液晶表示装置の製造方法
JPS62265689A (ja) アクテイブマトリツクス駆動形装置の製造方法
KR100529572B1 (ko) 박막 트랜지스터 액정 표시 장치
JP3418684B2 (ja) アクティブマトリクス型液晶表示装置
JPS63136076A (ja) 薄膜トランジスタアレイ
JPH09113562A (ja) 液晶マトリックス表示パネルの検査方法
JP4406173B2 (ja) 液晶表示装置