HU186323B - Multimicroprocesszor system - Google Patents
Multimicroprocesszor system Download PDFInfo
- Publication number
- HU186323B HU186323B HU831408A HU140883A HU186323B HU 186323 B HU186323 B HU 186323B HU 831408 A HU831408 A HU 831408A HU 140883 A HU140883 A HU 140883A HU 186323 B HU186323 B HU 186323B
- Authority
- HU
- Hungary
- Prior art keywords
- microprocessor
- circuit
- output
- multimicroprocessor
- register
- Prior art date
Links
- 230000002457 bidirectional effect Effects 0.000 claims 1
- 230000015654 memory Effects 0.000 abstract description 13
- 238000010586 diagram Methods 0.000 description 6
- 230000008901 benefit Effects 0.000 description 5
- 238000004891 communication Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 230000009466 transformation Effects 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 230000035772 mutation Effects 0.000 description 2
- 235000008753 Papaver somniferum Nutrition 0.000 description 1
- 241000218180 Papaveraceae Species 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 239000002243 precursor Substances 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 238000000844 transformation Methods 0.000 description 1
- 230000001131 transforming effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3885—Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/173—Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
- G06F15/17337—Direct connection machines, e.g. completely connected computers, point to point communication networks
- G06F15/17343—Direct connection machines, e.g. completely connected computers, point to point communication networks wherein the interconnection is dynamically configurable, e.g. having loosely coupled nearest neighbor architecture
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/80—Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors
- G06F15/8007—Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors single instruction multiple data [SIMD] multiprocessors
- G06F15/8015—One dimensional arrays, e.g. rings, linear arrays, buses
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30003—Arrangements for executing specific machine instructions
- G06F9/30076—Arrangements for executing specific machine instructions to perform miscellaneous control operations, e.g. NOP
- G06F9/30079—Pipeline control instructions, e.g. multicycle NOP
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3885—Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units
- G06F9/3887—Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units controlled by a single instruction for multiple data lanes [SIMD]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3885—Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units
- G06F9/3889—Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units controlled by multiple instructions, e.g. MIMD, decoupled access or execute
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Computing Systems (AREA)
- Multi Processors (AREA)
- Advance Control (AREA)
Description
A találmány tárgya multimikroprocesszoros rendszer, amely közvetlen utasítás sínnel és több (SIMD típusú) adatsínnel rendelkezik; tárgya továbbá egy multiSIMD-rendszerű (MSIMD) multimikroprocesszoros rendszer, amely különböző specializált problémák párhuzamos utasítás feldolgozására alkalmas, például gyors Fourier-transzformációkhoz, vektor- és mátrixszámításokhoz, több forrás egyidejű valós idejű (realtime) feldolgozásához, fizikai és más kísérletek adatfeldolgozásához, több egymással összekötött objektum egyidejű vezérléséhez, differenciális és lineáris egyenletrendszerek gyors megoldásához használható. Az ilyen elektronikus számítógépek és berendezések programjaikat úgy hajtják végre, hogy a mikroprocesszor modulok összes SIMD vagy MSIMD csoportja egy adott időpontban egy és ugyanazon utasítást hajtja végre különböző operandusokon. Néhány parancs teljesítése után a modulok parancsait kicserélik.
Ismeretesek olyan SIMD és MSIMD mikroprocesszor rendszerek [lásd (W. Prangisvili) G. G. Stezjura: Mikroprocesszoros rendszerek, „Nauka”, Moszkva, 1980], amelyek egy vezérlőberendezésből és végrehajtó mikroprocesszor modulokból állnak, amelyek meghatározott módon vannak egymással összekötve úgy, hogy egy és ugyanazon utasítás sín köti össze a vezérlőmodult a végrehajtó modulokkal. Az egyes modulok kommutációs áramkör révén vannak egymással összekötve, amelyet a vezérlőberendezés vezérel, mégpedig az adatkicseréléshez szolgáló és az egyes modulok között levő vezérlősínekkel való összekötés révén. Az összes modul össze van kötve a kommutációs áramkörön keresztül egy közös tárolóval, valamint a rendszer közös adatbeviteli és adatkiviteli áramköreivel (lásd W. Cimander, A. Cselebieva: „Multi-mikroprocesszoros rendszerek regiszteres csatolással”, Nachrichten technik, Electronik, Vol. 29, No. 6, 1979, 229—232. old.). A mikroprocesszor modulok egy mikroprocesszorból, egy RAM típusú (Random Acces Memory=véletlen hozzáférésű tároló) tárolóból és egy beviteli-kiviteli illesztőegységből állnak.
Ismeretes olyan multiprocesszoros hierarchikus struktúra, amelyben a modulok „fa típusú” struktúrákat képeznek, (lásd H. A. Deshmukh, R. G. Scott, P. P. Roberts: Hierarchikus struktúrájú multi-mikroproceszszoros rendszerek, Mikroprocesszorok és alkalmazásuk, No. 13, 1979, 317—327. old.).
Az ismert SIMD és MSIMD multimikroprocesszoros rendszerek hátránya, hogy azokat nem lehet univerzális, tetszőleges mikroprocesszorelemekből felépíteni. Ezenkívül az ilyen rendszerek vezérlése meglehetősen bonyolult, ami megnehezíti a vezérlőberendezés feladatát, mivel a vezérlőberendezés a többi modullal ellentétben nem terhelhető végrehajtási funkciókkal. A modulok közötti összeköttetésekhez bonyolult és speciális áramkörökre van szükség. Az egyes modulok közötti adatkicserélés szekvenciálisán történik, nem pedig párhuzamosan, ami a teljes rendszer működését lelassítja, késlelteti. Az ilyen rendszerek nem rendelkeznek egy újabb konfiguráció kialakításához, további modulok csatlakoztatásához szükséges rugalmassággal, nem lehet egy SIMD típusú rendszer és egy MSIMD rendszer közötti átmenetet megvalósítani.
A találmány célja olyan SIMD és MSIMD típusú multimikroprocesszoros rendszer létrehozása, amelynek felépítése egyszerű, minden lehetséges mikroprocesszor elemmel lehet szabályozni, továbbá amellyel lehetővé válik az egyes modulok közötti gyorsabb, párhuzamos adatkicserélés, és amely rendelkezik az újabb konfigurációk kialakításához, a konfiguráció módosításához szükséges rugalmassággal. A modulok közötti összeköttetéseknek egyszerűeknek kell lenniük, í melyekhez nem kellenek bonyolult illesztő áramkörök és berendezések.
A kitűzött célt olyan multimikroprocesszoros rendszer létrehozásával értük el, amely mikroprocesszor modulokból áll, ahol az egyes mikroprocesszor modulok egy-egy mikroprocesszort, RAM típusú tárolót és beviteli-kiviteli illesztő kapcsolásokat, továbbá a modulok közötti adatkicseréléshez egy-egy bemenetet és kimenetét, valamint egy utasítás bemenetet tartalmazrak, ahol az utasítás bemenet egy puffer áramkörön keresztül a modul belső „adat” fővezetékével van összekötve, a cím-sínek és a mikroprocesszor vezérléséhez szolgáló sínek pedig a modulban levő többi elemhez vannak csatlakoztatva. A találmány szerinti multinikroprocesszoros rendszer N számú modulból áll, amelyeknek utasítás bemenetel a közös „utasítás” fővezetékkel állnak összeköttetésben, az adatkicserélési be- és kimenetek pedig a kommunikációs áramkörhöz vannak csatlakoztatva. A találmány szerinti multimikroprocesszoros rendszerben a modulban levő mikroprocesszor címsínei, amelyeken keresztül a szóban f irgó modulban levő elemek kiválasztása történik, a modul belső „adat” fővezetéke és utasítás bemenete közötti összeköttetést tiltó pufferre vannak csatlakoztatva, és a multimikroprocesszoros rendszer utasítás fővezetéke egy közös ROM (Read Only Memory=csak olvasható memória) típusú tárolóval, egy közös RAM t'pusú tárolóval, közös be- és kimeneti berendezésekkel van összekötve, ahol az utasítás fővezeték a be- és kimeneti berendezések adat sínéivel áll összeköttetésben é> az első mikroprocesszor modul, amely vezérlőmodulként van kialakítva, cím-sínei a közös tárolókkal és be- és kimeneti berendezésekkel is, valamint a mikroprocesszor modulokban levő mikroprocesszorok „ÁLLJ” impulzus bemenetéivel a mikroprocesszor modulok beállítására szolgáló logikai áramkörön keresztül össze vannak kötve, továbbá össze vannak kötve még a kommutációs áramkörrel is, mely utóbbi (adat) kicserélésre alkalmas regiszter kapcsolás formájú bán van kialakítva.
A találmány szerinti multimikroprocesszoros rendszer egy előnyös kiviteli alakjánál a rendszer több SIMD multimikroprocesszoros rendszerből áll, amelyek a fentiekben ismertetett kicserélő regiszter kapcsolásokkil vagy kommutációs áramkörökkel hierarchikusan vannak egymással összekötve, ahol meghatározott számú SIMD mikroprocesszor rendszerben a kicserélő regiszter kapcsolások vagy kommutációs áramkörök k őzül az első regiszterek kiegészítő bemenetei/kimenetei az első hierarchia-lépcső kicserélő regiszter kapcsolásaihoz vagy kommutációs áramköreihez vannak csatlakoztatva, amelyeknek vezérlő bemenetel a csoportban levő első SIMD rendszer első mikroprocesszor moduljának cím-síneivel összeköttetésben állnak. Az első hierarchia -lépcső kicserélő regiszter kapcsolásai vagy kommutációs áramkörei első regisztereinek kiegészítő be-/kimenetei csoportosan vannak a második hierarchialépcső kicserélő regiszter kapcsolásaihoz vagy kommutációs áramköreihez csatlakoztatva, amelyeknek ve3
-3186323 zérlőbemenetei az egyes mikroprocesszor modulok címsíneivel állnak összeköttetésben a mikroprocesszor modulok cím-sínei pedig az első hierarchia-lépcső csoportjának első kicserélő regiszter kapcsolására vagy kommutációs áramkörére és igy tovább vannak csatlakoztatva. A mikroprocesszor modulok közötti Összeköttetést biztosító utolsó hierarchia-lépcsőben az azonos típusú egyetlen kicserélő kapcsolás vagy kommutációs áramkör az ismertetett kicserélő regiszter kapcsoláshoz vagy kommutációs áramkörhöz van hozzárendelve, amelynek a kicserélést vezérlő bemenetel a rendszerben levő első modul cím-síneivel vannak összekötve.
A találmány szerinti multimikroprocesszoros rendszer előnye, hogy tetszőleges mikroprocesszor elemekkel lehet megvalósítani, akár monolitikus mikroprocesszorokkal, akár TTL mikroprocesszorokkal és áramkörökkel. Jelentős előnye a felépítés és a mikroprocesszor modulok közötti összeköttetések egyszerűsége, amelynél nincs szükség bonyolult illesztő modulok és kapcsolások beiktatására. Az összes modul, tehát a végrehajtó- és a vezérlő modulok azonos típusúak, éspedig a vezérlő modul egyben végrehajtó modul is, ezáltal a teljes rendszer működési sebessége megnő a többi mikroproceszszoros rendszerhez képest, mivel az utóbbiaknál a vezérlőmodul bonyolult és csupán vezérlési feladatokat hajt végre. A párhuzamos kicserélő regiszter kapcsolás lehetővé teszi, hogy a hagyományos soros adatkicserélésfl rendszerekhez képest a mikroprocesszor modulok között gyorsabb adatkicserélést valósítsunk meg. A multimikroprocesszoros rendszernek, amelyben a modulok közötti összeköttetések hierarchikus szervezésűek, jelentős előnye van az ismert rendszerekhez képest, különösen néhány problémakörben (feladatkörben), a jelfeldolgozásban, osztályozásban és egyéb területeken. További előnye még a multimikroproceszszoros rendszernek az a nagy fokú rugalmasság, amivel a rendszert bővíteni lehet, illetve egyik típusról másik típusú új, módosított konfigurációt lehet vele létrehozni.
A találmány szerinti multimikroprocesszoros rendszert az alábbiakban egy kiviteli példa kapcsán, a mellékelt rajz alapján ismertetjük részletesebben, ahol az 1. ábrán egy mikroprocesszor modul tömbvázlata; a 2. ábrán az SIMD multiprocesszoros rendszer felépítésének vázlata;
a 3. ábrán egy kommutációs áramkör tömb vázlata; a 4. ábrán a hierarchikus multimikroprocesszoros rendszer felépítésének vázlata; és végül az 5. ábrán egy 64 multimikroprocesszoros rendszer felépítésének elve látható, amely 16 SIMD multimikroprocesszoros rendszerből van kialakítva, mely utóbbiak egyenként 4 darab mikroprocesszor modulból állnak.
Az 1. ábrán látható mikroprocesszor modul 1 mikroprocesszorból, RAM típusú 2 tárolóból, 3 párhuzamos be-/kimeneti áramkörből áll, mely utóbbi külső 4 adat be-/kimenettel és másik mikroprocesszor modulhoz csatlakozó 5 be-/kimenettel rendelkezik. Az 1. ábrán látható továbbá, hogy a mikroprocesszor modul 6 szekvenciális be-/kimeneti áramkört tartalmaz, amely megfelelő 7 be-/kimeneti- és vezérlő-sínekkel van ellátva, valamint 8 utasítás bemenetet tartalmaz, amely 9 belső „adat” fővezetékkel 10 puffer áramkörön keresztül áll összeköttetésben. A mikroprocesszor modul az egyes modul elemeket összekötő 11 cím-síneket és 12 vezérlő4 síneket is tartalmaz, ezenkívül az 1 mikroprocesszor 13 órajel impulzus bemenettel és 14 „ÁLLJ” impulzus bemenettel rendelkezik. A mikroprocesszor modul azzal tűnik ki, hogy all cím-síneken keresztül a modul többi áramkörét ki lehet választani, a 10 puffer áramkörre a 9 belső „adat” fővezeték és a 8 utasítás bemenet közötti összeköttetést tiltó parancsot lehet adni.
A 2. ábrán a találmány szerinti multimikroprocesszoros rendszer látható, amely N számú 16 mikroprocesszor modulból áll, amelyeknek 8 utasítás bemenetel 17 „utasítás” fővezetékre vannak csatlakoztatva, az adatkicserélési 5 be-/kimenetei pedig 18 kommutációs áramkörrel állnak kapcsolatban. A multimikroproceszszoros rendszer a 2. ábra szerint közös ROM típusú 20 tárolót, közös RAM típusú 21 tárolót és közös 22 be-/kimeneti berendezést tartalmaz, amelyek 19 adatsínjeiken keresztül vannak a 17 „utasítás” fővezetékre csatlakoztatva. Az első 16 mikroprocesszor modul, amely egyben a vezérlő modul szerepét is betölti, 11 cím-sínjein keresztül a közös 20 és 21 tárolókkal és a közös 22 be-/kimeneti berendezéssel is, továbbá 23 logikai áramkörön keresztül a többi 16 mikroprocesszor modullal is össze van kötve, ezenkívül a kicserélő regiszter áramkörként kialakított 18 kommutációs áramkörrel is összeköttetésben áll. Az egyes 16 mikroprocesszor modulokon belül a cím-sínek belső összeköttetései és az első 16 mikroprocesszor modulnak a közös egységekhez csatlakozó 11 cím-sínjei úgy vannak kialakítva, hogy cím-területük azonos módon van felosztva, amelyekben a következő címek találhatók meg: a modulban levő RAM típusú 2 tároló, a 3 párhuzamos be-/kimeneti áramkör és a 6 szekvenciális be-/kimeneti áramkör címei, az egyes 1 mikroprocesszoroknak a 23 logikai áramkörön keresztül történő beállítási címei, valamint az egyes 16 mikroprocesszor modulok beállítási címei, kivéve az első 16 mikroprocesszor modulét; a 18 kommutációs áramkör kiválasztási címe; címek, amelyek a 18 kommutációs áramkör számára szolgáló kódok; a közös 20 és 21 tárolók címei és a közös 23 be-/kimeneti berendezés címe; megszakítási címeket tároló címek; egyéb címek. A 23 logikai áramkört „T” típusú trigger áramkörökből (billenő körökből) lehet felépíteni úgy, hogy az egyes 16 mikroprocesszor modulok beállításához szolgáló 14 „ÁLLJ” impulzus bemenetek mindegyikéhez egy-egy trigger áramkör tartozik, amelyben egy jelet adunk a 23 logikai áramkörre, ha az első 16 mikroprocesszor modul 11 cím-sínein egy meghatározott cím van jelen. Ebben az esetben a 18 kommutációs áramkörben a kicseréléshez szükséges címek a címek közül néhányat, amelyeket közvetlenül kell címezni, lefednek.
A 3. ábrán a kicserélő regiszter funkcióját betöltő 18 kommutációs áramkör tömbvázlatát mutatjuk be, amely párhuzamos adatcserére alkalmas. A 3. ábra szerint a 18 kommutációs áramkör N számú 25 regiszterből és egy darab 26 logikai kombinációs áramkörből áll, amelyen keresztül log2(N + l) számú 27 vezérlőbemenet áll összeköttetésben a 25 regiszterek bemenetéivel és kimeneteivel, mégpedig a 26 kombinációs logikai áramkör y,, y2, ,,yN kimeneteivel, ahol a 26 kombinációs logikai áramkör első y, kimenete a második 25 regiszter kimenete és az első 25 regiszter bemenete közötti összeköttetést engedélyező 28 engedélyező áramkörhöz van csatlakoztatva, a második y2 kimenet a harmadik 25 regiszter kimenete és a második
-4186323 regiszter bemenete között elhelyezett 29 engedélyező áramkörrel stb. áll összeköttetésben. Az (N—3)-ik yN_3 kimenet az első 25 regiszter és az utolsóelőtti 25 regiszter között levő 30 engedélyező áramkörrel, az yN_2 kimenet az N-ik és az (N—l)-ik 25 regiszterek közötti 31 engedélyező áramkörrel, az yN_i kimenet pedig az első és az utolsó 25 regiszter közötti 32 engedélyező áramkörrel áll összeköttetésben, ahol az összes 25 regiszter rendelkezik egy-egy 33 be-/kimenettel, amely a 16 mikroprocesszor modul 5 be-/kimenetével van összekötve, az első 25 regiszter pedig még egy további 34 be-/kimenettel is el van látva.
A 4. ábrán a hierarchikus multimikroprocesszor rendszer tömbvázlata látható. A hierarchikus multimikroprocesszoros rendszer több 35 SIMD multimikroprocesszoros rendszerből áll, amelyek több 18 kommutációs áramkörrel állnak kapcsolatban; és meghatározott számú 35 SIMD multimikroprocesszoros rendszerben az első 25 regiszterek kiegészítő 34 be-/kimenetei az első hierarchia-lépcső 36 kommutációs áramköreihez vannak csatlakoztatva, amelyeknek 27 vezérlőbemenetei a csoportban levő első 35 SIMD multimikroprocesszoros rendszer első 16 mikroprocesszor moduljának 11 címsínjeivel állnak összeköttetésben. Az első hierarchialépcső 36 kommutációs áramköreinek első 25 regisztereinek kiegészítő 34 be-/kimenetei csoportosan vannak a második hierarchia-lépcső (szint) 36 kommutációs áramköreihez csatlakoztatva, amelyeknek 27 vezérlőbemenetei az egyes 16 mikroprocesszor modulok 11 cím-síneivel állnak összeköttetésben, amelyeknek il cím-sínei az első hierarchia-lépcső 36 kommutációs áramkörére vannak csatlakoztatva stb., az utolsó hierarchia-lépcsőben (szinten) pedig a 16 mikroprocesszor modulok közötti összeköttetést egyetlen 37 kommutációs áramkörrel valósítottuk meg, amelyek 27 vezérlőbemenetei az első 35 SIMD multimikroprocesszoros rendszer első 16 mikroprocesszor moduljának 11 címsínjeivel vannak összekötve. Ebben az esetben az első mikroprocesszor címtartományában kell lenniük az összes hierarchia-lépcsőben (szinten) levő kommutációs áramkörében történő adatcseréhez szükséges címeknek is, a nulladik lépcsőtől az utolsó lépcsőig, viszont a többi vezérlő 16 mikroprocesszor modulnak kevesebb ilyen címet kell tartalmaznia.
Az 5. ábrán egy 64 MSIMD multimikroprocesszor rendszer felépítésének elve látható, amely tizenhat darab 35 SIMD multimikroprocesszoros rendszerből áll: az egyes 35 SIMD multimikroprocesszoros rendszerek négy-négy 16 mikroprocesszor modult tartalmaznak, amelyeket az 5. ábrán MO—M63-mal jelöltünk, a nulladik, első és második hierarchialépcsők 36, 37 kommutációs áramkörei négy-négy 25 regiszterrel rendelkeznek, amelyeket az 5. ábrán RO, R4, ... R60nal jelöltünk, mely számok a rendszeren belüli modulszámnak felelnek meg. A 36, 37 kommutációs áramkörök vezérlését a csoportban levő első 16 mikroprocesszor modulok 11 cím-sínein keresztül valósítjuk meg. Az ilyen típusú hierarchikus multimikroproceszszoros rendszerekben a 35 SIMD multimikroprocesszoros rendszerben levő 16 mikroprocesszor modulok száma a fentitől eltérő is lehet, eltérő lehet továbbá a kommutációs áramkörökben levő 25 regiszterek száma is. Az SIMD rendszerekben a modulok legkisebb száma kettővel egyenlő. Szabályos struktúrát akkor kapunk, ha minden SIMD rendszerben két modul, és minden kommutációs áramkörben két regiszter van. Ebben az esetben a hierarchia-lépcsők száma log2N. Az ilyen rendszerekben az összeköttetések „fa” struktúrához hf sonlóak.
A 2. ábra szerinti multimikroprocesszoros rendszer a következőképpen működik. Mindegyik mikroproceszsz ír egy és ugyanazon kezdőcímmel indul — ami a programszámlálójában van —, amely cím a közös ROM 2f tárolóban levő első utasítás címével jelzett program. Mindegyik mikroprocesszor egy és ugyanazon utasítást címezi meg, amelyet azonban csupán az első mikroprocesszor 20 tárolójából olvasnak ki ténylegesen, az utasítás kódja azonban a 17 „utasítás” fővezetéken keresztül mindegyik mikroprocesszorhoz eljut, mivel a IC puffer áramkörök nyitva vannak. Amennyiben az utasítás a helyi RAM típusú 2 tároló egy operandusám k címét tartalmazza, mindegyik mikroprocesszor végrehajtja a szóbanforgó utasítást, éspedig a saját 2 tárolójában az ezen a címen levő adatokkal, ugyanalkor a 10 puffer áramkör lezáródik és a 17 „utasítás” fővezeték és 9 belső „adat” fővezeték között nem áll fe in összeköttetés a továbbiakban. Az egyes modulok ezt az utasítást önálló mikroprocesszorokként hajtják végre. Bizonyos számú utasítás végrehajtása után szükség lehet arra, hogy a 16 mikroprocesszor modulok ac'atokat cseréljenek. Ezt a következőképpen érjük el: mindegyik mikroprocesszor elküldi adatait az 5 be-/kimeneten keresztül a megfelelő 25 regiszterébe, amely a 18 kommutációs áramkörben van, ami egy és ugyanazon utasítássorozat (alprogram) végrehajtásával párhuzamosan történik: ezután egy fiktív utasítás végrehí jtása következik (például egy összehasonlítás, amelynek során a tároló rekeszének tartalma nem változik míg), a fiktív utasítás címét a 23 logikai áramkör dekódolja és a mikroprocesszorok beállító 14 „ÁLLJ” impulzus bemenetelre egy „ÁLLJ” jelet küld; ugyanilyen módon egy címet is adunk a 23 logikai áramkörre, amivel a 18 kommutációs áramkör működését ismét engedélyezze k; ezután az első mikroprocesszor kiolvassa és „végrehijtja” a fiktív utasításokat, amelyeknek címeit a 18 kommutációs áramkörben levő kicserélési kódok képezik, amíg a 25 regiszterekben levő adatok eltolása (sbiftelése) meg nem történik. Gondoskodni kell azonb; n arról, hogy megakadályozzuk, nehogy a fiktív utasítások az első mikroprocesszorban levő adatokat mig változtassák, és amennyiben ez nem lehetséges, a fe’tételkódokat előre kell tárolni. Érdemes ezeket a fii tív utasításokat minél rövidebbre venni, hogy a szükséges adatcsere végrehajtási idejét lerövidítsük. Ezután k; pcsoljuk be az összes mikroprocesszort (lehetőség szerint ugyanazzal a címmel, amivel a 23 logikai áramki írben levő „T” flip-flopokon keresztül be lettek kapcsaivá, valamint egy másik módon is), és végrehajtjuk az alapprogramot, amellyel a 3 párhuzamos be-/kimeneti áramkör 5 be-/kimenetén keresztül a mikroprocesszorok 25 regisztereiből egy szó hosszúságú adatokat olvasunk be. Ezután következhet a következő utasítás végrehajtása vagy egy újabb adatcsere. Az egyes 16 mikroprocesszor modulok RAM típusú 2 tárolóiban levő adatok kívülről is beléphetnek, mégpedig a 4 adat be-/kimenete'ícn keresztül párhuzamosan; ezeket az adatokat a közös RAM típusú 21 tárolóból a 17 „utasítás” fővezetéken keresztül is át lehet vinni, amikor az egyik modul felé irányuló átvitel közben a többinek beállítva kell lennie, amit korábban kell végrehajtani. A 16
-51S6323 mikroprocesszor modulokra a 6 szekvenciális be-/kimeneti áramkör 7 be-/kimeneti és vezérlősínén keresztül is lehet szekvenciális adatokat adni. Az órajeleket egy órajel-generátor kimenetéről adjuk a mikroprocesszorok e célra szolgáló 13 órajel impulzus bemenetelre.
A 18 kommutációs áramkör a következőképpen működik; Ha a 27 bemeneti sínekre egy meghatározott kódot adunk, a 25 regiszterek közötti adatcseréhez az alábbi transzformációk közül egyet végrehajtunk.
B0=12. 12. | . ,N, . ,N | Bj = | = 123.. 213... | N, ,N |
B2=1234...N, | . . ., | Bn-i | = 12... | ,N—1 |
2314...N | 23... | ,N | ||
Bn= | 123. | ,.N- | -1 N, | |
234. | ,.N | N |
ahol a felső sor a regisztereknek azon futó számait tartalmazza, amelyek az alsó sorban levő megfelelő regiszterek tartalmát felveszik. Egy Bo, Bp ..., BN bázistranszformációkból álló sorozat összes N-regisztere kicserélésére vonatkozó tetszőleges transzformáció felbontására léteznek már algoritmusok és programok, így például ha arra szükség van, hogy a 4. modul tar talmát az 1., 2. és 3. modulokba vezessük, ugyanakkor az 1. modulból érkező adatokat kell venni, ahol a címek, amelyekkel Bo, B,, B2, B3, B4-et megvalósítjuk, a 80, 81, 82, 83, 84-nek felelnek meg, és a mikroprocesszor beállítása az A 73 címmel történik (az összes cím hexadecimális formában van megadva), akkor egy utasítássorozatra van szükség, amelyet az első modulnak kell végrehajtani (N=4, a modulok tartalma, amelyeket ki kell cserélni, a megfelelő regiszterekben találhatóak): F181, F183, F182, mivel a szükséges cserét a 1234
444!
transzformációval lehet ábrázolni, amely a B3, B4, B( sorrendet felbontja. A program futása innen az F1A73 utasításra megy, ahol az FI kód egy fiktív utasítás (olyan utasítás, amely létezik, de a végeredményt tekintve semmiféle hatást nem idéz elő). Amikor a transzformáció egy permutáció, annak felbontása N—1-nel nem hosszabb, amire egy egyszerű analitikus formula és egy megfelelő program van.
Az MSIMD multimikroprocesszoros rendszer működésmódja a következő. Minden egyes 35 SIMD multimikroprocesszoros rendszer a saját programját hajtja végre, amely részben megegyezhet egy másik 35 SIMD multimikroprocesszoros rendszer programjával. Ha kell, rendszerben levő összes 16 mikroprocesszor modul adatait ki lehet egymás után cserélni, azaz átírni, éspedig az elemi modulok transzformációjával, ahol íz adatcsere a következőképpen megy végbe: a szükséges transzformáció (amely legyen például egy p permutáció) a (12), (123).....(12.. .N) ciklusok szorzatába lesz felbontva, ahol N a rendszerben levő összes modul száma. Ezután a ciklusokat szekvenciálisán, azaz sorrendben egymás után végrehajtjuk, ahol a párhuzamos alappermutációkat az egyes hierarchia-lépcsők 18 ko nmutációs áramköreiben vagy kicserélő-regiszter áramköreiben valósítjuk meg. így például, ha az 5. ábrán bemutatott rendszernél arra van szükség, a p=(024... 2426 1 3 ... 25 27 28 29 ... 53 54) permutációt (amely ciklus formájában van megadva, nem pedig két so'os ábrázolásban) úgy lehet végrehajtani, hogy egy standard eljárással a (0 1 2 ... 25 26) · (0 1 2 ... 53 54) szorzatra bontjuk. Az első permutációt három ütemben hajtjuk végre, (egy ütemben egy alap permutációt). Az első ütemben a (0 1 2 3), (4 5 6 7), (8 9 10 11), (12 13 14 15), (16 17 18 19), (20 21 22 23), (24 25 26) permutációkat az SIMD rendszerekben végezzük el, azaz a nulladik hierarchia-lépcső 25 regisztereiben. A második ütem során a (0 4 8 12), (16 20 24) permutációkat az első hierarchia-lépcső 25 regisztereiben párhuzamosan hajtjuk végre, ahol a számjegyekkel a különböző hierarchia-lépcsők áramköreiben levő 25 regisztereket jelöltük, amelyek megfelelnek a rendszerben levő modulok számainak.
A második permutációt szintén három ütemben hajtjuk végre, ahol az első ütem során a (0123)-tól (48 49 50 51)-ig levő összes ciklust és az (52 53 54) ciklust hajtjuk végre. A második ütemben a (0 4 8 12), (16 20 24 28), (32 36 40 44 48 52) ciklusokat párhuzamosan valósítjuk meg, és a harmadik ütemben pedig a (0 16 32 48) permutációt. A teljes p permutációt 6 ütemben hajtjuk végre.
A találmány szerinti multimikroprocesszoros rendszereket különböző mikroprocesszor családokból lehet felépíteni. A találmányon végzett kísérletezés során különböző mikroprocesszoros rendszereket vetítettünk az INTEL és MOTOROLA család mikroprocesszorainak alapjára, miáltal a találmányt nem korlátozzuk, csak lényegét ismertetjük közelebbről. Ezekre a rendszerekre kidolgoztunk eljárásokat, algoritmusokat és programokat különböző feladatok egész sorának a párhuzamos megoldására.
Ha a 16 mikroprocesszor modul helyi cím-mezőjében egy ROM típusú 38 tárolót iktatunk be, a 2. ábrán bemutatott multimikroprocesszoros rendszer egy SIMD/ MIND rendszerré alakul át, azaz ennél a rendszernél egy új funkcionális konfiguráció kialakításánál az egyik típusról egy másik típusra csak a szóbanforgó modul 1 mikroprocesszorának programszámlálójában található címtől függően lehet áttérni. Ha a programszámláló egy ebben a helyi 38 tárolóban található program címét tartalmazza, akkor ez a modul önállóan és a többitől függetlenül dolgozik (vagyis a rendszer egy MIND rendszer). Lehetséges az is, hogy egy adott időpontban egyes 16 mikroprocesszor modulok (amelyek a 2. ábrán bemutatott rendszerben vannak) saját programjaik szerint működjenek, ugyanakkor a több 16 mikroprocesszor modul egy közös programot hajtson végre, mely közös program a ROM típusú 20 közös tárolóban van. A modulok a saját programjaikról áttérhetnek a közös programra, éspedig a saját programjaikban elhelyezett hívási címeken keresztül, mely hívási címek a saját vagy helyi címmezőn kívül helyezkednek el és egy „közös”, több modulra vonatkozó hívási utasítást tartalmaznak. Ez a funkcionális új konfiguráció, amely automatikusan megy végbe, a találmány egyik jelentős előnyét jelenti, annál is inkább, mivel ennek megvalósítása nagyon egyszerű. Ez kibővíti a találmány alkalmazhatóságának a körét, amennyiben azt különböző feladatok megoldására lehet használni úgy, hogy működési sebessége nagyobb, a teljes rendszer tárigénye pedig kisebb lesz.
Az a lehetőség, hogy a 16 mikroprocesszor modulokban ROM típusú 38 tárolókat lehet használni, hogy egy MSIMD rendszerű kivetített hierarchikus multimikroprocesszoros rendszert a program végrehajtásakor funkcionálisan M—SIMD/MIMD, SIMD vagy MISD rendszerű új konfigurációként használjuk. Ez megnöveli a hatékonyságot, mivel bizonyos feladatoknál (problé-6186323 máknál) azok megoldásánál nem elegendő a potenciális párhuzamosság (egyidejű futás), hogy az összes mikroprocesszor modult megterheljük (kihasználjuk). Ebben az esetben a modulok egy része a saját programja szerint doigozik. A rendszerben a multiprogram üzem- 5 mód lehetővé teszi, hogy egy N számú modulból felépített rendszer N számú feladatot oldjon meg párhuzamosan, ahol az egyes feladatok az N számú processzor modulra vannak szétosztva.
Claims (2)
1. Multimikroprocesszoros rendszer, amely S1MD multimikroprocesszoros rendszerekből áll, ahol az 15 egyes multimikroprocesszoros struktúrák N számú mikroprocesszor modulból vannak felépítve, amelyek a rendszer közös tároló moduljaira és be-/kiviteli moduljára vannak csatlakoztatva, az egy mikroprocesszor modulok azonos felépítésűek, egy mikroprocesszorból, egy adattárolóból, egy párhuzamos be-/kimeneti áramkörből, egy szekvenciális be-/kimeneti áramkörből és egy program tárolóból áll, azzal jellemezve, hogy a multimikroprocesszoros rendszerek regiszteres párhuzamos adatkicserélési vagy kommutációs áramkörökkel (18) 25 állnak összeköttetésben, az első hierarchia-lépcső kommutációs áramköreihez (36) további regiszterek (25) be- és kimenetei vannak csatlakoztatva, amelyeknek vezérlőbemenetei (27) az első SIMD multimikroprocesszoros rendszer (35) első mikroprocesszor modul- 30 jának (16) cím-sínjeivel (11) állnak összeköttetésben, az első hierarchia-lépcső kommutációs áramköreinek (36) regisztereinek (25) további be-/kimenetei (34) csoportosan a második hierarchia-lépcső kommutációs áramköreihez vannak csatlakoztatva, amelyeknek vezérlőbemenetei a mikroprocesszor modul (16) címsínjeivel (11) állnak összeköttetésben; az első hierarchialépcső kommutációs áramkörére (36) cím-sínek vannak csalakoztatva, az utolsó hierarchia-lépcsőre pedig az egyes SIMD multimikroprocesszor rendszereket (35) összekötő kommutációs áramkör (37) van csatlakoztatva, amelynek vezérlőbemenetei (27) az első SIMD multimikroprocesszoros rendszer (35) első mikroprocesszor moduljának (16) cím-sínjeivel (11) össze vanrak kötve, amelynek mikroprocesszor moduljai (16) egy darab két irányú puffer áramkört (10) tartalmaznak, amelyen keresztül a belső „adat” fővezeték (9) az SIMD multimikroprocesszoros rendszeren (35) belül közös „utasítás” fővezetékkel össze van kötve, a puffer áramkör (10) engedélyező bemenetei a mikroprocesszor modulban (16) levő áramköröket kiválasztó átkapcsoló sínre vannak kötve a mikroprocesszor (1) cím-sínjeiről 10 (11), és az első mikroprocesszor modul (16) cím-sínjei (11) ezenkívül még a közös tárolókkal (20, 21) a be-/kimeneti berendezéssel (22) és a mikroprocesszor modulokban (16) levő mikroprocesszorok (1) „ÁLLJ” impulzus bemenetéivel (14) egy logikai áramkörön (23) keresztül, valamint a párhuzamos adatkicserélésű kommutációs áramkörökkel (18) is össze vannak kötve.
2. Az 1. igénypont szerinti multimikroprocesszoros rendszer kiviteli alakja, azzal jellemezve, hogy a kom20 mi tációs áramkör (18) N számú egymással összekötött regiszterből (25), kombinációs logikai áramkörből (26), az egyes regiszterekhez tartozó be-/kimenetekből (33) áll, és a kombinációs logikai áramkörre (26) log2(N + l) szí mú vezérlőbemenet (27) van csatlakoztatva, a kombinációs logikai áramkör (26) kimenetei a regiszterek (25) között elhelyezett engedélyező áramkörökkel (28, 29, 30, 31, 32, 33) állnak összeköttetésben, ahol az első kimenet (V() az első regiszter (25) kimenete és a második regiszter (25) bemenete között levő engedélyező áramkörre (28) van csatlakoztatva, a második kimenet (V2) a harmadik regiszter (25) kimenete és a második regiszter (25) bemenete között levő engedélyező áramkörre (29) van csatlakoztatva, az (N—3)-ik kimenet (YN_3) pedig az első és az utolsó regiszter (25) között levő en35 gedélyező áramkörre (30) van csatlakoztatva, az (N—2)il· kimenet (YN_2) az utolsó és az utolsó előtti regiszter (7.5) között levő engedélyező áramkörre (31), az (N—1)ik kimenet (YN_t) az első és az utolsó regiszter (25) közötti engedélyező áramkörre (32), az N-ik kimenet 40 (YN) pedig a második és az első regiszter (25) közötti engedélyező áramkörre (33) van csatlakoztatva, és az első regiszter (25) egy további be-/kimenettel (34) van ellátva.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
BG8256357A BG35575A1 (en) | 1982-04-26 | 1982-04-26 | Multimicroprocessor system |
Publications (1)
Publication Number | Publication Date |
---|---|
HU186323B true HU186323B (en) | 1985-07-29 |
Family
ID=3910644
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
HU831408A HU186323B (en) | 1982-04-26 | 1983-04-22 | Multimicroprocesszor system |
Country Status (11)
Country | Link |
---|---|
US (1) | US4591981A (hu) |
JP (1) | JPS5917657A (hu) |
BG (1) | BG35575A1 (hu) |
DE (1) | DE3314917A1 (hu) |
DK (1) | DK178983A (hu) |
FR (1) | FR2525787A1 (hu) |
GB (1) | GB2122781B (hu) |
HU (1) | HU186323B (hu) |
IN (1) | IN157908B (hu) |
NL (1) | NL8301477A (hu) |
SU (1) | SU1420601A1 (hu) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2140943A (en) * | 1983-06-03 | 1984-12-05 | Burke Cole Pullman | Improvements relating to computers |
JPS60101644A (ja) * | 1983-11-07 | 1985-06-05 | Masahiro Sowa | ノイマン型コンピュータプログラムを実行するコントロールフローコンピュータ |
US4855903A (en) * | 1984-12-20 | 1989-08-08 | State University Of New York | Topologically-distributed-memory multiprocessor computer |
JPH07104837B2 (ja) * | 1987-11-25 | 1995-11-13 | 富士通株式会社 | プロセッサの制御方法 |
US5228127A (en) * | 1985-06-24 | 1993-07-13 | Fujitsu Limited | Clustered multiprocessor system with global controller connected to each cluster memory control unit for directing order from processor to different cluster processors |
US4827403A (en) * | 1986-11-24 | 1989-05-02 | Thinking Machines Corporation | Virtual processor techniques in a SIMD multiprocessor array |
WO1988010468A1 (en) * | 1987-06-19 | 1988-12-29 | Human Devices, Inc. | Multiply-installable, multi-processor board for personal computer and workstation expansion buses |
JPH0787461B2 (ja) * | 1987-06-19 | 1995-09-20 | 株式会社東芝 | ロ−カルエリアネツトワ−クシステム |
FR2626091B1 (fr) * | 1988-01-15 | 1994-05-06 | Thomson Csf | Calculateur de grande puissance et dispositif de calcul comportant une pluralite de calculateurs |
JPH01303543A (ja) * | 1988-05-31 | 1989-12-07 | Fujitsu Ltd | メモリアクセス制御装置 |
US5111423A (en) * | 1988-07-21 | 1992-05-05 | Altera Corporation | Programmable interface for computer system peripheral circuit card |
US5136717A (en) * | 1988-11-23 | 1992-08-04 | Flavors Technology Inc. | Realtime systolic, multiple-instruction, single-data parallel computer system |
DE69032680T2 (de) * | 1989-01-06 | 1999-06-02 | Hitachi, Ltd., Tokio/Tokyo | Neuronaler Rechner |
US5218709A (en) * | 1989-12-28 | 1993-06-08 | The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration | Special purpose parallel computer architecture for real-time control and simulation in robotic applications |
EP0509055A4 (en) * | 1990-01-05 | 1994-07-27 | Maspar Computer Corp | Parallel processor memory system |
WO1991017507A1 (en) * | 1990-05-07 | 1991-11-14 | Mitsubishi Denki Kabushiki Kaisha | Parallel data processing system |
JPH07122866B1 (hu) * | 1990-05-07 | 1995-12-25 | Mitsubishi Electric Corp | |
EP0485594A4 (en) * | 1990-05-30 | 1995-02-01 | Adaptive Solutions Inc | Mechanism providing concurrent computational/communications in simd architecture |
EP0471928B1 (en) * | 1990-08-20 | 1999-07-14 | Kabushiki Kaisha Toshiba | Connection state confirmation system and method for expansion unit |
EP0485690B1 (en) * | 1990-11-13 | 1999-05-26 | International Business Machines Corporation | Parallel associative processor system |
US5175858A (en) * | 1991-03-04 | 1992-12-29 | Adaptive Solutions, Inc. | Mechanism providing concurrent computational/communications in SIMD architecture |
US5361367A (en) * | 1991-06-10 | 1994-11-01 | The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration | Highly parallel reconfigurable computer architecture for robotic computation having plural processor cells each having right and left ensembles of plural processors |
WO1993011503A1 (en) * | 1991-12-06 | 1993-06-10 | Norman Richard S | Massively-parallel direct output processor array |
CA2078912A1 (en) * | 1992-01-07 | 1993-07-08 | Robert Edward Cypher | Hierarchical interconnection networks for parallel processing |
JP3290798B2 (ja) * | 1994-03-14 | 2002-06-10 | 富士通株式会社 | 並列コンピュータ |
US6408402B1 (en) | 1994-03-22 | 2002-06-18 | Hyperchip Inc. | Efficient direct replacement cell fault tolerant architecture |
EP1191457A2 (en) * | 1994-03-22 | 2002-03-27 | Hyperchip Inc. | Monolithic systems with dynamically focused input/output |
JPH08249254A (ja) * | 1995-03-15 | 1996-09-27 | Mitsubishi Electric Corp | マルチコンピュータシステム |
US5630161A (en) * | 1995-04-24 | 1997-05-13 | Martin Marietta Corp. | Serial-parallel digital signal processor |
US5649179A (en) * | 1995-05-19 | 1997-07-15 | Motorola, Inc. | Dynamic instruction allocation for a SIMD processor |
JPH09190423A (ja) * | 1995-11-08 | 1997-07-22 | Nkk Corp | 情報処理単位、情報処理構造単位及び情報処理構造体並びにメモリ構造単位及び半導体記憶装置 |
US5903771A (en) * | 1996-01-16 | 1999-05-11 | Alacron, Inc. | Scalable multi-processor architecture for SIMD and MIMD operations |
US6079008A (en) * | 1998-04-03 | 2000-06-20 | Patton Electronics Co. | Multiple thread multiple data predictive coded parallel processing system and method |
GB2399190B (en) * | 2003-03-07 | 2005-11-16 | * Zarlink Semiconductor Limited | Parallel processing architecture |
US20040255096A1 (en) * | 2003-06-11 | 2004-12-16 | Norman Richard S. | Method for continuous linear production of integrated circuits |
US8755515B1 (en) | 2008-09-29 | 2014-06-17 | Wai Wu | Parallel signal processing system and method |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3308436A (en) * | 1963-08-05 | 1967-03-07 | Westinghouse Electric Corp | Parallel computer system control |
US3753234A (en) * | 1972-02-25 | 1973-08-14 | Reliance Electric Co | Multicomputer system with simultaneous data interchange between computers |
GB1481393A (en) * | 1974-02-28 | 1977-07-27 | Burroughs Corp | Information processing systems |
US4149242A (en) * | 1977-05-06 | 1979-04-10 | Bell Telephone Laboratories, Incorporated | Data interface apparatus for multiple sequential processors |
US4247892A (en) * | 1978-10-12 | 1981-01-27 | Lawrence Patrick N | Arrays of machines such as computers |
DE2920994A1 (de) * | 1979-05-23 | 1980-11-27 | Siemens Ag | Datensende/-empfangseinrichtung mit parallel/seriell- und seriell/parallel- zeichenumsetzung, insbesondere zum datenaustausch zwischen kommunizierenden datenverarbeitungsanlagen |
US4344134A (en) * | 1980-06-30 | 1982-08-10 | Burroughs Corporation | Partitionable parallel processor |
US4412285A (en) * | 1981-04-01 | 1983-10-25 | Teradata Corporation | Multiprocessor intercommunication system and method |
-
1982
- 1982-04-26 BG BG8256357A patent/BG35575A1/xx unknown
-
1983
- 1983-04-21 IN IN466/CAL/83A patent/IN157908B/en unknown
- 1983-04-22 DK DK178983A patent/DK178983A/da not_active Application Discontinuation
- 1983-04-22 HU HU831408A patent/HU186323B/hu unknown
- 1983-04-25 FR FR8306768A patent/FR2525787A1/fr active Granted
- 1983-04-25 DE DE19833314917 patent/DE3314917A1/de not_active Withdrawn
- 1983-04-26 US US06/488,701 patent/US4591981A/en not_active Expired - Fee Related
- 1983-04-26 NL NL8301477A patent/NL8301477A/nl not_active Application Discontinuation
- 1983-04-26 JP JP58072291A patent/JPS5917657A/ja active Pending
- 1983-04-26 SU SU837772960A patent/SU1420601A1/ru active
- 1983-04-26 GB GB08311311A patent/GB2122781B/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
DE3314917A1 (de) | 1983-11-03 |
US4591981A (en) | 1986-05-27 |
GB8311311D0 (en) | 1983-06-02 |
FR2525787B3 (hu) | 1985-03-01 |
IN157908B (hu) | 1986-07-19 |
NL8301477A (nl) | 1983-11-16 |
DK178983A (da) | 1983-10-27 |
GB2122781A (en) | 1984-01-18 |
BG35575A1 (en) | 1984-05-15 |
SU1420601A1 (ru) | 1988-08-30 |
DK178983D0 (da) | 1983-04-22 |
GB2122781B (en) | 1985-08-07 |
FR2525787A1 (fr) | 1983-10-28 |
JPS5917657A (ja) | 1984-01-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
HU186323B (en) | Multimicroprocesszor system | |
EP0380851B1 (en) | Modular crossbar interconnections in a digital computer | |
US5669009A (en) | Signal processing array | |
EP0183231B1 (en) | Data processor | |
US5214775A (en) | Hierarchy structured memory system contained in a multiprocessor system | |
US4780812A (en) | Common memory system for a plurality of computers | |
US7577822B2 (en) | Parallel task operation in processor and reconfigurable coprocessor configured based on information in link list including termination information for synchronization | |
EP0062431B1 (en) | A one chip microcomputer | |
EP0424618A2 (en) | Input/output system | |
EP0086992B1 (en) | Microword generation mechanism utilizing separate programmable logic arrays | |
JPH0519183B2 (hu) | ||
US4454590A (en) | Programmable signal processing device | |
US6058458A (en) | Multi-processor system having a shared program memory and related method | |
JPS621047A (ja) | メモリ回路を有する半導体装置 | |
US3631401A (en) | Direct function data processor | |
JPS5844263B2 (ja) | 記憶制御回路 | |
EP0359192B1 (en) | Vector processors and vector register control | |
KR102671340B1 (ko) | 시스템 온 칩 장치 | |
Siegel et al. | Parallel memory system for a partitionable SIMD/MIMD machine | |
SU1539786A1 (ru) | Устройство дл приоритетного обращени к общей многомодульной пам ти | |
JPH01109447A (ja) | メモリシステム | |
SU618733A1 (ru) | Микропроцессор дл вводавывода данных | |
SU798834A1 (ru) | Устройство дл управлени резерви-РОВАНиЕМ иНфОРМАции B ВычиСлиТЕль-НыХ КОМплЕКСАХ | |
SU1091226A1 (ru) | Оперативное запоминающее устройство | |
EP0004775A2 (en) | Microprocessor including a plurality of communication processors |