FR2732781A1 - Procede de fabrication de matrice active tft pour ecran de systeme de projection - Google Patents

Procede de fabrication de matrice active tft pour ecran de systeme de projection Download PDF

Info

Publication number
FR2732781A1
FR2732781A1 FR9504187A FR9504187A FR2732781A1 FR 2732781 A1 FR2732781 A1 FR 2732781A1 FR 9504187 A FR9504187 A FR 9504187A FR 9504187 A FR9504187 A FR 9504187A FR 2732781 A1 FR2732781 A1 FR 2732781A1
Authority
FR
France
Prior art keywords
level
etching
opaque
active matrix
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9504187A
Other languages
English (en)
Other versions
FR2732781B1 (fr
Inventor
Nicolas Szydlo
Francois Templier
Jean Michel Vignolle
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson-LCD
Original Assignee
Thomson-LCD
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to FR9504187A priority Critical patent/FR2732781B1/fr
Application filed by Thomson-LCD filed Critical Thomson-LCD
Priority to US08/930,843 priority patent/US6174745B1/en
Priority to KR1019970707142A priority patent/KR19980703742A/ko
Priority to AU55044/96A priority patent/AU5504496A/en
Priority to PCT/FR1996/000521 priority patent/WO1996031799A1/fr
Priority to EP96912073A priority patent/EP0819263A1/fr
Priority to JP8530048A priority patent/JPH11503839A/ja
Publication of FR2732781A1 publication Critical patent/FR2732781A1/fr
Application granted granted Critical
Publication of FR2732781B1 publication Critical patent/FR2732781B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136209Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133512Light shielding layers, e.g. black matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode

Abstract

La présente invention concerne un procédé de fabrication à quatre niveaux de masquage d'une matrice active d'un écran à cristaux liquides dont les transistors de commande sont du type grille dessus. L'écran à cristaux liquides obtenu par ce procédé est particulièrement bien adapté pour des utilisations dans des systèmes de visualisation en projection. Il comporte entre autres les étapes suivantes: - dépôt et gravure sur une plaque isolante transparente (2) d'un premier niveau opaque (1); - dépôt d'une couche transparente isolante (3); - dépôt et gravure d'un conducteur transparent (7); - dépôt sélectif d'un contact ohmique, puis dépôt d'un matériau semiconducteur intrinsèque et d'un isolant de grille (8), et première gravure de l'ensemble, - dépôt et gravure d'un niveau conducteur opaque (9); - et seconde gravure du niveau semi-conducteur (7)-isolant de grille (8) en utilisant le masque du niveau conducteur opaque (9).

Description

PROCEDE DE FABRICATION DE MATRICE ACTIVE TFT POUR
ECRAN DE SYSTEME DE PROJECTION
La présente invention concerne un procédé de fabrication à quatre niveaux de masquage d'une matrice active d'un écran à cristaux liquides dont les transistors de commande sont du type grille dessus.
L'écran à cristaux liquides obtenu par ce procédé est particuliérement bien adapté pour des utilisations dans des systèmes de visualisation en projection.
Les écrans à cristaux liquides à vision directe ou à projection sont en général composés de lignes (lignes de sélection) et colonnes (lignes de données) aux intersections desquelles sont situées les électrodes de pixel connectées au travers des transistors à ces lignes.
Les grilles de ces transistors forment les lignes de sélection et sont commandées par les circuits de commande périphériques qui balayent les lignes et rendent passants les transistors de chaque ligne en permettant, par les lignes de données connectées aux autres circuits de commande périphériques, de polariser les électrodes et modifier les propriétés optiques du cristal liquide compris entre ces électrodes et la contre-électrode (ou électrode de référence) permettant ainsi la formation d'images sur l'écran.
Les écrans à cristaux liquides utilisés dans des systèmes de projection sont soumis à de très fortes contraintes du fait de la puissance du faisceau de la lumière blanche nécessaire qui peut aller jusqu'à 300mW/cm2. Dans le cas qui nous intéresse ici où la matrice active est constituée de transistors à couches minces grille-dessus, pour que ceux-ci supportent ces contraintes, il est indispensable que le silicium qui est photoconducteur soit protégé du faisceau par un masque opaque, et qu'il y ait une capacité de stockage qui soit en parallèle avec la capacité du cristal liquide du pixel élémentaire.
Cependant, dans de tels écrans à cristaux liquides utilisables dans des systèmes à projection, il demeure de sérieux inconvénients parmi lesquels la forte résistance des colonnes en ITO ou les risques de coupure des niveaux en ITO.
La présente invention propose un procédé de fabrication simple et fiable, ne comportant que 4 niveaux de masquage, d'une matrice active à transistor en couches minces (TFT) en silicium amorphe aSi étagé directe qui respecte les contraintes évoquées plus haut tout en remédiant aux inconvénients des solutions existantes.
En effet, la présente invention concerne un procédé de fabrication d'écrans à matrice active constitué de pixels commandés par des transistors dont les sources et drains constituent une colonne ou une électrode de pixels, et la grille une ligne de sélection, et qui est caractérisé en ce qu'il comporte entre autres les étapes suivantes
- dépôt et gravure sur une plaque isolante transparente d'un premier niveau opaque afin de masquer le niveau semi-conducteur du transistor qui sera réalisé ; ce premier niveau étant de préférence conducteur pour réaliser une seule capacité de stockage et gravé de manière à réaliser une trame afin de pouvoir être polarisé par des circuits extérieurs
- dépôt d'une couche transparente isolante
- dépôt et gravure d'un conducteur transparent afin de réaliser des électrodes de pixels, les sources et drains et les pistes .de sortie extérieures
- dépôt sélectif sur les sources et drains d'espèces dopées permettant un contact ohmique, puis dépôt d'un matériau semiconducteur intrinsèque et d'un isolant de grille, et première gravure de l'ensemble de manière à ne pas recouvrir des pistes extérieures de la matrice active
- dépôt et gravure d'un niveau conducteur opaque réalisant les lignes de la matrice active ainsi que les grilles des transistors;;
- et seconde gravure du niveau semiconducteur - isolant de grille en utilisant le masque du niveau conducteur opaque.
De préférence, un masque opaque masquant les parties semiconductrices de la matrice active est gravé sur la contre-électrode.
Un perfectionnement de ce procédé consiste en ce que lors de la première gravure de la bicouche semi-conducteur et isolant de grille, des trous sont prévus au travers de cette couche de manière à établir des contacts entre la couche conductrice transparente et le niveau conducteur opaque.
On peut, d'autre part, ajouter une étape supplémentaire consistant à passiver le tout par un dépôt d'une couche d'isolant à travers, par exemple, un masque métallique préservant ainsi les contacts nécessaires à la commande de la matrice active.
La présente invention concerne aussi un écran plat réalisé par ce procédé.
La présente invention sera mieux comprise et des avantages supplémentaires apparaîtront à la lecture de la description qui va suivre illustrée par les figures suivantes
- les figures la à id représentent un exemple d'un mode de réalisation selon l'invention;
- la figure 2 représente une vue planaire d'un pixel obtenue par le procédé de la figure précédente; et
- la figure 3 représente une vue planaire d'un pixel obtenu par un procédé selon l'invention dit avec redondance.
Comme le montre la figure la, les premières et secondes étapes du procédé de fabrication de TFT grille-dessus selon l'invention consistent à déposer puis graver un niveau opaque 1 (premier niveau de masquage), par exemple métallique comme du titane Ti ou du chrome Cr sur une épaisseur de l'ordre de 100 à 200nm, par pulvérisation cathodique sur le substrat transparent 2, qui peut être en verre. La fonction de ce niveau opaque est de masquer à la lumière incidente du système de projection la partie semi-conductrice du transistor, mais aussi, à condition que ce niveau opaque soit conducteur, de servir d'armature à la capacité de stockage formée par l'électrode de pixel et ce niveau conducteur opaque. La trame alors obtenue constitue un plan de masse opaque et peut être polarisée à partir de pistes périphériques.
Afin d'augmenter cette capacité de stockage, on peut effectuer, au cours d'une étape intermédiaire, un dépôt d'une couche conductrice transparente sur l'ensemble du substrat, avant ou après le niveau opaque 1.
Au cours d'une troisième étape de fabrication, une couche 3 d'un matériau isolant transparent (silice SiO2 ou un diélectrique équivalent) est déposé et recouvre l'ensemble du réseau opaque conducteur réalisé au cours de l'étape précédente. Cette couche constitue l'isolant de la capacité de stockage évoquée plus haut. Seules les extrémités des pistes du niveau conducteur 1 ne sont pas recouvertes dans le cas où l'on désire polariser ce réseau. Ce dépôt peut se faire par dépôt chimique en phase vapeur assisté par plasma (PECVD) ou par dépôt chimique en phase vapeur à pression atmosphérique (APCVD) sur une épaisseur de l'ordre 0,5 à 1 IJm.
Les quatrièmes et cinquièmes étapes du procédé selon l'invention consistent à déposer puis graver sur cette couche isolante 3 un niveau conducteur transparent, qui peut être par exemple de l'ITO (Oxyde d'lndium et d'Etain) déposé par pulvérisation cathodique sur une épaisseur de l'ordre de 1 500 à 2500 . La résistance par carré devra être la plus faible possible. En effet, ce niveau doit être gravé pour réaliser les colonnes sources 4, les drains-électrodes de pixels 5 ainsi que les piste de sortie 6 pour les connexions extérieures de la matrice active. Cette étape nécessite un second niveau de masquage pour la photogravure.
La sixième étape est représentée par la figure 1c et consiste à déposer trois niveaux. Le premier niveau crée le contact ohmique source-drain par bombardement d'ions Phosphore (P+) issus d'un flash plasma de PH3 par exemple. Le second niveau déposé est le niveau semi-conducteur 7, comme par exemple du silicium amorphe a-Si sur une épaisseur de l'ordre de 500 , et le troisième niveau est l'isolant 8, comme par exemple du nitrure de silicium SiN sur une épaisseur de l'ordre de 2000 à 3000Â. Ces trois couches peuvent être déposées dans une même étape de PECVD à une température maximale de l'ordre de 200 à 2500C telle qu'elle ne dégrade pas la surface de l'ITO.
Au cours d'une septième étape, cette tri-couche est gravée (troisième niveau de masquage) afin de former les trous (vias) pour accéder aux pistes de sorties et aux colonnes dans le cas de l'option redondance, c'est-à-dire dans le cas de contact entres les niveaux ITO 4, 5 et 6 et les niveaux métal 9 à venir. Cette étape se fait par gravure ionique (RIE pour "Reactive lon Etching") pour obtenir une pente douce des vias.
La huitième étape du procédé est représentée sur la figure id et consiste à déposer un niveau conducteur 9 comme par exemple de l'aluminium Al, du molybdène Mo ou du chrome Cr par pulvérisation cathodique sur une épaisseur de l'ordre de 2000 à 4000À. Lors d'une neuvième étape du procédé, le niveau conducteur 9 subit une étape de photolithographie (quatrième niveau de masquage) puis de gravure, pour former les lignes de la matrice, les grilles du transistor.
Ce niveau conducteur pourra rester ou non en contact avec l'lao des pistes de sortie suivant le type d'adressage choisi. II pourra également être en contact sur une partie des colonnes ITO si l'on a choisi l'option redondance.
La neuvième étape consiste à graver la tri couche contact ohmique.semiconducteur 7-isolant 8 en utilisant comme masque le niveau conducteur 9 recouvert ou non de sa résine par voie sèche (RIE) de préférence.
Enfin, la dixième étape consiste à recouvrir l'ensemble d'une couche d'isolant (non représentée sur la figure) comme par exemple du
SiN ou du SiO d'épaisseur de l'ordre de 2000 à 5000 . Cette dernière couche non photolithogravée n'est pas obligatoire mais elle assure l'absence de courts-circuits éventuels entre les pixels ou les lignes et la contre-électrode. Elle peut être photolithogravée ou non. Dans ce cas, et dans ce type de technologie, I'accès aux pistes de la dalle TFT se fera par gravure du polyimide et du SiN de passivation lorsque la cellule sera assemblée, remplie de cristal liquide et scellée, la contre électrode servant de masque.
Sur les figures 2 et 3 qui représentent des vues planaires d'un pixel obtenu grâce à des modes de réalisation du procédé selon l'invention, les références correspondant aux différents niveaux de matériau des figures la à id ont été conservées. En effet, la figure id correspond à une coupe selon AA'A" sur les figures 2 et 3. Un masque opaque 12 de forme octogonale est gravé sur la contre-électrode afin de ne masquer à la lumière venant du côté de la contre-électrode que les parties semi-conductrices du transistor de commande. Sa forme peut aussi bien être ronde ou tout autre. La colonne 3 comporte une patte 10 contournant la langue 11 de l'électrode 5 formant le drain du transistor pour plus d'efficacité du transistor.Cette patte n'apparaît pas sur les figures la à ld pour plus de clarté, de même que les pistes de sortie 6 des figures lb à id n'ont pas été représentées sur les figures 2a et 2b.
Les lignes sont réalisées par l'empilement niveau semi-conducteur 7isolant de grille 8-grille 9.
La figure 3 est équivalente à la figure 2 sauf que celle-ci fait apparaître l'option redondance qui consiste à graver un trou 12 (vias) dans les niveaux semi-conducteurs 7-isolant de grille 8 lors de la septième étape du procédé afin de mettre en contact le niveau ITO 4 avec le niveau métal 9. Cette mise en contact offre le double avantage de diminuer la résistivité des colonnes (la résistivité de l'ITO est supérieure à la résistivité du molybdène ou de l'aluminium), et d'assurer la continuité de la colonne 4 si l'ITO se trouve coupé entre deux vias.
La présente invention s'applique à tous les écrans à cristaux liquides dont la matrice active est constituée de transistors dits à grilledessus, mais en particulier à ceux utilisés dans des systèmes de visualisation par projection.

Claims (14)

REVENDICATIONS
1. Procédé de fabrication d'écrans à matrice active constitué de pixels commandés par des transistors dont les sources et drains constituent une colonne ou une électrode de pixels, et la grille une ligne de sélection, caractérisé en ce qu'il comporte entre autres les étapes suivantes
- dépôt et gravure sur une plaque isolante transparente (2) d'un premier niveau opaque (1) afin de masquer le niveau semiconducteur (7) du transistor qui sera réalisé;
- dépôt d'une couche transparente isolante (3)
- dépôt et gravure d'un conducteur transparent (7) afin de réaliser les électrodes de pixels (5), les sources et drains (4) et les pistes de sortie extérieures (6);;
- dépôt sélectif sur les sources et drains d'espèces dopées permettant un contact ohmique, puis dépôt d'un matériau semiconducteur intrinsèque et d'un isolant de grille (8), et première gravure de l'ensemble de manière à ne pas recouvrir des pistes extérieures (6) de la matrice active ainsi que les grilles des transistors,
- dépôt et gravure d'un niveau conducteur opaque (9) réalisant les lignes de la matrice active
- et seconde gravure du niveau semi-conducteur (7)-isolant de grille (8) en utilisant le masque du niveau conducteur opaque (9).
2. Procédé selon la revendication 1, caractérisé en ce qu'un masque opaque (12) masquant les parties semiconductrices de la matrice active est gravé sur la contre-électrode.
3. Procédé selon les revendications 1 ou 2, caractérisé en ce que le premier niveau opaque est conducteur afin de réaliser une capacité de stockage.
4. Procédé selon la revendication 3, caractérisé en ce que ce niveau conducteur opaque est gravé de manière à réaliser une trame afin de pouvoir être polarisé par des circuits extérieurs.
5. Procédé selon l'une quelconque des revendications 3 ou 4, caractérisé en ce qu'une couche conductrice transparente est déposée avant ou après le premier niveau opaque (1).
6. Procédé selon l'une quelconque des revendications précédentes, caractérisé en ce que lors de la première gravure de la bicouche semi-conducteur (7) et isolant de grille (8), des trous (12) sont prévus au travers de cette bicouche de manière à établir des contacts (12) entre la couche conductrice transparente (4, 5, 6) et le niveau conducteur opaque (9).
7. Procédé selon l'une quelconque des revendications précédentes, caractérisé en ce qu'une étape supplémentaire consiste à passiver le tout par un dépôt d'une couche d'isolant, ne laissant dépasser que les contacts nécessaires à la commande de la matrice active.
8. Procédé selon l'une quelconque des revendications précédentes, caractérisé en ce que le premier niveau opaque est réalisé en titane, chrome, molybdène ou aluminium sur une épaisseur comprise entre 100 et 200nm.
9. Procédé selon l'une quelconque des revendications précédentes, caractérisé en ce que la couche transparente isolante est constituée par de l'oxyde de silicium ou du nitrure de silicium sur une épaisseur comprise entre 0,5 et 1 'jm.
10. Procédé selon l'une quelconque des revendications précédentes, caractérisé en ce que le niveau conducteur transparent est réalisé en oxyde d'indium et d'étain sur une épaisseur comprise entre 1500 et 2500 .
11. Procédé selon l'une quelconque des revendications précédentes, caractérisé en ce que le semi-conducteur est du silicium amorphe sur une épaisseur de l'ordre de 500 .
12. Procédé selon l'une quelconque des revendications précédentes, caractérisé en ce que l'isolant de grille est constitué par du nitrure de silicium ou de l'oxyde de silicium sur une épaisseur de l'ordre de 2000 à 4000À.
13. Procédé selon l'une quelconque des revendications précédentes, caractérisé en ce que le métal de grille est constitué par du molybdène, de l'aluminium, du titane ou du chrome sur une épaisseur de l'ordre de 2000 à 4000Â.
14. Ecran à cristaux liquides, caractérisé en ce qu'il est réalisé par un procédé selon les revendications précédentes.
FR9504187A 1995-04-07 1995-04-07 Procede de fabrication de matrice active tft pour ecran de systeme de projection Expired - Fee Related FR2732781B1 (fr)

Priority Applications (7)

Application Number Priority Date Filing Date Title
FR9504187A FR2732781B1 (fr) 1995-04-07 1995-04-07 Procede de fabrication de matrice active tft pour ecran de systeme de projection
KR1019970707142A KR19980703742A (ko) 1995-04-07 1996-04-05 화상 투영 스크린용의 액티브 박막 매트릭스 제조 방법
AU55044/96A AU5504496A (en) 1995-04-07 1996-04-05 Method for making a tft active matrix for a projection system screen
PCT/FR1996/000521 WO1996031799A1 (fr) 1995-04-07 1996-04-05 Procede de fabrication de matrice active tft pour ecran de systeme de projection
US08/930,843 US6174745B1 (en) 1995-04-07 1996-04-05 Method for making a TFT active matrix for a protection system screen
EP96912073A EP0819263A1 (fr) 1995-04-07 1996-04-05 Procede de fabrication de matrice active tft pour ecran de systeme de projection
JP8530048A JPH11503839A (ja) 1995-04-07 1996-04-05 画像投写型スクリーン用tftアクティブ・マトリックスの製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9504187A FR2732781B1 (fr) 1995-04-07 1995-04-07 Procede de fabrication de matrice active tft pour ecran de systeme de projection

Publications (2)

Publication Number Publication Date
FR2732781A1 true FR2732781A1 (fr) 1996-10-11
FR2732781B1 FR2732781B1 (fr) 1997-06-20

Family

ID=9477889

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9504187A Expired - Fee Related FR2732781B1 (fr) 1995-04-07 1995-04-07 Procede de fabrication de matrice active tft pour ecran de systeme de projection

Country Status (7)

Country Link
US (1) US6174745B1 (fr)
EP (1) EP0819263A1 (fr)
JP (1) JPH11503839A (fr)
KR (1) KR19980703742A (fr)
AU (1) AU5504496A (fr)
FR (1) FR2732781B1 (fr)
WO (1) WO1996031799A1 (fr)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3701832B2 (ja) * 2000-02-04 2005-10-05 インターナショナル・ビジネス・マシーンズ・コーポレーション 薄膜トランジスタ、液晶表示パネル、および薄膜トランジスタの製造方法
US6566687B2 (en) * 2001-01-18 2003-05-20 International Business Machines Corporation Metal induced self-aligned crystallization of Si layer for TFT
DE102009007947B4 (de) * 2009-02-06 2014-08-14 Universität Stuttgart Verfahren zur Herstellung eines Aktiv-Matrix-OLED-Displays
CN102645799B (zh) * 2011-03-29 2015-01-07 京东方科技集团股份有限公司 一种液晶显示器件、阵列基板和彩膜基板及其制造方法
US10482305B1 (en) 2016-01-06 2019-11-19 Apple Inc. Electronic devices with thin-film masking layers

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0103523A1 (fr) * 1982-09-14 1984-03-21 Pierre Coissard Procédé de fabrication d'un écran d'affichage à base de transistors en couches minces et de condensateurs
EP0179914A1 (fr) * 1984-04-09 1986-05-07 Hosiden Corporation Element d'affichage a cristal liquide et son procede de production
EP0457328A2 (fr) * 1990-05-16 1991-11-21 Nippon Telegraph And Telephone Corporation Structure de matrice active pour les éléments d'affichage à cristaux liquides
EP0564337A1 (fr) * 1992-03-30 1993-10-06 France Telecom Ecran d'affichage à masque optique et procédé de réalisation de cet écran

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0697317B2 (ja) * 1984-04-11 1994-11-30 ホシデン株式会社 液晶表示器
GB9206086D0 (en) * 1992-03-20 1992-05-06 Philips Electronics Uk Ltd Manufacturing electronic devices comprising,e.g.tfts and mims
US5728592A (en) * 1992-10-09 1998-03-17 Fujitsu Ltd. Method for fabricating a thin film transistor matrix device
FR2702882B1 (fr) * 1993-03-16 1995-07-28 Thomson Lcd Procédé de fabrication de transistors à couches minces étagés directs.
US5796116A (en) * 1994-07-27 1998-08-18 Sharp Kabushiki Kaisha Thin-film semiconductor device including a semiconductor film with high field-effect mobility
JPH08184853A (ja) * 1994-12-27 1996-07-16 Sharp Corp アクティブマトリクス基板の製造方法およびアクティブマトリクス基板

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0103523A1 (fr) * 1982-09-14 1984-03-21 Pierre Coissard Procédé de fabrication d'un écran d'affichage à base de transistors en couches minces et de condensateurs
EP0179914A1 (fr) * 1984-04-09 1986-05-07 Hosiden Corporation Element d'affichage a cristal liquide et son procede de production
EP0457328A2 (fr) * 1990-05-16 1991-11-21 Nippon Telegraph And Telephone Corporation Structure de matrice active pour les éléments d'affichage à cristaux liquides
EP0564337A1 (fr) * 1992-03-30 1993-10-06 France Telecom Ecran d'affichage à masque optique et procédé de réalisation de cet écran

Also Published As

Publication number Publication date
AU5504496A (en) 1996-10-23
US6174745B1 (en) 2001-01-16
FR2732781B1 (fr) 1997-06-20
EP0819263A1 (fr) 1998-01-21
JPH11503839A (ja) 1999-03-30
WO1996031799A1 (fr) 1996-10-10
KR19980703742A (ko) 1998-12-05

Similar Documents

Publication Publication Date Title
EP0267824B1 (fr) Ecran de visualisation électrooptique à transistors de commande et procédé de réalisation
EP0524067B1 (fr) Structure d'écran à cristal liquide, à matrice active et à haute définition
CA1269162A (fr) Procede de fabrication d'un ecran d'affichage a matrice active a resistance de grille
FR2768239A1 (fr) Afficheur a cristaux liquides et procede de fabrication de celui-ci
EP1419533B1 (fr) Matrice active de transistors en couches minces ou tft pour capteur optique ou ecran de visualisation
FR2585863A1 (fr) Procede et structure pour dispositifs de visualisation a cristaux liquides adresses par matrice et transistors a couche mince.
FR2899982A1 (fr) Substrat de reseau, son procede de fabrication et dispositif d'affichage a cristaux liquides le comportant
FR2530057A1 (fr) Afficheur a cristaux liquides en matrice de points
FR2864640A1 (fr) Dispositif d'affichage a cristaux liquides de type trans-reflecteur et procede de fabrication de celui-ci
FR2585879A1 (fr) Depot et durcissement du titane de l'electrode de grille pour emploi dans des transistors inverses a effet de champ a couche mince
EP0200599B1 (fr) Procédé de réalisation d'éléments de commande non linéaire pour écran plat de visualisation électrooptique et écran plat réalisé selon ce procédé
FR2862141A1 (fr) Panneau d'affichage a cristaux liquides et son procede de fabrication
FR2702882A1 (fr) Procédé de fabrication de transistors à couches minces étagés directs.
FR2585864A1 (fr) Procede et structure pour dispositifs de visualisation a cristaux adresses par matrice a transistors a couche mince.
EP0564337B1 (fr) Ecran d'affichage à masque optique et procédé de réalisation de cet écran
EP0607350B1 (fr) Ecran Plat à Cristaux Liquides
FR2732781A1 (fr) Procede de fabrication de matrice active tft pour ecran de systeme de projection
FR2864638A1 (fr) Dispositif d'affichage a cristaux liquides et son procede de fabrication
EP1567911B1 (fr) Structure de matrice active pour ecran de visualisation et ecran comportant une telle matrice
EP0368733B1 (fr) Procédé de fabrication d'un écran d'affichage à matrice de transistors pourvus d'un masque optique
EP0842538B1 (fr) Procede de fabrication d'une matrice active pour ecran plat
EP0266252B1 (fr) Ecran de visualisation électrooptique à transistors de commande et procédé de réalisation
JP2910656B2 (ja) アクティブマトリクス液晶表示パネル及びその製造方法
FR2532116A1 (fr) Transistor a couche mince et dispositif d'affichage a cristaux liquides utilisant ce transistor
FR2594580A1 (fr) Procede de fabrication d'afficheur a cristaux liquides en matrice de points et afficheur ainsi fabrique

Legal Events

Date Code Title Description
TP Transmission of property
ST Notification of lapse