FR2703167A1 - Système de transmission de données utilisant des appareils électroniques possédant plusieurs protocoles de transmission. - Google Patents
Système de transmission de données utilisant des appareils électroniques possédant plusieurs protocoles de transmission. Download PDFInfo
- Publication number
- FR2703167A1 FR2703167A1 FR9403324A FR9403324A FR2703167A1 FR 2703167 A1 FR2703167 A1 FR 2703167A1 FR 9403324 A FR9403324 A FR 9403324A FR 9403324 A FR9403324 A FR 9403324A FR 2703167 A1 FR2703167 A1 FR 2703167A1
- Authority
- FR
- France
- Prior art keywords
- protocol
- data
- electronic device
- type
- transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G07—CHECKING-DEVICES
- G07F—COIN-FREED OR LIKE APPARATUS
- G07F7/00—Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
- G07F7/08—Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
- G07F7/10—Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means together with a coded signal, e.g. in the form of personal identification information, like personal identification number [PIN] or biometric data
- G07F7/1008—Active credit-cards provided with means to personalise their use, e.g. with PIN-introduction/comparison system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K7/00—Methods or arrangements for sensing record carriers, e.g. for reading patterns
- G06K7/0008—General problems related to the reading of electronic memory record carriers, independent of its reading method, e.g. power transfer
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K7/00—Methods or arrangements for sensing record carriers, e.g. for reading patterns
- G06K7/10—Methods or arrangements for sensing record carriers, e.g. for reading patterns by electromagnetic radiation, e.g. optical sensing; by corpuscular radiation
- G06K7/10009—Methods or arrangements for sensing record carriers, e.g. for reading patterns by electromagnetic radiation, e.g. optical sensing; by corpuscular radiation sensing by radiation using wavelengths larger than 0.1 mm, e.g. radio-waves or microwaves
- G06K7/10297—Methods or arrangements for sensing record carriers, e.g. for reading patterns by electromagnetic radiation, e.g. optical sensing; by corpuscular radiation sensing by radiation using wavelengths larger than 0.1 mm, e.g. radio-waves or microwaves arrangements for handling protocols designed for non-contact record carriers such as RFIDs NFCs, e.g. ISO/IEC 14443 and 18092
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06Q—INFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
- G06Q20/00—Payment architectures, schemes or protocols
- G06Q20/30—Payment architectures, schemes or protocols characterised by the use of specific devices or networks
- G06Q20/34—Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
- G06Q20/341—Active cards, i.e. cards including their own processing means, e.g. including an IC or chip
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06Q—INFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
- G06Q20/00—Payment architectures, schemes or protocols
- G06Q20/30—Payment architectures, schemes or protocols characterised by the use of specific devices or networks
- G06Q20/34—Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
- G06Q20/355—Personalisation of cards for use
- G06Q20/3552—Downloading or loading of personalisation data
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06Q—INFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
- G06Q20/00—Payment architectures, schemes or protocols
- G06Q20/38—Payment protocols; Details thereof
- G06Q20/40—Authorisation, e.g. identification of payer or payee, verification of customer or shop credentials; Review and approval of payers, e.g. check credit lines or negative lists
- G06Q20/409—Device specific authentication in transaction processing
- G06Q20/4097—Device specific authentication in transaction processing using mutual authentication between devices and transaction partners
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/072—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips the record carrier comprising a plurality of integrated circuit chips
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Business, Economics & Management (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Accounting & Taxation (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Networks & Wireless Communication (AREA)
- Strategic Management (AREA)
- General Business, Economics & Management (AREA)
- Health & Medical Sciences (AREA)
- Artificial Intelligence (AREA)
- Computer Vision & Pattern Recognition (AREA)
- Computer Security & Cryptography (AREA)
- Toxicology (AREA)
- Computer Hardware Design (AREA)
- Finance (AREA)
- Electromagnetism (AREA)
- General Health & Medical Sciences (AREA)
- Communication Control (AREA)
- Credit Cards Or The Like (AREA)
Abstract
Dans un système de transmission de données, une carte à circuit intégré (1) est activée par un signal d'un dispositif terminal, après quoi l'émission/réception des données a lieu. La carte (1) possède une unité centrale de traitement (11) qui délivre des données prédéterminées de "réponse à positionnement" après que la carte a été activée et qui commande au moins deux protocoles, et une mémoire (12) mémorisant des informations sur le type de protocole afin de déterminer le protocole à utiliser. L'unité (11) est activée au moment de l'activation de la carte à circuit intégré, renouvelle les informations sur le type de protocole lors de la délivrance des données de "réponse à positionnement" et ramène les informations sur le type de protocole qui ont été renouvelées aux informations initiales en réponse à l'émission/réception des données.
Description
La présente invention concerne un système de transmission de données permettant de réaliser l'émission/réception de données selon un protocole de transmission prédéterminé entre le dispositif de lecture/écriture de carte d'un dispositif terminal et une carte à circuit intégré connectée au dispositif de lecture/ écriture.
Ces dernières années, comme support d'enregistrement/traitement de données portatif s'utilisant dans diverses applications, une carte à circuit intégré incorporant une puce à circuit intégré qui possède une mémoire de données non volatile et un élément de commande tel qu'une unité centrale de traitement (CPU) permettant de commander la mémoire de données a retenu vivement l'intérêt.
On insère généralement une carte à circuit intégré de ce type dans un dispositif terminal, la carte se connectant au dispositif terminal par l'intermédiaire d'un dispositif de lecture/écriture de carte prévu dans le dispositif terminal, de sorte qu'on réalise une fonction prédéterminée, par exemple une fonction de transaction.
Cette fonction d'application est, généralement, initialisée de manière que des données d'instruction soient envoyées par le dispositif terminal à la carte à circuit intégré. La carte à circuit intégré est conçue de la manière suivante. Ainsi, la carte à circuit intégré reçoit les données d'instruction provenant du dispositif terminal via le dispositif de lecture/écriture de carte, elle décode un code de fonction inclus dans les données d'instruction, elle effectue un traitement correspondant au code de fonction, puis elle renvoi des données représentant le résultat du traitement comme données de réponses au dispositif terminal par l'intermédiaire du dispositif de lecture/écriture de carte.
Dans ce cas, la carte à circuit intégré effectue généralement l'émissionl réception de données en relation avec le dispositif de lecture/écriture selon un protocole de transmission qui est une norme de transmission de données définie dans la norme ISO/IEC 7816-3 connue.
Actuellement, lorsque la carte à circuit intégré porte plusieurs protocoles de transmission différents, à savoir lorsque la carte à circuit intégré possède plusieurs protocoles afin de pouvoir travailler avec plusieurs systèmes d'application pour des services ou des transactions pouvant être effectués à l'aide de la carte à circuit intégré, la carte à circuit intégré peut être utilisée en commun dans ces différentes applications par simple commutation entre les protocoles de transmission. En d'autres termes, on peut appliquer de façon commune la carte à circuit intégré à ces systèmes.
Dans un système de transmission de données tel que celui révélé dans la technique antérieure par exemple par la publication de demande de brevet japonais (KOKAI) n0 4-321 192, lorsqu'il faut commuter entre plusieurs protocoles de transmission en fonction d'une application, il existe un procédé appelé PTS (sélection du type de protocole), qui est défini par la norme ISO/IEC 7816-3. Selon le procédé PTS, lorsque plusieurs protocoles de transmission sont portés par une seule carte à circuit intégré, un protocole de transmission destiné à être utilisé par défaut est toujours déterminé dans l'état initial. Ainsi, lorsqu'un protocole de transmission autre que le protocole par défaut doit être utilisé dans la carte à circuit intégré, il faut utiliser le procédé PTS, et il faut choisir le protocole de transmission à utiliser parmi les différents protocoles contenus.
Comme procédé de sélection d'un protocole de transmission à utiliser, on considère le procédé suivant. Ainsi, des informations de priorité concernant plusieurs protocoles de transmission sont mémorisées dans une mémoire non volatile (par exemple une EEPROM) de la carte à circuit intégré, et ces informations de priorité sont réécrites par une instruction spéciale visant à placer le protocole de transmission utilisé dans la carte à circuit intégré elle-même comme ayant la première priorité, si bien que ce protocole de transmission est toujours utilisé comme protocole par défaut.
Toutefois, pour pouvoir utiliser les techniques ci-desssus définies, il faut que les mêmes conditions d'émission/réception de l'instruction de mise en oeuvre du procédé PTS ou de l'instruction spéciale de changement de la priorité soient utilisées dans les systèmes d'application. On note en particulier que, lorsque les cadences de transmission de données des systèmes diffèrent entre elles, ces techniques ne peuvent pas être employées.
C'est un but de la présente invention de produire un système de transmission de données dans lequel, lorsqu'une carte à circuit intégré contient plusieurs protocoles de transmission, même lorsque les conditions de transmission, par exemple les cadences de transmission de données, respectivement utilisées dans les protocoles de transmission diffèrent les unes des autres, on peut sélectivement utiliser les protocoles de transmission.
Un autre but de l'invention est de produire un système de transmission de données dans lequel le nombre des accès effectué à une mémoire (EEPROM ou autres) d'une carte à circuit intégré lors de la commutation de protocoles de transmission peut être diminué, ce qui augmente la durée de vie de la mémoire.
Selon le premier aspect de l'invention, il est proposé un système de transmission de données dans lequel un premier appareil électronique et un deuxième appareil électronique sont connectés par l'intermédiaire d'une ligne de transmission de signaux, le deuxième appareil électronique démarre en réponse à un signal venant du premier appareil électronique, et l'émission/réception de données est ensuite réalisée entre les premier et deuxième appareils électroniques, où le deuxième appareil électronique comprend un moyen de commande de protocoles servant à commander au moins deux protocoles, un moyen de mémorisation servant à mémoriser des informations de détermination de protocoles qui déterminent un protocole à utiliser parmi les protocoles, un moyen servant à transmettre des données ATR (réponse à repositionnement) comportant les informations de détermination de protocoles au premier appareil électronique en réponse à un signal venant du premier appareil électronique, un moyen de renouvellement servant à renouveler les informations de détermination du deuxième appareil électronique, et un moyen de renvoi servant à renvoyer les informations de détermination de protocoles en réponse à l'émission/réception de données.
Selon le deuxième aspect de l'invention, il est proposé un système de transmission de données dans lequel un premier appareil électronique et un deuxième appareil électronique sont connectés par l'intermédiaire d'une ligne de transmission de signaux, le deuxième appareil électronique démarre en réponse à un signal venant du premier appareil électronique, et l'émission/réception de données est ensuite réalisée entre les premier et deuxième appareils électroniques, où le deuxième appareil électronique comprend un moyen de commande de protocoles servant à commander au moins deux protocoles, un moyen de mémoirisation servant à mémoriser des informations de détermination de protocoles qui déterminent un protocole à utiliser parmi les protocoles, un moyen servant à transmettre des données ATR (réponse à repositionnement) comportant les informations de détermination de protocoles au premier appareil électronique en réponse à un signal venant du premier appareil électronique, un moyen de renouvellement servant à renouveler les informations de détermination du deuxième appareil électronique, et un moyen de renvoi servant à ramener le protocole déterminé à un état initial en réponse à l'émission de données d'instruction.
Selon le troisième aspect de l'invention, il est produit un système de transmission de données dans lequel un premier appareil électronique et un deuxième appareil électronique sont connectés par l'intermédiaire d'une ligne de transmission de signaux, le deuxième appareil électronique peut être activé par une tension d'activation appliquée en provenance du premier appareil électronique et démarrer en réponse à un signal de repositionnement venant du premier appareil électronique, et l'émission/réception de données est effectuée ensuite entre les premier et deuxième appareils électroniques, où le deuxième appareil électronique comprend un moyen de détection servant à déterminer si le deuxième appareil électronique a démarré à la réception de la tension d'activation de nouveau ou a démarré en réponse au signal de repositionnement seulement, un moyen de commande de protocoles servant à commander au moins deux protocoles, un moyen de mémorisation servant à mémoriser des informations de détermination de protocoles qui déterminent un protocole à utiliser parmi les protocoles, et un moyen de commande servant à effectuer la commande de façon qu'un protocole fondé sur les informations de détermination de protocoles soit utilisé lorsqu'un résultat de détection du moyen de détection représente le fait que le deuxième appareil électronique a démarré à la réception de la tension d'activation de nouveau, et qu'un protocole différent du protocole fondé sur les informations de détermination de protocoles soit fixé lorsque le deuxième appareil électronique a démarré en réponse au signal de repositionnement seulement.
Selon le quatrième aspect de l'invention, il est produit un système de transmission de données dans lequel un premier appareil électronique et un deuxième appareil électronique sont connectés par l'intermédiaire d'une ligne de transmission de signaux, le deuxième appareil électronique est activé en réponse à un signal d'activation de base venant du premier appareil électronique ou démarre en réponse à un signal de repositionnement venant du premier appareil électronique, et l'émission/réception de données est effectuée ensuite entre les premier et deuxième appareils électroniques, où le deuxième appareil électronique comprend un moyen de détection servant à déterminer si le deuxième appareil électronique a démarré à la réception du signal d'activation de base de nouveau ou a démarré du fait de la variation du signal de repositionnement seulement, un moyen de commande de protocoles servant à commander au moins deux protocoles, un moyen de mémorisation servant à mémoriser des informations de détermination de protocoles qui déterminent un protocole à utiliser parmi les protocoles, un moyen de commande servant à effectuer la commande de façon qu'un protocole fondé sur les informations de détermination de protocoles soit utilisé lorsqu'un résultat de détection du moyen de détection représente le fait que le deuxième appareil électronique a démarré à la réception du signal d'activation de base de nouveau, et qu'un protocole différent du protocole fondé sur les informations de détermination de protocoles soit utilisé lorsque le deuxième appareil électronique a démarré en réponse au signal de repositionnement seulement, un moyen de comparaison servant à comparer le protocole utilisé avec le protocole correspondant aux informations de détermination de protocoles, et un moyen de renouvelement servant à renouveler les informations de détermination de protocoles dans le seul cas où il a été confirmé lors de la comparaison effectuée par le moyen de comparaison que les deux protocoles ne coïncident pas l'un avec l'autre.
Selon le premier aspect, le protocole de transmission à utiliser est changé à chaque fois que le deuxième appareil électronique (par exemple la carte à circuit intégré) démarre. A ce moment, le protocole à utiliser est maintenu par application d'une instruction à l'entrée du deuxième appareil électronique. De cette manière, lorsque le deuxième appareil électronique contient plusieurs protocoles, les protocoles de transmission peuvent être commutés indépendamment de la différence qui existe entre les conditions de transmission respectivement utilisées dans les protocoles.
Selon le deuxième aspect, alors que le protocole à utiliser est changé à chaque fois que le deuxième appareil électronique démarre, cette opération de changement est effectuée lorsque le deuxième appareil électronique délivre des données ATR. De cette manière, on peut obtenir le même effet que celui décrit selon le premier aspect.
Selon le troisième aspect, un protocole par défaut et d'autres protocoles sont sélectivement utilisés en fonction d'un résultat obtenu par contrôle du fait que le deuxième appareil électronique a démarré à la réception d'une tension d'activation fournie au deuxième appareil électronique. De cette manière, on peut obtenir le même effet que celui décrit selon le premier aspect, et on peut réduire le nombre d'accès effectués à la mémoire (EEPROM, ou autres) lors de la commutation des protocoles.
Selon le quatrième aspect, comme pour le troisième aspect, même si un protocole par défaut et d'autres protoles sont sélectivement utilisés en fonction d'un résultat obtenu par contrôle du fait que le deuxième appareil électronique a démarré par application d'une tension d'activation à ce deuxième appareil électronique, le système de transmission de données possède en outre une fonction qui consiste à maintenir un protocole devant être utilisé. De cette manière, on peut obtenir le même effet que celui décrit pour le troisième aspect.
La description suivante, conçue à titre d'illustration de l'invention, vise à donner une meilleure compréhension de ses caractéristiques et avantages ; elle s appuie sur les dessins annexés, parmi lesquels:
la figure 1 est un schéma fonctionnel simplifié montrant la disposition d'un appareil de traitement de carte selon un mode de réalisation de l'invention;
la figure 2 est un schéma fonctionnel simplifié montrant le montage électrique d'une carte à circuit intégré;
la figure 3 est une vue servant à expliquer l'unité de mémorisation de commutation de protocoles d'une mémoire de données;
la figure 4 est un organigramme servant à expliquer le traitement de transmission de données selon le premier mode de réalisation de l'invention;
les figures SA et 5B sont des diagrammes temporels servant à expliquer le fonctionnement du mode de réalisation de la figure 4;;
la figure 6 est un organigramme servant à expliquer le fonctionnement du deuxième mode de réalisation de l'invention; et
la figure 7 est un organigramme servant à expliquer le fonctionnement du dispositif terminal représenté sur la figure 1.
la figure 1 est un schéma fonctionnel simplifié montrant la disposition d'un appareil de traitement de carte selon un mode de réalisation de l'invention;
la figure 2 est un schéma fonctionnel simplifié montrant le montage électrique d'une carte à circuit intégré;
la figure 3 est une vue servant à expliquer l'unité de mémorisation de commutation de protocoles d'une mémoire de données;
la figure 4 est un organigramme servant à expliquer le traitement de transmission de données selon le premier mode de réalisation de l'invention;
les figures SA et 5B sont des diagrammes temporels servant à expliquer le fonctionnement du mode de réalisation de la figure 4;;
la figure 6 est un organigramme servant à expliquer le fonctionnement du deuxième mode de réalisation de l'invention; et
la figure 7 est un organigramme servant à expliquer le fonctionnement du dispositif terminal représenté sur la figure 1.
On va maintenant décrire un mode de réalisation de l'invention en relation avec les dessins annexés.
La figure 1 est un schéma fonctionnel montrant la disposition générale d'un système de transmission de données selon ce mode de réalisation, auquel l'invention est appliquée, à savoir un appareil de traitement de carte dans lequel une carte à circuit intégré 1 est combinée avec un dispositif terminal 10, tel qu'un système bancaire ou un système d'achat.
Comme représenté sur la figure 1, lorsqu'on insère la carte à circuit intégré 1 dans le dispositif terminal 10, l'unité de contact (qui sera décrite ci-après) de la carte à circuit intégré 1 se connecte à l'unité de contact d'un dispositif de lecture/écriture de carte 2, et la carte à circuit intégré 1 reçoit une tension de la part d'une alimentation électrique prévue dans le dispositif terminal 10, via le dispositif de lecture/écriture 2. Dans le même temps, la carte à circuit intégré 1 se connecte à une unité de commande 3 constituée par une unité centrale de traitement (CPU).
L'unité de commande 3 est connectée à un clavier 4, un afficheur du type tube cathodique (CRT) 5, une imprimante 6, et une unité de disquette 7, de façon à constituer le dispositif terminal 10.
La figure 2 montre la disposition de la carte à circuit intégré 1. La carte à circuit intégré 1 est constituée par une CPU 1 1 faisant fonction d'unité de commande, une mémoire de données non volatile programmable 12, une mémoire de travail 13, une mémoire de programme 14, et une unité de contact 15 servant à établir le contact électrique avec le dispositif de lecture/écriture 2. Parmi ces éléments constituants, la CPU 11, la mémoire de données 12, la mémoire de travail 13 et la mémoire de programme 14, lesquelles sont entourées par une ligne en trait interrompu sur la figure 2, sont constituées d'un dispositif semiconducteur formant une seule puce et sont encastrées dans le corps principal de la carte à circuit intégré.Selon une autre possibilité, la partie entourée par la ligne en trait interrompu peut être constituée par combinaison de deux puces à circuit intégré, ou plus.
La mémoire de données 12 est utilisée pour mémoriser diverses données et est constituée par exemple par une EEPROM (mémoire morte programmable électriquement effaçable) ou autre. La mémoire de travail 13 est une mémoire, par exemple une mémoire vive, servant à mémoriser temporairement des données de traitement utilisées lorsque la CPU 11 effectue le traitement des données. La mémoire de programme 14 est constituée par exemple d'une mémoire morte à masque et mémorise un programme destiné à la CPU 11.
Le dispositif 2 de lecture/écriture de carte effectue l'émission/réception de données de code de fonction ou de données de traitement entre la carte à circuit intégré 1 et l'unité de commande 3, et elle a pour fonction de réaliser une opération de réponse à des instructions pour la carte à circuit intégré 1, selon une correspondance univoque, à partir d'une macro-instruction venant de l'unité de commande 3.
Sur la base de l'ensemble ainsi présenté, on va décrire le fonctionnement du premier mode de réalisation en se reportant à l'organigramme de la figure 4 et aux diagrammes temporels des figures SA et 5B. On note que, dans ce mode de réalisation, on utilise, au titre des protocoles de transmission portés par la carte à circuit intégré 1, deux types de protocoles, A et B. Les cadences de transmission de données ATR (réponse à repositionnement) correspondant aux protocoles A et B sont différentes l'une de l'autre.
La mémoire de données 12 comporte une zone de mémoire prévue pour mémoriser un "commutateur de protocoles S1" servant à déterminer un protocole utilisé dans la carte à circuit intégré 1 et une zone de mémoire prévue pour mémoriser une donnée d'ordre de priorité (D), qui détermine la priorité entre les protocoles.
On va décrire ci-dessous la structure et le rôle du "commutateur de protocoles S1".
Alors que le "commutateur de protocoles S1" est réalisé par la mémoire de données (EEPROM) 12, le contenu du "commutateur de protocoles" est toujours réécrit. Puisque le nombre d'opérations de réécriture est inversement proportionnel à la durée de vie de la mémoire de données 12, le nombre maximal d'opérations de réécriture autorisé par la mémoire de données 12 pose un problème.
Pour la partie de mémorisation destinée au "commutateur de protocoles S1", on utilise, comme représenté sur la figure 3, par exemple 16 octets, à savoir de '0000' à '000F' de la mémoire de données 12. A l'initialisation, cette zone est entièrement positionnée pour donner 'FF'. Dans cet état, le protocole A est pris comme protocole courant.
Les valeurs suivantes sont respectivement affectées aux protocoles.
'00':protocole A
'01': protocole B.
'01': protocole B.
Lorsqu'il doit être fait référence au contenu du "commutateur de protocoles SI", on fait une recherche dans la zone de mémorisation dans laquelle le "commutateur de protocoles" est mémorisé, entre l'adresse $000F et l'adresse $0000. Si, en résultat, on n'a trouvé ni '00', ni '01', il est alors reconnu qu'un protocole initial du type par défaut (dans ce mode de réalisation, le protocole A) est désigné. Si l'on trouve '00' ou '01', le protocole correspondant à la valeur trouvée est utilisé comme protocole par défaut.
On va maintenant décrire l'opération de transmission de données utilisant le système ci-dessus mentionné alors que le protocole a été sélectivement utilisé.
Tandis que la carte à circuit intégré 1 est insérée dans le dispositif 2 de lecture/écriture de carte, la carte à circuit intégré 1 reçoit, à l'étape S1, via des contacts respectifs de l'unité de contact 15, une tension de fonctionnement (Vcc) est représentée en (a) sur la figure SA et un signal d'horloge. Ensuite, à l'étape S2, un signal de repositionnement présenté en (b) sur la figure SA est envoyé par le dispositif 2 de lecture/écriture de carte de façon à satisfaire une séquence d'activation électrique définie par la norme ISO/IEC 7816-3 et, ainsi, faire démarrer le fonctionnement de la carte à circuit intégré 1.Lorsque la carte à circuit intégré 1 a démarré, un programme interne mémorisé dans la mémoire de programme 14 commence, à l'étape S3, la carte à circuit intégré 1 copie le contenu d'un "commutateur de protocoles S1" de la mémoire de données 12 en une position prédéterminée ou le commutateur de protocoles S2 de la mémoire de travail incorporée 13 et elle se reporte à son contenu à l'étape S4. A l'étape S5, il est vérifié si le contenu du "commutateur de protocoles S2" est positionné dans le protocole A ou B.
Après cela, lorsque ce protocole de transmission positionné est le protocole A, l'organigramme passe à l'étape S7 pour transmettre au dispositif 2 de lecture/écriture de carte, à une cadence de transmission correspondante, les données ATR correspondant au protocole A. Avant cela, la carte à circuit intégré 1 effectue un traitement d'autodiagnostic pendant une période d'autodiagnostic, indiquée en (c) sur la figure SA, afin de vérifier les fonctions des registres et des mémoires vives de la carte à circuit intégré 1. Après que les données ATR ont été transmises, dans la carte à circuit intégré 1, le contenu du "commutateur de protocoles S2" mémorisé à la position prédéterminée de la mémoire de travail (mémoire vive) 13 est changé en le protocole B.
Le processus d'autodiagnostic, tel qu'indiqué en (c) sur la figure SA, est exécuté pendant les périodes de maintien d'état inactif entre l'émission de l'octet
TO et l'émission de l'octet TA1, et entre l'émission de l'octet TA1 et l'émission de l'octet TB1. De plus, la période de changement du "commutateur de protocoles S2" est placée entre l'émission de l'octet TB1 et l'émission de l'octet TC1.
TO et l'émission de l'octet TA1, et entre l'émission de l'octet TA1 et l'émission de l'octet TB1. De plus, la période de changement du "commutateur de protocoles S2" est placée entre l'émission de l'octet TB1 et l'émission de l'octet TC1.
Si le protocole de transmission fixé dans le "commutateur de protocoles S9-" est le protocole B, l'organigramme passe à l'étape S6 afin d'émettre les données ATR correspondant au protocole B à destination du dispositif 2 de lecture/écriture de carte avec une cadence de transmission correspondante. A ce moment, la carte à circuit intégré 1, comme dans le protocole A, effectue un traitement d'autodiagnostic pendant les périodes d'autodiagnostic afin de vérifier les fonctions des registres et des mémoires vives de la carte à circuit intégré 1.
Les données ATR contiennent les données de protocoles devant être utilisées dans la carte à circuit intégré 1, et les données ATR sont envoyées au dispositif terminal dans lequel les données ATR sont identifiées.
Lorsque le traitement ci-dessus se termine de manière erronée, l'organigramme passe de l'étape S8 à l'étape S9. A ce moment, le traitement prend fin dans un état d'arrêt.
S'il ntv a pas d'erreur, l'organigramme passe de l'étape S8 à l'étape S10 pour transmettre une première instruction du dispositif terminal 10 à la carte à circuit 1 dans le protocole A ou B sur la base de l'un, correspondant, des éléments d'informations de protocoles respectivement inclus dans les données ATR des protocoles A et B définis par le commutateur de protocoles S2 mémorisé dans la mémoire vive RAM 13. Dans la carte à circuit intégré 1, le traitement reposant sur la première instruction est effectué, et les données du résultat de traitement obtenu sont transmises au dispositif 2 de lecture/écriture de carte dans le protocole B ou A défini par le "commutateur de protocoles S2" se trouvant dans la mémoire de travail 13.On note que, après que la carte à circuit intégré 1 a reçue la première instruction de la part du dispositif terminal 10 afin d'effectuer un traitement de données prédéterminé et une transmission de données, la carte à circuit intégré 1 renvoie le contenu du "commutateur de protocoles S2", à l'étape S11, de manière à positionner le contenu du protocole sur le contenu obtenu dans l'état initial. L'étape S11 est suivie par l'étape S1t'-, dans laquelle un traitement prédéterminé est défini par les données d'instruction.
Comme représenté sur la figure SA, le traitement de l'instruction est exécuté après que les données ATR ont été transmises, le contenu du "commutateur de protocoles" est renvoyé, et une première réponse est transmise. Dans ce cas, après que l'activation électrique suivante a été effectuée, le même protocole que celui utilisé pendant la transmission des données ATR est positionné dans un état courant.
Si une non-activation électrique, c'est-à-dire une opération de repositionnement (seul un signal de repositionnement est activé comme représenté en (b) sur la figure 5B) est effectuée sans exécution de l'émission/réception d'une instruction/réponse et l'exécution de l'émission de la première instruction sur la figure 5A, l'organigramme revient à l'étape SI de la figure 4. Par conséquent, le contenu du "commutateur de protocoles" n'est pas renvoyé. Pour cette raison, après que l'activation électrique suivante a été exécutée aux étapes SI à S4, un autre protocole (celui contenu ensuite) est positionné dans un état courant. Dans ce cas, le contenu du "commutateur de protocoles S2" passe du protocole A au protocole
B, comme représenté en (e) sur la figure 5B en réponse au signal de repositionnement indiqué en (b) sur la figure 5B.
B, comme représenté en (e) sur la figure 5B en réponse au signal de repositionnement indiqué en (b) sur la figure 5B.
Un procédé de renouvellement du contenu du "commutateur de protocoles S2" est le suivant. Ainsi, lorsque des données ATR sont transmises lors des étapes S6 et S7, une valeur qui représente un protocole ayant la priorité à la suite du protocole courant utilisé comme protocole par défaut est positionnée dans l'octet venant à la suite de l'octet auquel on S'est reporté. Lorsque, à l'étape S10, une première instruction est appliquée à l'entrée, une valeur représentant le protocole S2 utilisé courant est positionnée dans l'octet suivant.
Dans le premier mode de réalisation, le cas où une opération de repositionnement comporte une opération de coupure de la tension de fonctionnement (Vcc) a été décrite.
Au titre du deuxième mode de réalisation, on va décrire ci-après, en relation avec l'organigramme de la figure 6, le type de fonctionnement obtenu lorsqu'une deuxième opération de repositionnement et des opérations de repositionnement suivantes sont effectuées alors que la tension de fonctionnement (vcc) est maintenue.
Lorsque l'état de repositionnement cesse alors que la tension de fonctionnement (Vcc) est maintenue, la carte à circuit intégré 1 commence son fonctionnement. A ce moment, la carte à circuit intégré 1 se reporte à une zone prédéterminée (par exemple les 10 premiers octets) d'une mémoire de travail 13 faisant fonction de mémoire vive (RAM) à l'étape ST10, et la carte à circuit intégré 1 vérifie si la RAM 13 possède une configuration prédéterminée (par exemple données d'incrémentation à partir de '56' Hex).
Si la réponse est négative à l'étape ST10, l'organigramme passe à l'étape ST11 afin de faire accès à la mémoire de données 12, et les données positionnées au titre de l'élément par défaut dans une zone "commutateur de protocoles S1" de la mémoire de données 12 sont copiées en une position prédéterminée ou dans le commutateur de protocoles S2 de la mémoire de travail 13 (RAM) incorporée. Les données ATR d'un protocole correspondant à ces données sont transmises à un dispositif 2 de lecture/écriture de carte d'un dispositif terminal 10. Après cela, la configuration existant dans la zone prédéterminée de la mémoire de travail est changée en la configuration prédéterminée.
Inversement, si la réponse est positive à l'étape ST10, l'organigramme passe à l'étape ST12 afin de transmettre des données ATR correspondant à un protocole autre qu'un protocole par défaut, définies par le "commutateur de protocoles", au dispositif 2 de lecture/écriture. La configuration existant dans la zone prédéterminée de la mémoire de travail 13 est réécrite en une configuration autre que la configuration prédéterminée.
Lorsqu'une première instruction venant du dispositif terminal 10 est appliquée en entrée à la carte à circuit intégré 1, à l'étape ST13, les données de traitement sont renvoyées au dispositif terminal 10 dans un protocole désigné par les données ATR. A ce moment, le contenu du "commutateur de protocoles S1" est comparé avec le contenu d'un protocole S2 courant, à l'étape Su14. Si, à l'étape ST14, la réponse est négative, l'organigramme passe à l'étape STIS afin de renouveler le contenu du "commutateur de protocoles S1". Après cela, le traitement des instructions suivantes est effectué à l'étape ST16.
Le nombre d'accès (réécritures) à la mémoire de données de "commutateur de protocoles S1" (EEPROM) 12 du deuxième mode de réalisation est plus petit que celui correspondant au premier mode de réalisation.
On note que, lorsque la carte à circuit intégré contient trois types de protocoles ou plus, une configuration prédéterminée est écrite dans la mémoire de travail 13 par les données ATR et, dans le même temps, la valeur d'un protocole à utiliser ensuite est positionnée dans la mémoire de travail 13. Lorsqu'il a été vérifié si la mémoire de travail 13 possède une configuration prédéterminée, un protocole correspondant à cette valeur est employé.
Avec le procédé de renouvellement du contenu du "commutateur de protocoles S1" de l'étape ST15, une valeur représentant un protocole utilisé courant est positionnée dans l'octet faisant suite à l'octet auquel on s'est rapporté.
Pour le renouvellement du contenu du "commutateur de protocoles S1", lorsqu'une zone destinée à mémoriser les données correspondantes est plus grande que la zone de mémorisation de la mémoire de données 12, la zone toute entière est réécrite par 'FF' et est positionnée à une adresse $0000.
En particulier, lorsque le nombre de types de protocoles portés par la carte à circuit intégré 1 augmente, le nombre de types de valeurs représentant les protocoles augmente, et l'ordre d'utilisation des protocoles est fixé. De cette manière, la séquence de ce mode de réalisation peut être adaptée à l'augmentation du nombre de type de protocoles.
On va maintenant décrire le fonctionnement du dispositif terminal 10 représenté sur la figure 1 en liaison avec l'organigramme de la figure 7.
Lorsqu'on insère la carte à circuit intégré 1 dans le dispositif terminal 10 et que celle-ci se connecte au dispositif de lecture/écriture 2, une tension de source Vcc et un signal d'horloge sont fournis à la carte à circuit intégré 1, à l'étape Su91. Ensuite, comme représenté sur la figure SA ou 5B, un signal de repositionnement est fourni à la carte à circuit intégré 1 afin d'initialiser cette carte, à l'étape
ST22. En réponse au signal de repositionnement, la carte à circuit intégré 1 envoie un signal ATR (réponse à repositionnement) au dispositif terminal 10, qui reçoit celui-ci à l'étape ST23. Les données de protocole incluses dans le signal ATR reçu sont extraites à l'étape ST24 afin qu'il soit vérifié si le protocole reçu concorde avec celui qui doit être utilisé dans le dispositif terminal à ce moment. Si, à l'étape
ST24, la réponse est négative, l'organigramme revient à l'étape ST22. Sinon, si la réponse est positive, l'organigramme avance à l'étape S125, dans laquelle des données d'instruction prédéterminées sont délivrées par le dispositif terminal 10 à la carte à circuit intégré 1 via le dispositif de lecture/écriture 2.
ST22. En réponse au signal de repositionnement, la carte à circuit intégré 1 envoie un signal ATR (réponse à repositionnement) au dispositif terminal 10, qui reçoit celui-ci à l'étape ST23. Les données de protocole incluses dans le signal ATR reçu sont extraites à l'étape ST24 afin qu'il soit vérifié si le protocole reçu concorde avec celui qui doit être utilisé dans le dispositif terminal à ce moment. Si, à l'étape
ST24, la réponse est négative, l'organigramme revient à l'étape ST22. Sinon, si la réponse est positive, l'organigramme avance à l'étape S125, dans laquelle des données d'instruction prédéterminées sont délivrées par le dispositif terminal 10 à la carte à circuit intégré 1 via le dispositif de lecture/écriture 2.
Dans les modes de réalisation ci-dessus mentionnés, il est vérifié à l'aide du contenu de la mémoire de travail (RAM) dans un état de fonctionnement si un signal de repositionnement est fourni de nouveau en même temps que la tension de fonctionnement (Vcc) et des signaux tels qu'un signal d'horloge nécessaires au fonctionnement ou bien si seul le signal de repositionnement est fourni de nouveau. Toutefois, un circuit spécialisé peut être incorporé dans la carte à circuit intégré pour effectuer cette opération de contrôle.
Alors qu'une carte à circuit intégré a été prise en exemple pour le deuxième appareil électronique de ce mode de réalisation, comme dans le mode de réalisation précédent, l'invention peut être appliqué non seulement à une carte à circuit intégré, mais aussi à un système utilisant sélectivement plusieurs protocoles pour la transmission de données. Divers changements et diverses modifications peuvent être apportées pour que non seulement un appareil ayant la forme d'une carte, mais aussi un appareil ayant une forme de tige ou de bloc puisse être utilisé au titre du deuxième appareil électronique.
Comme décrit ci-dessus, il a été produit un système de commande de transmission dans lequel, lorsque le deuxième appareil électronique (par exemple une carte à circuit intégré) contient plusieurs protocoles, la commutation peut se faire entre les protocoles indépendamment de la différence existant entre les conditions de transmission respectivement utilisées pour les protocoles ou la différence existant entre les particularités des instructions utilisées pour la sélection de l'un des protocoles.
De plus, un système de commande de transmission qui est en mesure de réduire le nombre des accès effectués à une mémoire (EEPROM ou autres) pour la commutation entre des protocoles peut être produit.
Bien entendu, l'homme de l'art sera en mesure d'imaginer, à partir du dispositif dont la description vient d'être donnée à titre simplement illustratif et nullement limitatif, diverses variantes et modifications ne sortant pas du cadre de l'invention.
Claims (16)
1. Système de transmission de données dans lequel un premier appareil électronique et un deuxième appareil électronique sont connectés par l'intermédiaire d'une ligne de transmission, ledit deuxième appareil électronique fait démarrer son fonctionnement en réponse à un signal venant dudit premier appareil électronique, et l'émission/réception de données est ensuite effectuée entre lesdits premier et deuxième appareils électroniques, caractérisé en ce que:
ledit deuxième appareil électronique (1) comprend:
un moyen de commande de protocoles (11) servant à commander au moins deux protocoles;
un moyen de mémorisation (12, 13) servant à mémoriser des informations sur le type de protocole afin de déterminer un protocole à utiliser parmi les protocoles; et
un moyen de renouvellement (11), activé lorsque ledit deuxième appareil électronique démarre, qui sert à renouveller les informations sur le type de protocole mémorisées dans ledit moyen de mémorisation.
2. Système selon la revendication 1, caractérisé en ce qu'il comprend en outre un moyen de renvoi (11) servant à ramener des informations sur le type de protocole à des informations sur le type de protocole initiales avant le renouvellement par ledit moyen de renouvellement en réponse à l'émission/réception de données.
3. Système selon la revendication 1, caractérisé en ce que ledit moyen de mémorisation (12, 13) comprend une première mémoire de données de type non volatil servant à mémoriser des informations sur le type de protocole suivant qui représentent les informations sur le type de protocole devant être utilisées ensuite, une deuxième mémoire de données servant à mémoriser des données représentant un protocole utilisé pour émettre des données, et un moyen servant à mémoriser les informations sur le type de protocole qui sont mémorisées dans ladite première mémoire de données en réponse au démarrage dudit deuxième appareil électronique, où des données sont émises depuis le premier appareil électronique à l'aide d'un protocole représenté par les données mémorisées dans la deuxième mémoire de données.
4. Système selon la revendication 1, caractérisé en ce que ledit deuxième appareil électronique (1) comprend en outre un moyen (11) servant à délivrer des données de réponse à un positionnement prédéterminées après que ledit deuxième appareil électronique a démarré; et
ledit moyen de renouvellement (11) comporte un moyen servant à renouveler les informations sur le type de protocole lorsque les données de réponse à un positionnement ont été délivrées.
5. Système selon la revendication 3, caractérisé en ce que ledit moyen de mémorisation (12, 13) servant à mémoriser les informations sur le type de protocole comprend:
une première mémoire de données de type non volatil servant à mémoriser des informations sur le type de protocole qui représentent un protocole devant être utilisé ensuite;
une deuxième mémoire de données servant à mémoriser des données représentant un protocole utilisé lorsque des données sont émises ; et
un moyen servant à mémoriser les informations sur le type de protocole dans ladite mémoire de travail en réponse au démarrage dudit deuxième appareil électronique.
6. Appareil de transmission de données, caractérisé en ce qu un premier appareil électronique et un deuxième appareil électronique sont connectés par l'intermédiaire d'une ligne de transmission, ledit deuxième appareil électronique est activé en réponse à un signal d'alimentation électrique de fonctionnement venant dudit premier appareil électronique et est initialisé en réponse à un signal de repositionnement venant dudit premier appareil électronique, et l'émission/ réception de données est ensuite effectuée entre les premier et deuxième appareils électroniques, caractérisé en ce que:
ledit deuxième appareil électronique (1) comprend::
un moyen de détection (11) servant à déterminer si le deuxième appareil électronique a été initialisé par changement du signal de repositionnement seulement;
un moyen de commande de protocoles (11) servant à commander au moins deux protocoles;
un moyen de mémorisation (12, 13) servant à mémoriser des informations sur le type de protocole afin de déterminer un protocole à utiliser parmi les protocoles; et
un moyen de commande (11) qui effectue la commande de façon qu'un protocole reposant sur les informations sur le type de protocole soit utilisé lorsqu'un résultat de détection dudit moyen de détection représente le fait que ledit deuxième appareil électronique a été initialisé à la réception du signal d'alimentation électrique de fonctionnement de nouveau, et qu'un protocole différent du protocole s'appuyant sur les informations sur le type de protocole soit utilisé lorsque ledit deuxième appareil électronique a été initialisé en réponse au signal de repositionnement seulement.
7. Appareil selon la revendication 6, caractérisé en ce que ledit moyen de mémorisation servant à mémoriser les informations sur le type de protocole possède une mémoire de données non volatile (12) servant à mémoriser les informations sur le type de protocole, une mémoire de travail (13) dans laquelle les informations sur le type de protocole sont copiées, et un moyen (11) servant à copier les informations sur le type de protocole dans ladite mémoire de travail en réponse à l'initialisation dudit deuxième appareil électronique.
8. Appareil selon la revendication 6, caractérisé en ce que ledit moyen de détection (1) comporte un moyen servant à détecter si ledit moyen de mémorisation qui mémorise les informations sur le type de protocole possède une configuration de données prédéterminée, et un moyen servant à déterminer que ledit deuxième appareil électronique a été initialisé par changement du signal de repositionnement seulement.
9. Appareil selon la revendication 6, caractérisé en ce que la configuration de données prédéterminée représente des données d'incrémentation servant à produire un décalage séquentiel d'une adresse de mémorisation.
10. Appareil selon la revendication 6, caractérisé en ce que ledit deuxième appareil électronique (1) comprend en outre:
un moyen (11) servant à comparer le protocole utilisé courant avec le protocole qui correspond aux informations sur le type de protocole; et
un moyen de renouvellement (11) servant à renouveler les informations sur le type de protocole dans le seul cas où il est confirmé lors de la comparaison faite par ledit moyen de comparaison que les deux protocoles ne coïncident pas entre eux.
11. Appareil selon la revendication 10, caractérisé en ce que ledit moyen de mémorisation (12, 13) servant à mémoriser les informations sur le type de protocole possède une mémoire de données non volatile (12) servant à mémoriser les informations sur le type de protocole, une mémoire de travail (13) dans laquelle les informations sur le type de protocole sont copiées, et un moyen servant à copier les informations sur le type de protocole dans ladite mémoire de travail en réponse à l'initialisation dudit deuxième appareil électronique.
12. Appareil selon la revendication 10, caractérisé en ce que ledit moyen de détection (11) comporte un moyen servant à détecter si ledit moyen de mémorisation (12, 13) servant à mémoriser les informations sur le type de protocole possède ou non une configuration de données prédéterminée, et un moyen servant à déterminer que ledit deuxième appareil électronique a été initialisé par changement du signal de repositionnement seulement.
13. Appareil selon la revendication 10, caractérisé en ce que la configuration de données prédéterminée représente des données d'incrémentation servant à réaliser le décalage séquentiel d'une adresse de mémorisation.
14. Carte à circuit intégré servant à effectuer la transmission de données avec un appareil électronique via une ligne de transmission, ladite carte à circuit intégré étant repositionnée et étant amenée à faire démarrer son fonctionnement par l'appareil électronique, caractérisée en ce qu'elle comprend::
une mémoire non volatile (12) servant à mémoriser des données sur le type de protocole représentant la transmission de données effectuée entre l'appareil électronique et la carte à circuit intégré à l'aide d'un premier protocole de transmission choisi entre au moins un premier et un deuxième protocole de transmission;
une mémoire volatile (13) servant à mémoriser les données sur le type de protocole qui sont mémorisées dans ladite mémoire non volatile lorsque la carte à circuit intégré a été amenée à faire commencer son fonctionnement par ledit appareil électronique;;
un moyen (11) servant à renouveller les données sur le type de protocole mémorisées dans ladite mémoire non volatile pour les remplacer par d'autres données sur le type de protocole représentant la transmission de données entre l'appareil électronique et la carte à circuit intégré à l'aide du deuxième protocole de transmission après que les données sur le type de protocole ont été mémorisées dans ladite mémoire volatile;
un premier moyen de transmission (11) servant à transmettre des données de réponse à un positionnement, qui correspondent au démarrage de ladite carte à circuit intégré par ledit appareil électronique, audit appareil électronique à l'aide du premier protocole de transmission selon les données sur le type de protocole mémorisées dans ladite mémoire volatile;;
un moyen (11) servant à mémoriser les données sur le type de protocole représentant le deuxième protocole de transmission mémorisées dans ladite mémoire non volatile qui ont été renouvelées par ledit moyen de renouvel lement, dans ladite mémoire volatile lorsque la carte à circuit intégré a de nouveau été amenée à faire commencer son fonctionnement par ledit appareil électronique; et
un deuxième moyen de transmission (11) servant à transmettre les données de réponse à un positionnement audit appareil électronique à l'aide du deuxième protocole de transmission selon les données sur le type de protocole mémorisées dans ladite mémoire volatile lorsque la carte à circuit intégré a de nouveau été amenée à faire commencer son fonctionnement par ledit appareil électronique.
15. Carte à circuit intégré selon la revendication 14, caractérisée en ce que ladite carte à circuit intégré (1) comprend en outre un moyen (11) servant à détecter une opération de repositionnement de la carte à circuit intégré alors que l'alimentation électronique de celle-ci est maintenue, et en ce que, lorsque le résultat de détection dudit moyen de détection représente le fait que la carte à circuit intégré a été repositionnée alors que son alimentation électrique était maintenue, les données sur le type de protocole renouvelées par ledit moyen de renouvellement et mémorisées dans ladite mémoire non volatile sont mémorisées dans ladite mémoire volatile et les données de réponse à un positionnement sont transmises à l'aide du deuxième protocole mémorisé dans ladite mémoire volatile.
16. Carte à circuit intégré selon la revendication 14, caractérisée en ce qu'elle comprend en outre un moyen (11) servant à rétablir les données sur le type de protocole renouvelées par ledit moyen de renouvellement et mémorisées dans ladite mémoire non volatile lorsque la carte à circuit intégré n'a pas été amenée à redémarrer après que les données de réponse à un repositionnement ont été transmises et reçoit une instruction de la part de l'appareil électronique à l'aide du premier protocole.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP06237093A JP3421378B2 (ja) | 1993-03-23 | 1993-03-23 | 伝送制御方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2703167A1 true FR2703167A1 (fr) | 1994-09-30 |
FR2703167B1 FR2703167B1 (fr) | 1997-07-18 |
Family
ID=13198172
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR9403324A Expired - Lifetime FR2703167B1 (fr) | 1993-03-23 | 1994-03-22 | Système de transmission de données utilisant des appareils électroniques possédant plusieurs protocoles de transmission. |
Country Status (3)
Country | Link |
---|---|
US (1) | US5581708A (fr) |
JP (1) | JP3421378B2 (fr) |
FR (1) | FR2703167B1 (fr) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU668454B2 (en) * | 1993-03-06 | 1996-05-02 | Alcatel N.V. | Memory card |
EP0744708A2 (fr) * | 1995-05-23 | 1996-11-27 | Kabushiki Kaisha Toshiba | Unité de lecture et d'écriture de carte à circuit intégrée et méthode de transfert de données |
WO1996038804A1 (fr) * | 1995-05-30 | 1996-12-05 | Syseca S.A. | Lecteur pour carte a puce intelligente |
EP0912953A1 (fr) * | 1996-07-16 | 1999-05-06 | Transaction Technology, Inc. | Procede et systeme utilisant une carte a puce programmable par applications pour effectuer des transactions financieres dans plusieurs pays |
WO1999049426A1 (fr) * | 1998-03-24 | 1999-09-30 | Gemplus | Procede de commutation d'applications sur une carte a puce multi-applicative |
Families Citing this family (69)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2701133B1 (fr) * | 1993-02-04 | 1995-03-10 | Gemplus Card Int | Procédé de communication avec un support portatif. |
JP3893480B2 (ja) * | 1994-09-28 | 2007-03-14 | 株式会社リコー | デジタル電子カメラ |
JP3540414B2 (ja) * | 1995-02-20 | 2004-07-07 | 株式会社東芝 | Icカードリーダライタ |
JPH098944A (ja) * | 1995-06-20 | 1997-01-10 | Fujitsu Ltd | サービス・プロファイル切換方法及び端末装置 |
US5742845A (en) | 1995-06-22 | 1998-04-21 | Datascape, Inc. | System for extending present open network communication protocols to communicate with non-standard I/O devices directly coupled to an open network |
JP2757832B2 (ja) * | 1995-08-14 | 1998-05-25 | 日本電気株式会社 | 端末装置 |
US5841992A (en) * | 1996-03-25 | 1998-11-24 | Snap-On Tools Company | Network-to-serial device intelligent converter |
EP0859327B1 (fr) | 1997-02-14 | 2009-07-15 | Canon Kabushiki Kaisha | Dispositif, système et méthode de transmission de données et dispositif de traitement d'images |
EP0859326A3 (fr) * | 1997-02-14 | 1999-05-12 | Canon Kabushiki Kaisha | Disposifif, système et méthode de transmission de données et dispositif de traitement d'images |
SG101460A1 (en) * | 1997-02-14 | 2004-01-30 | Canon Kk | Data communication apparatus and method |
US6575372B1 (en) | 1997-02-21 | 2003-06-10 | Mondex International Limited | Secure multi-application IC card system having selective loading and deleting capability |
US6317832B1 (en) | 1997-02-21 | 2001-11-13 | Mondex International Limited | Secure multiple application card system and process |
US6164549A (en) * | 1997-05-15 | 2000-12-26 | Mondex International Limited | IC card with shell feature |
US6230267B1 (en) | 1997-05-15 | 2001-05-08 | Mondex International Limited | IC card transportation key set |
US6385723B1 (en) | 1997-05-15 | 2002-05-07 | Mondex International Limited | Key transformation unit for an IC card |
US6220510B1 (en) | 1997-05-15 | 2001-04-24 | Mondex International Limited | Multi-application IC card with delegation feature |
US6328217B1 (en) | 1997-05-15 | 2001-12-11 | Mondex International Limited | Integrated circuit card with application history list |
US6488211B1 (en) | 1997-05-15 | 2002-12-03 | Mondex International Limited | System and method for flexibly loading in IC card |
JP3104646B2 (ja) * | 1997-06-04 | 2000-10-30 | ソニー株式会社 | 外部記憶装置 |
JPH1185724A (ja) * | 1997-09-12 | 1999-03-30 | Oki Electric Ind Co Ltd | Cpuモード切替回路 |
US6564995B1 (en) * | 1997-09-19 | 2003-05-20 | Schlumberger Malco, Inc. | Smart card application-selection |
US6357665B1 (en) | 1998-01-22 | 2002-03-19 | Mondex International Limited | Configuration of IC card |
US6736325B1 (en) | 1998-01-22 | 2004-05-18 | Mondex International Limited | Codelets |
US6742120B1 (en) | 1998-02-03 | 2004-05-25 | Mondex International Limited | System and method for controlling access to computer code in an IC card |
US6578768B1 (en) | 1998-03-20 | 2003-06-17 | Mastercard International Incorporated | Method and device for selecting a reconfigurable communications protocol between and IC card and a terminal |
GB9806069D0 (en) * | 1998-03-20 | 1998-05-20 | Mondex Int Ltd | Integrated circuit card |
US6151647A (en) * | 1998-03-26 | 2000-11-21 | Gemplus | Versatile interface smart card |
US6581122B1 (en) * | 1998-03-26 | 2003-06-17 | Gemplus | Smart card which operates with the USB protocol |
WO1999049415A2 (fr) * | 1998-03-26 | 1999-09-30 | Gemplus | Carte a puce a interface polyvalente |
US6035355A (en) * | 1998-04-27 | 2000-03-07 | International Business Machines Corporation | PCI system and adapter requirements following reset |
FR2783624B1 (fr) * | 1998-09-21 | 2000-12-15 | Cit Alcatel | Carte a puce permettant d'acceder a une application distante, terminal et systeme de communication associes et procede pour acceder a l'application distante au moyen de cette carte a puce |
DE19844499A1 (de) * | 1998-09-29 | 2000-03-30 | Bosch Gmbh Robert | Chipkarte, Schreib-Lesegerät für die Chipkarte und Verfahren zu deren Betrieb |
US6168077B1 (en) | 1998-10-21 | 2001-01-02 | Litronic, Inc. | Apparatus and method of providing a dual mode card and reader |
US6901457B1 (en) | 1998-11-04 | 2005-05-31 | Sandisk Corporation | Multiple mode communications system |
FR2791206B1 (fr) * | 1999-03-15 | 2001-04-20 | Gemplus Card Int | Procede de communication des parametres d'un protocole de transmission numerique |
JP2000306061A (ja) * | 1999-04-21 | 2000-11-02 | Haneda Hume Pipe Co Ltd | 電磁波利用のidタグ |
US6577229B1 (en) * | 1999-06-10 | 2003-06-10 | Cubic Corporation | Multiple protocol smart card communication device |
US7231411B1 (en) | 1999-09-15 | 2007-06-12 | Koninklijke Philips Electronics N.V. | Removable card system with downloadable agent for communicating with a digital television receiver or other host device |
JP3590338B2 (ja) | 1999-12-13 | 2004-11-17 | 株式会社東芝 | 携帯可能電子装置 |
FR2815444B1 (fr) * | 2000-10-18 | 2006-01-13 | Gemplus Card Int | Procede et dispositif de changement de mode de fonctionnement pour un lecteur de carte a puce |
FR2816785B1 (fr) * | 2000-11-10 | 2002-12-20 | Bull Cp8 | Protocole de communication entre une carte a puce de type pro-active et son terminal d'accueil |
US6993506B2 (en) | 2000-12-05 | 2006-01-31 | Jgr Acquisition, Inc. | Method and device utilizing polymorphic data in e-commerce |
US7418513B2 (en) * | 2000-12-15 | 2008-08-26 | International Business Machines Corporation | Method and system for network management with platform-independent protocol interface for discovery and monitoring processes |
US20030014579A1 (en) * | 2001-07-11 | 2003-01-16 | Motorola, Inc | Communication controller and method of transforming information |
JP2005525615A (ja) * | 2001-10-10 | 2005-08-25 | シュラムバーガー システムズ | スマートカードにおけるバイト伝送の管理 |
JP3641230B2 (ja) * | 2001-10-22 | 2005-04-20 | 株式会社東芝 | メモリカードを制御するための装置および方法 |
JP3855747B2 (ja) * | 2001-11-26 | 2006-12-13 | 株式会社デンソー | 固定局通信装置、自動料金収受システム、自動料金収受用通信方法 |
US6725291B2 (en) * | 2002-01-18 | 2004-04-20 | Key Technology Corporation | Detection method used in adaptor capable of inserting various kinds of memory cards |
EP1533706A4 (fr) * | 2002-06-10 | 2006-05-10 | Ken Sakamura | Carte a circuit integre, dispositif de terminal et procede de communication de donnees |
TWI220230B (en) * | 2002-10-03 | 2004-08-11 | Winbond Electronics Corp | Contact-less and adaptive chip system |
FI20035072A0 (fi) * | 2003-05-22 | 2003-05-22 | Nokia Corp | Liitäntäväylä, elektroniikkalaite ja järjestelmä |
JP4092692B2 (ja) | 2003-06-06 | 2008-05-28 | ソニー株式会社 | 通信システム、通信装置および通信方法、並びにプログラム |
KR100560770B1 (ko) | 2003-09-15 | 2006-03-13 | 삼성전자주식회사 | 실시간 프로토콜 전환 기능을 갖는 비접촉 집적회로 카드및 그것을 포함한 카드 시스템 |
KR101083366B1 (ko) | 2003-12-11 | 2011-11-15 | 삼성전자주식회사 | 메모리 시스템 및 호스트와 메모리 카드 사이의 데이터전송 속도 설정 방법 |
JP2005309481A (ja) * | 2004-04-16 | 2005-11-04 | Denso Wave Inc | リーダライタ、支援装置、リーダライタ支援方法及びリーダライタ支援システム |
KR100557601B1 (ko) | 2004-04-20 | 2006-03-10 | 주식회사 하이닉스반도체 | 송수신 프로토콜 변경이 가능한 무선 주파수 태그 |
JP2006155045A (ja) * | 2004-11-26 | 2006-06-15 | Sony Corp | 電子価値情報伝送システム及び電子価値情報伝送方法 |
KR100784256B1 (ko) * | 2005-04-15 | 2007-12-11 | 주식회사 케이티프리텔 | 카드 단말기와의 다중 프로토콜을 이용한 통신을 지원하는비접촉식 ic 카드 및 그 통신 방법 |
DE602005008401D1 (de) * | 2005-05-27 | 2008-09-04 | St Microelectronics Srl | Verfahren zur eingebetteten Protokollauswahl, beispielsweise in Flash-Schnittstellen, zugehörige Schnittstelle und Computerprogrammprodukt |
US8198985B2 (en) | 2005-05-31 | 2012-06-12 | Amtech Systems, LLC | Automatic mode detection in a dual operating mode RFID tag |
US8429326B2 (en) * | 2005-09-12 | 2013-04-23 | Mediatek Inc. | Method and system for NAND-flash identification without reading device ID table |
DE102005063275A1 (de) * | 2005-12-29 | 2007-07-05 | Automaten-Seitz Vertrieb & Kundendienst Gesellschaft mit beschränkter Haftung | Schreib-/Leseeinheit sowie Verfahren zum drahtlosen, schreibenden und/oder lesenden Zugriff auf Chipkarten |
CN101042736B (zh) * | 2006-03-24 | 2011-11-30 | 中国银联股份有限公司 | 一种智能卡及智能卡中存取对象的方法 |
DE102006021382B4 (de) * | 2006-05-08 | 2015-08-20 | Giesecke & Devrient Gmbh | Personalisierung von portablen Datenträgern |
ATE534968T1 (de) * | 2006-10-12 | 2011-12-15 | Nxp Bv | Vorrichtung, system und verfahren zur kompensation von signalverzögerungen in einem rfid-kommunikationssystem |
US8786628B2 (en) * | 2007-09-14 | 2014-07-22 | Microsoft Corporation | Rendering electronic chart objects |
EP2096884A1 (fr) | 2008-02-29 | 2009-09-02 | Koninklijke KPN N.V. | Réseau de télécommunication et procédé d'accès de réseau en fonction du temps |
US7917684B2 (en) * | 2008-11-05 | 2011-03-29 | Micron Technology, Inc. | Bus translator |
JP5991119B2 (ja) * | 2012-09-27 | 2016-09-14 | 大日本印刷株式会社 | 通信システム、icカード、icカードの処理プログラム、外部機器、及び通信方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1991012682A1 (fr) * | 1990-02-08 | 1991-08-22 | Chesilvale Electronics Limited | Telephone programmable |
JPH04273320A (ja) * | 1991-02-27 | 1992-09-29 | Tokyo Electric Co Ltd | プリンタ |
JPH1144839A (ja) * | 1997-07-28 | 1999-02-16 | Canon Inc | 後絞り型の撮影レンズ |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61264485A (ja) * | 1985-05-18 | 1986-11-22 | Hitachi Maxell Ltd | Icカ−ドのリ−ダ−・ライタ− |
JPH0626361B2 (ja) * | 1985-11-30 | 1994-04-06 | 株式会社東芝 | 通信アダプタ |
JPS62159947A (ja) * | 1986-01-08 | 1987-07-15 | Matsushita Electric Ind Co Ltd | 通信端末装置 |
US4766534A (en) * | 1986-10-16 | 1988-08-23 | American Telephone And Telegraph Company, At&T Bell Laboratories | Parallel processing network and method |
JPH0746378B2 (ja) * | 1986-11-14 | 1995-05-17 | 株式会社東芝 | Icカード |
JP2514954B2 (ja) * | 1987-03-13 | 1996-07-10 | 三菱電機株式会社 | Icカ−ド |
JPS63250726A (ja) * | 1987-04-07 | 1988-10-18 | Hitachi Maxell Ltd | リ−ダライタ |
US4855905A (en) * | 1987-04-29 | 1989-08-08 | International Business Machines Corporation | Multiprotocol I/O communications controller unit including emulated I/O controllers and tables translation of common commands and device addresses |
EP0329779B1 (fr) * | 1987-09-04 | 1992-12-09 | Digital Equipment Corporation | Commande de session dans des reseaux de systemes de traitement de donnees numeriques compatibles avec des protocoles multiples de transfert |
FR2633414B1 (fr) * | 1988-06-27 | 1993-07-09 | Bull Sa | Systeme informatique a interconnexion centrale |
JP3015377B2 (ja) * | 1988-08-26 | 2000-03-06 | 株式会社東芝 | Icカード |
JPH03266039A (ja) * | 1990-03-16 | 1991-11-27 | Fujitsu Ltd | フリーフォーマットデータリンク処理方式 |
US5237693A (en) * | 1990-04-04 | 1993-08-17 | Sharp Kabushiki Kaisha | System for accessing peripheral devices connected in network |
US5278972A (en) * | 1990-11-21 | 1994-01-11 | At&T Bell Laboratories | Communication system for converting ISDN signaling protocol between local and public network having first group of mandatory elements and second group of non-mandatory elements |
US5191653A (en) * | 1990-12-28 | 1993-03-02 | Apple Computer, Inc. | Io adapter for system and io buses having different protocols and speeds |
JP2930257B2 (ja) * | 1991-04-22 | 1999-08-03 | 株式会社東芝 | 携帯可能電子装置 |
FR2686998B1 (fr) * | 1992-01-30 | 1994-03-25 | Gemplus Card International | Carte a puce a plusieurs protocoles de communication. |
US5307349A (en) * | 1992-04-07 | 1994-04-26 | Hughes Aircraft Company | TDMA network and protocol for reader-transponder communications and method |
-
1993
- 1993-03-23 JP JP06237093A patent/JP3421378B2/ja not_active Expired - Lifetime
-
1994
- 1994-03-22 FR FR9403324A patent/FR2703167B1/fr not_active Expired - Lifetime
- 1994-03-22 US US08/215,573 patent/US5581708A/en not_active Expired - Lifetime
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1991012682A1 (fr) * | 1990-02-08 | 1991-08-22 | Chesilvale Electronics Limited | Telephone programmable |
JPH04273320A (ja) * | 1991-02-27 | 1992-09-29 | Tokyo Electric Co Ltd | プリンタ |
JPH1144839A (ja) * | 1997-07-28 | 1999-02-16 | Canon Inc | 後絞り型の撮影レンズ |
Non-Patent Citations (2)
Title |
---|
PATENT ABSTRACTS OF JAPAN vol. 13, no. 404 (E - 817) 7 September 1989 (1989-09-07) * |
PATENT ABSTRACTS OF JAPAN vol. 17, no. 62 (P - 1483) 8 February 1993 (1993-02-08) * |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU668454B2 (en) * | 1993-03-06 | 1996-05-02 | Alcatel N.V. | Memory card |
EP0744708A2 (fr) * | 1995-05-23 | 1996-11-27 | Kabushiki Kaisha Toshiba | Unité de lecture et d'écriture de carte à circuit intégrée et méthode de transfert de données |
EP0744708A3 (fr) * | 1995-05-23 | 1997-08-13 | Toshiba Kk | Unité de lecture et d'écriture de carte à circuit intégrée et méthode de transfert de données |
US5799171A (en) * | 1995-05-23 | 1998-08-25 | Kabushiki Kaisha Toshiba | IC card reader/writer for allowing communication with a plurality of kinds of IC cards of different protocol types |
WO1996038804A1 (fr) * | 1995-05-30 | 1996-12-05 | Syseca S.A. | Lecteur pour carte a puce intelligente |
FR2734927A1 (fr) * | 1995-05-30 | 1996-12-06 | Syseca | Lecteur pour carte a puce intelligente |
EP0912953A1 (fr) * | 1996-07-16 | 1999-05-06 | Transaction Technology, Inc. | Procede et systeme utilisant une carte a puce programmable par applications pour effectuer des transactions financieres dans plusieurs pays |
EP0912953A4 (fr) * | 1996-07-16 | 1999-10-27 | Transaction Technology Inc | Procede et systeme utilisant une carte a puce programmable par applications pour effectuer des transactions financieres dans plusieurs pays |
WO1999049426A1 (fr) * | 1998-03-24 | 1999-09-30 | Gemplus | Procede de commutation d'applications sur une carte a puce multi-applicative |
FR2776788A1 (fr) * | 1998-03-24 | 1999-10-01 | Gemplus Card Int | Procede de commutation d'applications sur une carte a puce multi-applicative |
Also Published As
Publication number | Publication date |
---|---|
JP3421378B2 (ja) | 2003-06-30 |
US5581708A (en) | 1996-12-03 |
FR2703167B1 (fr) | 1997-07-18 |
JPH06276249A (ja) | 1994-09-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2703167A1 (fr) | Système de transmission de données utilisant des appareils électroniques possédant plusieurs protocoles de transmission. | |
EP2490159B1 (fr) | Entité électronique avec moyens de communication par contact et à distance | |
FR2815499A1 (fr) | Carte a circuit integre presentant differentes tailles de page pour augmenter l endurance | |
EP0742925B1 (fr) | Outil informatique de communication et dispositif d'exploitation | |
EP0267114B1 (fr) | Circuit intégré pour la mémorisation et le traitement d'informations de manière confidentielle comportant un dispositif anti-fraude | |
FR2923634A1 (fr) | Carte a microprocesseur, telephone comprenant une telle carte et procede d'execution d'une commande dans une telle carte. | |
FR2610121A1 (fr) | Systeme de traitement destine a assurer la transmission de donnees entre un support d'information portatif et un dispositif de lecture de celui-ci dans des conditions de fiabilite accrue | |
FR2700040A1 (fr) | Carte à puce avec données et programmes protégés contre le vieillissement. | |
FR2596549A1 (fr) | Appareil de lecture et d'ecriture de donnees pour support d'enregistrement portatif | |
EP1072024A1 (fr) | Procede de commutation d'applications sur une carte a puce multi-applicative | |
EP0889429B1 (fr) | Lecteur de cartes à puces à protocole de transmission rapide | |
FR2764073A1 (fr) | Protocole de communication pour carte a memoire asynchrone | |
FR2805073A1 (fr) | Ecriture en temps reel securisee pour memoire non volatile | |
EP1065626B1 (fr) | Gestion de la mémoire d'une carte à puce pour les modes d'économie d'énergie dans un téléphone mobile | |
EP3671519A1 (fr) | Sécurisation d'une transaction au moyen d'une carte à puce et carte à puce | |
EP3876096B1 (fr) | Procédé mis en oeuvre dans un module à circuit intégré, module à circuit intégré correspondant, système comportant un tel module et programme d'ordinateur associé | |
EP3514749B1 (fr) | Procede de controle de regles de dependances d'objets mis a jour dans un microcircuit, et dispositif correspondant | |
EP1051693B1 (fr) | Carte a memoire asynchrone | |
EP3985531B1 (fr) | Enrôlement biométrique avec vérification | |
FR2842622A1 (fr) | Procede et equipement de transfert de donnees entre deux cartes a microcircuit | |
EP3317832B1 (fr) | Procede de controle mis en oeuvre par un dispositif electronique au cours d'une transaction, et dispositif correspondant | |
EP1646971B1 (fr) | Procede de gestion d'une memoire dans un objet portatif du type mixte | |
EP3757892A1 (fr) | Procédé de communication radiofréquence entre un lecteur et un dispositif relié à un périphérique, avec mesure de champ radiofréquence | |
FR3089042A1 (fr) | Procédé de personnalisation d’un dispositif électronique avec suivi de l’interruption d’une étape de personnalisation | |
FR3052897A1 (fr) | Procede mis en œuvre dans une entite electronique et entite electronique associee |