FR2642589A1 - Montage comportant un convertisseur analogique/numerique diviseur - Google Patents

Montage comportant un convertisseur analogique/numerique diviseur Download PDF

Info

Publication number
FR2642589A1
FR2642589A1 FR9000850A FR9000850A FR2642589A1 FR 2642589 A1 FR2642589 A1 FR 2642589A1 FR 9000850 A FR9000850 A FR 9000850A FR 9000850 A FR9000850 A FR 9000850A FR 2642589 A1 FR2642589 A1 FR 2642589A1
Authority
FR
France
Prior art keywords
analog
digital
converter
adc
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9000850A
Other languages
English (en)
Other versions
FR2642589B1 (fr
Inventor
Stefan Widdau
Rainer Kurz
Jakob Schelten
Andreas Scholz
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Forschungszentrum Juelich GmbH
Original Assignee
Forschungszentrum Juelich GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Forschungszentrum Juelich GmbH filed Critical Forschungszentrum Juelich GmbH
Publication of FR2642589A1 publication Critical patent/FR2642589A1/fr
Application granted granted Critical
Publication of FR2642589B1 publication Critical patent/FR2642589B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0619Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by dividing out the errors, i.e. using a ratiometric arrangement
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01TMEASUREMENT OF NUCLEAR OR X-RADIATION
    • G01T1/00Measuring X-radiation, gamma radiation, corpuscular radiation, or cosmic radiation
    • G01T1/16Measuring radiation intensity
    • G01T1/161Applications in the field of nuclear medicine, e.g. in vivo counting
    • G01T1/164Scintigraphy
    • G01T1/1641Static instruments for imaging the distribution of radioactivity in one or two dimensions using one or several scintillating elements; Radio-isotope cameras
    • G01T1/1642Static instruments for imaging the distribution of radioactivity in one or two dimensions using one or several scintillating elements; Radio-isotope cameras using a scintillation crystal and position sensing photodetector arrays, e.g. ANGER cameras
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06JHYBRID COMPUTING ARRANGEMENTS
    • G06J1/00Hybrid computing arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0634Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale
    • H03M1/0636Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale in the amplitude domain
    • H03M1/0639Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale in the amplitude domain using dither, e.g. using triangular or sawtooth waveforms
    • H03M1/0641Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by averaging out the errors, e.g. using sliding scale in the amplitude domain using dither, e.g. using triangular or sawtooth waveforms the dither being a random signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Health & Medical Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • General Health & Medical Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Nuclear Medicine, Radiotherapy & Molecular Imaging (AREA)
  • Optics & Photonics (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biomedical Technology (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Molecular Biology (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Medical Informatics (AREA)
  • Mathematical Physics (AREA)
  • Automation & Control Theory (AREA)
  • Evolutionary Computation (AREA)
  • Fuzzy Systems (AREA)
  • Software Systems (AREA)
  • Analogue/Digital Conversion (AREA)
  • Nuclear Medicine (AREA)

Abstract

L'invention concerne un montage comportant un convertisseur analogique/numérique diviseur. Dans ce montage comportant un convertisseur analogique/numérique ADC divisant un signal d'entrée A par un signal de référence B, pour former la moyenne des valeurs de sortie du convertisseur ADC conformément à la relation A + q X B / B - r, il est prévu un convertisseur numérique/analogique multiplicateur DAC en amont du convertisseur analogique/numérique ADC pour former le produit analogique q X B, et un circuit 1 produisant le nombre quelconque r, un circuit 2 additionnant le signal analogique q X B et le signal A et envoyant au convertisseur ADC le signal analogique A + q X B, et un circuit 3 soustrayant le nombre r de ce signal ADC. Application aux appareils pour établir un diagnostic médical.

Description

Montage comportant un convertisseur analocgique/numériqcrue di-
viseur L'invention concerne un montage comportant un
convertisseur analogique/numérique diviseur, qui sert à réa-
liser la division de signaux d'entrée A par le signal de
référence B associé au signal d'entrée concerné.
Une division de signaux doit être réalisée par exemple lors de la localisation de champs de rayonnement, lorsqu'on utilise des détecteurs, qui détectent simultanément l'ensemble du champ de rayonnement (système de détecteurs de localisation). L'utilisation de tels détecteurs conduit à un raccourcissement important de la durée de mesure par rapport à des travaux exécutés avec un seul détecteur, que l'on déplace suivant des lignes et des colonnes, comme par exemple
en médecine lors de l'exploration par balayage de la thy-
roïde.
Un exemple d'un système de détecteur de localisa-
tion est l'appareil de prise de vues Anger servant à détecter
des champs de rayonnement et que l'on utilise pour le dia-
gnostic médical.
Un domaine d'application pour des détecteurs de
localisation est en outre le domaine de l'examen technico-
scientifique pour presque tous les rayonnements ionisants produisant une ionisation directe ou indirecte, par exemple
lors de la reconstitution d'images tridimensionnelles à par-
tir d'une série de tomographies bidimensionnelles, lors de
l'examen du matériau.
Le traitement du signal conduit, dans tous les sys-
tèmes de détecteurs de localisation, à une division d'impul-
sions. Cette division peut être réalisée séparément à l'aide de diviseurs analogiques et d'un convertisseur analogique/nu- mérique branché en aval, ou bien au moyen d'une division numérique après numérisation de l'impulsion du numérateur et de l'impulsion du dénominateur. Cependant, ces deux procédés
sont relativement lents et complexes, étant donné que le pro-
cédé analogique requiert un expanseur d'impulsions et que le procédé numérique requiert des unités de calcul câblées de
façon fixe.
Il est en principe connu d'utiliser un autre trai-
tement du signal, lors duquel la division et la numérisation
sont exécutées en une étape opératoire, à l'aide d'un conver-
tisseur analogique/numérique diviseur, dont la tension de référence est modifiée proportionnellement à l'intensité du
signal du dénominateur.
Lorsqu'on réalise une division avec un convertis-
seur analogique/numérique en mettant en oeuvre le procédé de Wilkinson, on obtient en général une excellente linéarité différentielle. Cependant, le procédé est lent, étant donné
que le signal du dénominateur doit être dilaté dans un expan-
seur. Si on réalise la division avec un convertisseur
analogique/numérique, qui opère selon le procédé "approxi-
mations successives", il est à nouveau nécessaire de dilater le signal du dénominateur. Par conséquent, ce procédé est à nouveau lent. En outre, la linéarité différentielle avec 1/2 LSB (de l'anglais: least significant bit, c'est-à-dire
bit de poids le plus faible) est mauvaise.
Le convertisseur analogique/numérique, qui, sur la
base de son principe, opère le plus rapidement, est le con-
vertisseur analogique/numérique parallèle (FLASH), c'est-à-
dire que l'information numérique à n bits est produite simultanément par 2n-1 comparateurs. Si l'on fait fonctionner
ce convertisseur analogique/numérique de manière qu'il four-
nisse une division, aucun expanseur n'est nécessaire et, par conséquent, le procédé de division et de numérisation est extrêmement rapide. Cependant, la linéarité différentielle
avec 1/2 LSB n'est pas acceptable.
Un procédé pour former la moyenne pour un conver-
tisseur analogique/numérique est connu d'après le brevet ita-
lien N 36 694. Dans les convertisseurs analogique/numérique
on utilise de façon prépondérante le principe des approxima-
tions successives, ce qui permet d'obtenir, pour des analy-
seurs comportant un grand nombre de canaux, un temps mort
relativement bref et indépendant de l'amplitude des impul-
sions, pour une bonne linéarité différentielle. Le temps mort
- relativement bref, qui est indépendant des impulsions, garan-
tit le procédé de fonctionnement "à approximations successi-
ves" du convertisseur analogique/numérique, et on obtient la bonne linéarité avec la formation de la moyenne. Pour des convertisseurs analogique/numérique exécutant une division,
on ne peut cependant pas utiliser le procédé connu.
C'est pourquoi l'invention a pour but de créer un montage du type indiqué plus haut, à l'aide duquel on puisse exécuter la division et la numérisation rapidement et avec
une bonne linéarité différentielle.
Ce problème est résolu à l'aide d'un montage du type indiqué plus haut, caractérisé par le fait que que pour la formation de la moyenne des valeurs de sortie du convertisseur analogique/numérique conformément à la relation (A + q x B) / B - r a) en amont du convertisseur analogique/numérique est branché un convertisseur numérique/analogique multiplicateur, qui sert à délivrer le signal formant produit analogique q x B à partir du nombre q et du signal de référence B,
qu'il est prévu d'autres éléments de circuit, qui sont bran-
chés en amont du convertisseur analogique/numérique et sont reliés au convertisseur numérique/analogique et entre eux conformément à la relation précédemment indiquée, b) pour la production du nombre quelconque r, c) pour additionner le signal produit analogique q x B au signal d'entrée A, et d) pour introduire le signal analogique (A + q x B) dans le convertisseur analogique/numérique, ainsi qu'un autre élément de circuit qui est branché en aval du convertisseur analogique/numérique,
e) pour soustraire le nombre r de la valeur du résultat four-
ni par le convertisseur analogique/numérique, q étant un nombre quelconque par signal d'entrée A et se situe dans une plage qui tient compte de la plage dynamique du convertisseur analogique/numérique, et r étant un nombre
entier correspondant à la valeur analogique q.
Le montage conforme à l'invention permet de réali-
ser une division et une numérisation extrêmement rapides,
avec une bonne linéarité différentielle des valeurs du résul-
tat. Il n'est pas nécessaire d'utiliser un expanseur, sauf si l'on cherche à obtenir une résolution extrêment élevée pour
le convertisseur analogique/numérique.
La formation de la moyenne est obtenue grâce au fait qu'à la place du quotient A/B, on forme le quotient (A + q x B)/B dans le convertisseur analogique/numérique
diviseur et qu'on soustrait de ce résultat le nombre r cor-
respondant à la valeur q.
Lors du traitement des impulsions, le signal pro-
duit (q x B) est obtenu à l'aide du convertisseur numérique/
analogique multiplicateur, dont la tension de référence cons-
titue le signal B. La formation de la moyenne est réalisée
sur une partie des canaux du convertisseur analogique/numéri-
que, auquel cas, pour une résolution prédéterminée (R = 2n-1) du convertisseur analogique/numérique, on choisit, pour r, un nombre compris entre O et 2m-1, avec m < n et q = r/R. Si l'on a par exemple m = 4 et n = 8, la formation de la moyenne
est alors exécutée sur 16 canaux avec un convertisseur numé-
rique/analogique à 256 canaux. Le signal somme analogique
A + q x B est ensuite introduit dans le convertisseur analo-
gique/numérique diviseur, dont le signal de référence est égal au signal B. L'information de sortie numérique du convertisseur analogique/numérique est alors le quotient (A + q x B)/B, dont on soustrait le nombre r. L'information
de sortie numérique du montage conforme à l'invention corres-
pond alors à A/B.
Lors du traitement des impulsions, respectivement d'autres comparateurs sont sollicités dans le convertisseur analogique/numérique, par les nombres r quelconques. Cette
formation de la moyenne améliore la linéarité différentielle.
Par exemple, dans le cas d'un convertisseur analogique/
numérique à 8 bits, avec des nombres aléatoires r compris en-
- tre O et 15 (4 bits), on obtient une linéarité différentielle de 2 %, alors qu'elle était de 30 %, sans formation de la moyenne. La linéarité différentielle est améliorée de ce fait
du facteur r.
Comme éléments de circuit pour la production du nombre quelconque r, pour l'addition au signal d'entrée A du
signal analogique pour q x B et pour la soustraction du nom-
bre r, on utilise, de façon appropriée, respectivement un
registre réalisant une incrémentation, un additionneur analo-
gique et un soustracteur numérique.
Pour obtenir un traitement particulièrement rapide des impulsions, on utilise, comme convertisseur analogique/ numérique diviseur, un convertisseur analogique/numérique
FLASH.
D'autres caractéristiques et avantages de la pré-
sente invention ressortiront de la description donnée ci-
après prise en référence aux dessins annexes, sur lesquels: - la figure 1 représente le schéma-bloc du montage; - la figure 2 fournit une comparaison entre une information de sortie du convertisseur analogique/numérique
6 2642589
diviseur, sans formation de la moyenne (figure 2a), et avec formation de la moyenne (figure 2b); et - la figure 3 représente un exemple de circuit pour
réaliser la différentiation et le retardement des impulsions.
Comme cela ressort de la figure 1, le signal B est envoyé au convertisseur analogique/numérique diviseur ADC, ainsi qu'au convertisseur numérique/analogique multiplicateur
DAC en tant que signal de référence. Le registre à incrémen-
tation 1, qui est incrémenté de préférence à la fin du trai-
tement d'une impulsion, envoie à un convertisseur numérique/ analogique DAC un nombre r, qui est multiplié par le signal
B. Ensuite, le produit q x B est ajouté au signal A par l'in-
termédiaire de l'additionneur analogique 2 et est envoyé au convertisseur ADC. L'information numérique (A + q x B)/B,
obtenue lors de la division, ainsi que le nombre r sont en-
voyés au soustracteur 3. La différence [A + q x B)/B]-r = A/B est mémorisée temporairement dans un registre formant mémoire
4, en vue de son traitement ultérieur.
Les signaux qui commandent le déroulement dans le temps, comme par exemple l'impulsion de conversion pour le convertisseur analogique/numérique ADC, l'impulsion de déclenchement pour le registre à incrémentation 1 et le
registre formant mémoire 4 ainsi que le signal d'enregistre-
ment pour le convertisseur analogique/numérique multiplica-
teur DAC sont délivrés par l'unité de commande 5. Ces signaux
de commande sont dérivés du signal B du dénominateur.
Avec un montage conforme à la figure 1, dans lequel on a utilisé un convertisseur analogique/numérique FLASH à 8 bits en tant que convertisseur analogique/numérique diviseur ADC, des impulsions possédant une durée à mi-hauteur de ns étaient divisées sans l'utilisation d'expanseurs. Dans le cas d'une formation de la moyenne sur 16 canaux, on a
obtenu une linéarité différentielle de 2 % (figure 2b), tan-
dis que sans formation de la moyenne, la linéarité différen-
tielle était égale à environ 30 % (figure 2a). La durée de
7 2642589
conversion pour la division et la numérisation dans ces con-
vertisseurs analogique/numérique ADC réalisant la formation de la moyenne et la division, est inférieure à la durée des
signaux d'entrée appliqués.
Grâce à la différentiation mathématique de l'impul- sion, de préférence du signal du dénominateur, la modulation
du signal ainsi différentié coïncide avec le maximum des si-
gnaux d'entrée. C'est pourquoi, pour le traitement des impul-
sions, on a retardé les signaux d'entrée A et B d'une durée
égale au temps de propagation dans le circuit différentia-
teur. La figure 3 représente un exemple de circuit utilisé
pour la différentiation.
8 2642589

Claims (6)

REVENDICATIONS
1. Montage comportant un convertisseur analogique/ numérique diviseur (ADC), qui sert à réaliser la division de signaux d'entrée A par le signal de référence B associé au signal d'entrée concerné, caractérisé par le fait que pour la formation de la moyenne des valeurs de sortie du convertisseur (ADC) conformément à la relation (A + q x B) / B - r a) en amont du convertisseur analogique/numérique (ADC) est branché un convertisseur (DAC) multiplicateur numérique/ analogique, qui sert à délivrer le signal formant produit analogique q x B à partir du nombre q et du signal de référence B,
qu'il est prévu d'autres éléments de circuit, qui sont bran-
chés en amont du convertisseur (ADC) et sont reliés au convertisseur (DAC) et entre eux conformément à la relation précédemment indiquée, b) pour la production du nombre quelconque r (en 1), c) pour additionner le signal produit analogique q x B au signal d'entrée A (en 2), et d) pour introduire le signal analogique (A + q x B) dans le convertisseur analogique/numérique (ADC) (2), ainsi qu'un autre élément de circuit qui est branché en aval du convertisseur analogique/numérique (ADC)
e) pour soustraire le nombre r de la valeur du résultat four-
ni par le convertisseur analogique/numérique (ADC) (3), qui est branché en aval du convertisseur analogique/numérique (ADC),q étant un nombre quelconque par signal d'entrée A et
se situe dans une plage qui tient compte de la plage dynami-
que du convertisseur analogique/numérique (ADC), et r étant un nombre entier correspondant à la valeur analogique q.
2. Montage suivant la revendication 1, caractérisé par le fait que la formation de la moyenne est réalisée au moyen d'une partie des canaux du convertisseur (ADC), auquel
cas, pour une résolution prédéterminée (R = 2n-1) du conver-
tisseur analogique/numérique (ADC), on choisit pour r un
nombre situé entre O et 2m-1, avec m < n et q = r/R.
3. Montage suivant l'une des revendications 1 ou 2,
caractérisé par le fait que pour la production du nombre
quelconque r, on utilise un registre (1) réalisant une incré-
mentation.
4. Montage suivant l'une quelconque des revendica-
tions 1 à 3, caractérisé par le fait qu'on utilise un addi-
tionneur analogique (2) pour additionner le signal formant produit analogique q x B et le signal d'entrée A.
5. Montage suivant l'une quelconque des revendica-
tions 1 à 4, caractérisé par le fait qu'on utilise un sous-
tracteur numérique (3) pour soustraire le nombre r de la valeur du résultat fourni par le convertisseur analogique/
numérique (ADC).
6. Morntage suivant l'une quelconque des revendica-
tions 1 à 5, caractérisé par le fait qu'on utilise un conver-
tisseur analogique/numérique Flash en tant que convertisseur
analogique/numérique (ADC).
FR9000850A 1989-01-28 1990-01-25 Montage comportant un convertisseur analogique/numerique diviseur Expired - Fee Related FR2642589B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE8900990U DE8900990U1 (fr) 1989-01-28 1989-01-28

Publications (2)

Publication Number Publication Date
FR2642589A1 true FR2642589A1 (fr) 1990-08-03
FR2642589B1 FR2642589B1 (fr) 1994-10-28

Family

ID=6835515

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9000850A Expired - Fee Related FR2642589B1 (fr) 1989-01-28 1990-01-25 Montage comportant un convertisseur analogique/numerique diviseur

Country Status (5)

Country Link
US (1) US5034905A (fr)
JP (1) JPH02261219A (fr)
DE (2) DE8900990U1 (fr)
FR (1) FR2642589B1 (fr)
GB (1) GB2227586B (fr)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6335698B1 (en) 1999-10-08 2002-01-01 Industrial Technology Research Institute Programmable analog-to-digital converter with programmable non-volatile memory cells
KR100724098B1 (ko) * 2006-05-10 2007-06-04 한국표준과학연구원 조셉슨 dac를 이용한 아날로그 디지탈 변환장치 및 방법
DE102009016073B4 (de) 2008-04-21 2013-06-20 Bund Der Freien Waldorfschulen E.V. Demonstrationsvorrichtung
GB2481737B (en) * 2009-04-28 2012-12-05 Hewlett Packard Development Co Performing multiplication using an analog-to-digital converter
US8151641B2 (en) * 2009-05-21 2012-04-10 Analog Devices, Inc. Mode-matching apparatus and method for micromachined inertial sensors
US8266961B2 (en) 2009-08-04 2012-09-18 Analog Devices, Inc. Inertial sensors with reduced sensitivity to quadrature errors and micromachining inaccuracies
US8783103B2 (en) 2009-08-21 2014-07-22 Analog Devices, Inc. Offset detection and compensation for micromachined inertial sensors
US8701459B2 (en) * 2009-10-20 2014-04-22 Analog Devices, Inc. Apparatus and method for calibrating MEMS inertial sensors
US9212908B2 (en) 2012-04-26 2015-12-15 Analog Devices, Inc. MEMS gyroscopes with reduced errors
US9869552B2 (en) * 2015-03-20 2018-01-16 Analog Devices, Inc. Gyroscope that compensates for fluctuations in sensitivity

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2214394A5 (fr) * 1973-01-17 1974-08-09 Sintra
WO1987006079A1 (fr) * 1986-03-26 1987-10-08 Solid State Logic Limited Conversion de signaux numeriques/analogiques

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3749894A (en) * 1971-03-19 1973-07-31 R Avdeef Analog to digital conversion and computation method
US4125896A (en) * 1977-06-15 1978-11-14 Hentschel Instruments, Inc. Digital normalizing circuit
JPS59170972A (ja) * 1983-12-12 1984-09-27 Seiichi Okuhara 割算回路
DE3346570A1 (de) * 1983-12-23 1985-07-04 Philips Patentverwaltung Gmbh, 2000 Hamburg Verfahren zum erhoehen der aufloesung eines digitalisierten zeitabhaengigen signals
US4779029A (en) * 1985-03-11 1988-10-18 Ncr Corporation Digitally compensated multiplying digital to analog converter

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2214394A5 (fr) * 1973-01-17 1974-08-09 Sintra
WO1987006079A1 (fr) * 1986-03-26 1987-10-08 Solid State Logic Limited Conversion de signaux numeriques/analogiques

Also Published As

Publication number Publication date
JPH02261219A (ja) 1990-10-24
DE4002270C2 (fr) 1991-09-19
DE8900990U1 (fr) 1989-10-26
GB9001033D0 (en) 1990-03-14
DE4002270A1 (de) 1990-08-09
GB2227586A (en) 1990-08-01
FR2642589B1 (fr) 1994-10-28
GB2227586B (en) 1993-03-17
US5034905A (en) 1991-07-23

Similar Documents

Publication Publication Date Title
FR2642589A1 (fr) Montage comportant un convertisseur analogique/numerique diviseur
US3881097A (en) Fully digital spectrum analyzer using time compression and discrete fourier transform techniques
US3557354A (en) Signal-to-noise ratio enhancement methods and means
FR2545715A1 (fr) Procede et appareil pour l&#39;investigation d&#39;un systeme circulatoire dans les structures biologiques vivantes
FR2587819A1 (fr) Dispositif de calcul d&#39;une transformee de fourier discrete, glissante et non recursive, et son application a un systeme radar
FR2512988A1 (fr) Procede et appareil ultrasoniques pour la formation d&#39;images et la caracterisation de corps moyennant l&#39;utilisation d&#39;une detection d&#39;amplitude et de polarite
FR2463964A1 (fr) Dispositif d&#39;affichage a interpolation, notamment pour un oscilloscope numerique
FR2632749A1 (fr) Procede et systeme d&#39;etalonnage d&#39;un scanner a rayons x en utilisant un ou plusieurs etalons circulaires excentres
GB1594561A (en) Method and apparatus for tomography using radiation
CH654659A5 (fr) Procede de formation d&#39;un signal index precis dans un dispositif codeur angulaire et dispositif codeur angulaire.
FR2464479A1 (fr) Oscilloscope numerique a reduction du vacillement du a l&#39;incertitude des echantillons
EP0071506B1 (fr) Procédé et dispositif numérique de correction d&#39;erreur de phase d&#39;un signal échantillonné et son application à la correction de signaux de télévision
FR2648304A1 (fr) Procede de determination d&#39;un espace a partir d&#39;un espace discret connu pour la reconstruction d&#39;images bi ou tridimensionnelles, dispositif de mise en oeuvre et application du procede
EP0083455B1 (fr) Appareil de tomographie par calculateur et méthode pour reconstruire l&#39;image en coupe d&#39;un objet
JP3232795B2 (ja) 検出装置
GB1593605A (en) Method of and arrangement for determining the distribution of the absorption in a section of a body
EP0323770B1 (fr) Procédé et dispositif permettant de reconstituer la forme et la position d&#39;objets dans l&#39;espace
US4313163A (en) Apparatus for controlling a tomograph display
US3984669A (en) Fully digital spectrum analyzer using time compression and Discrete Fourier Transform techniques
FR2689989A1 (fr) Calcul parallèle d&#39;un bit adhérent et de produits partiels dans une unité multiplicatrice à virgule flottante.
EP0497618A2 (fr) Dispositif générateur de bruit
EP0237382B1 (fr) Dispositif de transformée en cosinus d&#39;un signal numérique échantilloné
FR2695730A1 (fr) Méthode et appareil pour traiter un signal numérique amélioré utilisant une transformée de Fourier.
CA2051559C (fr) Generateur d&#39;adresses pour la memoire de donnees d&#39;un processeur
JPH05232232A (ja) 位相測定装置及び距離測定装置

Legal Events

Date Code Title Description
ST Notification of lapse