FR2558998A1 - Systeme amplificateur multicanal a gain predictif - Google Patents

Systeme amplificateur multicanal a gain predictif Download PDF

Info

Publication number
FR2558998A1
FR2558998A1 FR8409500A FR8409500A FR2558998A1 FR 2558998 A1 FR2558998 A1 FR 2558998A1 FR 8409500 A FR8409500 A FR 8409500A FR 8409500 A FR8409500 A FR 8409500A FR 2558998 A1 FR2558998 A1 FR 2558998A1
Authority
FR
France
Prior art keywords
gain
amplifier
channel
channels
signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8409500A
Other languages
English (en)
Other versions
FR2558998B1 (fr
Inventor
Sorin Marcovici
Boris Valski
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Analogic Corp
Original Assignee
Analogic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Analogic Corp filed Critical Analogic Corp
Publication of FR2558998A1 publication Critical patent/FR2558998A1/fr
Application granted granted Critical
Publication of FR2558998B1 publication Critical patent/FR2558998B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Amplifiers (AREA)

Abstract

UN SYSTEME AMPLIFICATEUR MULTICANAL A GAIN PREDICTIF 10 COMPREND UN CIRCUIT D'ENTREE 12 DESTINE A RECEVOIR DES SIGNAUX D'UN PREMIER CANAL ET D'UN SECOND CANAL; UN AMPLIFICATEUR A GAIN VARIABLE 18; UN CIRCUIT DE FIXATION DE GAIN 16 POUR L'AMPLIFICATEUR A GAIN VARIABLE; ET DES MOYENS DE COMMUTATION 14 QUI REAGISSENT AUX SIGNAUX D'ENTREE DES PREMIER ET SECOND CANAUX EN CONNECTANT SEQUENTIELLEMENT CHAQUE CANAL PREMIEREMENT AU CIRCUIT DE FIXATION DE GAIN, POUR DETERMINER LE GAIN DESIRE POUR LE CANAL CONSIDERE, ET ENSUITE A L'AMPLIFICATEUR A GAIN VARIABLE REGLE SUR LE GAIN DESIRE.

Description

1 2558998
SYSTEME AMPLIFICATEUR MULTICANAL
A GAIN PREDICTIF
La présente invention concerne un système am-
plificateur multicanal à gain prédictif, et elle porte plus particulièrement sur un tel système destiné à opti- miser le gain d'amplification pour le signal de chaque canal, pour échantillonner et transmettre séquentiellement
ce signal vers un convertisseur analogique-numérique.
Dans des systèmes de conversion adaptatifs
classiques, un problème apparaît du fait que l'amplifi-
cateur est fréquemment amené en saturation. Lorsqu'un am-
plificateur est amené en saturation, son rétablissement
demande une durée relativement longue, de façon représen-
tative de l'ordre de deux à quatre microsecondes. Dans des applications actuelles d'acquisition de données, comme dans des scannographes utilisés dans des études cardiovasculaires, dans le but de produire des images
aussi nettes que si le coeur était arrêté, la vitesse exi-
gée correspond à un débit de l'ordre d'une microseconde
par mot. Des systèmes dans lesquels une saturation pour-
rait se produire et introduire un retard de temps de ré-
tablissement de deux à quatre microsecondes sont donc inac-
ceptables.
L'invention a donc pour but de procurer un sys-
tème amplificateur multicanal à gain prédictif, rapide,de
type perfectionné, pour l'utilisation dans des convertis-
seurs adaptatifs.
Un but supplémentaire de l'invention est de pro-
2 2558998
curer un tel système qui évite des retards dûs à la satu-
ration d'amplificateurs.
L'invention a également pour but de procurer un tel système qui augmente la cadence correspondant au débit de données total. L'invention résulte de la considération du
fait qu'il est possible de réaliser un système amplifica-
teur multicanal à gain prédictif vraiment efficace, et un convertisseur adaptatif utilisant un tel système, en effectuant une commutation séquentielle de signaux entrants pour déterminer tout d'abord le gain désiré pour le signal considéré et pour amplifier ensuite ce signal avec ce gain
afin d'empêcher la saturation de l'amplificateur et d'ob-
tenir des signaux de sortie traités selon une configura-
tion "pipeline", afin d'augmenter la cadence qui corres-
pond au débit de mots de données.
Un aspect de l'invention consiste en un sys-
tème amplificateur multicanal à gain prédictif. Ce systè-
me comporte des moyens destinés à recevoir un signal d'en-
trée à partir d'un premier canal et d'un second canal. Le système comporte un amplificateur à gain variable et un circuit de fixation de gain destiné à fixer le gain de l'amplificateur à gain variable. Des moyens de commutation réagissent au signal d'entrée provenant des premier et second canaux en connectant séquentiellement chaque canal tout d'abord au circuit de fixation de gain pour déterminer le gain désiré pour ce canal, et ensuite à l'amplificateur
à gain variable réglé à ce gain désiré.
Un autre aspect de l'invention consiste en un système de conversion multicanal adaptatif comprenant un
système amplificateur multicanal à gain prédictif, en com-
binaison avec des moyens pour échantillonner et bloquer
les signaux séquentiels provenant des premier et second ca-
naux de l'amplificateur à gain variable. Le système compor-
te un convertisseur analogique-numérique qui réagit aux mo-
yens d'échantillonnage et de blocage en convertissant en signaux numériques les signaux analogiques provenant des premier et second canaux. Les moyens d'échantillonnage et de blocage peuvent comprendre des premier et second circuits échantillonneurs-bloqueurs destinés à échantil-
lonner et à bloquer les signaux qui proviennent respecti-
vement des premier et second canaux. Il peut exister des moyens de commutation de sortie destinés à transmettre séquentiellement les signaux échantillonnés et bloqués
provenant respectivement des premier et second canaux.
Les moyens de réception peuvent comprendre des première et seconde bornes d'entrée, avec l'une d'elles
associée à chaque canal, et ifs peuvent également compren-
dre des premier et second amplificateurs séparateurs,
avec l'un d'eux associé à chaque borne d'entrée. Le cir-
cuit de fixation de gain peut comprendre un circuit de référence destiné à établir un ensemble de niveaux de gain, un circuit de commande de gain destiné à fixer le niveau de gain de l'amplificateur à gain variable, et des moyens
comparateurs, réagissant au circuit de référence et réa-
gissant à un signal provenant de l'un des premier et se-
cond canaux, en sélectionnant l'un des niveaux de gain de
l'ensemble que doit fixer le circuit de commande de gain.
L'invention sera mieux comprise à la lecture de
la description qui va suivre d'un mode de réalisation pré-
féré, donné à titre d'exemple non limitatif. La suite de
la description se réfère aux dessins annexés, sur lesquels:
La figure 1 est un schéma synoptique simplifié
d'un système amplificateur multicanal à gain prédictif con-
forme à l'invention;
La figure 2 est une représentation plus détail-
lée du système amplificateur multicanal à gain prédictif de la figure 1, incorporé dans un système de conversion adaptatif conforme à l'invention;
La figure 3 est un diagramme séquerntiel qui illus-
tre le fonctionnement du système de la figure 2;
La figure 4 est un schéma de circuit plus dé-
taillé du système de la figure 2; et La figure 5 est un schéma plus détaillé du comparateur et du circuit de référence des figures 2 et 4.
On voit sur la figure 1 un système amplifica-
teur multicanal à gain prédictif 10 conforme à l'invention.
Des signaux d'entrée analogiques, comme ceux provenant des
détecteurs d'un scannographe, sont appliqués par un cer-
tain nombre de canaux, comme des canaux A et B, à des mo-
yens d'entrée 12. Un circuit de commutation 14 reçoit les signaux des canaux A et B, et il applique le signal de chaque canal premièrement à ur circuit de fixation de gain 16, pour déterminer le gain désiré pour ce canal, et ensuite à l'amplificateur à gain variable 18, dont le gain
a été fixé à la valeur déterminée par le circuit de fixa-
tion de gain 16. Le gain fixé est le gain le plus élevé
possible pour le signal sans que l'amplificateur d'atta-
que 18 passe en saturation. Les signaux amplifiés des canaux A et B sont appliqués finalement à la sortie de
l'amplificateur 18.
Un système de conversion adaptatif multicanal , figure 2, comprend le système amplificateur multicanal
à gain prédictif 10, combiné avec un circuit échantillon-
neur-bloqueur 22 et un convertisseur analogique-numérique 24. Les moyens d'entrée 12 peuvent comprendre des bornes d'entrée 30 et 32. La borne 30 reçoit des signaux A1, A2, A3,..... sur le canal A, et la borne 32 reçoit des signaux B1, B2, B3.... sur le canal B. Selon une variante, les moyens de réception 12 peuvent comprendre des amplificateurs séparateurs 34 et 36. Le circuit de commutation 14 comprend
une paire d'interrupteurs 38 et 40, qui commandent la trans-
mission des signaux de sortie des amplificateurs respectifs 34 et 36 vers l'amplificateur à gain variable 18, et une paire d'interrupteurs 42 et 44, qui commandent la transmission
2558998
des signaux de sortie des amplificateurs respectifs 34 et 36 vers le comparateur 46, dans le circuit de fixation de
gain 16. Le circuit comparateur 46 compare le signal en-
trant provenant de l'interrupteur 42 ou 44 avec des signaux provenant du circuit de référence 48, pour établir un gain dans le circuit de commande de gain 50, afin de fixer le gain dans l'amplificateur à gain variable 18. Le signal
de sortie de l'amplificateur à gain variable 18 est échan-
tillonné alternativement par des circuits échantillon-
neurs-bloqueurs 52 et 54 qui appliquent leurs signaux de
sortie au convertisseur analogique-numérique 24, en al-
ternance par l'intermédiaire d'interrupteurs respectifs
56 et 58.
On comprendra plus aisément le fonctionnement du système de conversion adaptatif 20 en se référant au
diagramme séquentiel de la figure 3, qui est divisé hori-
zontalement en intervalles de deux microsecondes, commen-
çant à zéro et allant jusqu'à 20 microsecondes, ce dia-
gramme montrant les signaux présents à divers instants au
niveau du comparateur 46, de l'amplificateur 18, des cir-
cuits échantillonneurs-bloqueurs 52 et 54 et du convertis-
seur analogique-numérique 24. Pendant le fonctionnemernt, lorsque le signal A1 est appliqué à l'amplificateur 34,
l'interrupteur 38 est ouvert et l'interrupteur 42 est fer-
mé, ce qui fait que le signal A1 est appliqué au compara-
teur 46, qui détermine la valeur de gain appropriée pour
l'amplificateur à gain variable 18, compte tenu de l'ampli-
tude du signal A1. Lorsque cette détermination est faite,
la valeur de gain est enregistrée dans le circuit de comman-
de de gain 50. Cette période de fonctionnement est représen-
tée par le symbole A1 dans les premier et second segments
du diagramme, pour le comparateur 46 de la figure 3. La va-
leur de gain présente dans le circuit de commande de gain
est ensuite établie pour l'amplificateur 18 et l'inter-
rupteur 38 est fermé. L'interrupteur 42 est ouvert et l'in-
terrupteur 44 est fermé, ce qui fait que maintenant, pen-
dant l'intervalle de temps allant de 2 à 4 microsecondes, le comparateur 46 reçoit B1 et détermine la valeur de
gain appropriée pour ce signal, pendant que l'amplifica-
teur 18 reçoit le signal A1 pour lequel son gain a déjà été fixé. Pour le même intervalle de temps, le circuit échantillonneur non bloqueur 52 échantillonne le signal
A1. Pendant l'intervalle de temps suivant, de 4 à 6 mi-
crosecondes, le second signal du canal A, c'est-à-dire le
signal A2, est transmis par l'amplificateur 34 et l'in-
terrupteur 42 vers le comparateur 46, pour déterminer le gain nécessaire. Simultanément, le signal B1 provenant de
l'amplificateur 36 est maintenant transmis par l'interrup-
teur 40 vers l'amplificateur-18, qui a été réglé au gain approprié pour le signal B1. Pendant le même intervalle
de temps, de 4 à 6 microsecondes, le circuit échantillon-
neur-bloqueur 52 bloque maintenant le signal A1, et le si-
gnal B1 est échantillonné par le circuit échantillonneur-
bloqueur 54. Simultanément, le signal A1 bloqué dans le circuit échantillonneur-bloqueur 52 a été appliqué par l'interrupteur 56 au convertisseur analogique-numérique 24, qui numérise ce signal pendant que l'interrupteur 58 est
ouvert. Pendant l'intervalle de temps suivant, de 6 à 8 mi-
crosecondes, le signal B2 est transmis par l'interrupteur 44 au comparateur 46, tandis que le signal A2 est transmis par l'interrupteur 38 à l'amplificateur 18. Le signal A2
est maintenant échantillonné par le circuit échantillonneur-
bloqueur 52, tandis que le signal B1 est bloqué par le cir-
cuit échantillonneur-bloqueur 54. Le signal B1 est mainte-
nant transmis par l'interrupteur 58 au convertisseur analo-
gique-numérique 24, tandis que l'interrupteur 56 est ouvert.
Le système continue à fonctionner dans ce mode de façon
qu'un signal soit appliqué toutes les deux miizosecondes au con-
vertisseur analogique-numérique 24. En effet, à cause de
l'effet de pipeline que produit le fonctionnement séquen-
S8998
tiel des interrupteurs 38, 40, 42 et 44, un signal appa-
rait à la sortie toutes les deux microsecondes, et une moitié de la période normale de quatre microsecondes est nécessaire pour qu'un signal provenant d'un canal ou de l'autre se propage dans tout le système. Pendant chaque cycle de commutation, le nouveau niveau de gain qui a été
fixé dans l'amplificateur 18 est enregistré dans le cir-
cuit de commande de gain 50, de façon qu'un gain égal à l'unité puisse 8tre fixé dans l'amplificateur 18 pendant le court intervalle de temps pendant lequel le changement d'état des interrupteurs 38, 40, 42 et 44 a lieu, afin de
minimiser le risque d'apparition de transitoires suscep-
tibles de faire passer l'amplificateur d'attaque 18 en saturation. q La figure 4 montre un schéma de circuit plus
détaillé du système de conversion adaptatif 20 de la figu-
re 2, dans lequel les amplificateurstséparateurs sont réa-
lisés au moyen d'amplificateurs opérationnels 34a et 36a.
Le circuit de commutation 14a comprend des interrupteurs 38, 40, 42 et 44 et un circuit de synchronisation 45 qui actionne toutes les deux secondes ces interrupteurs ainsi
que les interrupteurs 56 et 58, et qui établit les caracté-
ristiques temporelles du fonctionnement d'autres composants
du système.
L'amplificateur à gain variable 18 comprend deux étages d'amplification 57, 59, chacun d'eux comprenant un amplificateur 60, 62. A l'amplificateur 60 sont associées
une première résistance d'entrée 64 et une première résis-
tance de réaction 66, et une seconde résistance d'entrée 68
et une seconde résistance de réaction 70. Le point de con-
nexion des résistances 64 et 66 est connecté à l'entrée in-
verseuse de- l'amplificateur 60 par l'intermédiaire d'un in-
terrupteur 72. Le point de connexion des résistances 66 et
est également connecté à l'entrée inverseuse de l'ampli-
ficateur 60 par l'intermédiaire d'un interrupteur 74. L'en-
trée non inverseuse est connectée à la masse. Un circuit
de réglage automatique du zéro, 76, est utilisé pour com-
penser l'erreur de décalage de l'amplificateur. Des résis-
tances similaires 64a, 66a, 68a et 70a et des interrupteurs similaires 72a et 74a sont associés à l'amplificateur 62. Il existe également un circuit de réglage automatique du zéro, 76a. Le signal d'entrée provenant des interrupteurs 38 et 40 est appliqué aux étages de l'amplificateur à gain
variable 18 par l'intermédiaire d'un amplificateur/sépara-
teur supplémentaire 78. Chaque étage d'amplification peut avoir un certain nombre de gains différents. Dans cet
exemple particulier, chacun d'eux peut avoir un gain uni-
té, ou un gain de 1, et un gain de 8. Lorsque l'interrup-
teur 72 est fermé et l'interrupteur 74 est ouvert, le
gain est de 1; lorsque l'interrupteur 74 est fermé et l'in-
terrupteur 72 est ouvert, le gain est de 8. Ainsi, les si-
gnaux de sortie de chacun des amplificateurs 60 et 62 peu-
vent correspondre à un gain égal à l'unité; l'amplificateur peut avoir un gain égal à l'unité et l'amplificateur 62 un gain de 8; ou l'amplificateur 60 peut avoir un gain
de 8 et l'amplificateur 62 un gain égal à l'unité; ou cha-
que amplificateur peut avoir un gain de 8. Le signal de sortie combiné pourrait alors correspondre à un gain égal à l'une des valeurs suivantes: 1, 8, 8 ou 64. On n'utilise pas l'une des configurations d'interrupteurs, ce qui fait
qu'il y a trois gains disponibles: 1, 8 et 64. Les va-
leurs de gain ne sont pas limitées à 8 ou à des multiples
de 8; elles peuvent correspondre à n'importe quel gain sé-
lectionné par le choix des résistances 64 et 66. On choisit
ici les gains de 8 et 64 du fait qu'il s'agit de puissan-
ces de 2, plus faciles à traiter par un système binaire.
L'invention n'est pas limitée à deux étages d'amplifica-
tion: on pourrait également utiliser trois étages ou plus. Le circuit de commande de gain 50 comprend quatre
9 2558998
portes OU 80, 82, 84 et 86, qui appliquent les signaux de commutation aux interrupteurs 72, 74, 72a et 74a. A la
réception d'un signal provenant du comparateur 46, le cir-
cuit de commande 88 détermine le gain approprié, soit dans cet exemple 1, 8 ou 64. Il applique ensuite des signaux de commutation aux portes OU 80, 82, 84 et 86 appropriées, pour connecter la paire de résistances correcte à chaque amplificateur afin d'obtenir ce gain. Lorsque le signal
de sortie du comparateur 46 ou le circuit de synchronisa-
tion 45 demande un gain égal à l'unité, ce qui indique qu' un cycle de commutation est sur le point d'avoir lieu, le dispositif de commande 88 attaque le circuit de fixation de gain égal à l'unité, 90, de façon qu'il commande aux portes OU 80, 82, 84 et 86 de fermer les interrupteurs
72 et 72a et d'ouvrir les interrupteurs 74 et 74a. Le cir-
cuit de commande 88 communique également le gain courant
au registre de mémoire de gain 92, dans lequel il est mé-
morisé pendant quatre microsecondes. Le retard de quatre
microsecondes est nécessaire du fait que le cycle de com-
mutation prend deux microsecondes et que le cycle d'échan-
tillonnage-blocage prend deux microsecondes supplémentai-
res, ce qui fait que-le signal que commandent maintenant les interrupteurs n'arrivera que quatre microsecondes plus
tard à la sortie du convertisseur analogique-numérique 24.
A ce moment, l'ordinateur recevra le gain qui est appli-
qué au signal numérisé particulier qu'il est en train d'acquérir,à partir du registre de code de sortie 100,qui enregistre également le signal de sortie du convertisseur analogique-numérique 24. Le registre de mémoire de gain 92
introduit un retard qui est déterminé par la vitesse du sys-
tème. Du fait que ce mode de réalisation est un système à deux microsecondes avec deux canaux, il y a un retard de quatre microsecondes. On peut réaliser le registre de code de sortie 100 avec un circuit de bascules qui enregistre à la fois le signal et le gain établis pour ce signal, en vue
2558998
de l'acquisition par l'ordinateur. En combinant deux am-
plificateurs à gain commandé par tension de ce type, on peut atteindre un débit d'une microseconde par mot en
utilisant seulement un groupe de bascules.
Le circuit de référence 48, sur la figure 5, comprend une source 102 de tension de référence, et un
diviseur de tension 104, qui divise la tension de réfé-
rence en deux tensions de référence L1, L2. Ces tensions L1, L2 sont appliquées au comparateur 46, qui comprend des circuits comparateurs 106, 108. Leurs signaux de sortie
sont appliqués au circuit de commande de gain 50, qui dé-
finit un certain nombre de zones, par exemple la Zone 1, la Zone 2 et la Zone 3, qu'on peut utiliser pour fixer
respectivement le gain à 1, 8 et 64.
Il va de soi que de nombreuses modifications peuvent être apportées au dispositif décrit et représenté,
sans sortir du cadre de l'invention.
1l

Claims (9)

REVENDICATIONS
1. Système amplificateur multicanal à gain prédictif caractérisé en ce qu'il comprend: des moyens (12) destinés à recevoir des signaux d'entrée provenant d'un premier canal (A) et d'un second canal (B); un amplificateur à gain variable (18); un circuit de fixation de gain (16) destiné à fixer le gain de l'amplificateur à gain variable (18); et des moyens de commutation (14) qui
fonctionnent sous la dépendance des signaux d'entrée pro-
venant des premier et second canaux (A, B), en connectant séquentiellement chaque canal premièrement au circuit de fixation de gain (16), pour déterminer le gain désiré pour le canal considéré, et ensuite à l'amplificateur à
gain variable (18) réglé au gain désiré.
2. Système selon la revendication 1, caracté-
risé en ce qu'il comprend en outre des moyens (22) des-
tinés à échantillonner et à bloquer les signaux séquen-
tiels des premier et second canaux (A, B), provenant de
l'amplificateur à gain variable (18).
3. Système selon la revendication 2, caracté-
risé en ce qu'il comprend en outre un convertisseur ana-
logique-numérique (24) qui fonctionne sous la dépendance des moyens d'échantillonnage et de blocage (22) de façon à convertir en signaux numériques les signaux analogiques
provenant des premier et second canaux (A, B).
4. Système selon l'une quelconque des reven-
dications 2 ou 3, caractérisé en ce que les moyens
d'échantillonnage et de blocage (22) comprennent des pre-
miers et seconds circuits échantillonneurs-bloqueurs (52, O30 54) destinés à échantillonner et à bloquer les signaux provenant respectivement des premier et second canaux
(A, B).
5. Système selon la revendication 4, caractérisé en ce que les moyens d'échantillonnage et de blocage (22) comprennent en outre des moyens de commutation de sortie
(56, 58) destinés à transmettre séquentiellement les si-
gnaux échantillonnés et bloqués provenant respectivement
des premier et second canaux (A, B).
6. Système selon l'une quelconque des revendi-
cations 1 à 5, caractérisé en ce que les moyens de récep- tion (12) comprennent des première et seconde bornes
d'entrée (30, 32) avec l'une d'elles associée à chaque ca-
nal (A, B).
7. Système selon la revendication 6, caractéri-
sé en ce que les moyens de réception (12) comprennent en outre des premier et second amplificateurs (34a, 36a),
avec l'un d'eux associé à chaque borne d'entrée (30, 32).
8. Système selon la revendication 1, caractéri-
sé en ce que le circuit de fixation de gain (16) comprend un circuit de référence (48) destiné à établir un ensemble de niveaux de seuil de tension, un circuit de commande
de gain (50) destiné à fixer le niveau de gain de l'ampli-
ficateur à gain variable (18), et un comparateur (46), fonctionnant sous la dépendance du circuit de référence
(48) et d'un signal provenant de l'un des premier et se-
cond canaux (A, B), de façon à sélectionner l'un des ni-
veaux de l'ensemble de niveaux de gain devant être fixé
par le circuit de commande de gain (50).
9. Système de conversion adaptatif multicanal
caractérisé en ce qu'il comprend: des moyens (12) desti-
nés à recevoir des signaux d'entrée provenant d'un premier canal (A) et d'un second canal (B); un amplificateur à gain variable (18); un circuit de fixation de gain (16)
destiné à fixer le gain de l'amplificateur à gain varia-
ble (18); des moyens de commutation (14), fonctionnant
sous la dépendance des signaux d'entrée provenant des pre-
mier et second canaux (A, B), en connectant séquentielle-
ment chaque canal premièrement au circuit de fixation de gain (16) pour déterminer le gain désiré pour ce canal, et ensuite à l'amplificateur à gain variable (18) réglé sur
13 2558998
le gair. désiré; des moyens (22) destinés à échantillon-
ner et à bloquer les signaux séquentiels des premier et second canaux (A, B) provenant de l'amplificateur à gain variable (18); et un convertisseur analogique-numérique (24) qui fonctionne sous la dépendance des moyens d'échan- tillonnage et de blocage (22) de façon à convertir en signaux numérique les signaux analogiques des premier et
second canaux (A, B).
FR8409500A 1984-01-31 1984-06-18 Systeme amplificateur multicanal a gain predictif Expired FR2558998B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/575,676 US4739307A (en) 1984-01-31 1984-01-31 Multichannel predictive gain amplifier system

Publications (2)

Publication Number Publication Date
FR2558998A1 true FR2558998A1 (fr) 1985-08-02
FR2558998B1 FR2558998B1 (fr) 1987-05-07

Family

ID=24301270

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8409500A Expired FR2558998B1 (fr) 1984-01-31 1984-06-18 Systeme amplificateur multicanal a gain predictif

Country Status (6)

Country Link
US (1) US4739307A (fr)
JP (1) JPS60177712A (fr)
DE (1) DE3423206A1 (fr)
FR (1) FR2558998B1 (fr)
IL (1) IL72113A (fr)
NL (1) NL190431C (fr)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0666692B2 (ja) * 1986-02-13 1994-08-24 クラリオン株式会社 アナログ−デイジタル変換装置
US5121230A (en) * 1987-01-19 1992-06-09 Canon Kabushiki Kaisha Image reading apparatus having adjusting circuits for matching the level of and compensating for fluctuation among a plurality of sensing elements
JP2533062Y2 (ja) * 1987-07-03 1997-04-16 ヤマハ株式会社 アナログディジタル変換回路
JPS6465927A (en) * 1987-09-04 1989-03-13 Fujitsu Ltd Automatic gain switching system for a/d converter
EP0320525B1 (fr) * 1987-12-15 1991-10-16 Deutsche ITT Industries GmbH Etage échantillonneur- bloqueur et son utilisation dans des convertisseurs analogiques/numériques parallèles
US5006851A (en) * 1988-07-18 1991-04-09 Matsushita Electric Industrial Co., Ltd. Analog-to-digital converting system
US4947455A (en) * 1988-11-09 1990-08-07 Harris Corporation RF power supply for supplying a regulated power amplified unmodulated drive signal to an RF modulator
US5099239A (en) * 1989-09-21 1992-03-24 Xerox Corporation Multi-channel analogue to digital convertor
FI87861C (fi) * 1989-09-28 1993-02-25 Digixray Ltd Oy En automatiskt sin foerstaerkning reglerande instrumenteringsfoerstaerkare
GB2245443B (en) * 1990-06-22 1994-05-25 Philips Electronic Associated Signal digitiser
JPH07193446A (ja) * 1993-12-24 1995-07-28 Nec Corp 予測ゲイン自動切替回路
US5488518A (en) * 1994-08-15 1996-01-30 Vtc Inc. Programmable pre-amplifier using a serial shift register to output a plurality of control signals
DE4435330A1 (de) * 1994-10-01 1996-04-04 Kolbe & Co Hans Regelungsschaltung für HF-Sender
DE19914207C2 (de) * 1999-03-29 2003-02-27 Siemens Ag A/D-Wandlerschaltung
WO2001010019A2 (fr) * 1999-08-03 2001-02-08 Siemens Aktiengesellschaft Dispositif pour amplifier un signal emis par un detecteur de rayons
US6469581B1 (en) 2001-06-08 2002-10-22 Trw Inc. HEMT-HBT doherty microwave amplifier
US6864742B2 (en) * 2001-06-08 2005-03-08 Northrop Grumman Corporation Application of the doherty amplifier as a predistortion circuit for linearizing microwave amplifiers
US7020449B2 (en) * 2002-10-21 2006-03-28 Broadcom Corporation Fast settling variable gain amplifier with DC offset cancellation
US7002408B2 (en) * 2003-10-15 2006-02-21 Varian Medical Systems Technologies, Inc. Data signal amplifier and processor with multiple signal gains for increased dynamic signal range
US20160149545A1 (en) * 2014-11-24 2016-05-26 Qualcomm Incorporated Circuits and methods providing attenuation

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4399416A (en) * 1980-11-10 1983-08-16 Texaco Development Corporation Floating point amplifier

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3509558A (en) * 1965-10-22 1970-04-28 Nasa Wide range data compression system
US3613111A (en) * 1969-11-03 1971-10-12 Nasa Wide range analog-to-digital converter with a variable gain amplifier
FR2110758A5 (fr) * 1970-10-29 1972-06-02 Sercel Rech Const Elect
GB1455565A (en) * 1972-12-22 1976-11-17 Solartron Electronic Group Anaologue to digital converters
JPS5113969B2 (fr) * 1973-02-23 1976-05-06
US3942173A (en) * 1973-07-19 1976-03-02 Analog Devices, Inc. Offset error compensation for integrating analog-to-digital converter
NL7704119A (nl) * 1976-04-19 1977-10-21 Varian Associates Tomografische aftastinrichting.
US4220863A (en) * 1977-04-01 1980-09-02 Ohio Nuclear, Inc. Data channel multiplexing system for CT scanner with rotating source
JPS53134471A (en) * 1977-04-25 1978-11-24 Hokushin Electric Works Automatic gain control circuit
US4121055A (en) * 1977-06-06 1978-10-17 Microcom Corporation Integrated programmable commutation and signal conditioning circuit
US4232302A (en) * 1978-08-24 1980-11-04 Ohio Nuclear, Inc. Video speed logarithmic analog-to digital converter
JPS5968200A (ja) * 1982-10-08 1984-04-18 Yokogawa Hokushin Electric Corp X線ct装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4399416A (en) * 1980-11-10 1983-08-16 Texaco Development Corporation Floating point amplifier

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
ELECTRONIC DESIGN, vol. 23, no. 22, 25 octobre 1975, pages 114-117; E.. LJURG: "Use autoranging amplifiers to boost the accuracy of computerized data acquisition systems. Four comparators and some CMOS switches are all that's needed" *
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 15, no. 3, août 1972, pages 721-722, New York, US; F.J. AFFINITO et al.: "Automatic feed forward gain ranging circuit" *

Also Published As

Publication number Publication date
IL72113A0 (en) 1984-10-31
NL190431C (nl) 1994-02-16
DE3423206C2 (fr) 1990-06-21
IL72113A (en) 1988-05-31
FR2558998B1 (fr) 1987-05-07
NL190431B (nl) 1993-09-16
JPS60177712A (ja) 1985-09-11
NL8402003A (nl) 1985-08-16
JPH0418723B2 (fr) 1992-03-27
DE3423206A1 (de) 1985-08-01
US4739307A (en) 1988-04-19

Similar Documents

Publication Publication Date Title
FR2558998A1 (fr) Systeme amplificateur multicanal a gain predictif
FR2487142A1 (fr) Circuit et procede de conversion a/n ou n/a de signaux bipolaires utilisant une unique tension de reference
FR2608801A1 (fr) Procede et appareil pour systeme perfectionne a entrees analogiques
US4881059A (en) Manchester code receiver
CA1173965A (fr) Procede et dispositif de detection de la sequence d'apprentissage d'un egaliseur autoadaptatif
FR2571566A1 (fr) Dispositif de reception de donnees numeriques comportant un dispositif de recuperation adaptative de rythme
BE897586A (fr) Circuit parallele de controle de redondance cyclique
FR2527801A1 (fr) Appareil de telecommande a commande pluri-directionnelle
FR2635239A1 (fr) Element a retard pour circuit numerique
FR2583239A1 (fr) Generateur de sequences de registre a decalage de longueur maximale
EP0445885B1 (fr) Récepteur avec des moyens d'acquisition et de comparaison des données d'identification de deux canaux de transmission
FR2580937A1 (fr) Procede pour collecter des donnees concernant un incendie, detecteur d'incendie et systeme d'alarme anti-incendie mettant en oeuvre ce procede
CH625373A5 (fr)
FR2479509A1 (fr) Systeme de traitement de donnees numeriques comportant des unites de detection asynchrones
FR2623352A1 (fr)
FR2535552A1 (fr) Appareil et procede pour la synthese d'un signal d'excitation destine au test actif d'un circuit integre
FR2618959A1 (fr) Systeme de reglage automatique du gain
EP0231690B1 (fr) Dispositif pour l'amplification et l'échantillonnage de signaux analogiques multiplexes
FR2491275A1 (fr) Procede de reduction du bruit et de la diaphonie en codage analogique-numerique et codeur correspondant
CA1159139A (fr) Dispositif d'amplification et d'echantillonnage de signaux analogiques
EP0285954B1 (fr) Egaliseur automatique pour transmission numerique
CA1160726A (fr) Dispositif pour amplifier et echantillonner des signaux multiplexes
US4223270A (en) Multiplexed CCD pulse width discriminator
FR2519494A1 (fr) Circuit d'interconnexion selective de sources de signal et de destinations de signal
FR2724512A1 (fr) Dispositif d'identification d'une sequence predeterminee de signaux dans un modem

Legal Events

Date Code Title Description
ST Notification of lapse