FR2530896A1 - Circuit de traitement de signaux sous forme d'impulsions - Google Patents

Circuit de traitement de signaux sous forme d'impulsions Download PDF

Info

Publication number
FR2530896A1
FR2530896A1 FR8311986A FR8311986A FR2530896A1 FR 2530896 A1 FR2530896 A1 FR 2530896A1 FR 8311986 A FR8311986 A FR 8311986A FR 8311986 A FR8311986 A FR 8311986A FR 2530896 A1 FR2530896 A1 FR 2530896A1
Authority
FR
France
Prior art keywords
circuit
voltage
transistor
pulse
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8311986A
Other languages
English (en)
Other versions
FR2530896B1 (fr
Inventor
Noriyuki Yamashita
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of FR2530896A1 publication Critical patent/FR2530896A1/fr
Application granted granted Critical
Publication of FR2530896B1 publication Critical patent/FR2530896B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)
  • Studio Circuits (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

L'INVENTION CONCERNE LES TECHNIQUES DE TRAITEMENT DE SIGNAUX. UN CIRCUIT DE TRAITEMENT DE SIGNAUX SOUS FORME D'IMPULSIONS COMPREND, NOTAMMENT UN CIRCUIT DE DETECTION 56, 58 CONNECTE ENTRE UN CIRCUIT DE CHARGE ET DE DECHARGE 51, 52, 53 ET UN CIRCUIT DE COMMANDE DE CHARGE ET DE DECHARGE 55, 61, DANS LE BUT DE COMMANDER LE FONCTIONNEMENT DU CIRCUIT DE COMMANDE DE CHARGE ET DE DECHARGE SOUS LA DEPENDANCE D'UN POTENTIEL VARIABLE DU CIRCUIT DE CHARGE ET DE DECHARGE; ET UNE BORNE DE SORTIE 65 QUI FOURNIT UNE IMPULSION DE LARGEUR DEFINIE AVEC PRECISION, EN COINCIDENCE AVEC L'APPLICATION D'UNE IMPULSION DE DECLENCHEMENT SUR UNE BORNE D'ENTREE. APPLICATION AUX CIRCUITS DE SYNCHRONISATION DES RECEPTEURS DE TELEVISION.

Description

La présente invention concerne un circuit de trai-
tement de signaux sous forme d'impulsions, et elle porte
plus particulièrement sur un circuit de traitement de si-
gnaux sous forme d'impulsions destiné à obtenir des impul-
sions d'une largeur prédéterminée qui correspondent respec- tivement à des impulsions périodiques qui sont appliquées
séquentiellement avec une période prédéterminée.
On connaît un circuit classique de traitement de signaux sous forme d'impulsions de ce type pour un circuit de traitement d'image, tel qu'un récepteur de télévision ou -un magnétoscope, qui produit des impulsions périodiques ayant une largeur prédéterminée Le circuit de traitement de
signaux sous forme d'impulsions extrait des signaux de syn-
chwonisation horizontale sous la forme d'impulsions périodi-
ques à partir de signaux vidéo composites et il produit les
impulsions périodiques d'une largeur d'impulsions prédéter-
minée à des instants qui correspondent à ceux des signaux de synchronisation horizontale extraits Pour que le séparateur de synchronisation placé à la suite fonctionne correctement, les impulsions de sortie du circuit de traitement de signaux
sous forme d'impulsions doivent avoir une précision de lar-
geur d'impulsion aussi élevée que possiblee En outre, pour éliminer le bruit entre les impulsions qui peut déclencher accidentellement les circuits suivants, les signaux d'entrée
doivent 9 tre masqués.
Pour parvenir à ceci, on a utilisé un circuit de
traitement de signaux sous forme d'impulsions de type clas-
sique ayant la configuration qui est représentée sur la fi-
-gure 10 En considérant la figure l, on voit un circuit de
charge et de décharge, 1, qui comporte un circuit série for-
mé par une résistance de charge 2 dont une borne est connec-
tée à une alimentation Vcc (par exemple 6,5 V) et par un
condensateur 3 dont une extrémité -est connectée à la masse.
Le noeud 4 entre la résistance de charge 2 et le condensa-
teur 3 est connecté au collecteur d'un transistor de déchar-
ge 6 par l'intermédiaire d'une broche de connexion de conden-
sateur Pl d'un circuit intégré (CI) 5 L'alimentation Vcc est connectée à une ligne d'alimentation 7 par l'intermédiaire d'une broche d'alimentation P 2 du CI 5 Le collecteur d'un transistor d'entrée 8 est connecté à la base du transistor
de décharge 6 Une impulsion d'entrée $l (figure 2 A) est ap-
pliquée a la base du transistor d'entrée 8 par l'ilntermédiai-
re de résistances de base 9 et 10 et de broches d'impulsion d'entrée P 3 et P 4 Lorsqu'une tension de collecteur V 1 du
transistor d'entrée 8 passe à l'état bas (figure 2 B), au mo-
ment du déblocage de ce transistor d'entrée 8, le transistor
de décharge 6 se bloque Ainsi, à partir de l'instant t 1 au-
quel l'impulsion d'entrée 51 passe à un niveau haut pour bloquer le transistor de décharge 6, une tension V 2 entre les deux bornes du condensateur 3 augmente avec une constante de temps qui est déterminée essentiellement par les valeurs de la résistance 2 et du condensateur 3, comme le montre la
figure 20.
la tension V 2 entre les deux bornes du condensateur 3 est appliquée à la base d'un transistor séparateur 10, et
une tension d'émetteur Vs (figure 2 C) de ce transistor de-
vient supérieure à la tension V 2, avec un écart égal à sa tension baseémettelir la tension V 3 est appliquée à la base d'un transistor d'entrée de comparaison 11 d'une bascule de Schmitt 13 du type à amplificateur différentiel qui comporte également un transistor d'entrée de référence 12 La base du
transistor d'entrée de référence 12 reçoit mune première ten-
sion de référence V 4 qui provient d'une source de tension de
référence constituée par des résistances 14, 15 et 16 bran-
chées en un circuit série Lorsque la tension d'entrée de comparaison Va est inférieure à la tension de référence V 4,
-J 4
le transistor 11 est bloqué et le transistor 12 est conduc-
teur Lorsque, à partir de cet état, la tension V 3 devient supérieure à la tension de référence V 4, le transistor 11
devient conducteur tandis que le transistor 12 se bloque.
Un transistor 19 qui forme un circuit miroir de courant 18 en association avec un transistor 17 est connecté
de façon à constituer un circuit de charge pour le transis-
tor 12 o Le collecteur-du transistor 17 est connecté à-la ba-
se d'un transistor 20 et à une ligne de masse 23 par une ré- sistance 22 L'émetteur du transistor 17 est connecté à la ligne d'alimentation 7 par une résistance 21 Un transistor 24 est connecté en parallèle sur la résistance 16 de la source de tension de référence Le collecteur du transistor 20 est connecté à la base du transistor 24 et l'émetteur du
transistor 20 est connecté à la ligne de masse 23.
Lorsque la bascule de Schmitt 13 est à l'état ac-
tif, le circuit miroir de courant 18 est conducteur et le transistor 20 est débloqué par la tension qui est divisée par les résistances 21 et 22 Le transistor de court-circuit 24 est alors bloqué, ce qui fait que la tension de référence
V 4 qui est appliquée à la base du transistor d'entrée de ré-
férence 12 est élevée depuis un premier niveau de tension V 41 (par exemple O V) vers un second niveau de tension V 42 (par exemple 4 V), qui est la tension divisée de la source de
tension de référence, comme le montre la figure 20 La bas-
cule de Schmitt 13 est ensuite maintenue à l'état inactif jusqu'à ce que la tension d'entrée de comparaison V 3 dépasse le second niveau de tension V 42 L'état de la bascule de 42 ' 'ttd absued
Schmitt 13 est inversé lorsque la tension V 3 dépasse le se-
cond niveau de tension V 42, à l'instant t 3.
le circuit miroir de courant 18 est ensuite bloqué, et la base du transistor 20 tombe au potentiel de la masse, ce qui bloque le transistor 20 Le transistor 24 est débloqué pour court-circuiter la résistance 16 de la source de tension de référence La tension de référence V 4 qui est appliquée à la base du transistor 12 est alors ramenée au premier niveau de tension V 41, ce qui rétablit l'étatqui existait avant l'instant t 1
Le collecteur du transistor 8 est connecté à la ba-
se du transistor 24 par une ligne de connexion 26, ce qui fait que la base du transistor 24 est maintenue au potentiel
de la masse à l'instant du front avant de l'impulsion d'en-
trée 51, pour faire cesser la mise en court-circuit de la résistance 16 Ceci se termine lorsque l'impulsion d'entrée
51 tombe instantanément Cependant, à l'instant t 1 qui cor-
respond au front avant de l'impulsion d'entrée 51, le poten-
tiel de la masse demeure appliqué à la base du transistor de
court-circuit 24 par le transistor 20 et par le circuit mi-
roir de courant 18 de la bascule de Schmitt 13 Cet état est maintenu jusqu'à ce que la tension d'entrée de comparaison V 3 dépasse le second niveau de tension V 42 à l'instant t 3 A cet instant, le potentiel de la masse appliqué à la base du transistor de court-circuit 24 est appliqué à la base du transistor 6 par l'intermédiaire de la ligne de connexion 26, ce qui fait que le transistor 6 est maintenu bloqué Par conséquent, même si le transistor d'entrée 8 est débloqué par une impulsion de bruit, le transistor 6 ne peut pas 9 tre
débloqué avant l'instant t 3.
De cette manière, le signal qui est introduit par le transistor d'entrée 8 est masqué pendant une durée allant
de t 1 a t 3, pendant laquelle une tension de base V 5 du tran-
sistor 20 est à un niveau haut, comme le montre la figure 2 D. En plus de la configuration décrite ci-dessus, la tension d'entrée de comparaison V 3 de la bascule de Schmitt
est appliquée à la base d'un transistor d'entrée de comparai-
son 32 d'un amplificateur différentiel 31 d'un circuit de sortie d'impulsion de détection 30 Une seconde tension de référence V 6 provenant d'une source de tension de référence
35 qui comporte un transistor de compensation de caractéris-
tique de température 34,est appliquée à la base d'un tran-
sistor d'entrée de référence 33 de l'amplificateur différen-
tiel 31 La seconde tension de référence V 6 (figure 2 C) est fixée à une valeur (par exemple 1,625 V) qui correspond à une largeur-d'impulsion W pour une impulsion de détection 52 (figure 2 E) Pour améliorer la précision de l'impulsion de détection 52, la seconde tension de référence V 6 est fixée avec une précision relativement élevée et elle attaque les transistors 32 et 33 au moyen d'une source à courant constant 37 e Un second circuit miroir de courant 40, formé par des transistors 38 et 39, est incorporé à titre de circuit de charge pour le transistor d'entrée de référence 335 Des résistances 41 et 42 connectées à la ligne d'alimentation 7 et à la ligne de masse 23 sont respectivement connectées à l'émetteur et au collecteur du transistor 39 Un transistor de courtcircuit 43 est connecté au collecteur du transistor d'entrée 8 par la ligne de connexion 26, et il est connecté en parallèle sur la résistance 42 reliée à la masse Une borne de sortie d'impulsion defdétection P 5 permet d'accéder à l'extrémité non connectée à la masse de la résistance 42
qui est connectée à la masse.
Avant la réception d'une impulsion d'entrée 51 à
l'instant t 1 sur la figure 2 A,le transistor d'entrée de ré-
férence 33 de l'amplificateur différentiel 31 est placé à l'état conducteur et le circuit miroir de courant 40 est
conducteur Cependant, du fait que le transistor de court-
circuit 43 est conducteur, la tension de l'impulsion-de dé-
tection 52 (figure 2 E) provenant de la borne de sortie P 5
est au potentiel de la masse (c'est-à-dire à un niveau logi-
que B (bas)) lorsqu'une impulsion d'entrée 51 est reçue à l'instant t 1, le collecteur du transistor d'entrée 8 est
placé au potentiel de la masse, et le transistor de court-
circuit 43 est bloqué Par conséquent, la tension de l'impul-
sion de détection 52 est élevée jusqu'à la tension divisée (niveau logique H (haut)) des résistances 41 et 42 lorsque la tension d'entrée de comparaison V 3 dépasse la seconde tension de référence V 6 à l'instant t 2, pour bloquer le transistor 33 et le circuit miroir de courant 40, la tension de l'impulsion de détection 52 est ramenée au potentiel de
la masse.
De cette manière, on peut obtenir sur la borne de sortie P 5 une impulsion de détection 52 ayant une largeur d'impulsion prédéterminée W, pendant la durée allant de l'instant t 1 auquel une impulsion d'entrée 51 est regue jus- qu'à l'instant t 2 auquel la tension d'entrée de comparaison V 3, obtenue d'après la tension de sortie du circuit de charge
et de décharge 1, atteint la seconde tension de référence V 6.
On peut ainsi obtenir l'impulsion de détection 52 ayant une
largeur d'impulsion d'une précision satisfaisante en pratique.
En outre, le bruit peut être masqué suffisamment en interdi-
sant le fonctionnement du circuit de décharge 6 au moyen du
signal de sortie de la bascule de Schmitt 13.
Cependant, avec la configuration classique qui est
représentée sur la figure 1, du fait que la durée de l'opéra-
tion de masquage et la largeur de l'impulsion de détection sont déterminées en commun par le front avant du signal de sortie du circuit de charge et de décharge 1, la précision de
la largeur de l'impulsion de détection 52 est limitée Lors-
que le rapport entre la seconde tension de référence V 6 ( 1,625 V sur la figure 20) et la première tension de référence V 4
(O à 4 V sur la figure 20) pour le masquage est faible, l'er-
reur de fixation de la seconde tension de référence V 6 aug-
mente nécessairement Du fait que l'erreur de fixation ad-
missible qui est due au défaut d'uniformité des constantes du circuit qui déterminent la seconde tension de référence V 6, apparaît uniformément indépendamment de la valeur fixée,
le rapport d'erreur augmente si on fixe une tension de réfé-
rence V 6 de faible valeur.
Un but de l'invention est de procurer un circuit de traitement de signaux sous forme d'impulsions dans lequel la largeur d'une impulsion de détection soit déterminée par l'une des durées de charge/décharge d'un circuit de charge et de décharge, de façon que la largeur de l'impulsion de détection puisse être déterminée par une constante de temps qui donne une différence de potentiel de charge/décharge de valeur élevée, et de façon qu'on puisse obtenir la largeur
de l'impulsion de détection avec une précision élevée.
Un autre but de l'invention est de procurer un circuit de traitement de signaux sous forme d'impulsions
dans lequel la largeur d'une impulsion de détection soit dé-
terminée par l'une des durées de charge/décharge et la période-de masquage soit déterminée par l'autre, afin que le
paramètre qui détermine la largeur de l'impulsion de détec-
tion ne dépende pas du paramètre qui détermine la période de
masquage et soit indépendant de ce dernier.
Oonformément à l'invention, un circuit de traite-
ment de-signaux sous forme d'impulsions comprend: une borne d'entrée sur laquelle est appliquée une impulsion d'entrée de déclenchement; un circuit de charge et de décharge un circuit de commande de-charge et de décharge qui est intercalé entre la borne d'entrée et le circuit de charge et de décharge; un circuit de détection qui est connecté entre le circuit de charge et de décharge et le circuit de commande de charge et de décharge, pour commander le fonetionnement
du circuit de commande de charge et de décharge sous la dé-
pendance d'un potentiel variable du circuit de charge et de décharge; et
une borne de sortie connectée au circuit de com-
mande de charge et de décharge -
D'autres caractéristiques et avantages de l'inven-
tion seront mieux compris à la lecture de la description qui
va suivre d'un mode de réalisation et en se référant aux des-
sins annexés sur lesquels: La figure 1 est un schéma montrant un circuit classique de traitement de signaux sous forne d'impulsions; Les figures 2 A-2 E montrent des formes de signaux en'diverses parties d'2 circuit représenté sur la figure 1; La figure 3 est un schéma synoptique d'un circuit de uaitement de signaux sous forme d'impulsions conforme à un mode de réalisation de l'invention; Les figures 4 A 4 F montrent des formes de signaux en diverses parties du circuit représenté sur la figure 3; et
la figure 5 est un schéma montrant laconfigura-
tion détaillée du circuit représenté sur la figure 3.
En considérant la figure 3, on voit un condensa-
teur de charge/décharge 51 qui est connecté à une source de courant constant de charge 52 et à une source de courant constant de décharge 53, de façon à constituer un circuit de charge et de décharge 54 La source de courant constant de charge 52 est connectée à une alimentation Vcc et la source
de courant constant de décharge 53 est connectée à un poten-
tiel de masse Lorsque la sortie Q, 511, et la sortie Q, 512, d'un circuit de commutation 55 consistant en une bascule sont respectivement à un niveau haut (H), les sources de
courant 52 et-53 sont mises en fonction pour charger/déchar-
ger le condensateur 51.
Une tension VO présente entre les deux bornes du
condensateur 51 est appliquée à la borne d'entrée non inver-
seuse d'un détecteur de limite supérieure 56, dont la borne d'entrée inverseuse reçoit une-tension de limite supérieure
de référence VH provenant d'une source de tension 57 Le dé-
tecteur de limite supérieure 56 produit un signal de sortie de détection 513 qui passe au niveau H lorsque la tension
V devient supérieure à la tension limite supérieure de ré-
férence VHO La tension Vc entre les deux bornes du condensa-
teur 51 est également appliquée à la borne d'entrée inverseu-
se d'un détecteur de limite inférieure 58, dont la borne d'entrée non inverseuse reçoit une tension limite inférieure
de référence VB provenant d'une source de tension 59 Le dé-
tecteur de limite inférieure 58 produit un signal de sortie de détection 514 qui passe au niveau H lorsque la tension
V devient inférieure à la tension limite inférieure de ré-
férence VBO -Le signal de sortie de détection 513 provenant du détecteur de limite supérieure 56 est appliqué en tant que signal de masque sur une borne d'entrée d'un circuit d'entrée 61 qui est constitué par une porte NON-ET à deux entrées,
dont l'autre borne d'entrée reçoit leimpulsion d'entrée 51.
Un signal de sortie 515 provenant du circuit d'entrée 61 est
appliqué sur la borne d'entrée de positionnement S du cir-
cuit de commutation 55 Lorsque le signal de sortie 515 passe du niveau H au niveau B le circuit de commutation 55 est positionné le signal de sortie de détection 514 provenant du détecteur de limite inférieure 58 est appliqué sur une borne d'entrée de restauration R du circuit de commutation 55 Lorsque le signal de sortie de détection 514 passe du
niveau B au niveau H, le circuit de commutation 55 est res-
tauré.
Après que la tension Vc a dépassé la tension li-
mite supérieure de référence VH et que le signal de sortie de détection 513 a été inversé pour passer au niveau H, le détecteur de limite supérieure 56 maintient la tension V c
aux bornes du condensateur 51 au voisinage de la tension li-
mite supérieure de référence VHQ Par conséquent, lorsque le
condensateur 51 est déchargé et lorsque la tension V commen-
ce à diminuer, le signal de sortie de détection 513 qui pro-
vient du détecteur de limite supérieure 56 retourne immédia-
tement au niveau 3.
Les détecteurs de limites supérieure et inférieure
56 et 58 forment un détecteur de limites supérieure/inférieu-
re 62.
Le signal 512 de la sortie Q du circuit de commu-
tation 55 fonctionnant de la manière décrite ci-dessus est
appliqué à une borne de sortie 65.
Avec le circuit ayant la configuration décrite ci-
dessus, on supposera que le circuit de commutation 55 est restauré avant la réception d'une impulsion d'entrée 51 à l'instant t 11 représenté sur la figure 4 A; le signal Sll de la sortie Q est au niveau H et le signal 512 de la sortie Q est au niveau B (figure 4 C) Le condensateur 51 est alors chargé par la source de courant constant de charge 52 Lors- que la tension Vc dépasse la tension liamite supérieure de
référence VH, corme le montre la figure 4 D, elle est mainte-
nue au voisinage de cette tension limite supérieure de ré-
rence VH Ace moment, le signal de sortie de détection 515
-oui provient du détecteur de limite supérieure 56 est au ni-
veau H (figure 4 E), tandis que le signal de sortie de détec-
tion 514 qui provient du détecteur de limite inférieure 58
est au niveau B (figure 4 F) Du fait que l'impulsion d'en-
trée 51 n'a pas atteint le circuit d'entrée 61, sa borne d'entrée est au niveau B (figure 4 A) Par conséquent, le signal de sortie 515 du circuit d'entrée 61 est an niveau H (figure 4 B)o
Lorsque l'impulsion d'entrée 51 est reçue à l'ins-
tant t 1, le'signal de sortie 515 provenant du circuit d'entrée 61 passe du niveau H au niveau B (figure 4 B), de façon à positionner le circuit de commutation 55 Ensuite, le signal 512 de la sortie Q du circuit de commutation 55
passe au niveau H pour mettre en fonction la source de cou-
rant constant de décharge 53, afin de commencer à décharger le condensateur 51 La tension Vc commence alors à diminuer (figure 4 D)o Sous l'effet d'une diminution de la tension Vc, le détecteur de limite supérieure 56 est inversé et fait descendre au niveau B le signal de sortie de détection
513 (figure 4 E) Le signal de sortie 515 provenant du cir-
cuit d'entrée 61 est immrédiatement ramené au niveau H (fi-
gure 4 B).
Lorsque la tension Vc entre les deux bornes du
condensateur 51 devient inférieure à la tension limite in-
férieure de référence VB du détecteur de limite inférieure 58, à l'instant t 12, le signal de sortie de détection 514
provenant du détecteur de limite inférieure 58 passe au ni-
veau H (figure 4 F) le circuit de commutation 55 est ensuite restauré par le front avant du signal de sortie de détection
514, et le signal 512 de sa sortie Q passe au niveau B (figu-
re 4 C) pour mettre hors fonction la source de courant cons-
tant de décharge 53 Simultanément, le signal 511 de la sor-
tie Q du circuit de commutation 55 passe au niveau H pour mettre en fonction la source de courant constant de charge 52 afin de charger le condensateur 51 De cette manière, la
tension Vc entre les deux bornes du condensateur 51 est aug-
mentée (figure 4 D) Du fait que la tension Vc entre les deux
bornes du condensateur 51 augmente jusqu'à une tension supé-
rieure à la tension limite inférieure de référence V en une durée relativement courte, le signal de sortie de détection
514 passe immédiatement au niveau B (figure 4 F).
Lorsque la tension Vc entre les deux bornes du
condensateur 51 dépasse la tension limite supérieure de ré-
férence VH du détecteur de limite supérieure 56, à l'instant t 13, le détecteur de limite supérieure 56 est inversé et son signal de sortie de détection 513 passe au niveau H (figure 4 E) Du fait que l'impulsion d'entrée 51 est déjà passée au niveau B à ce moment, le signal de sortie 515 du circuit
d'entrée 61 ne subit aucun changement (figure 4 B).
Ia condition qui existe à l'instant t 13 est mainte-
nue jusqu'à l'instant t 14 auquel une autre impulsion d'entrée
51 est reçue L'opération de détection de l'impulsion d'en-
trée périodique 51 pour une période est terminée Pendant cette opération de détection pour une période, l'impulsion de détection 512 (figure 40) qui présente une transition montante pendant la durée de décharge du condensateur 51, de
l'instant t 11 à l'instant t 12, apparaît sur la borne de sor-
tie 65 Le signal de sortie de détection 513 provenant du détecteur de limite supérieure 56 est maintenu au niveau B (figure 4 E) pendant une durée allant de l' instant t 1 l auquèl le condensateur 51 commence à se décharger, à la réception de l'imculsion d'entrée SI, jusqu'à l'instant t 13 auquel le co-r 7 ensa-tetu Lr 51 cesse de se charger Par conséquent, m 9 me si une impulsion de bruit est reçue pendant cette durée, le
signal de sortie du circuit d'entrée 61 est maintenu au ni-
veau I De cette manière, on obtient une durée de masque dans laquelle les impulsions autres que l'impulsion d'entrée
périodique 51 sont masquées.
On considérera un cas dans lequel une impulsion
d'entrée périodique 51 à détecter est suivie par une impul-
sion de bruit SN (par exemple une impulsion 1/2 H introduite
dans la durée d'effacement vertical), comrle il est repré-
senté après l'instant t 21 M Sme si le circuit d'entrée 61 reçoit une telle impulsion de bruit SN, après la réception
de l'impulsion d'entrée périodique 51 à détecter (une impul-
sion périodique horizontale dans ce cas), le signal de sor-
tie de détection 513 passe au niveau B pour masquer le cir-
cuit d'entrée 61 L'impulsion de bruit SN peut donc être
masquée de façon très sure.
Sur les figures 4 A 4 F, une durée allant de l'ins-
tant t 13 auquel le condensateur 51 cesse de se charger, jus-
qu'à l'instant t 14 auquel l'impulsion d'entrée 51 suivante
est reçue, constitue ce qu'on appelle une durée de marge.
Cette durée de marge est incorporée pour faire en sorte que la durée de masque puisse être terminée avant la réception de l'impulsion 51 suivante, même si elle est prolongée par
des variations de la constante de temps.
Dans le circuit ayant la configuration qui est re-
présentée sur la figure 3, on détermine la largeur de l'im-
pulsion de détection 512 en utilisant comme paramètre le
temps nécessaire pour que la tension V entre les deux bor-
e nes du condensateur 51 se décharge depuis la tension limite
sup-érieure de référence VH-jusau'à la tension limite infé-
rieure de référence VB En outre, on détermine la durée de n.asque en utilisant corsée paramètre le temps nécessaire pour
que la tension V se décharge depuis la tension limite supé-
c rieure de référence VH jusqu'à la tension limite inférieure de référence VB, puis se recharge jusqu'à la tension limite
supérieure de référence VH.
La figure 5 est un schéma qui montre la configura-
tion détaillée du circuit représenté sur la figure 3 O Les éléments identiques sont désignés par les mêmes références
sur la figure 3 et sur la figure 5 Pt ils ne seront pas dé-
crits en détail.
Les transistors 67 et 68 sur la figure 5 consti-
tuent le circuit d'entrée 61 représenté sur la figure 3, tandis que les transistors 69 et 70 constituent le circuit de commutation 55 Une paire de transistors de type miroir
* de courant, 71 et 72, constituent la source de courant cons-
tant de charge 52 qui est représentée sur la figure 3 O Une paire de transistors de commutation 73 et 74 _ connectés en série et couplés par les émetteurs, ainsi qu'un transistor
à courant constant 75 constituent la source de courant cons-
tant de décharge 53 qui est représentée sur la figure 3 O Un transistor pnp 76 dont l'émetteur est connecté
à une borne du condensateur 51 constitue le détecteur de li-
mite supérieure 56 qui est représenté sur la figure 3 O Ia base du transistor pnp 76 est maintenue à la tension limite supérieure de référence VH + 0,7 (V)O Un autre transistor
pnp 77 dont l'émetteur est connecté à une borne du condensa-
teur 51 constitue le détecteur de limite inférieure 58 qui est représenté sur la figure 3 la base du transistor pnp 77 est maintenue à la tension limite inférieure de référence VB + 0,7 (V)O Une paire de transistors de type miroir de courant, 78 et 79, connectés au collecteur du transistor 77,
ont pour fonction de transférer le signal de sortie de dé-
tection du détecteur de limite inférieure 58 vers le circuit
de commutation 55.
liorsque la sortie Q du circuit de commutation 55 est au niveau 1 I, le condensateur 51 est chargé de la manière décrite ci-dessus La sortie Q débloque le transistor 74 et ml courant constant circule dans les transistors 72, 74 et
Ce courant devient le courant de collecteur du transis-
tor 71, qui forme un circuit miroir de courant en association avec le transistor 72, et ce courant de collecteur devient le courant de charge du condensateur 51 Du fait que la sortie Q du circuit de commutation 55 est au niveau B, le transistor
73 est bloqué.
Le condensateur 51 est chlargé jusqu'à ce que la tension V entre ses deux bornes atteigne la tension limite c supérieure de référence V Lorsque V atteint V à l'ins-
O tant t 13 sur les figures 4 A-4 F, le transistor 76 du détecteur de limite supérieure 56 est débloqué et le condensateur 51
n'est plus chargé A ce moment, le signal de sortie de col-
lecteur du transistor 76 est appliqué à la base du transistor
68 du circuit d'entrée 61, et le transistor 68 est débloqué.
Dans cet état, le masquage du circuit d'entrée 61 cesse et la base du transistor 67 peut recevoir une impulsion d'entrée Si
Lorsque l'impulsion d'entrée 51 est reçue à l'ins-
tant t 14 sur les figures 4 A-4 F, le transistor 67 est déblo-
qué et son collecteur passe au niveau B Le circuit de com-
mutation 55 est ensuite inversé et sa sortie Q passe au ni-
veau H Le transistor 73 de la source de courant constant de
décharge 53 est débloqué et le transistor 74 qui lui est as-
socié est bloqué Par conséquent, la source de courant cons-
tant de charge 52 qui constitue un circuit miroir de courant est bloquée et la charge présente sur le condensateur 51 est déchargée par le transistor 73 et le transistor à courant
constant 75.
Lorsque le condensateur 51 commence à se décharger, le transistor 76 est immédiatement bloqué De ce fait, le transistor 68 du circuit d'entrée 61 est bloqué et le circuit
d'entrée 61 est masqué.
Lorsque la tension Vc entre les deux bornes du con-
densateur 51 atteint la tension limite inférieure de référen-
ce VB, le transistor 77 du détecteur de limite inférieure _ est débloqué Le courant qui circule dans le transistor 77 à l'état conducteur est appliqué au circuit de commutation 55 sous la forme d'un signal de sortie de détection 514, en passant par les transistors 78 et 79, brancheés en circuit
miroir de courant, de façon à inverser le circuit de commu-
tation 55 Ia sortie Q du circuit de commutation 55 passe
alors au niveau H, et le condensateur 55 est chargé à nouveau.
Dans le mode de réalisation décrit ci-dessus, on
obtient l'impulsion de détection en utilisant la durée de dé-
charge du condensateur 51 On peut cependant obtenir l'impul-
sion de détection en utilisant la durée de charge.
Dans le mode de réalisation décrit ci-dessus, le condensateur 51 est chargé/déchargé par les sources de courant
constant 52 et 53 On peut cependant utiliser d'autres confi-
gurations de circuit équivalentes.
Dans le mode de réalisation ci-dessus, l'invention
est appliquée à des systèmes de traitement d'image L'inven-
tion n'est cependant pas limitée à ceci L'invention'oeut donc être appliquée à une large variété de systèmes de traitement de signaux dans lesquels on produit une impulsion de détection ayant une largeur prédéterminée, en correspondance avec des
impulsions périodiques appliquées séquentiellement.
En résumé, l'invention procure un circuit de trai-
tement de signaux sous forme d'impulsions qui fournir une im-
pulsion de détection à la réception d'une impulsion rériodique, en utilisant la constante de temps d'un circuit de charge et de décharge, et qui exécute l'opération de masquage Dans ce but, et conformément à l'invention, on utilise la plage entre les limites supérieure et inférieure de la tension de sortie du circuit de charge et de décharge pour obtenir une impulsion de détection La précision de la largeurde l'impulsion de détection (phase de l'impulsion de détection) peut donc Ctre
notablement améliorée par rapport à celle d'un circuit clas-
sique Par exemple, dans le circuit classiaque-représenté sir la figure 1, on fixe un niveau de déclenchemient d'une bascule
de Schmitt qui détermine la largeur de l'impulsion de détec-
tion, entre les limites de tension supérieure et inférieure.
Par conséquent, avec ce circuit classique, la variation de tension effective qui détermine la largeur d'impulsion est
limitée à une plage étroite allant de la tension limite in-
férieure jusqu'au niveau de déclenchement fixé pour la bas-
cule de Schmitt, dans les limites de la tension de sortie du circuit'de charge et de décharge Cependant, conformément à
l'invention, on utilise la totalité de la plage comprise en-
tre les tensions limites supérieure et inférieure pour déter-
miner la largeur de l'impulsion de détection, ce qui fait que l'erreur de fixation de la largeur d'impulsion devient faible
en pratique.
Bien entendu diverses modifications peuvent 9 tre apportées par l'homme de l'art au dispositif et au procédé
décrits et représentés, sans sortir du cadre de l'invention.

Claims (5)

REVENDICATIONS
1 o Circuit de traitement de signaux sous forme d'impulsions, comprenant: une borne d'entrée à laquelle est
appliquée une impulsion d'entrée de déclenchement 9 un cir-
cuit de charge et de décharge; un circuit de commande de charge et de décharge, intercalé entre la borne d'entrée et le circuit de charge et de décharge; caractérisé en ce qu'il comprend: un circuit de détection ( 56, 58) connecté entre le circuit de charge et de décharge ( 51, 52, 53) et le circuit de commande de charge et de décharge ( 55, 61) dans le but de commander le fonctionnement du circuit de commande de charge et de décharge, sous la dépendance d'un potentiel variable du circuit de charge et de décharge; et une borne de sortie
( 65) connectée au circuit de commande de charge et de déchar-
geo 2 o Circuit de traitement de signaux sous forme d'impulsions, selon la revendication 1, caractérisé en ce que le circuit de commande de charge et de décharge comprend une porte ( 61) qui élimine les signaux qui sont appliqués sur la borne d'entrée, sous l'effet d'un signal de suppression ( 513)
que produit le circuit de détection ( 56).
3 Circuit de traitement de signaux sous forme d'impulsions selon la revendication 2, caractérisé en ce que le circuit de charge et de décharge comprend une source de courant de charge ( 52), une source de courant de décharge ( 53) et un condensateur ( 51) pour l'opération de charge et/ou
de décharge.
4 Circuit de traitement de signaux sous forme d'impulsions selon la revendication 3, caractérisé en ce que
le circuit de détection comprend un détecteur de limite su-
périeure ( 56) et un détecteur de limite inférieure ( 58) pour détecter respectivement un potentiel limite supérieur (VH) et un potentiel limite inférieur (VB) du potentiel variable
qui apparaît aux bornes du condensateur ( 51).
5 Circuit de traitement de signaux sous,forme d'impulsions selon la revendication 4, caractérisé en ce que le circuit de commnande de charge et de décharge comprend un circuit de bascule ( 55) ayant unle paire de bornes de sortie
(Z, 5) qui sont respectivement connectées à la source de cou-
rar:t de charge ( 52) et à la source de couarant de décharge
( 53).
o Circuit de traitement de signaux sous forme d'impulsions selon la revendication 5, caractérisé en ce que le circuit de bascule ( 55) du circuit de commande de charge et de décharge comporte une paire de bornes d'entrée (S, R),
dont l'une est connectée à la porte ( 61) du circuit de com-
mande de charge et de décharge, tandis que l'autre est con-
nectée au circuit de détection ( 58).
7 o Circuit de traitement de signaux sous forme d'imoulsions selon la revendication 6, caractérisé en ce que le détecteur de limite supérieure ( 56) est connecté à la porte ( 61) pour lui appliquer le signal de suppression ( 513), et le détecteur de limite inférieure ( 58) est connecté au circuit de bascule ( 55) pour permuter la mise en fonction de
la source de courant de charge ( 52) et de la source de cou-
rant de décharge ( 53).
FR8311986A 1982-07-20 1983-07-20 Circuit de traitement de signaux sous forme d'impulsions Expired FR2530896B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57125985A JPS5916470A (ja) 1982-07-20 1982-07-20 パルス検出回路

Publications (2)

Publication Number Publication Date
FR2530896A1 true FR2530896A1 (fr) 1984-01-27
FR2530896B1 FR2530896B1 (fr) 1989-11-17

Family

ID=14923871

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8311986A Expired FR2530896B1 (fr) 1982-07-20 1983-07-20 Circuit de traitement de signaux sous forme d'impulsions

Country Status (8)

Country Link
US (1) US4620312A (fr)
JP (1) JPS5916470A (fr)
AU (1) AU559811B2 (fr)
CA (1) CA1214263A (fr)
DE (1) DE3325646A1 (fr)
FR (1) FR2530896B1 (fr)
GB (1) GB2124846B (fr)
NL (1) NL8302601A (fr)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59108418A (ja) * 1982-12-14 1984-06-22 Pioneer Electronic Corp 信号発生回路
JPS59171219A (ja) * 1983-03-17 1984-09-27 Nec Corp レベル検出回路
DE3329269A1 (de) * 1983-08-12 1985-02-28 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung zum erzeugen von rechtecksignalen
DE3511842A1 (de) * 1985-03-30 1986-10-09 Deutsche Thomson-Brandt Gmbh, 7730 Villingen-Schwenningen Schaltungsanordnung zur erzeugung eines impulses bestimmter dauer
US4812687A (en) * 1988-07-13 1989-03-14 International Business Machines Corporation Dual direction integrating delay circuit
US5028824A (en) * 1989-05-05 1991-07-02 Harris Corporation Programmable delay circuit
JP2584321B2 (ja) * 1989-07-20 1997-02-26 三洋電機株式会社 高精度モノマルチバイブレータ
US5007042A (en) * 1989-09-08 1991-04-09 Santi Larry D Method and apparatus for transmitting analog data embedded in a digital pulse train
US4969852A (en) * 1989-09-13 1990-11-13 Public Service Company Of Colorado Channel discriminator circuit for paging stations
DE59009530D1 (de) * 1989-11-29 1995-09-21 Siemens Ag Schaltungsanordnung zur Taktregenerierung in taktgesteuerten Informationsverarbeitungsanlagen.
EP0477537B1 (fr) * 1990-09-28 1997-12-29 Yokogawa Electric Corporation Générateur de temporisation
FR2686759B1 (fr) * 1992-01-29 1994-04-22 Sgs Thomson Microelectronics Dispositif de regulation de puissance pour un haut-parleur de poste de telephone pendant une sonnerie .
US5841306A (en) * 1992-08-18 1998-11-24 Samsung Electronics Co., Ltd. Pulse generator for generating output pulse of a predetermined width
US5337042A (en) * 1992-09-28 1994-08-09 Chrysler Corporation Vehicle communications network transceiver, transmitter circuit therefor
JPH07135664A (ja) * 1993-11-09 1995-05-23 Funai Electric Co Ltd 映像信号判定回路
US5627784A (en) * 1995-07-28 1997-05-06 Micron Quantum Devices, Inc. Memory system having non-volatile data storage structure for memory control parameters and method
US5629644A (en) * 1995-07-28 1997-05-13 Micron Quantum Devices, Inc. Adjustable timer circuit
US5579356A (en) * 1995-07-28 1996-11-26 Micron Quantum Devices, Inc. Timer circuit with programmable decode circuitry
FR2766993B1 (fr) * 1997-07-31 1999-10-15 Sgs Thomson Microelectronics Circuit de retard reglable
US6121805A (en) * 1998-10-08 2000-09-19 Exar Corporation Universal duty cycle adjustment circuit
JP2006135377A (ja) * 2004-11-02 2006-05-25 Toshiba Corp 半導体装置
US8884676B2 (en) * 2011-08-23 2014-11-11 National Semiconductor Corporation Clock generator with duty cycle control and method
US8723614B2 (en) * 2011-09-22 2014-05-13 Continental Automotive Systems, Inc. Trigger activated adjustable pulse width generator circuit for automotive exhaust after-treatment and injection
WO2013116898A1 (fr) * 2012-02-06 2013-08-15 Teebee Holdings Pty Ltd Thionocarbamates et procédés

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3484624A (en) * 1966-12-23 1969-12-16 Eg & G Inc One-shot pulse generator circuit for generating a variable pulse width
DE1960791A1 (de) * 1968-12-09 1970-06-18 Mohawk Data Sciences Corp Schaltung zum Erzeugen von zeitlich genau bemessenen Signalen
DE1915720A1 (de) * 1969-03-27 1970-10-15 Anker Werke Ag Monostabile Transistor-Kippschaltung
US3742257A (en) * 1970-04-23 1973-06-26 Siemens Ag Monostable multivibrator pulse-forming circuit
FR2342586A1 (fr) * 1976-02-27 1977-09-23 Motorola Inc Circuit de temps
DE2707263A1 (de) * 1977-02-19 1978-08-24 Licentia Gmbh Schaltung zum umformen einer folge beliebig geformter impulse in eine rechteckimpulsfolge mit einem bestimmten, konstanten und frequenzunabhaengigen tastverhaeltnis
GB2065407A (en) * 1979-12-11 1981-06-24 Rca Corp Pulse generator for a horizontal deflection system

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3588543A (en) * 1970-01-20 1971-06-28 Burroughs Corp Semiconductor pulse generator including logic gates,ramp generator and threshold detector for providing controlled-width rectangular pulses
US3725681A (en) * 1970-09-10 1973-04-03 Motorola Inc Stabilized multivibrator circuit
US3711729A (en) * 1971-08-04 1973-01-16 Burroughs Corp Monostable multivibrator having output pulses dependent upon input pulse widths
US3735154A (en) * 1971-11-19 1973-05-22 Us Navy Disabling circuit having a predetermined disabling interval
JPS5615168B2 (fr) * 1973-08-28 1981-04-08
DE2511642C3 (de) * 1975-03-17 1980-09-11 Siemens Ag, 1000 Berlin Und 8000 Muenchen Schaltungsanordnung zur Amplitudenregelung eines Sägezahngenerators

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3484624A (en) * 1966-12-23 1969-12-16 Eg & G Inc One-shot pulse generator circuit for generating a variable pulse width
DE1960791A1 (de) * 1968-12-09 1970-06-18 Mohawk Data Sciences Corp Schaltung zum Erzeugen von zeitlich genau bemessenen Signalen
DE1915720A1 (de) * 1969-03-27 1970-10-15 Anker Werke Ag Monostabile Transistor-Kippschaltung
US3742257A (en) * 1970-04-23 1973-06-26 Siemens Ag Monostable multivibrator pulse-forming circuit
FR2342586A1 (fr) * 1976-02-27 1977-09-23 Motorola Inc Circuit de temps
DE2707263A1 (de) * 1977-02-19 1978-08-24 Licentia Gmbh Schaltung zum umformen einer folge beliebig geformter impulse in eine rechteckimpulsfolge mit einem bestimmten, konstanten und frequenzunabhaengigen tastverhaeltnis
GB2065407A (en) * 1979-12-11 1981-06-24 Rca Corp Pulse generator for a horizontal deflection system

Also Published As

Publication number Publication date
FR2530896B1 (fr) 1989-11-17
GB8318771D0 (en) 1983-08-10
DE3325646A1 (de) 1984-01-26
CA1214263A (fr) 1986-11-18
JPS5916470A (ja) 1984-01-27
NL8302601A (nl) 1984-02-16
AU559811B2 (en) 1987-03-19
US4620312A (en) 1986-10-28
AU1643183A (en) 1984-01-26
GB2124846B (en) 1986-07-30
GB2124846A (en) 1984-02-22

Similar Documents

Publication Publication Date Title
FR2530896A1 (fr) Circuit de traitement de signaux sous forme d'impulsions
FR2607985A1 (fr) Circuit oscillateur a quartz
US4061979A (en) Phase locked loop with pre-set and squelch
FR2604836A1 (fr) Ligne a retard a boucle de verrouillage de phase
FR2816131A1 (fr) Generateur de fonction avec frequence d'oscillation reglable
FR2473816A1 (fr) Systeme a blocage de boucle
EP0311477A1 (fr) Procédé de dilatation d'un signal analogique et dispositif pour la mise en oeuvre du procédé
FR2479614A1 (fr) Procede de surveillance du taux d'erreurs sur les bits
EP0712641B1 (fr) Procédé d'ajustage d'un paramètre électrique d'un appareil médical implantable et dispositif de mise en oeuvre
EP0058095B1 (fr) Dispositif de détermination de l'instant d'arrivée d'impulsions à utiliser dans un équipement de mesure de distances
EP0851588B1 (fr) Circuit de pompe de charge, destiné à être utilisée dans une boucle de réglage de fréquence d'un synthétiseur de fréquence
EP0581705B1 (fr) Dispositif de commutation écriture/lecture d'une tête de magnétoscope
EP0002415A1 (fr) Procédé et dispositif de comptage des erreurs de transmission dans une liaison hertzienne numérique
FR2514221A1 (fr) Circuit de synchronisation servant a deduire et a traiter un signal de synchronisation present dans un signal video incident
FR2524732A1 (fr) Circuit de protection contre les surcharges
EP0329576A1 (fr) Circuit de reconnaissance de synchronisation ligne
EP0415503B1 (fr) Circuit intégré présentant une détection d'état de saturation
EP0010010A1 (fr) Dispositif à seuil permettant de distinguer le blanc du noir sur un document et émetteur de télécopie comportant un tel dispositif
FR2605162A1 (fr) Procede et dispositif d'aide a l'acquisition d'une boucle a verrouillage de phase
FR2534751A1 (fr) Circuit de restauration a la mise sous tension pour un systeme de commande electrique
FR2461958A1 (fr) Circuit de comparaison de phase
FR2509502A1 (fr) Dispositif de reproduction magnetique pour signal numerique
EP0585187B1 (fr) Circuit et procédé de détection de tube chaud
WO1994030005A1 (fr) Dispositif d'extraction de synchronisation d'un signal video
FR2493553A1 (fr) Appareillage pour la datation precise d'un evenement par rapport a une reference de temps

Legal Events

Date Code Title Description
ST Notification of lapse