FR2463561A1 - Procede et circuit de commutation temporelle pour reseau de telecommunications - Google Patents

Procede et circuit de commutation temporelle pour reseau de telecommunications Download PDF

Info

Publication number
FR2463561A1
FR2463561A1 FR8017567A FR8017567A FR2463561A1 FR 2463561 A1 FR2463561 A1 FR 2463561A1 FR 8017567 A FR8017567 A FR 8017567A FR 8017567 A FR8017567 A FR 8017567A FR 2463561 A1 FR2463561 A1 FR 2463561A1
Authority
FR
France
Prior art keywords
channel
synchronization
transmission
digital
switching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8017567A
Other languages
English (en)
Other versions
FR2463561B1 (fr
Inventor
Geoffrey Chopping
Robert Valentine Moberly
Alexander Schroder Philip
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Plessey Co Ltd
Original Assignee
Plessey Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Plessey Co Ltd filed Critical Plessey Co Ltd
Publication of FR2463561A1 publication Critical patent/FR2463561A1/fr
Application granted granted Critical
Publication of FR2463561B1 publication Critical patent/FR2463561B1/fr
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

L'INVENTION CONCERNE LES CIRCUITS DE COMMUTATION DES CENTRAUX ELECTRONIQUES. ELLE SE RAPPORTE A UN CIRCUIT DE COMMUTATION D'UN CENTRAL DANS LEQUEL LE DESSIN DE SYNCHRONISATION RECU DANS LA TRANCHE TEMPORELLE O EST MODIFIE D'UNE MANIERE PREDETERMINEE, ET LE CANAL ENTRANT AVEC LE DESSIN MODIFIE EST COMMUTE VERS UN CANAL SORTANT CHOISI. LE DESSIN MODIFIE EST TRANSMIS AU CANAL SORTANT CHOISI LORSQUE CELUI-CI N'EST PAS UTILISE POUR LA TRANSMISSION DES DESSINS DE SYNCHRONISATION. APPLICATION AUX CIRCUITS DE COMMUTATION DES CENTRAUX ELECTRONIQUES DE TELECOMMUNICATIONS.

Description

La présente invention concerne un procédé de mise
en oeuvre de centraux de télécommunicatiorsgérant des infor-
mations numériques, par exemple des signaux de parole modulés par impulsions et codage à multiplexage temporel, et plus précisément la commutation du canal 0 de tels signaux multi- plexés. Dans le multiplexage normalisé à trente-deux canaux, adopté au niveau international, trente canaux sont utilisés pour les échantillons codés de parole et deux canaux pour des opérations d'administration. Les deux canaux utilisés pour l'administration sont appelés canal 0 et canal 16. Le canal 16 est utilisé comme canal commun de signalisation pour les
trente canaux restants de parole alors que le canal 0 est uti-
lisé pour le transport de l'information de synchronisation.
L'arrangement utilisé pour le canal 0 est que son bit le plus
significatif est-un bit international, et il contient un des-
sin caractéristique de bits dans les 7 bits les moins signi-
ficatifs de chaque trame paire. Le canal 0 des trames impaires contient un bit international, un bit de marquage, un bit
d'alarme et cinq bits de réserve.
Il est de plus en plus nécessaire, dans les rela-
tions internationales, que les trente-deux canaux d'un système à multiplexage numérique soient commutables. La commutation du canal 0 se rapporte à l'utilisation des bits de réserve qui ne sont pas utilisés pour la synchronisation mais qui sont disponibles pour la représentation de données en vue
d'une commande ou d'une administration du réseau.
Le passage du canal 0 dans un réseau de commutation
numérique présente des risquescar, si.les données sont trans-
mises dans le réseau de commutation dans une tranche tempo-
relle autre que la tranche 0, l'appareillage gérant les cir-
cuits multiplexés sortants, dans lequel l'information du ca-
nal 0 a été commutée, transmet un signal multiplexé contenant
deux jeux valables de dessinsde synchronisation. L'appareil-
lage numérique de terminaison de ligne des centraux numériques est réalisé afin qu'il recherche le dessin de synchronisation géré par le canal 0 d'un système à multiplexage numérique, et
se synchronise sur lui. Evidemment, la gestion de deux des-
sins à chaque trame paire pose des problèmes de synchronisa-
tion. L'invention concerne un procédé de commutation du canal entrant utilisé pour le transport des dessins de syn-
chronisation dans un système de transmission à ligne numéri-
que multiplexée temporellement et à plusieurs canaux à.
l'un quelconque des canaux de sortie d'un système de trans-
mission à ligne numérique multiplexée temporellement à plu-
sieurs canaux, dans un central de télécommunication, par
mise en oeuvre d'un réseau numérique de commutation, le pro-
cédé comprenant (a) la modification du dessin d'une manière prédéterminée, dans le canal entrant reçu au central, (b) la commutation du canal entrant contenant le dessin modifié au réseau de commutation du central, vers un canal sortant choisi, et (c) la transmission du dessin modifié dans le canal sortant choisi lorsque ce canal n'est pas utilisé pour la transmission des dessins de synchronisation dans le système sortant de transmission.
D'autres caractéristiques et avantages de l'inven-
tion ressortiront mieux de la description qui va suivre, faite
en référence aux dessins annexés sur lesquels: la figure 1 est un diagramme synoptique d'un réseau de commutation numérique convenant à la mise en oeuvre d'un mode de réalisation de l'invention, et la figure 2 est un diagramme synoptique d'une unité
de terminaison de ligne numérique.
Sur les figures, les références précédées des lettres
R, T et S désignent respectivement des composants ou des si-
gnaux correspondant à la réception, à la transmission et à la parole, alors que les références Pl et P2 désignent le plan
n0 l et le plan n' 2*d'un système formé sur deux plans.
Un mode de réalisation de l'invention convient à la famille des centraux numériques de commutation connus sous le nom "système X". Le principe fondamental sur lequel repose cette famille de centraux est décrit dans l'article "System X" de J. Martin commençant à la page 221 de the Post Office
Electrical Engineers Journal Vol. 71 Part 4 janvier 1979.
L'invention concerne le sous-ensemble de commutation numé-
rique de cette famille de centraux et la figure 1 est un dia-
gramme synoptique du bloc de commutation d'un mode de réali-
sation d'un tel sous-ensemble. Le bloc de commutation est
formé d'unités R10-1 à R10-128 de terminaison de ligne numé-
rique de réception, des commutateurs temporels R14-1 à R14-4 de réception, des commutateurs spatiaux 16A et 16B, ayant des multiplexeurs 32-1 à 328, des commutateurs temporels T14-1
à T14-4 de transmission et des unités T10-1 à T10-128 de ter-
minaison de ligne numérique de transmission, le bloc de com-
mutation ayant une capacité de commutation de trafic de pa-
role de 1000 erlangs environ. Les fonctions de commutation temporelle et spatiale sont utilisées en double et on ne représente qu'un plan sur la figure 2, le plan 1, mais les fils portant la référence P2 désignent les points d'accès au second plan, c'est-à-dire le plan 2. La référence 50 désigne les tranches temporelles d'échange, ces tranches pouvant être
paires ou impaires.
On considère d'abord les unités de terminaison de
ligne numérique. Les lignes numériques R34-1 à R34-128 en-
trantes se terminent chacune à une unité R10-1 à R10-128 de
terminaison de ligne numérique de réception qui lui est pro-
pre. Chacune de ces unités de terminaison de réception assure
(i) le couplage à la ligne numérique entrante, (ii) la détec-
tion des erreurs et la transmission d'une indication d'alarme à la fois à l'intérieur du sous-ensemble et à l'extérieur, dans les lignes de transmission, vers une unité de contrôle
d'alarme, (iii) l'insertion de dessins destinés à la vérifi-
cation des itinéraires et des installations bouclées en vue de la localisation et du diagnostic des défaillances, et (iv)
l'alignement des trames à l'aide d'une mémoire tampon élas-
tique destinée à aligner l'information reçue sur l'horloge
de central.
3.5 Les lignes numériques sortantes T34-1 à T34-128 sont alimentées par les unités T10-1 à T10-128 de terminaison de transmission. Chaque unité de terminaison de transmission assure (i) le couplage à la ligne numérique sortante, (ii) la signalisation des arrangements d'injection pour les lignes
sortantes, et (iii) l'acceptation des deux échantillons pro-
venant des deux plans, leur comparaison et leur sélection en vue de la transmission de l'échantillon qui a une bonne
parité. Les unités de terminaison des lignes sortantes peu-
vent aussi comprendre des circuits permettant une certaine polarisation afin que les unités choisissent de préférence un plan à l'exclusion de l'autre lors de la sélection des
échantillons de parole à transmettre.
On considère maintenant les commutateurs temporels.
Il y a trois phases de synchronisation dans les lignes principales, ces phases étant: (i) le temps de la réception de l'échantillon de la ligne entrante, (ii) le temps attribué pour la commande du transfert de l'échantillon dans le central, et (iii) le temps de transmission de l'échantillon vers
la ligne sortante.
Les mémoires de parole de réception et de transmis-
sion sont utilisées pour les fonctions nécessaires de tampon
entre ces événements.
Les unités de terminaison de ligne numérique de
transmission et de réception sont évidemment combinées lors-
qu'elle desservent les lignes numériques entrantes et sortantes d'un itinéraire particulier mettant en oeuvre des jonctions du central. Un diagramme synoptique de l'appareillage utilisé dans l'unité de terminaison de ligne numérique est représenté
sur la figure 2. L'unité de terminaison comprend deux sec-
tions principales, la section 146 de réception et la section
148 de transmission.
On considère d'abord la section de réception de l'unité de terminaison de ligne numérique. Cette section
comprend un circuit 96 de décodage de ligne et de récupéra-
tion d'horloge, un circuit 100 de recherche et de récupéra-
tion de synchronisation, un circuit 150 de réglage de dessin
de synchronisation et un circuit 152 d'alignement.
Le circuit 96 de décodage de ligne et de récupéra-
tion d'horloge est utilisé dans sa fonction de décodage de ligne pour la transmission des signaux de ligne en signaux binaires, avec isolement de la ligne numérique sortante 154 et du circuit logique de l'unité de terminaison. Par exemple,
la ligne peut traiter des signaux numériques à codage bipo-
laire de densité élevée ou des signaux à codage HDB3, trans-
formés sous forme d'une chaîne binaire en série. Le système de modulation par impulsions et codage utilisé est par exemple du type décrit dans l'article "30 Channel Pulse Code Modulation System" de E.C. Vogel et R.W. McLintock, commençant à la page 5 de the Post Office Electrical Engineers Journal Vol. 71 Part 1 avril 1978. L'information reçue à codage HDB3 subit aussi l'opération de récupération des signaux d'horloge
par transmission de l'information reçue à un circuit d'appel.
Les signaux d'horloge récupérés sont conformés et utilisés pour le pilotage des circuits restants de la section 146 de
réception par trnsmission du signal d'horloge par le fil 156.
Le circuit 100 de recherche et de récupération de synchronisation est utilisé pour la recherche du dessin de synchronisation utilisé dans le canal 0 du système numérique et pour le verrouillage sur ce dessin. On peut se référer à
l'article précité de Vol. 71 Part 1, the Post Office Electri-
cal Engineers Journal et à la figure 1 de cet article qui indique que, dans les trames alternées, le mot d'alignement
de trames est Y0011011, Y étant réservé pour le bit interna-
tional. Le circuit 100 est utilisé pour le contrôle du signal de sortie du circuit convertisseur 96 et pour la recherche du dessin de synchronisation et le verrouillage sur ce dessin,
et il indique à l'appareillage de commande d'alarme de cen-
tral (non représenté) les moments o la synchronisation est perdue. Le signal de sortie de ce circuit 100 est transmis au circuit 150 de réglage du dessin de synchronisation. Ce
circuit 150 de réglage du dessin de synchronisation est uti-
lisé pour la détection et le réglage du dessin de synchroni-
sation du canal 0 avant sa transmission au circuit 152 d'alignement. Par exemple, ce circuit 150 de réglage reçoit
par un fil 158 un signal de synchronisation convenable, pro-
venant du circuit 100 avec les signaux d'horloge récupérés.
Le circuit 150 contient un compteur piloté par les signaux
d'horloge récupérés et destiné à créer une indication lors-
que les données du canal 0 sont transmises par le circuit 150. Cette indication est utilisée pour la commande d'un circuit d'inversion de l'état du bit 3 du canal 0 lorsque le bit 2 de ce canal est un 0. Cela signifie que le dessin de synchronisation transmis une fois sur deux dans le canal 0 est modifié et, au lieu d'être sous la forme Y0011011, est sous la forme Y0111011, avant transmission par le circuit 152 d'alignement aux mémoires de commutateur temporel de réception du bloc de commutation. De cette manière, le bloc de commutation peut commuter l'information du canal 0 dans le réseau à des emplacements de tranches temporelles de
transmission autres que le canal 0, permettant ainsi l'as-
semblage de trente canauxO au maximum pour une seul ligne numérique sortante. Le système formé peut alors être connecté à un processeur de bits de réserve permettant aux bits de réserve d'un canal 0 sur deux correspondant à un dessin de
non synchronisation du système numérique entrant, de trans-
porter des données d'administation ou de commande du réseau.
Le canal 0, lorsqu'il est utilisé en mode de non synchronisa-
tion (c'est-à-dire dans une trame sur deux) est sous forme Y1A XXXXX, Y étant le bit international, A un bit d'alarme et X des bits de réserve qui peuvent être utilisés pour la transmission d'informations d'administration et de commande
du réseau. Le courant de données de sortie en série du cir-
cuit 150 de réglage du dessin de synchronisation parvient
au circuit 152 d'alignement.
La fonction du circuit 152 d'alignement est d'ali-
gner le courant de données binaires reçues sur le signal d'horloge interne de central 160. De nombreux arrangements conviennent à cet effet et le circuit d'alignement est en fait une mémoire tampon de "longueur élastique" destinée à
compenser la différence entre les phases des trames des si-
gnaux.multiplexés reçus et de l'horloge du central utilisée dans le sousensemble. Des données sont écrites dans la mémoire en fonction de la fréquence des bits et du début des trames, déterminés par le circuit 96 de récupération
d'horloge, et la mémoire est lue sous la commande du si-
gnal d'horloge de central 160. Ce circuit d'alignement peut
comprendre un circuit paillette unique ayant un jeu de re-
gistres à décalage de type série, avec des compteurs d'adres-
se de lecture et d'écriture et le circuit logique associé.
Ce signal de sortie du circuit d'alignement est utilisé
pour le pilotage des deux plans Pl et P2 du bloc de commuta-
tion, par les fils R14P1 et R14P2.
On considère maintenant la section de transmission de l'unité de terminaison de ligne numérique. Cette section comporte un comparateur 104 qui reçoit les échantillons de parole des deux plans Pi et P2, deux comparateurs de parité 162 et 164, un circuit 106 de sélection d'échantillon, un
circuit logique 102 d'insertion d'un dessin de synchronisa-
tion et un circuit 166 de codage de ligne.
Le comparateur 104, en coopération avec les com-
parateurs de parité 162 et 164, permet la comparaison des deux échantillons formés à partir des deux plans Pl et P2 du bloc de commutation et la vérification de la parité de chacun des échantillon si bien que le circuit sélecteur 106 peut choisir l'un ou l'autre des échantillons en vue de sa transmission vers la ligne numérique sortante 168, suivant
les résultats de la comparaison et la vérification de parité.
Les signaux de sortie des comparateurs 162 et 164 et du com-
parateur 104 sont repérés par les références 170, 172 et 174 respectivement.
Le circuit 102 d'insertion de dessin de synchroni-
sation est utilisé pour la décision de la transmission ou non du bit international du dessin de synchronisation et des
bits international et de réserve du dessin de non synchroni-
sation (dans un canal 0 sur deux) vers la ligne sous forme
de bitsde données ou sous forme des dessins éventuels trans-
mis dans le bloc de commutation. Un circuit 176 de commande
d'insertion de dessin de synchronisation est associé au cir-
cuit 102 et il est programmé par le dessin à insérer. Ce
circuit d'insertion 176 fonctionne de la manière suivante.
Lorsque le dessin de synchronisation transmis par le bloc de commutation dans une tranche temporelle 0 sur deux n'est pas du type réglé, les bits de syn'chronisation sont tirés du circuit 176 de commande d'insertion. L'alternance des dessins de synchronisation et de non synchronisation transmis par les lignes est déterminée par le circuit de codage HDB3 de transmission et les bits indiqués doivent être resynchronisés avant d'être transmis à ce circuit de
codage HDB3.
L'opération est réalisée à l'aide d'un registre à un bit et d'un registre à 6 bits. Le registre à un bit
est chargé du bit international à chaque fois qu'un des-
sin de synchronisation réglé est reçu dans la tranche tem-
porelle 0.
Le registre à 6 bits est chargé par l'autre bit international et les bits de réserve lorsqu'un dessin réglé de synchronisation n'est pas reçu dans la tranche temporelle 0 et un dessin réglé de synchronisation a été reçu dans la
tranche temporelle 0 précédente.
Lorsqu'un dessin réglé de synchronisation n'est pas reçu dans deux tranches temporelles 0 successives, le
registre à 1 bit et le registre à 6 bits sont tous deux rem-
plis de uns.
La description qui précède montre que l'incorpora-
tion du circuit de réglage de dessin de synchronisation dans le circuit de réception de l'unité de terminaison de ligne numérique du central numérique de commutation permet au canal de synchronisation d'être commuté dans le central non seulement spatialement mais aussi à un canal différent si bien que les signaux multiplexés du canal 0 séparés peuvent
être concentrés et l'information de commande et d'adminis-
tration du réseau peut être transmise sans perturbation des
circuits de synchronisation du réseau.

Claims (5)

REVENDICATIONS
1. Procédé de commutation du canal entrant utilisé
pour le transport des dessins de synchronisation d'un sys-
tème de transmission à lignes numériques et multiplexage temporel à plusieurs canaux, vers l'un des canaux de sortie
d'un système de transmission à lignes numériques et multi-
plexage temporel à plusieurs canaux, dans un central de
télécommunication mettant en oeuvre un réseau commuté numé-
rique, ledit procédé étant caractérisé en ce qu'il comprend
a) la modification du dessin de manière prédéter-
minée, dans le canal entrant reçu par le central, b) la commutation du canal entrant contenant le dessin modifié par le réseau de commutation du central vers un canal sortant choisi, et c) la transmission du dessin modifié dans le canal sortant choisi lorsque ce canal n'est pas utilisé pour la transmission de dessins de synchronisation du système de
transmission à lignes numériques de sortie.
2. Procédé selon la revendication 1, caractérisé en ce que le dessin est modifié par inversion de l'état d'un bit choisi dans le canal entrant transportant le dessin de synchronisation.
3. Circuit de commutation de télécommunications des-
tiné à la mise en oeuvre du procédé selon l'une des reven-
dications 1 et 2, caractérisé en ce qu'il comprend des étages (14, 16) de commutation temporelle et spatiale, et chaque ligne entrante (R34) est terminée sur une unité (RlO) de terminaison de ligne numérique de réception qui contient
un dispositif (100) de détection d'un dessin de synchronisa-
tion et un dispositif (150) de réglage de chaque dessin de
synchronisation d'une manière prédéterminée.
4. Circuit selon la revendication 3, caractérisé en ce que le dispositif (150) de réglage comprend un compteur destiné à donner une indication lors de la réception des
données destinées au canal de synchronisation, et un cir-
cuit d'inversion destiné à inverser l'état du troisième bit du canal de synchronisation lorsque le second bit est à
l'état zéro.
5. Circuit selon la revendication 4, caractérisé en ce que chaque ligne sortante (T34) est pilotée par une unité (T10) de terminaison de ligne numérique de transmission qui contient un dispositif (102) d'insertion d'un dessin de syn-
chronisation dans le canal sortant de synchronisation.
FR8017567A 1979-08-10 1980-08-08 Procede et circuit de commutation temporelle pour reseau de telecommunications Granted FR2463561A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GB7927860 1979-08-10

Publications (2)

Publication Number Publication Date
FR2463561A1 true FR2463561A1 (fr) 1981-02-20
FR2463561B1 FR2463561B1 (fr) 1984-04-13

Family

ID=10507108

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8017567A Granted FR2463561A1 (fr) 1979-08-10 1980-08-08 Procede et circuit de commutation temporelle pour reseau de telecommunications

Country Status (11)

Country Link
US (1) US4365330A (fr)
JP (1) JPS5630396A (fr)
AU (1) AU529666B2 (fr)
BR (1) BR8004934A (fr)
CA (1) CA1149525A (fr)
EG (1) EG14397A (fr)
FR (1) FR2463561A1 (fr)
IE (1) IE50754B1 (fr)
NZ (1) NZ194611A (fr)
PT (1) PT71680B (fr)
ZA (1) ZA804387B (fr)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4435821A (en) 1981-03-24 1984-03-06 Nippon Electric Co., Ltd. Receiver in a frequency hopping communication system
JPS61108286A (ja) * 1984-10-31 1986-05-26 Iwatsu Electric Co Ltd 時分割情報伝送装置
US4817083A (en) * 1987-03-06 1989-03-28 American Telephone And Telegraph Company At&T Bell Laboratories Rearrangeable multiconnection switching networks employing both space division and time division switching
US5165214A (en) * 1988-07-29 1992-11-24 Harley Systems Pty Ltd. Space frame
CA2025645C (fr) * 1989-09-19 1999-01-19 Keiji Fukuda Interface de terminaison de canal de controle et son dispositif de verification a emission-reception de signaux
JP3537577B2 (ja) * 1996-02-21 2004-06-14 富士通株式会社 通信回線品質測定システム及びtdma装置
US6895062B1 (en) * 1999-03-24 2005-05-17 International Business Machines Corporation High speed serial interface
WO2005098675A1 (fr) * 2004-03-26 2005-10-20 Alex Mashinski Echange d'informations nouvellement ajoutees via internet

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1297143B (de) * 1967-09-29 1969-06-12 Siemens Ag Verfahren und Schaltungsanordnung zur Aufnahme und Weiterleitung von PCM-Nachrichtenzeichen in PCM-Vermittlungseinrichtungen
FR2216744A1 (fr) * 1973-02-06 1974-08-30 Plessey Handel Investment Ag
FR2269158A1 (fr) * 1974-04-26 1975-11-21 Ibm France
FR2365922A1 (fr) * 1976-09-24 1978-04-21 Materiel Telephonique Unite de signalisation pour central telephonique
GB1545637A (en) * 1976-09-16 1979-05-10 Ericsson L M Pty Ltd Bit switching of word synchronized data
DE2843275A1 (de) * 1978-10-04 1980-04-17 Siemens Ag Verfahren zum vermitteln von deltamodulierten verbindungen in einer pcm- fernmelde-, insbesondere fernsprechvermittlung

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1504897A (en) * 1974-08-09 1978-03-22 Ericsson L M Pty Ltd Method for through connection check in digital data systems
US4131763A (en) * 1976-09-16 1978-12-26 L M Ericsson Pty. Ltd. Bit switching of word synchronized data

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1297143B (de) * 1967-09-29 1969-06-12 Siemens Ag Verfahren und Schaltungsanordnung zur Aufnahme und Weiterleitung von PCM-Nachrichtenzeichen in PCM-Vermittlungseinrichtungen
FR2216744A1 (fr) * 1973-02-06 1974-08-30 Plessey Handel Investment Ag
FR2269158A1 (fr) * 1974-04-26 1975-11-21 Ibm France
GB1545637A (en) * 1976-09-16 1979-05-10 Ericsson L M Pty Ltd Bit switching of word synchronized data
FR2365922A1 (fr) * 1976-09-24 1978-04-21 Materiel Telephonique Unite de signalisation pour central telephonique
DE2843275A1 (de) * 1978-10-04 1980-04-17 Siemens Ag Verfahren zum vermitteln von deltamodulierten verbindungen in einer pcm- fernmelde-, insbesondere fernsprechvermittlung

Also Published As

Publication number Publication date
PT71680A (en) 1980-09-01
AU529666B2 (en) 1983-06-16
ZA804387B (en) 1981-07-29
PT71680B (en) 1981-06-29
IE50754B1 (en) 1986-07-09
BR8004934A (pt) 1981-02-17
FR2463561B1 (fr) 1984-04-13
US4365330A (en) 1982-12-21
NZ194611A (en) 1984-05-31
JPS5630396A (en) 1981-03-26
IE801650L (en) 1981-02-10
CA1149525A (fr) 1983-07-05
EG14397A (en) 1983-12-31
AU6089680A (en) 1981-02-12

Similar Documents

Publication Publication Date Title
US3825899A (en) Expansion/compression and elastic buffer combination
EP0027226B1 (fr) Système de contrôle d'un réseau de connexion
JPS58217B2 (ja) デ−タ伝送方式
FR2600473A1 (fr) Dispositif de multiplexage pour un systeme de transmission numerique
FR2509944A1 (fr) Systeme de diagnostic et methode de localisation des defauts dans un reseau de commutation a commande repartie
EP0214215A1 (fr) Agencement d'acces a des circuits de telecommunications et de test de ces derniers.
US4794627A (en) Process for the parallel-series code conversion of a parallel digital train and a device for the transmission of digitized video signals using such a process
CA1209712A (fr) Procede et installation de transmission de donnees numeriques
FR2463561A1 (fr) Procede et circuit de commutation temporelle pour reseau de telecommunications
FR2463560A1 (fr) Reseau commute de central de telecommunication identifiant les defaillances
US4001514A (en) Subscriber digital multiplexing system with time division concentration
US3868480A (en) Event monitoring transceiver
EP0200275B1 (fr) Système de transmission d'informations par voie multiplex
FR2463553A1 (fr) Procede et circuit d'alignement de donnees pour central telephonique
CA1273679A (fr) Procede et dispositif de telesignalisation pour une liaison de transmission numerique bidirectionnelle
FR2720210A1 (fr) Procédé et dispositif de transmission de données asynchrone au moyen d'un bus synchrone.
FR2537373A1 (fr) Dispositif de traitement de signalisation voie par voie pour autocommutateur temporel
EP0229738B1 (fr) Procédé et dispositif de régénération de l'intégrité du débit binaire dans un réseau plésiochrone
US3794773A (en) Synchronizing unit
US3436471A (en) Multichannel television transmission system utilizing the blanking intervals of transmitted television signals as time slots to accommodate additional television signals
EP0114433B1 (fr) Système de commutation téléphonique
EP0196979A1 (fr) Procédé et dispositif d'insertion d'un signal numérique sur une voie à débit plus élevé
GB1350800A (en) Data transmission
FR2496376A1 (fr) Procede et systeme de teletexte pour l'affichage de donnees sur l'ecran d'un recepteur de television
EP0016677A1 (fr) Agencement de transmission numérique

Legal Events

Date Code Title Description
TP Transmission of property
ST Notification of lapse