FR2399695A1 - Systeme microprogramme/materiel pour tester une logique d'interface d'un systeme de traitement de donnees - Google Patents

Systeme microprogramme/materiel pour tester une logique d'interface d'un systeme de traitement de donnees

Info

Publication number
FR2399695A1
FR2399695A1 FR7822036A FR7822036A FR2399695A1 FR 2399695 A1 FR2399695 A1 FR 2399695A1 FR 7822036 A FR7822036 A FR 7822036A FR 7822036 A FR7822036 A FR 7822036A FR 2399695 A1 FR2399695 A1 FR 2399695A1
Authority
FR
France
Prior art keywords
data
address
processing system
interface logic
main memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR7822036A
Other languages
English (en)
Other versions
FR2399695B1 (fr
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Bull HN Information Systems Italia SpA
Bull HN Information Systems Inc
Original Assignee
Honeywell Information Systems Italia SpA
Honeywell Information Systems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Honeywell Information Systems Italia SpA, Honeywell Information Systems Inc filed Critical Honeywell Information Systems Italia SpA
Publication of FR2399695A1 publication Critical patent/FR2399695A1/fr
Application granted granted Critical
Publication of FR2399695B1 publication Critical patent/FR2399695B1/fr
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test input/output devices or peripheral units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/273Tester hardware, i.e. output processing circuits
    • G06F11/277Tester hardware, i.e. output processing circuits with comparison between actual response and known fault-free response
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/261Functional testing by simulating additional hardware, e.g. fault simulation

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Bus Control (AREA)
  • Debugging And Monitoring (AREA)

Abstract

Système microprogramme/matériel pour tester une logique d'interface d'un système de traitement de données comportant une pluralité d'unités reliées par un bus commun de communication. Le système pour tester une logique d'interface comprend un système de commande microprogramme relié électriquement aux unités du système de traitement comportant chacune des moyens de mémorisation de données et d'adresse d'entrée et de sortie. Le système de commande microprogrammé permet de charger des données prédéterminées et une adresse de mémoire principale du système de traitement dans les moyens de mémorisation de données et d'adresse de sortie d'une unité pour un transfert au bus commun Par des moyens de génération de parité incorrecte, le système microprogrammé permet de charger les données prédéterminées et l'adresse de mémoire principale dans les moyens de mémorisation de données et d'adresse d'entrée de ladite unité et de comparer les données prédéterminées et ladite adresse respectivement au contenu des moyens de mémorisation de données et d'adresse d'entrée de l'unité pour détecter des erreurs. Application au transfert de données entre une mémoire principale et des unités de disques.
FR7822036A 1977-08-04 1978-07-25 Systeme microprogramme/materiel pour tester une logique d'interface d'un systeme de traitement de donnees Granted FR2399695A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US05/821,939 US4159534A (en) 1977-08-04 1977-08-04 Firmware/hardware system for testing interface logic of a data processing system

Publications (2)

Publication Number Publication Date
FR2399695A1 true FR2399695A1 (fr) 1979-03-02
FR2399695B1 FR2399695B1 (fr) 1982-06-18

Family

ID=25234654

Family Applications (1)

Application Number Title Priority Date Filing Date
FR7822036A Granted FR2399695A1 (fr) 1977-08-04 1978-07-25 Systeme microprogramme/materiel pour tester une logique d'interface d'un systeme de traitement de donnees

Country Status (7)

Country Link
US (1) US4159534A (fr)
JP (1) JPS5838812B2 (fr)
AU (1) AU523280B2 (fr)
CA (1) CA1118528A (fr)
DE (1) DE2831684A1 (fr)
FR (1) FR2399695A1 (fr)
GB (1) GB2002155B (fr)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4410984A (en) * 1981-04-03 1983-10-18 Honeywell Information Systems Inc. Diagnostic testing of the data path in a microprogrammed data processor
JPS6052468B2 (ja) * 1982-03-04 1985-11-19 株式会社東芝 Dmaバス負荷可変装置
US4667305A (en) * 1982-06-30 1987-05-19 International Business Machines Corporation Circuits for accessing a variable width data bus with a variable width data field
US4514806A (en) * 1982-09-30 1985-04-30 Honeywell Information Systems Inc. High speed link controller wraparound test logic
US4667329A (en) * 1982-11-30 1987-05-19 Honeywell Information Systems Inc. Diskette subsystem fault isolation via video subsystem loopback
US5070448A (en) * 1982-12-09 1991-12-03 International Business Machines Coproration Method for testing a microprogrammed input/output interface using steal techniques
US4558447A (en) * 1983-02-28 1985-12-10 International Business Machines Corporation Self-testing facilities of off-chip drivers for processor and the like
US4896262A (en) * 1984-02-24 1990-01-23 Kabushiki Kaisha Meidensha Emulation device for converting magnetic disc memory mode signal from computer into semiconductor memory access mode signal for semiconductor memory
US4663729A (en) * 1984-06-01 1987-05-05 International Business Machines Corp. Display architecture having variable data width
US5263170A (en) * 1985-02-16 1993-11-16 Omron Tateisi Electronics, Co. Monitor circuit for detecting noise conditions through input output coincidence comparison
JPH01120511U (fr) * 1988-02-08 1989-08-15
JP2687927B2 (ja) * 1995-05-24 1997-12-08 日本電気株式会社 外部バスの障害検出方法
US6289472B1 (en) * 1997-08-07 2001-09-11 Texas Instruments Incorporated Method and test system for testing under a plurality of test modes
US8356053B2 (en) * 2005-10-20 2013-01-15 Oracle International Corporation Managing relationships between resources stored within a repository
CN109933345B (zh) * 2019-03-28 2022-05-31 杭州和利时自动化有限公司 一种控制器的无扰下装方法及相关装置
CN112783708A (zh) * 2021-01-28 2021-05-11 蘑菇物联技术(深圳)有限公司 Dtu硬件测试方法、终端和计算机可读存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2162867A5 (fr) * 1971-11-25 1973-07-20 Ibm
FR2271613A1 (fr) * 1974-05-14 1975-12-12 Siemens Ag
DE2527888A1 (de) * 1975-06-23 1976-12-30 Siemens Ag Verfahren zur bestimmung von fehlern in daten verarbeitenden anlagen, insbesondere fernsprechvermittlungsanlagen

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3576541A (en) * 1968-01-02 1971-04-27 Burroughs Corp Method and apparatus for detecting and diagnosing computer error conditions
US3566093A (en) * 1968-03-29 1971-02-23 Honeywell Inc Diagnostic method and implementation for data processors
US3579199A (en) * 1969-02-03 1971-05-18 Gen Motors Corp Method and apparatus for fault testing a digital computer memory
DE2019795C3 (de) * 1970-04-23 1974-01-31 Siemens Ag, 1000 Berlin U. 8000 Muenchen Schaltungsanordnung zur Überprüfung von Ein-Ausgabeeinrichtungen
FR2250450A5 (fr) * 1973-09-10 1975-05-30 Honeywell Bull Soc Ind
US4048481A (en) * 1974-12-17 1977-09-13 Honeywell Information Systems Inc. Diagnostic testing apparatus and method

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2162867A5 (fr) * 1971-11-25 1973-07-20 Ibm
FR2271613A1 (fr) * 1974-05-14 1975-12-12 Siemens Ag
DE2527888A1 (de) * 1975-06-23 1976-12-30 Siemens Ag Verfahren zur bestimmung von fehlern in daten verarbeitenden anlagen, insbesondere fernsprechvermittlungsanlagen

Also Published As

Publication number Publication date
CA1118528A (fr) 1982-02-16
AU3811478A (en) 1980-01-24
FR2399695B1 (fr) 1982-06-18
GB2002155A (en) 1979-02-14
AU523280B2 (en) 1982-07-22
DE2831684A1 (de) 1979-02-15
US4159534A (en) 1979-06-26
JPS5838812B2 (ja) 1983-08-25
JPS5428539A (en) 1979-03-03
GB2002155B (en) 1982-01-27
DE2831684C2 (fr) 1987-01-15

Similar Documents

Publication Publication Date Title
FR2399695A1 (fr) Systeme microprogramme/materiel pour tester une logique d'interface d'un systeme de traitement de donnees
FR2399065A1 (fr) Adaptateur de canal a canal
GB1425110A (en) Data processing apparatus
FR2431749A1 (fr) Systeme de memoire dynamique comprenant un dispositif pour effectuer les operations de regeneration en parallele avec des operations normales de memorisation
FR2381356A1 (fr) Capacite de detection et de correction d'erreurs perfectionnee pour systeme de memoire
FR2531230A1 (fr) Ensemble destine au test automatique centralise de circuits imprimes et procede de test de circuits a microprocesseur faisant application de cet ensemble
FR2487548A1 (fr) Systeme de memoire avec dispositif de diagnostic
FR2484669A1 (fr) Procede et appareil pour le transfert de donnees entre microprocesseurs dans un systeme multiprocesseur
FR2420172A1 (fr) Dispositif de transfert de blocs de donnees partiels dans un systeme de traitement de donnees
ES426754A1 (es) Procedimiento y sistema para registrar datos de variacion nouniforme.
EP0012642A1 (fr) Dispositif de contrôle pour réseau de commutation temporelle
US3646519A (en) Method and apparatus for testing logic functions in a multiline data communication system
GB1340157A (en) Testing logic circuits
FR2759178A1 (fr) Circuit de gestion de memoire dans un environnement multi-utilisateurs avec requete et priorite d'acces
GB1370925A (en) Error detection circuit
EP0279738A1 (fr) Dispositif de test de circuit électrique et circuit comportant ledit dispositif
JPS613256A (ja) メモリ試験方式
FR2552286A1 (fr) Nouveau repondeur telephonique
FR2419617A1 (fr) Dispositif d'interface de conversion de donnees dans un systeme de traitement de texte
FR2406251A1 (fr) Perfectionnements a un systeme de commande de transfert de donnees
FR2523746A1 (fr) Dispositif associe a un calculateur pour commander des transferts de donnees entre un systeme d'acquisition de donnees et un ensemble comportant un appareil d'enregistrement et de lecture
GB1406312A (en) Memory device
JPS5585959A (en) Test system for data processor
SU637863A1 (ru) Устройство дл восстановлени информации
FR2460007A1 (fr) Dispositif de saisie et de pretraitement d'informations pour la surveillance de calculateurs numeriques, notamment de calculateurs destines a la commande en temps reel de systemes informatiques de grande taille.

Legal Events

Date Code Title Description
ST Notification of lapse
ST Notification of lapse
ST Notification of lapse