FI92261B - Menetelmä mikroprosessorin toiminnan tarkastamiseksi ja järjestelmä menetelmän toteuttamiseksi - Google Patents

Menetelmä mikroprosessorin toiminnan tarkastamiseksi ja järjestelmä menetelmän toteuttamiseksi Download PDF

Info

Publication number
FI92261B
FI92261B FI925503A FI925503A FI92261B FI 92261 B FI92261 B FI 92261B FI 925503 A FI925503 A FI 925503A FI 925503 A FI925503 A FI 925503A FI 92261 B FI92261 B FI 92261B
Authority
FI
Finland
Prior art keywords
microprocessor
registers
status data
data
data bus
Prior art date
Application number
FI925503A
Other languages
English (en)
Swedish (sv)
Other versions
FI92261C (fi
FI925503A0 (fi
Inventor
Jarmo Loukusa
Kauko Varanka
Ilari Veki
Sari Saeynaejaekangas
Mikko Rieppo
Antti Takaluoma
Original Assignee
Nokia Telecommunications Oy
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nokia Telecommunications Oy filed Critical Nokia Telecommunications Oy
Priority to FI925503A priority Critical patent/FI92261C/fi
Publication of FI925503A0 publication Critical patent/FI925503A0/fi
Priority to DK94901961T priority patent/DK0672279T3/da
Priority to AU56512/94A priority patent/AU5651294A/en
Priority to EP94901961A priority patent/EP0672279B1/en
Priority to PCT/FI1993/000520 priority patent/WO1994012933A1/en
Priority to DE69324929T priority patent/DE69324929T2/de
Application granted granted Critical
Publication of FI92261B publication Critical patent/FI92261B/fi
Publication of FI92261C publication Critical patent/FI92261C/fi

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2236Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test CPU or processors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2201/00Indexing scheme relating to error detection, to error correction, and to monitoring
    • G06F2201/88Monitoring involving counting

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Description

9 2 z 61
Menetelmä mikroprosessorin toiminnan tarkastamiseksi ja järjestelmä menetelmän toteuttamiseksi.
Keksinnön kohteena on menetelmä mikroprosessorin 5 toiminnan tarkastamiseksi ja järjestelmä menetelmän toteuttamiseksi .
Tunnetun tekniikan mukaisessa ratkaisussa on mikro-prosessorilogiikan testaus suoritettu liittämällä mittalaitteita suoraan mikroprosessorin jalkoihin. Tämä on olio lut erittäin hankalaa ja aikaa vievää, testaukseen on jouduttu käyttämään kalliita mittalaitteita eikä testaus ole aina ollut kattavaa.
Tämän keksinnön tarkoituksena on aikaansaada menetelmä ja järjestelmä, jolla yllä mainituista epäkohdista 15 vältytään. Keksinnön mukaiselle menetelmälle on tunnusomaista seuraavat vaiheet: - sisällytetään mikroprosessorin ohjelmistoon haluttuja testauksia suorittavia funktioita, - kirjoitetaan testauksen tuottamat mikroprosesso-20 rin tilatiedot peräkkäin mikroprosessorin dataväyIälle, - luetaan dataväylältä peräkkäiset tilatiedot kukin omaan rekisteriinsä, - esitetään tilatiedot ja siten testausten tulokset rinnakkaismuotoisesti rekisterien lähdöissä.
25 Keksinnön mukaisen ratkaisun avulla voidaan liittyä suoraan mikroprosessorin osoite- ja dataväylään ilman hankalaa testausvälineistön kytkemistä.
Keksinnön mukaisen menetelmän muille edullisille sovellutusmuodoille sekä keksinnön mukaiselle järjestel-30 mälle on tunnusomaista se, mitä jäljempänä olevissa patenttivaatimuksissa on esitetty.
Keksintöä selostetaan seuraavassa tarkemmin esimerkin avulla viittaamalla oheiseen piirustukseen, joka esittää keksinnön mukaista järjestelmää.
92261 2
Keksinnön mukainen ratkaisu on esitetty oheisessa kuviossa. Keksinnön mukaisen ratkaisun avulla on voitu liittyä suoraan mikroprosessorin 1 osoite- ja dataväyliin 2 vast. 3 yksinkertaisilla ja halvoilla piiriratkaisuilla.
5 Mikroprosessorin ohjelmistoon on sisällytetty yk sinkertaisia ja nopeita testausfunktioita, joissa lyhyillä kirjoitusoperaatioilla käyttäjän valitsemia tiloja voidaan kirjoittaa keksinnön mukaisen järjestelmän tes-tausliitännälle (pystykatkoviivan oikeanpuoleinen kuvion 10 osa). Keksinnön mukaisessa testausliitännästä kyseiset tilatiedot voidaan lukea yksinkertaisilla menetelmillä nopeasti ja joustavasti, esim. liitäntään kytkettävällä erillisellä näyttölaitteella tai ohjaamalla tilatiedot johonkin järjestelmään kuuluvaan näyttö- tai tulostuslait-15 teeseen.
Keksinnön mukaisessa ratkaisussa testaustiedot kirjoitetaan peräkkäisesti dataväylälle 3. Kun testausfunktio on aktivoitu, testausliitännälle muodostetaan osoitedekoo-dauspiirin 4 avulla sen osoitteen mukainen piirinvalinta-20 pulssi. Tämä pulssi käynnistää laskurin 5, jonka askeltaessa BIN/LIN-muunninpiiri 6 muodostaa piirinvalintapulssin vuorotellen kullekin rekisterille 7a...7n. Dataväylältä 3 peräkkäisesti tuleva testaustieto voidaan tällöin lukea kukin omaan rekisteriinsä, jolloin ne on rinnakkaismuotoi-25 sesti luettavissa rekisterien lähdöistä a...n.
Laskurin 5 saattaminen alkutilaansa voidaan suorittaa kuvion mukaisesti käyttäen esim. monostabiilia multi-vibraattoria, joka liipaistaan aktiiviseksi ensimmäisellä kirjoituspulssilla. Monostabiili multivibraattori nollaa 30 laskurin ennalta määrätyn ajan kuluttua, kun kerralla lähetettävät (yhden päivityskierroksen aikana lähetetyt) datatavut on kirjoitettu rekisterille. Tämä toiminto mahdollistaa kirjoitettavien datatavujen lukumäärän joustavan muuttamisen, tarvitsematta tehdä muutoksia testausliitän-35 nän kytkentään. Datatavujen kirjoitus alkaa aina ensimmäi-
II
3 92261 sestä rekisteristä.
Laskurin 5 nollaukseen voidaan käyttää myös muita menetelmiä. Laskurilla voi olla erillinen nollauspiiri, joka nollaa laskurin, kun maksimimäärä datatavuja on kir-5 joitettu. Tällöin kirjoitettavien tavujen määrä on vakio jokaisella rekisterien päivityskierroksella.
Keksinnön mukaista ratkaisua voidaan soveltaa kaikkien mikroprosessoreiden testaamiseen. Alan ammattimiehelle onkin selvää, että keksintö ei rajoitu yllä esitettyyn 10 esimerkkiin, vaan että sen eri sovellutusmuodot voivat vaihdella vapaasti jäljempänä olevien patenttivaatimusten puitteissa.

Claims (4)

4 92261
1. Menetelmä mikroprosessorin toiminnan tarkastamiseksi, tunnettu seuraavista vaiheista: 5. sisällytetään mikroprosessorin (1) ohjelmistoon haluttuja testauksia suorittavia funktioita, - kirjoitetaan testauksen tuottamat mikroprosessorin tilatiedot peräkkäin mikroprosessorin dataväylälle (3), 10. luetaan dataväyIältä (3) peräkkäiset tilatiedot kukin omaan rekisteriinsä (7a...7n), - esitetään tilatiedot ja siten testausten tulokset rinnakkaismuotoisesti rekisterien (7a...7n) lähdöissä (a...n).
2. Patenttivaatimuksen 1 mukainen menetelmä, tun nettu siitä, että rekisterit (7a...7n) osoitetaan tilatietojen kirjoitusta varten mikroprosessorin (1) osoite-väylän (2) kautta osoituspiireillä (4-6), jotka tahdistavat rekisterien lukutoiminnot dataväylältä (3) tuleviin 20 tilatietoihin.
3. Järjestelmä mikroprosessorin toiminnan tarkastamiseksi, tunnettu siitä, että järjestelmä muodostuu mikroprosessorin (1) dataväylään (3) liitetyistä rekistereistä (7a...7n), joihin mikroprosessorin ohjelmis- 25 toon sisällytettyjen, haluttuja testauksia suorittavien funktioiden tuottamat tilatiedot on kirjoitettavissa data-väylän (3) kautta, ja mikroprosessorin osoiteväylään (2) liittyvistä osoitinpiireistä (4-6), joilla tilatietojen kirjoitus rekistereihin (7a...7n) ja rinnakkaismuotoinen 30 esitys rekisterien lähdöissä (a...n) on ohjattavissa.
4. Patenttivaatimuksen 3 mukainen järjestelmä, tunnettu siitä, että järjestelmään kuuluvien rekisterien (7a...7n) osoitinpiirit muodostuvat osoitedekoo-dauspiiristä (4), sen tuottaman pulssin käynnistämästä 35 laskurista (5), sekä laskurin askeltaessa piirinvalinta- pulssin vuorotellen kullekin rekisterille (7a...7n) tuottavasta muunninpiiristä (6). 92261
FI925503A 1992-12-03 1992-12-03 Menetelmä mikroprosessorin toiminnan tarkastamiseksi ja järjestelmä menetelmän toteuttamiseksi FI92261C (fi)

Priority Applications (6)

Application Number Priority Date Filing Date Title
FI925503A FI92261C (fi) 1992-12-03 1992-12-03 Menetelmä mikroprosessorin toiminnan tarkastamiseksi ja järjestelmä menetelmän toteuttamiseksi
DK94901961T DK0672279T3 (da) 1992-12-03 1993-12-02 Fremgangsmåde til afprøvning af funktionen af en mikroprocessor samt system til implementering af fremgangsmåden
AU56512/94A AU5651294A (en) 1992-12-03 1993-12-02 Method of checking the operation of a microprocessor and system for implementing the method
EP94901961A EP0672279B1 (en) 1992-12-03 1993-12-02 Method of checking the operation of a microprocessor and system for implementing the method
PCT/FI1993/000520 WO1994012933A1 (en) 1992-12-03 1993-12-02 Method of checking the operation of a microprocessor and system for implementing the method
DE69324929T DE69324929T2 (de) 1992-12-03 1993-12-02 Mikroprozessoroperationsprüfverfahren und system dafür

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI925503 1992-12-03
FI925503A FI92261C (fi) 1992-12-03 1992-12-03 Menetelmä mikroprosessorin toiminnan tarkastamiseksi ja järjestelmä menetelmän toteuttamiseksi

Publications (3)

Publication Number Publication Date
FI925503A0 FI925503A0 (fi) 1992-12-03
FI92261B true FI92261B (fi) 1994-06-30
FI92261C FI92261C (fi) 1994-10-10

Family

ID=8536328

Family Applications (1)

Application Number Title Priority Date Filing Date
FI925503A FI92261C (fi) 1992-12-03 1992-12-03 Menetelmä mikroprosessorin toiminnan tarkastamiseksi ja järjestelmä menetelmän toteuttamiseksi

Country Status (6)

Country Link
EP (1) EP0672279B1 (fi)
AU (1) AU5651294A (fi)
DE (1) DE69324929T2 (fi)
DK (1) DK0672279T3 (fi)
FI (1) FI92261C (fi)
WO (1) WO1994012933A1 (fi)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5968065A (ja) * 1982-10-13 1984-04-17 Fanuc Ltd 診断結果表示方式
US4641308A (en) * 1984-01-03 1987-02-03 Texas Instruments Incorporated Method of internal self-test of microprocessor using microcode
FR2653913B1 (fr) * 1989-10-31 1992-01-03 Sgs Thomson Microelectronics Systeme de test d'un microprocesseur.

Also Published As

Publication number Publication date
AU5651294A (en) 1994-06-22
DE69324929T2 (de) 1999-10-21
DE69324929D1 (de) 1999-06-17
DK0672279T3 (da) 1999-11-01
FI92261C (fi) 1994-10-10
EP0672279B1 (en) 1999-05-12
FI925503A0 (fi) 1992-12-03
WO1994012933A1 (en) 1994-06-09
EP0672279A1 (en) 1995-09-20

Similar Documents

Publication Publication Date Title
US5073853A (en) Watchdog circuit for monitoring programs and detecting infinite loops using a changing multibit word for timer reset
CN106371954B (zh) 基于10位从机地址的i2c总线验证的方法及系统
US5850512A (en) Bus analyzer and method for testing internal data paths thereof
US4752928A (en) Transaction analyzer
US5631592A (en) Pulse generation/sensing arrangement for use in a microprocessor system
KR970012153A (ko) 데이타 프로세서 및 중단점 작동 실행 방법
EP3032428A1 (en) Data communication device and method for data communication
FI92261B (fi) Menetelmä mikroprosessorin toiminnan tarkastamiseksi ja järjestelmä menetelmän toteuttamiseksi
US4748556A (en) Variable tracking word recognizer for detecting the occurrence of a dynamic-variable address
US5276809A (en) Method and apparatus for capturing real-time data bus cycles in a data processing system
EP0381448A2 (en) Apparatus and method for changing frequencies
KR20180008629A (ko) 테스트 응답 제공 방법 및 그 장치
CN117436405B (zh) 一种仿真验证方法、装置及电子设备
KR200158764Y1 (ko) 동기식 직렬 수신 장치
JP2705359B2 (ja) トレース回路
SU1543411A1 (ru) Устройство дл сопр жени вычислительной машины с внешними объектами
SU1665389A1 (ru) Устройство дл синтаксического контрол
CN116166324A (zh) 追踪编码器的验证方法、装置和电子设备
JP3947856B2 (ja) データ設定制御装置
CN117554791A (zh) 测试环境生成方法、装置及测试设备
JPS6220448A (ja) ビツトサンプル方式
KR19990026641A (ko) 상위 콘트롤러에서 수신된 데이타에 의한 피엘디의 자체 프로그램방법
JPH11503830A (ja) 電子部品を並列に自動的に試験する装置
JPH04255037A (ja) プログラム制御回路
KR960025818A (ko) 고속 통신 라인을 이용한 데이타 다운로딩 방법

Legal Events

Date Code Title Description
FG Patent granted

Owner name: NOKIA TELECOMMUNICATIONS OY

BB Publication of examined application