FI91471C - Menetelmä ja laite asynkronisten kellosignaalien vaihtokytkemiseksi - Google Patents

Menetelmä ja laite asynkronisten kellosignaalien vaihtokytkemiseksi Download PDF

Info

Publication number
FI91471C
FI91471C FI924870A FI924870A FI91471C FI 91471 C FI91471 C FI 91471C FI 924870 A FI924870 A FI 924870A FI 924870 A FI924870 A FI 924870A FI 91471 C FI91471 C FI 91471C
Authority
FI
Finland
Prior art keywords
clock signal
signal
clock
signals
sample
Prior art date
Application number
FI924870A
Other languages
English (en)
Swedish (sv)
Other versions
FI924870A0 (fi
FI91471B (fi
Inventor
Markku Ruuskanen
Original Assignee
Nokia Telecommunications Oy
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nokia Telecommunications Oy filed Critical Nokia Telecommunications Oy
Priority to FI924870A priority Critical patent/FI91471C/fi
Publication of FI924870A0 publication Critical patent/FI924870A0/fi
Priority to EP93922564A priority patent/EP0667058B1/en
Priority to DE69323758T priority patent/DE69323758T2/de
Priority to PCT/FI1993/000430 priority patent/WO1994010752A1/en
Priority to AU51517/93A priority patent/AU5151793A/en
Application granted granted Critical
Publication of FI91471B publication Critical patent/FI91471B/fi
Publication of FI91471C publication Critical patent/FI91471C/fi
Priority to US08/755,023 priority patent/US5726593A/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Electronic Switches (AREA)

Description

i 91471
Menetelmå ja laite asynkronisten kellosignaalien vaihtokyt-kemiseksi
Keksinnon kohteena on menetelmå asynkronisen kello-5 signaalin varmentamiseksi, jossa varmentavat asynkroniset kellosignaalit vaihtokytketaan kaytettavåksi kellosignaali-na erillisellå valintasignaalilla.
Kåytettåesså varmennettuja asynkronisia kellosignaa-leja esiintyy kåytettavan kellosignaalin vaihdon yhteydessa 10 satunnainen håiriopulssi, joka voi aiheuttaa kelloa kåyttå-våsså laitteessa virhetoimintoja. Digitaalisessa puhelin-keskuksessa, jossa vaihtokytkentå on kåytosså, esiintyy hairioiden seurauksena siirtovirheitå valitettåvåsså lii-kenteesså ja turhia hålytyksiå kelloja valvovissa yksikois-15 så.
Tunnettu menetelmå kåytettåvån kellosignaalin vaih-totilanteen hallitsemiseksi on generoida kellosignaali it-senaisesti ja lukitsemalla muodostetun signaalin vaihe va-litun referenssisignaalin vaiheeseen. Vaihelukon toteutus 20 on kuitenkin monimutkainen ja yleensa sen toimintaa tåytyy erikseen valvoa.
Taman keksinnon tarkoituksena on aikaansaada laite, jolla asynkronisten kellosignaalien vaihtokytkenta on suo-ritettavissa yksinkertaisesti ja håiriottomåsti. Keksinnon 25 mukaiselle menetelmåIle on tunnusomaista se, ettå vaihtokytkenta suoritetaan asettamalla ulosmenevå kellosignaali kåytosså olevan kellosignaalin reunan kohdalla vakiotilaan, ja ettå kåytettåvåksi tuleva kellosignaali aktivoidaan ulosmenevåksi kellosignaaliksi kåytettåvåksi tulevan kel-30 losignaalin sellaisen reunan kohdalla, joka on jårjestyk-sesså våhintåån toinen laskettuna siitå hetkestå, jolloin ulosmenevå kellosignaali ohjataan vakiotilaan.
Keksinnon mukaisen menetelmån etuihin kuuluu håirio-ton siirtyminen toisen kellosignaalin kåytostå toiseen ja ; 35 yksinkertainen toteutustapa. Keksinnon muille edullisille 2 sovellutusmuodoille ja keksinnon mukaiselle laitteelle on tunnusomaista se, mitå jåljempånå olevissa patenttivaati-muksissa on esitetty.
Keksintoå selostetaan seuraavassa tarkemmin esimer-5 kin avulla viittaamalla oheiseen piirustukseen, jossa kuvio 1 esittåå keksinnon mukaisen laitteen kytken-tåkaaviota, kuvio 2 esittåå keksinnon ajoituskaaviota.
Keksinnon mukaista laitetta kellosignaalien vaihto-10 kytkemiseksi on esitetty kuviossa 1. Asynkronisesta kellon-valintasignaalista MS ja sen inversiosta otetaan nåytteitå toistensa suhteen asynkronisilla kellosignaaleilla Ml ja M2. Nåytteet otetaan kahdella peråkkåin kytketyllå D-kiik-kupiirillå la,lb vast. 2a,2b kellosignaalien Ml ja M2 nou-15 sevalla ja laskevalla reunalla hairiopiikin poistamiseksi nåytteistetyistå valintasignaaleista Si ja S2, jotka saa-daan ulos piirin lb nastasta 5 ja 2b nastasta 9.
Kellosignaalilla M2, joka tulee otettavaksi kåyttoon, otetaan nåytteitå valintasignaalin MS inversiosta 20 OR-portin 4b kautta. OR-portin toiseen tuloon on johdettu Ml:lla nåytteistetyn valintasignaalin Sl:n inversio. Tåmån takaisinkytkentåsignaalin ansiosta D-kiikusta 2b saatava valintasignaali S2 muuttuu 0-tilaiseksi ja kellosignaali M2 otetaan kåyttoon vasta sen jålkeen, kun kåytettåvå kello-25 signaali MC on pysåytetty 1-tilaan. Kellosignaali M2 otetaan kåyttoon ensimmåisellå sopivalla nollatilaan muuttu-valla reunalla.
Keksinnon mukaisesti muodostetaan siis valintasig-naalista MS kaksi nåytteistettyå valintasignaalia SI ja S2 30 kahden kellosignaalin peråkkåisillå reunoilla. Ensimmåinen nåytesignaali SI on takaisinkytketty toisella kellosignaalilla M2 nåytettå ottavalle piirille ja toinen nåytesignaali S2 on takais inky tke tty ensimmåisellå kellosignaalilla Ml nåytettå ottavalle piirille. Kun siirrytåån kåyttåmåån 35 toista kellosignaalia, ulosmenevå kellosignaali MC passi- 3 91471 voidaan, eli jåtetåån vakiotilaan ensimmåisellå valintasig-naalilla SI. Takaisinkytkennån johdosta toinen kellosignaa-li M2 voidaan ottaa kåyttoon vasta kun ensimmåisen nåyte-signaalin Si tilanmuutos on nåytteistetty toisella kello-5 signaalilla M2.
Kuvion 2 ajoituskaavion alkutilanteessa MS on 0-ti-lassa, jolloin kellosignaali Ml on valittu kåytettåvåksi kellosignaaliksi MC. Kun valintasignaali MS muuttuu tilaan 1, vaihtuu myos D-kiikun lb lahto 5 tilaan 1 ensimmåisen 10 sopivan Ml signaalin lasku- ja nousureunan jålkeen. Talloin myos OR- portin 3a lahto ja AND-piirillå 6 valittava kåy-tettåvå kellosignaali MC jååvåt 1-tilaan. Keksinnon mukai-nen kytkentå eståa lyhyempien pulssinpituuksien, kuin mitå tulevissa kellosignaaleissa on, esiintymisen valitussa kel-15 losignaalissa MC.
Vaihdettaessa kellosignaali M2 kåyttoon esiintyy kåytettåvåsså kellosignaalissa MC pidentynyt 1-tilainen pulssi. Tåmå pidentymå on riippuvainen kellosignaalien vai-he-erosta, ja on pituudeltaan nollan ja kellosignaalin M2 20 jakson kestoajan vålillå.
Vaihdettaessa kellosignaali Ml kåyttoon, kytkentå toimii vastaavalla periaatteella. Tålloinkin esiintyy kellosignaalissa MC pidentynyt 1-tilainen pulssi. Tåmå piden-tyma on pituudeltaan kellosignaalin M2 jakson kestoajan ja 25 sen kaksinkertaisen arvon vålillå.
Invertterin 5 etenemisviive on suurempi kuin D-kiikun 2b etenemisviive. Tåmå eståå håiriopulssin OR-portin 3b låhdosså (nasta 8) siirryttåesså kåyttåmåån kellosignaalia Ml. Håiriopulssi esiintyisi ilman tåtå jårjestelyå hetkel-30 lå, jolloin piirin 2b låhtoon (nasta 9) kellotetaan ensimmåisen kerran 1-tila.
Alan ammattimiehelle on selvåå, ettå keksinnon eri sovellutusmuodot eivåt rajoitu yllå esitettyyn esimerkkiin, vaan ettå ne voivat vaihdella jåljempånå olevien patentti-35 vaatimusten puitteissa.

Claims (4)

1. Menetelmå asynkronisen kellosignaalin (MC) var-mentamiseksi, jossa varmentavat asynkroniset kellosignaalit 5 (Ml,M2) vaihtokytketåån kåytettåvåksi kellosignaalina eril- lisellå valintasignaalilla (MS), tunnettu siitå, ettå vaihtokytkentå suoritetaan asettamalla ulosmenevå kel-losignaali (MC) kåytosså olevan kellosignaalin (Ml tai M2) reunan kohdalla vakiotilaan, ja etta kåytettåvåksi tuleva 10 kellosignaali (Ml tai M2) aktivoidaan ulosmenevåksi kello-signaaliksi (MC) kaytettåvaksi tulevan kellosignaalin sel-laisen reunan kohdalla, joka on jårjestyksesså våhintåån toinen laskettuna siitå hetkestå, jolloin ulosmenevå kellosignaali (MC) ohjataan vakiotilaan.
2. Patenttivaatimuksen 1 mukainen menetelmå, tun nettu siitå, ettå valintasignaalista (MS) muodostetaan nåytesignaalit (S1,S2) varmentavien asynkronisten kellosig-naalien (Ml,M2) nousevalla ja laskevalla reunalla, ja ettå nåytesignaalit (S1,S2) on takaisinkytketty ristiin kello-20 signaalien (Ml,M2) nåytettå ottaville piireille, jolloin kellosignaalia vaihdettaessa ulosmenevå kellosignaali (MC) asetetaan vakiotilaan kåytosså olevan kellosignaalin nåy-tesignaalilla, ja ettå nåytesignaalien (Sl,S2) takaisinkyt-kennållå aktivoidaan kåyttoon otettava asynkroninen kello-25 signaali ulosmenevåksi kellosignaaliksi (MC) vasta kun kåytosså olevan kellosignaalin nåytesignaalin tilanmuutos on nåytteistetty kåyttoon otettavalla kellosignaalilla.
3. Laite asynkronisen kellosignaalin (MC) varmenta-miseksi, joka muodostuu varmentavien asynkronisten kello-30 signaalien (Ml,M2) vaihtokytkimestå, jota kåytetåån erilli-sellå valintasignaalilla (MS), tunnettu siitå, ettå laitteeseen kuuluu vålineet (lb,2b) vaihtokytkennån suorit-tamiseksi asettamalla ulosmenevå kellosignaali (MC) kåytosså olevan kellosignaalin (Ml tai M2) reunan kohdalla vakio-35 tilaan, ja vålineet (la,lb ja 2a,2b) kåytettåvåksi tulevan 91471 kellosignaali (Ml taiM2) aktivoimiseksi ulosmenevåksi kel-losignaaliksi (MC) kåytettåvåksi tulevan kellosignaalin sellaisen reunan kohdalla, joka on jårjestyksesså våhintåån toinen laskettuna siitå hetkestå, jolloin ulosmenevå kello-5 signaali (MC) ohjataan vakiotilaan.
4. Patenttivaatimuksen 3 mukainen laite, tun-n e t t u siitå, ettå kutakin varmentavaa kellosignaalia vårten on kaksi peråkkåin kytkettyå D-kiikkua (la,lb ja 2a,2b) nåytteiden ottamiseksi valintasignaalista (MS) asyn-10 kronisten kellosignaalien (Ml,M2) nousevalla ja laskevalla reunalla vastaavien nåytesignaalien (S1,S2) muodostamisek-si, ja ettå nåytesignaalit (Sl,S2) on takais inky tketty ris-tiin kellosignaalien (Ml,M2) nåytteenottopiireille (la,2a), jolloin valintasignaalin (MS) vaihtaessa tilaa ulosmenevå 15 kellosignaali (MC) on asetettavissa vakiotilaan kåytosså olevan kellosignaalin nåytesignaalilla, ja ettå nåytesignaalien (S1,S2) takaisinkytkentå on jårjestetty aktivoimaan kåyttoon otettava asynkroninen kellosignaali ulosmenevåksi kellosignaaliksi (MC) vasta kun kåytosså olevan kellosig-20 naalin nåytesignaalin tilanmuutos on nåytteistetty kåyttoon otettavalla kellosignaalilla.
FI924870A 1992-10-27 1992-10-27 Menetelmä ja laite asynkronisten kellosignaalien vaihtokytkemiseksi FI91471C (fi)

Priority Applications (6)

Application Number Priority Date Filing Date Title
FI924870A FI91471C (fi) 1992-10-27 1992-10-27 Menetelmä ja laite asynkronisten kellosignaalien vaihtokytkemiseksi
EP93922564A EP0667058B1 (en) 1992-10-27 1993-10-20 A method and a device for a changeover of asynchronous clock signals
DE69323758T DE69323758T2 (de) 1992-10-27 1993-10-20 Verfahren und vorrichtung zum umschalten asynchroner taktsignale
PCT/FI1993/000430 WO1994010752A1 (en) 1992-10-27 1993-10-20 A method and a device for a changeover of asynchronous clock signals
AU51517/93A AU5151793A (en) 1992-10-27 1993-10-20 A method and a device for a changeover of asynchronous clock signals
US08/755,023 US5726593A (en) 1992-10-27 1996-11-22 Method and circuit for switching between a pair of asynchronous clock signals

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI924870A FI91471C (fi) 1992-10-27 1992-10-27 Menetelmä ja laite asynkronisten kellosignaalien vaihtokytkemiseksi
FI924870 1992-10-27

Publications (3)

Publication Number Publication Date
FI924870A0 FI924870A0 (fi) 1992-10-27
FI91471B FI91471B (fi) 1994-03-15
FI91471C true FI91471C (fi) 1994-06-27

Family

ID=8536116

Family Applications (1)

Application Number Title Priority Date Filing Date
FI924870A FI91471C (fi) 1992-10-27 1992-10-27 Menetelmä ja laite asynkronisten kellosignaalien vaihtokytkemiseksi

Country Status (5)

Country Link
EP (1) EP0667058B1 (fi)
AU (1) AU5151793A (fi)
DE (1) DE69323758T2 (fi)
FI (1) FI91471C (fi)
WO (1) WO1994010752A1 (fi)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4748417A (en) * 1985-02-05 1988-05-31 Siemens Aktiengesellschaft Method and circuit arrangement for switching a clock-controlled device having a plurality of operating statuses
GB2181025B (en) * 1985-09-24 1989-02-01 Sony Corp Clock signal multiplexers
GB8615399D0 (en) * 1986-06-24 1986-07-30 Int Computers Ltd Switching circuit
US5197126A (en) * 1988-09-15 1993-03-23 Silicon Graphics, Inc. Clock switching circuit for asynchronous clocks of graphics generation apparatus
US5155380A (en) * 1991-04-12 1992-10-13 Acer Incorporated Clock switching circuit and method for preventing glitch during switching
US5231636A (en) * 1991-09-13 1993-07-27 National Semiconductor Corporation Asynchronous glitchless digital MUX

Also Published As

Publication number Publication date
AU5151793A (en) 1994-05-24
FI924870A0 (fi) 1992-10-27
WO1994010752A1 (en) 1994-05-11
EP0667058B1 (en) 1999-03-03
FI91471B (fi) 1994-03-15
DE69323758D1 (de) 1999-04-08
DE69323758T2 (de) 1999-09-02
EP0667058A1 (en) 1995-08-16

Similar Documents

Publication Publication Date Title
US5489865A (en) Circuit for filtering asynchronous metastability of cross-coupled logic gates
US7525356B2 (en) Low-power, programmable multi-stage delay cell
JP2003101391A5 (fi)
JP3524577B2 (ja) 動的クロック切り換え回路
JP3467975B2 (ja) 位相検出回路
EP0940918A2 (en) Feedback pulse generators
US7135899B1 (en) System and method for reducing skew in complementary signals that can be used to synchronously clock a double data rate output
KR20010102343A (ko) 스캔 플립플롭 및 스캔 체인
JPH0724401B2 (ja) 高速ディジタル・データ同期装置
FI91471C (fi) Menetelmä ja laite asynkronisten kellosignaalien vaihtokytkemiseksi
US4933571A (en) Synchronizing flip-flop circuit configuration
WO2001084711A1 (en) Pulse detector
JPH10285002A (ja) チャタリングノイズ除去装置
EP0492943B1 (en) Synchronized pulsed look-ahead circuit and method
KR100629538B1 (ko) 제 1 디지털 신호의 에지와 제 2 디지털 신호의 에지 사이의 시간차를 검출하는 회로
JP2682520B2 (ja) エッジ検出回路
JPH05227017A (ja) 収束モード切り換え式ディジタルpll装置
KR100192012B1 (ko) 노이즈 제거장치
RU2081480C1 (ru) Свч-переключатель
WO1997012255A1 (fr) Generateur de periodes
JPH08237104A (ja) ビット位相検出回路およびビット位相同期回路
KR100574927B1 (ko) 듀얼 위상검출기
JPH06132817A (ja) 比較回路及びこれを用いたpll回路
JP2002082736A (ja) クロック切換回路
JP3011047B2 (ja) 位相比較回路

Legal Events

Date Code Title Description
BB Publication of examined application
MA Patent expired