FI90931B - Kytkentäjärjestelmä - Google Patents

Kytkentäjärjestelmä Download PDF

Info

Publication number
FI90931B
FI90931B FI882784A FI882784A FI90931B FI 90931 B FI90931 B FI 90931B FI 882784 A FI882784 A FI 882784A FI 882784 A FI882784 A FI 882784A FI 90931 B FI90931 B FI 90931B
Authority
FI
Finland
Prior art keywords
input
output
switching system
switching
packets
Prior art date
Application number
FI882784A
Other languages
English (en)
Swedish (sv)
Other versions
FI90931C (fi
FI882784A (fi
FI882784A0 (fi
Inventor
Pierre Leon Debuysscher
Jan Gaston Bauwens
Somer Michel Philemon Madel De
Original Assignee
Alcatel Nv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alcatel Nv filed Critical Alcatel Nv
Publication of FI882784A publication Critical patent/FI882784A/fi
Publication of FI882784A0 publication Critical patent/FI882784A0/fi
Application granted granted Critical
Publication of FI90931B publication Critical patent/FI90931B/fi
Publication of FI90931C publication Critical patent/FI90931C/fi

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/102Packet switching elements characterised by the switching fabric construction using shared medium, e.g. bus or ring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/40Network security protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/101Packet switching elements characterised by the switching fabric construction using crossbar or matrix
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Control Of Eletrric Generators (AREA)
  • Eye Examination Apparatus (AREA)
  • Vehicle Body Suspensions (AREA)
  • Purification Treatments By Anaerobic Or Anaerobic And Aerobic Bacteria Or Animals (AREA)
  • Circuits Of Receivers In General (AREA)
  • Transmitters (AREA)
  • Transition And Organic Metals Composition Catalysts For Addition Polymerization (AREA)
  • Communication Control (AREA)

Description

90931
Kytkentäjärjestelmä
Esillä oleva keksintö liittyy kytkentäjärjestelmään digitaalisten signaalien kytkemiseksi, jotka on ryhmitelty 5 sisääntuleviksi otsikollisiksi paketeiksi ja lähetetään johonkin sen useista sisääntuloliittimistä, joka kytkentä-järjestelmä sisältää yhteiset kytkentävälineet SB, TM, si-sääntulovälineet RC, jotka kytkevät sisääntuloliittimet yhteisiin kytkentävälineisiin ja jotka käsittävät välineet 10 virheiden ilmaisemiseksi sisääntulevissa paketeissa, sekä ulostulovälineet TC, jotka kytkevät yhteiset kytkentävälineet ulostuloliittimiin.
Tällainen kytkentäjärjestelmä tunnetaan jo J.A. McDermidin artikkelista "Design and use of Comflex-a hard-15 ware-controlled packet switch", joka on julkaistu aikakauslehdessä IEEE Proceedings, volume 127, point E, nro 6, marraskuu 1980, sivut 233 - 240. Tässä tunnetussa järjestelmässä reititysvälineet on muodostettu yhteisiksi kaikille sisääntulo- ja ulostulovälineille ja tämän johdosta 20 niiden täytyy käsitellä kaikille sisääntulovälineille syötetyt paketit. Edelleen kussakin näistä sisääntuloväli-neistä kaikki syötetyt paketit käsitellään niihin sisällytetyissä prosessorivälineissä. Tämän johdosta tunnetussa järjestelmässä sekä reititysvälineiden että prosessorivä-25 lineiden työkuormat ovat suhteellisen korkeat.
Esillä olevan keksinnön kohteena on aikaansaada yllä mainitun tunnetun tyyppinen kytkentäjärjestelmä, mutta jonkin työkuorma on alentunut.
Tämä kohde on saavutettu sen seikan johdosta, että 30 virheenilmaisuvälineet ovat otsikonkorjausvälineitä HC si-sääntulevien pakettien virheellisten otsikoiden korjaamiseksi.
Tällä tavoin yksittäiset reititysvälineet, jotka on sisällytetty kuhunkin sisääntulovälineistä, käsittelevät 35 ainoastaan sille syötetyt paketit. Edelleen, koska reiti- 2 tysvälineet syöttävät paketit joko kytkentävälineille tai prosessorivälineille, jälkimmäisten täytyy käsitellä ainoastaan osa paketeista, jotka on syötetty sisääntuloväli-neille, joista ne muodostavat osan. Ts. verrattuna tunnet-5 tuun järjestelmään sekä reititysvälineiden että prosesso-rivälineiden työkuormat esillä olevassa järjestelmässä ovat merkittävästi alentuneet, joten voidaan aikaansaada luotettavampi toiminta.
Tulee huomata, että yllä mainitun tyyppinen kytken-10 täjärjestelmä, mutta jota ei ole sovitettu kytkemään pa ketteja, tunnetaan jo alalla esimerkiksi J.M. Cotton et alt n artikkelista "ITT 1240 Digital Exchange - Digital Switching Network", joka on julkaistu aikakauslehdessä "Electrical Communication", Volume 56, nro 2/3 - 1981, 15 sivut 148 - 160 ja GB-hakemusjulkaisusta 2 016 866. Kuitenkaan mikään näistä tunnetuista järjestelmistä ei esitä keksinnön yllä selitettyä luonteenomaista piirrettä. Nämä tunnetut järjestelmät kykenevät kytkemään reaaliaikaisen yhteyden sallivalla kytkentälaadulla, signaaleja (esimer-20 kiksi äänisignaaleja), joilla on sama taajuusalue ja jotka ovat signaalilähteiden kehittämiä, jotka toimivat kiinteällä bittitaajuudella.
Esillä olevan kytkentäjärjestelmän toinen luonteenomainen piirre on, että mainitut yhteiset kytkentävälineet 25 toimivat ennalta määrätyllä kellotaajuudella ja että kukin mainituista sisääntulovälineistä sisältää sisääntulomuis-tivälineet mainittujen signaalien tallentamiseksi ja joilla on sisääntulo- ja ulostulo-osuudet, joka sisääntulo-osuus on kytketty mainittuun yhteen sisääntuloliittimistä 30 ja toimii mainittuun yhteen sisääntuloliittimeen syötetty jen signaalien taajuudella, ja joka ulostulo-osuus on kytketty mainittujen reititysvälineiden sisääntuloon ja toimii mainitulla ennalta määrätyllä kellotaajuudella mainittujen tallennettujen signaalien syöttämiseksi mainituille 35 yhteisille kytkentävälineille.
90931 3 Tällä tavoin mainittuun yhteen sisääntuloliittimeen millä tahansa bittitaajuudella saapuvat sisääntulosignaa-lit ladataan sisääntulomuistivälineiden vastaavaan sisääntulo-osuuteen. Kun täydellinen paketti on ladattu tähän 5 sisääntulo-osuuteen, se siirretään sen ulostulo-osuuteen ja siitä reititysvälineille ennalta määrätyllä kellotaajuudella. Siten jälkimmäinen taajuus, joka on myös yhteisten kytkentävälineiden toimintataajuus, voi olla erilainen kuin sisääntulevien signaalien taajuus ja bittitaajuus.
10 Esillä olevan kytkentäjärjestelmän vielä eräs luon teenomainen piirre on, että ainakin kahden signaalin taajuudet, jotka on syötetty eri liittimille mainituista useista sisääntuloliittimistä, ovat erilaiset.
Tällä tavoin ja koska ennalta määrätty kellotaa-15 juus, jolla yhteiset kytkentävälineet toimivat, on riippumaton sisääntuloliittimille syötettyjen signaalien taajuuksista, järjestelmä toimii täysin asynkronisella tavalla.
Esillä olevan kytkentäjärjestelmän myös eräs tun-20 nusmerkki on, että mainittujen yhteisten kytkentävälineiden mainittu ennalta määrätty kellotaajuus on ainakin sama kuin mainittuihin useisiin sisääntuloliittimiin syötettyjen signaalien taajuuksien arvojen summa.
Siten yhteiset kytkentävälineet ovat estymättömät.
25 Esillä oleva keksintö liittyy myös kytkentäjärjes telmään digitaalisten signaalien kytkemiseksi, jotka on ryhmitetty sisääntuleviksi paketeiksi, joissa on otsikko, ja jotka on syötetty johonkin useista sen sisääntuloliittimistä, johonkin sen useista ulostuloliittimistä, joka 30 kytkentäjärjestelmä sisältää yhteiset kytkentävälineet, sisääntulovälineet, jotka kytkevät mainitut useat sisään-tuloliittimet mainittuihin yhteisiin kytkentävälineisiin ja sisältävät välineet virheiden korjäämiseksi mainituissa sisääntulopaketeissa, ja ulostulovälineet, jotka kytkevät 35 mainitut yhteiset kytkentävälineet mainittuihin useisiin 4 ulostuloliittimiin.
Tällainen kytkentäjärjestelmä tunnetaan jo alalla esimerkiksi yllä mainitusta artikkelista. Siinä virheenil-maisuvälineet kykenevät ainoastaan suorittamaan kunkin 5 sisääntulevan paketin pariteettitarkistuksen. Virheen il maisun jälkeen paketti hylätään siten, että lähetyksen laatu heikkenee.
Esillä olevan keksinnön kohteena on aikaansaada yllä mainitun tyyppinen kytkentäjärjestelmä, mutta jonka 10 lähetyslaatu on parantunut.
Keksinnön mukaisesti tämä kohde saavutetaan sen seikan johdosta, että mainitut virheenilmaisuvälineet ovat otsikonkorjausvälineitä mainittujen sisääntulopakettien virheellisten otsikoiden korjaamiseksi.
15 Sen johdosta, että virheellisiä otsikoita ei aino astaan ilmaista, vaan myös korjataan, järjestelmän lähetys laatu paranee.
Tulisi huomata, että Sunsil P. Joshin artikkeli "Local Networks - Ethernet controller chip interfaces with 20 variety of 16-bit processors", joka on julkaistu aikakauslehdessä Electronic Design, volume 30, nro 21, lokakuu 1982, sivut 193 - 200, esittää myös järjestelmän, joka on varustettu ainoastaan virheenkorjausvälineillä.
Yllä kuvatulla kytkentäjärjestelmällä SW on kahdek-25 san sisääntuloliitintä RxO - Rx7 ja kahdeksan ulostulolii-tintä TxO - Tx7 ja se sisältää edelleen yhteisen kytkentä-väylän SB, johon kukin sisääntuloliitin RxO - Rx7 on kytketty erillisen sisääntulovälineen tai vastaanottopiirin kautta ja joka on kytketty kuhunkin ulostuloliittimeen TxO 30 - Tx7 erillisen ulostulovälineen tai lähetyspiirin kautta.
Vastaanottopiirin yhdistelmää vastaavan lähetyspiirin kanssa samassa kytkentäjärjestelmässä kutsutaan kytkinpor-tiksi. Koska kytkentäjärjestelmän SW kahdeksan vastaanot-topiiriä ja kahdeksan lähetyspiiriä ovat vastaavasti 35 identtisiä, ainoastaan yhtä niistä, ts. vain yhtä kytkin- il 90931 5 porttia käsittäen vastaanottopiirin RC, johon sisääntulo-liitin RxO on kytketty ja lähetyspiiriä TC, joka on kytketty ulostuloliittimeen TxO, kuvataan yksityiskohtaisesti.
5 Vastaanottopiiri RC sisältää sisääntuloliittimen
RxO ja kytkentäväylän SB välillä tahdistuspiirin SC, si-sääntulomuistipiirin IQ, otsikonkorjauspiirin HC ja rei-tityspiirin RT muodostaman kaskadikytkennän. RC sisältää myös prosessorin tai kytkinportin ohjaimen SPC, joka ohjaa 10 SC:tä ja mahdollisesti RTstä. RT:n ulostulo on kytketty SPC:hen ja jälkimmäinen on myös kytketty kaksisuuntaisesti HC:hen. Edelleen sisääntulomuistipiiri IQ käsittää sisääntulo-osuuden, jota tahdistuspiiri SC ohjaa ohjausliittimen II kautta, ja ulostulo-osuuden, jota ohjaa ajoituspiiri TM 15 ohjausliittimen 10 kautta, joka ajoituspiiri on kytketty ohjausväylään SB ja jota se ohjaa.
Lähetyspiiri TC sisältää identifiointipiirin IC, ulostulomuistipiirin OQ ja ulostulokellon OC. Kytkentäväy-lä SB on kytketty identifiointipiiriin IC, jota ohjaa 20 ajoituspiiri TM.
Ulostulomuistipiiri OQ käsittää sisääntulo-osuuden, johon kytkentäväylä SB on kytketty ja jota ohjaa identifi-ointipiiri IC ohjausliittimen OI kautta, ja ulostulo-osuuden, joka on kytketty ulostuloliittimeen TxO ja jota ohjaa 25 ulostulokello OC ohjausliittimen 00 kautta.
Ajoituspiiri TM on sovitettu kehittämään synkronisia aikajakomultipleksoituja (TDM) kehyksiä käsittäen kahdeksan aikaväliä tai kanavaa kytkinväyIällä SB. Kukin näistä aikaväleistä on varattu yhdelle vastaanottopiirille 30 ja kytkinväylän SB näytteytystaajuuden täytyy olla vähin tään yhtä suuri kuin sisääntuloliittimien signaalien taajuuksien summa. Kuitenkin käytännössä tämä taajuus on yleensä yhtä kuin kahdeksan vastaanottopiirin tulo, joilla piireillä on yllä mainittu maksimisallittu signaalien si-35 sääntulotaajuus sisääntuloliittimillä RxO - Rx7, ts. 280 6 megabittiä sekunnissa, kytkentäväylän SB näytteytystaajuus on tällöin yhtä kuin 2,240 megabittiä sekunnissa. Tällä tavoin maksimaalisesti mahdollinen viive paketille, joka on läsnä vastaanottopiirissä RC ladattavaksi kytkentäväy-5 Iälle SB, on pääosin yhtä suuri kuin aika, joka on käytetty odotettaessa, kunnes tätä tiettyä vastaanottopiiriä RC vastaava aikaväli esiintyy kytkentäväylällä SB.
Kukin yllämainituista kytkentäjärjestelmän SW si-sääntulo/ulostuloliittimistä on kytketty asynkronisella 10 aikajakosiirtolinjalla sen edessä/perässä sijaitsevaan laitteeseen, joka voi olla joko toinen samanlainen kytkentä järjestelmä tai käyttäjäasema. Edessä sijaitseva laite kykenee syöttämään digitaalisia signaaleja kytkentäjärjestelmän SW sisääntuloliittimiin RxO - Rx7 pakettien muodos-15 sa, jotka sisältävät otsikon ja dataa. Mäillä paketeilla on esimerkiksi kiinteä 16 bitin pituus, joista kaksi on käytetty otsikkona ja voivat olla: - ohjauspaketteja, jotka on lähetetty aikaansaamaan ja/tai päivittämään virtuaalinen liikennereitti kytkentä- 20 järjestelmässä SW ja sisältävät informaatiota tästä reitistä; - tahdistuspaketteja, joita käytetään tahdistamaan edessä sijaitsevan laitteen toimintoja ja kytkentäjärjestelmä SW. Ainakin yksi näistä paketeista lähetetään vara- 25 tun ennalta määrätyn aikavälin sisällä; - normaaleja tietoliikennepaketteja, jotka sisäl tävät tietoliikennedataa.
Tulee huomata, että kytkentäjärjestelmä SW sisältää myös sisääntulevan sarjarinnakkaismuunnospiirin ja ulostu-30 levän rinnakkaissarjamuunnospiirin (ei esitetty), jotta ensin muunnetaan sarjamuotoiset sisääntulosignaalit rinnakkaismuotoon ja sitten muutetaan rinnakkaismuoto ulostu-leviksi sarjamuotoisiksi signaaleiksi.
Yllä mainitun kytkentäjärjestelmän SW toimintaa ku-35 vataan seuraavassa.
90931 7
Kun yllä mainitut sisääntulevat digitaalisignaalit syötetään sisääntulopakettien muodossa sisääntuloliitti-melle RxO, ne ladataan tahdistuspiiriin SC. Jälkimmäinen sisältää kellosignaalin erotuspiirin (ei esitetty), joka 5 erottaa kellosignaalin sisääntulevista digitaalisignaa-leista ja syöttää sen sisääntulomuistipiirin IQ sisääntu lo-osuuden ohjausliittimelle II. Tämän kellosignaalin ohjauksen alaisena digitaaliset sisääntulosignaalit ladataan sitten IQ:hun ja kun jälkimmäinen sisältää täyden paketin, 10 digitaalisignaalit, esimerkiksi 16 tavua, tämä paketti syötetään otsikonkorjauspiiriin HC ajoituspiirin TM ohjauksen alaisena, joka toimii ohjausliittimen 10 kautta. HC:hen syötetyn paketin otsikkoa ehkä muutetaan johtuen virheistä, joita esimerkiksi esiintyy sisääntulevien digi-15 taalisignaalien siirron aikana aiemmin sijoitetuista laitteista kytkinjärjestelmälle SW. Tämän tuloksena käytetyn virtuaalisen tietoliikennereitin siirtolaatu heikkenee.
Voi myös sattua, että virheellinen otsikko on samanlainen kuin otsikko, joka kuuluu toiselle virtuaaliselle tieto-20 liikennereitille, joten myös jälkimmäisen reitin lähetys-laatu heikkenee.
Otsikonkorjauspiirin HC tarkoituksena on parantaa koko järjestelmän laatua korjaamalla vastaanotetut virheelliset otsikot ja keräämällä informaatiota, joka ilmai-25 see järjestelmän luotettavuuden. Tätä tarkoitusta varten HC sisältää välineet (ei esitetty) vastaanotetun paketin otsikon käsittelemiseksi, tämän paketin datan ollessa lähetetyn suoraan reitityspiirille RT. Normaalit tietoliikennepaketit lähetetään sitten kytkentäväyIälle SB, kun 30 taas tahdistus- tai ohjauspaketit syötetään SPCrlle. Otsikon käsittely koostuu sisääntulevan otsikon vertailusta pätevien otsikoiden kanssa, jotka sisältyvät taulukkoon (ei esitetty) tai jotka on laskettu algoritmin avulla. Jos sisääntuleva otsikko on sama kuin jokin pätevistä otsi-35 koista, se on oikea ja tämän johdosta se lähetetään rei- 8 tityspiirille RT. Päinvastaisessa tapauksessa, jos sisään-tuleva otsikko ei ole samanlainen kuin mikään pätevä otsikko, tämä sisääntuleva otsikko on virheellinen ja tämän johdosta se korvataan, esimerkiksi pätevällä otsikolla, 5 jolla on sitä lähinnä oleva arvo. Tämä uusi otsikko lähetetään sitten reitityspiirille RT. Joka kerran kun korjaus suoritetaan, HC:hen sisällytettyä korjauslaskuria (ei esitetty) lisätään yhdellä, siten että tähän laskuriin sisältyvät arvo ilmaisee järjestelmän luotettavuuden. Korjaus-10 laskuriin tallennettujen korjausten lukumäärä on pysyvästi kytkinportin ohjaimen SPC tiedossa johtuen kaksisuuntaisesti linkistä HC:n ja SPC:n välillä. Kun tämä lukumäärä ylittää ennalta määrätyn arvon, SPC kykenee suorittamaan soveliaita toimintoja, esimerkiksi informoimaan tietolii-15 kennevaihdetta vastaanottopiirin RC tai aiemmin sijaitsevan laitteen virheellisestä toiminnasta ja palauttamaan korjauslaskurin lukeman nollaan.
Kuten yllä mainittiin, ohjauspaketit ja tahdistus-paketit, jotka on syötetty vastaanottopiirin RC sisääntu-20 loliittimeen, RxO syötetään SC:n, IQ:n, HCsn ja RT:n läpi ja tallennetaan lopulta SPC:hen. Jälkimmäinen sisältää välineet (ei esitetty) vastaanotettujen pakettien analysoimiseksi ja siten ohjauspakettien ja tahdistuspakettien erottamiseksi toisistaan.
25 Ohjauspakettien tapauksessa, jotka sisältävät esi merkiksi informaatiota muodostettavasta virtuaalisesta tietoliikennereitistä, SPC kommunikoi reitityspiirille RT uloslähtevän otsikon käytettäväksi sisääntulevien pakettien sisääntulo-otsikon sijasta näiden pakettien reitittä-30 miseksi edelleen virtuaalisella tietoliikennereitillä. Erityisesti sisääntulo-otsikko, ulostulo-otsikko ja myös SW:n lähetyspiirin osoite, joka lähetyspiiri muodostaa osan virtuaalisesta tietoliikennereitistä, tallennetaan niin pitkäksi aikaa kuin tämä reitti pysyy yllä, reititys-35 taulukkoon (ei esitetty), joka on sisällytetty reititys- 90931 9 piiriin RT. Tällä tavoin kun virtuaalinen tietoliikenne-reitti on aikaansaatu, reitityspiiri RT korvaa tämän reitin kunkin sisään tulevan paketin sisääntulo-otsikon asianomaisella ulostulo-otsikolla ja lähettää modifioidun 5 paketin ja asianomaisen lähetyspiirin osoitteen kytkentä-väylällä SB.
Edullisessa suoritusmuodossa sisääntulo- ja ulostulo-otsikoiden välillä voi olla kiinteä suhde, esimerkiksi otsikkoon sisällytettyjen numeroiden kierrätys. Reiti-10 tystaulukko RT kykenee siten korvaamaan sisääntulo-otsikon ulostulo-otsikolla ilman prosessorin SPC ohjausta.
On huomattava, että ohjauspaketit voidaan vastaanottaa myös, kun virtuaalinen tietoliikennereitti on jo aikaansaatu. Nämä paketit sisältävät silloin informaatiota 15 tämän virtuaalisen tietoliikennereitin päivittämiseksi, ts. ulostulo-otsikon ja/tai osoitteen, joka on tallennettu reitityspiirin RT reititystaulukkoon.
Kun pakettien lähetys virtuaalisella tietoliiken-nereitillä tapahtuu synkronisesti, ainakin yksi tahdistus-20 paketti vastaanotetaan SPC:llä ennalta määrätyn aikavälin sisällä, joka on varattu tahdistuspaketille eikä SPC suorita mitään toimintoa. Päinvastoin, kun SPC ei vastaanota tällaista tahdistuspakettia tai signaalia, SC:ltä ilmaisten, että tahdistuspaketti on vastaanotettu tämän aikavä-25 Iin sisällä, se käskee tahdistuspiiriä SC viivästämään sisääntuloliittimelle RxO vastaanotettuja signaaleja yhdellä tai useammalla bitillä. Tämän seurauksena sisääntu-lomuistipiirin IQ ulostulo-osuuden reitityspiirille RT lähettämät paketit siirretään yhtä monella bitillä. Tämä 30 toiminto toistetaan, kunnes reitityspiiri RT tunnistaa tahdistuspaketin otsikon, joka on tällöin lähetetty SPC:lie.
On huomattava, että saman normaalin tietoliikennepaketin otsikon ja datan tulisi saapua samanaikaisesti 35 kytkentäväyIälle SB. Mutta, koska ainoastaan otsikko käsi- 10 tellään HC:llä ja RT:llä, siihen voi kohdistua vähäinen viive johtuen sen siirrosta IQ:ltä SB:lie. Tämän johdosta paketin data salvataan IQ:hun pitemmäksi ajaksi kuin otsikko.
5 Mahdollisuus vähentää rinnakkaisten linkkien luku määrää ja siten kytkentäväylän SB mittoja ja ohjausta, on jakaa 16 tavun paketit, jotka saapuvat siihen, neljään neljän tavun osuuteen, jotka kykin käsittävät osan otsikosta ja osan datasta. Nämä neljä osuutta ryhmitellään 10 sitten uudelleen täydelliseksi 16 tavun paketiksi ulostu-lomuistipiirissä OQ.
Lähetyspiirin TC toimintaa tarkastellaan seuraavas- sa.
Identifiointipiiri IC, joka muodostaa osan esite-15 tystä lähetyspiiristä TC, on tahdistettu kytkentäväylän SB aikaväleihin ajoituspiirillä TM. Se kykenee lukemaan lähe-tyspiirien eri osoitteet, jotka on ladattu näihin aikaväleihin reitityspiirillä RT yllä kuvatulla tavalla. Kun IC luettujen osoitteiden joukosta tunnistaa oman lähetyspii-20 rinsä TC osoitteen, tähän samaan aikaväliin ladatut paketin otsikko ja data siirretään SB:Itä ulostulomuistipii-rille OQ. Tätä siirtoa ohjaa IC ohjausliittimen OI kautta. Tästä paketit lähetetään asynkronisella aikajakosiirtolin-killä, joka on kytketty Tx0:aan. Koska pakettien siirto 25 tapahtuu SB:n aikavälien taajuudella, samalla kun lähetys Tx0:lta suoritetaan ulostulokellon OC taajuudella, joka on paljon alhaisempi kuin ensin mainittu taajuus, OQ on riittävän suuri tallentamaan pakettien jonon siten, että käytännössä yhtään pakettia ei menetetä. Tämän jonon maksimi-30 pituus ilmeisesti riippuu odotetusta maksimaalisesta tietoliikenteestä, joka kykenee kulkemaan siirtopiirin TC läpi. Edelleen virtuaaliseen tietoliikennereittiin kytkin-portilla aikaansaatu viive pääosin riippuu tämän jonon kulloisestakin pituudesta.
35 On huomattava, että koskien sisääntulosignaalien 90931 11 taajuutta, ulostulosignaalien taajuus ja tämän johdosta ulostulokellon OC taajuus voivat myös muuttua. Ulostulosignaalien taajuuden maksimiarvo on esimerkiksi myös 280 megabittiä sekunnissa.
5 Kyky muuttaa sisääntulo- ja ulostulosignaalien lä hetystaajuutta on hyödyllinen sovitettaessa näitä taajuuksia lähetyslinkkien ominaisuuksiin ja kytkettyihin laitteisiin siten, että samaa kytkentäjärjestelmää SW voidaan käyttää kytkemään laajaa signaalien, kuten ääni-, data- ja 10 videosignaalien taajuusaluetta, kuten yllä on mainittu.
Vaikka yllä on kuvattu keksinnön periaatteita erityisen laitteen yhteydessä, on selvästi ymmärrettävää, että tämä selitys on tehty ainoastaan esimerkin vuoksi eikä rajoittamaan keksinnön suojapiiriä.

Claims (15)

12
1. Kytkentäjärjestelmä (SW) digitaalisten signaalien kytkemiseksi, jotka on ryhmitelty sisääntuleviksi 5 otsikoineiksi paketeiksi ja lähetetään johonkin sen useista sisääntuloliittimistä (RxO - Rx7), joka kytkentä-järjestelmä sisältää yhteiset kytkentävälineet (SB, TM), sisääntulovälineet (RC), jotka kytkevät sisääntuloliitti-met yhteisiin kytkentävälineisiin ja jotka käsittävät vä-10 lineet virheiden ilmaisemiseksi sisääntulevissa paketeissa, sekä ulostulovälineet (TC), jotka kytkevät yhteiset kytkentävälineet ulostuloliittimiin, tunnettu siitä, että virheenilmaisuvälineet ovat otsikonkorjausväli-neitä (HC) sisääntulevien pakettien virheellisten otsikoi-15 den korjaamiseksi.
2. Patenttivaatimuksen 1 mukainen kytkentäjärjestelmä, tunnettu siitä, että kun ainakin yksi paketti vastaanotetaan prosessorivälineet (SPC) kykenevät ilmaisemaan yhden mainituista ulostuloliittimistä (TxO -
20 Tx7) reititysvälineelle (RT).
3. Patenttivaatimuksen 1 mukainen kytkentäjärjestelmä, tunnettu siitä, että yhteinen kytkentäväli-ne (SB, TM) toimii ennalta määrätyllä kellotaajuudella ja että kukin sisääntulovälineistä (RC) sisältää sisääntulo- 25 muistivälineet (IQ) mainittujen signaalien tallentamiseksi ja joissa on sisääntulo- ja ulostulo-osuudet, joka sisääntulo-osuus on kytketty mainittuun yhteen sisääntuloliitti-meen (RxO - Rx7) ja toimii niiden signaalien taajuudella, jotka syötetään yhteen sisääntuloliittimeen, joka signaa-30 Iitaajuus on edullisesti muuttuva, ja joka ulostulo-osuus on kytketty mainittujen reititysvälineiden (RT) sisääntu loon ja toimii ennalta määrätyllä kellotaajuudella tallennettujen signaalien syöttämiseksi yhteiselle kytkinväli-neelle.
4. Patenttivaatimuksen 3 mukainen kytkentäjärjes- 90931 13 telinä, tunnettu siitä, että ainakin kahden signaalin taajuudet, jotka on syötetty tietyille liittimille mainituista useista sisääntuloliittimistä (RxO Rx7), ovat erilaiset, joka mainitun yhteisen kytkentävälineen (SB,
5. Patenttivaatimuksen 3 mukainen kytkentäjärjestelmä, tunnettu siitä, että se edelleen sisältää tahdistusvälineet (SC), jotka on kytketty yhden sisääntu-loliittimen (RxO - Rx7) ja sisääntulomuistivälineiden (IQ) 15 mainitun sisääntulo-osuuden väliin ja aikaansaavat mainitun signaalitaajuuden, joka viedään mainitun sisääntulo-muistin sisääntulo-osuuden ohjauspiiriin (II) sen toiminnan ohjaamiseksi.
5 TM) mainittu ennalta määrätty kellotaajuus edullisesti on joko vähintään sama kuin sisääntuloliittimiin (RxO - Rx7) syötettyjen signaalien taajuuksien arvojen summa tai on sama kuin mainitun signaalitaajuuden maksimaalisesti sallitun arvon ja sisääntuloliittimien (RxO - Rx7) lukumäärän 10 tulo.
6. Patenttivaatimuksen 5 mukainen kytkentäjärjes- 20 telmä, tunnettu siitä, että ennalta määrätyn aika välin sisällä, joka on suhteellisesti suurempi kuin reiti-tysvälineiden (RT) pakettien ulostulotaajuus, ainakin yksi mainituista paketeista on tahdistuspaketti, joka sisältää tahdistuskuvion ja joka lähetetään mainituille prosessori- 25 välineille (SPC) mainittujen reititysvälineiden kautta, jotka prosessorivälineet ohjaavat mainittuja tahdistusvälineitä (SC) pakettien tahdistuksen aikaansaamiseksi riippuvaisesti mainittujen tahdistuspakettien vastaanotosta tai vastaanottamattomuudesta prosessorivälineisiin maini-30 tun aikavälin sisällä.
7. Patenttivaatimuksen 3 mukainen kytkentäjärjes-telmä, tunnettu siitä, että kukin ulostuloväli-neistä (TC) sisältää ulostulomuistivälineet (OQ) ainakin osan paketeista tallentamiseksi ja joilla on sisääntulo- 35 osuus kytkettynä yhteiseen kytkentävälineeseen (SB, TM) ja 14 jotka toimivat mainitulla ennalta määrätyllä kellotaajuudella signaalien syöttämiseksi mainitusta yhteisestä kyt-kentävälineestä ja ulostulo-osuus, joka on kytketty mainittuun yhteen ulostuloliittimeen (TxO - Tx7) ja joka toi-5 mii ulostulokellon (OC) määräämällä taajuudella, joka kello on myös sisällytetty mainittuihin ulostulovälineisiin pakettien siirtämiseksi yhteen ulostuloliittimeen, jonka mainitun ulostulokellon (OC) taajuus edullisesti vaihte-lee.
8. Patenttivaatimuksen 1 mukainen kytkentäjärjes telmä, tunnettu siitä, että reitityspiiri (RT) kykenee korvaamaan sisääntulevien pakettien otsikot uusilla otsikoilla ennen mainittujen pakettien reitittämistä uuden osoitteen kera yhteiseen kytkentävälineeseen (SB, TM). 15
9* Patenttivaatimusten 2 ja 8 mukainen kytkentä- järjestelmä, tunnettu siitä, että uusien otsikoiden arvo annetaan reititysvälineelle (RT) prosessoriväli-neellä (SPC) riippuvaisesti ohjauspaketeista, jotka syötetään järjestelmälle (SW) yhden sisääntuloliittimen (RxO -20 Rx7) kautta ja siirretään prosessorivälineille reititys-piirin kautta.
10. Patenttivaatimuksen 1 mukainen kytkentäjärjestelmä, tunnettu siitä, että yhteinen kytkentäväli-ne (SB, TM) on varustettu aikajakoisella reitillä (SB), 25 joka käsittää useita aikavälejä, jotka kukin on varattu eri sisääntulovälineille (RC) ja että reititysvälineet (RT) kykenevät lähettämään varattuihin aikaväleihin ainakin paketin osan yhden ulostuloliittimen (TxO Tx7) osoitteen.
11. Patenttivaatimusten 7 ja 10 mukainen kytken- täjärjestelmä, tunnettu siitä, että kukin ulostu-lovälineistä (TC) sisältää edelleen identifiointivälineet (IC), jotka on kytketty mainittuun aikajakoiseen reittiin (SB) ja jotka kykenevät lukemaan ja tunnistamaan yhden 35 ulostuloliittimen (TxO - Tx7) osoitteen mainitun reititys- 90931 15 välineen (RT) lähettämien osoitteiden joukosta yhden aikaväleistä sisällä ja vaikuttamaan ohjausliittimen (OI) kautta siten, että ulostulomuistivälineen (OQ) sisääntulo-osuus tallentaa sen paketin, joka liittyy tähän yhteen 5 aikaväliin.
12. Patenttivaatimuksen 1 mukainen kytkentäjärjestelmä digitaalisten signaalien kytkemiseksi, jotka on ryhmitetty sisääntuleviksi paketeiksi, joissa on otsikko, tunnettu siitä, että sisääntulovälineet (RC) si- 10 sältävät otsikonkorjausvälineet (HC) sisääntulevien paket tien virheellisten otsikoiden korjaamiseksi.
13. Patenttivaatimuksen 12 mukainen kytkentäjärjestelmä, tunnettu siitä, että mainitut otsikonkor jausvälineet (HC) käsittävät välineet, jotka sisältävät 15 päteviä otsikoita, välineet sen havaitsemiseksi, vastaako sisääntulevan paketin otsikko yhtä mainituista pätevistä otsikoista, ja välineet, jotka riippuvaisesti mainituista ilmaisuvälineistä, jotka ovat ilmaisseet virheellisen otsikon, valitsevat yhden mainituista pätevistä otsikoista 20 mainitun virheellisen otsikon korvaamiseksi sisääntulevas-sa paketissa, jolloin valittu pätevä otsikko on pätevä otsikko, joka on lähinnä virheellistä otsikkoa.
14. Patenttivaatimuksen 12 mukainen kytkentäjär-jestelmä, tunnettu siitä, että se sisältää useita 25 sisääntulovälineitä (RC), jotka kukin on kytketty yhteen mainituista sisääntuloliittimistä (RxO - Rx7) ja jotka kukin sisältävät yksilöllisen otsikonkorjausvälineen (HC).
15. Patenttivaatimuksen 14 mukainen kytkentäjärjestelmä, tunnettu siitä, että mainitut yksilölli- 30 set otsikonkorjausvälineet (HC) on kytketty mainitun yhden sisääntuloliittimen (RxO - Rx7) ja mainitun reititysväli-neen (RT) väliin ja että niitä ohjataan mainituilla pro-sessorivälineillä (SPC). 16
FI882784A 1986-01-24 1988-06-10 Kytkentäjärjestelmä FI90931C (fi)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
BE2060910 1986-01-24
BE2/60910A BE904100A (fr) 1986-01-24 1986-01-24 Systeme de commutation.
EP8700027 1987-01-20
PCT/EP1987/000027 WO1987004579A1 (en) 1986-01-24 1987-01-20 Switching system

Publications (4)

Publication Number Publication Date
FI882784A FI882784A (fi) 1988-06-10
FI882784A0 FI882784A0 (fi) 1988-06-10
FI90931B true FI90931B (fi) 1993-12-31
FI90931C FI90931C (fi) 1994-04-11

Family

ID=60152973

Family Applications (1)

Application Number Title Priority Date Filing Date
FI882784A FI90931C (fi) 1986-01-24 1988-06-10 Kytkentäjärjestelmä

Country Status (16)

Country Link
US (1) US4813037A (fi)
EP (2) EP0290459A1 (fi)
JP (1) JPH01501589A (fi)
KR (1) KR880701048A (fi)
AT (1) ATE62366T1 (fi)
AU (2) AU6686186A (fi)
BE (1) BE904100A (fi)
BG (1) BG49389A3 (fi)
BR (1) BR8707537A (fi)
DE (1) DE3768976D1 (fi)
DK (1) DK501987A (fi)
ES (1) ES2022868B3 (fi)
FI (1) FI90931C (fi)
HU (1) HU203178B (fi)
NO (1) NO873612L (fi)
WO (1) WO1987004579A1 (fi)

Families Citing this family (69)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2594615B1 (fr) * 1986-02-20 1988-06-17 France Etat Dispositif de demultiplexage de paquets d'un signal de radiodiffusion de type mac/paquets
JPS63161753A (ja) * 1986-12-25 1988-07-05 Nec Corp パケツト交換機
BE1000258A6 (nl) * 1987-01-16 1988-09-27 Bell Telephone Mfg Informatie-overdrachtsysteem.
CA1297567C (en) * 1987-02-06 1992-03-17 Kazuo Hajikano Self routing-switching system
BE1000396A7 (fr) * 1987-03-18 1988-11-22 Electronique Et Telecomm Bell Systeme de commutation.
BE1000395A4 (fr) * 1987-03-18 1988-11-22 Electronique Et Telecomm Bell Reseau de communication.
BE1000512A7 (nl) * 1987-05-07 1989-01-10 Bell Telephone Mfg Schakelnetwerk.
AU604444B2 (en) * 1987-11-11 1990-12-13 Nec Corporation Frame relay type data switching apparatus
BE1001414A6 (nl) * 1987-12-23 1989-10-24 Bell Telephone Mfg Conditionele multiplexeerketen.
US5268896A (en) * 1988-03-26 1993-12-07 Alcatel N.V. Communication switching element
US4899333A (en) * 1988-03-31 1990-02-06 American Telephone And Telegraph Company At&T Bell Laboratories Architecture of the control of a high performance packet switching distribution network
US5233603A (en) * 1988-04-21 1993-08-03 Nec Corporation Packet switch suitable for integrated circuit implementation
EP0338558B1 (en) * 1988-04-21 1995-09-13 Nec Corporation Packet switch suitable for integrated circuit implementation
JPH01270431A (ja) * 1988-04-21 1989-10-27 Nec Corp 高速パケット交換スイッチ
US5105424A (en) * 1988-06-02 1992-04-14 California Institute Of Technology Inter-computer message routing system with each computer having separate routinng automata for each dimension of the network
EP0351818B1 (en) * 1988-07-22 1998-12-02 Hitachi, Ltd. ATM switching system
MX173381B (es) * 1988-10-03 1994-02-23 Alcatel Nv Elemento de conmutacion para comunicaciones
EP0442936A4 (en) * 1988-11-10 1992-12-09 Zigmantas Leonas Budrikis Distributed router of connectionless packets over connection oriented networks
DE3840688A1 (de) * 1988-12-02 1990-06-13 Standard Elektrik Lorenz Ag Paketvermittlungsstelle und eingangs-umwandlungseinheit hierfuer
AU622153B2 (en) * 1988-12-24 1992-04-02 Alcatel N.V. Communication switching system
JPH0758963B2 (ja) * 1989-01-27 1995-06-21 日本電気株式会社 セル交換装置
JP3071482B2 (ja) * 1990-03-05 2000-07-31 日本電気株式会社 パケット受信機の誤り訂正回路
ATE127643T1 (de) * 1990-03-14 1995-09-15 Alcatel Nv Atm-artiges vermittlungselement mit mehreren betriebsarten und dieses enthaltendes vermittlungsnetzwerk.
DE4008080A1 (de) * 1990-03-14 1991-09-19 Standard Elektrik Lorenz Ag Atm-vermittlungsstelle
EP0521027A4 (en) * 1990-03-22 1994-10-19 Australian & Overseas Telecom Multicasting method for a telecommunications network
JPH0799831B2 (ja) * 1990-10-08 1995-10-25 株式会社東芝 Atm通信システム用単位セルスイッチ
FR2670972A1 (fr) * 1990-12-20 1992-06-26 Lmt Radio Professionelle Commutateur de transit d'un reseau asynchrone, notamment un reseau atm.
EP0528075A1 (en) * 1991-08-19 1993-02-24 ALCATEL BELL Naamloze Vennootschap Performance measurement device for a telecommunication path and method used therein
DE69227444T2 (de) * 1992-03-27 1999-04-08 Alcatel, Paris Einrichtung für die Erzeugung von Mehradresspaketen in einem Paketvermittlungssystem
DE19511332A1 (de) * 1995-03-28 1996-10-02 Sel Alcatel Ag Breitbandverteilsystem und Verfahren dazu
US5699346A (en) * 1995-11-17 1997-12-16 Telecommunications Techniques Corporation Measuring burst rate and burst size in ATM network virtual connections
US5812528A (en) * 1995-11-17 1998-09-22 Telecommunications Techniques Corporation Measuring round trip time in ATM network virtual connections
US5764626A (en) * 1995-11-17 1998-06-09 Telecommunications Techniques Corporation Rate-matched cell identification and modification, replacement, or insertion for test and measurement of ATM network virtual connections
US5761191A (en) * 1995-11-28 1998-06-02 Telecommunications Techniques Corporation Statistics collection for ATM networks
DE19633498A1 (de) * 1996-08-20 1998-04-02 Eurescom Europ I For Research Vorrichtung zur Übertragung von Datenpaketen
US6473404B1 (en) * 1998-11-24 2002-10-29 Connect One, Inc. Multi-protocol telecommunications routing optimization
US6016307A (en) * 1996-10-31 2000-01-18 Connect One, Inc. Multi-protocol telecommunications routing optimization
GB2331659A (en) * 1997-11-21 1999-05-26 Ericsson Telefon Ab L M Resource reservation
FI106684B (fi) * 1998-12-09 2001-03-15 Nokia Networks Oy Järjestelmä ja menetelmä tiedonkeruun optimoimiseksi
US20030142678A1 (en) * 2000-07-28 2003-07-31 Chan Eric L. Virtual path ring protection method and apparatus
US20090109996A1 (en) * 2007-10-29 2009-04-30 Hoover Russell D Network on Chip
US20090125706A1 (en) * 2007-11-08 2009-05-14 Hoover Russell D Software Pipelining on a Network on Chip
US20090125703A1 (en) * 2007-11-09 2009-05-14 Mejdrich Eric O Context Switching on a Network On Chip
US8261025B2 (en) 2007-11-12 2012-09-04 International Business Machines Corporation Software pipelining on a network on chip
US8526422B2 (en) * 2007-11-27 2013-09-03 International Business Machines Corporation Network on chip with partitions
US7917703B2 (en) * 2007-12-13 2011-03-29 International Business Machines Corporation Network on chip that maintains cache coherency with invalidate commands
US8473667B2 (en) * 2008-01-11 2013-06-25 International Business Machines Corporation Network on chip that maintains cache coherency with invalidation messages
US8010750B2 (en) * 2008-01-17 2011-08-30 International Business Machines Corporation Network on chip that maintains cache coherency with invalidate commands
US8018466B2 (en) * 2008-02-12 2011-09-13 International Business Machines Corporation Graphics rendering on a network on chip
US8490110B2 (en) * 2008-02-15 2013-07-16 International Business Machines Corporation Network on chip with a low latency, high bandwidth application messaging interconnect
US7913010B2 (en) * 2008-02-15 2011-03-22 International Business Machines Corporation Network on chip with a low latency, high bandwidth application messaging interconnect
US20090245257A1 (en) * 2008-04-01 2009-10-01 International Business Machines Corporation Network On Chip
US20090260013A1 (en) * 2008-04-14 2009-10-15 International Business Machines Corporation Computer Processors With Plural, Pipelined Hardware Threads Of Execution
US8078850B2 (en) * 2008-04-24 2011-12-13 International Business Machines Corporation Branch prediction technique using instruction for resetting result table pointer
US8423715B2 (en) * 2008-05-01 2013-04-16 International Business Machines Corporation Memory management among levels of cache in a memory hierarchy
US8392664B2 (en) * 2008-05-09 2013-03-05 International Business Machines Corporation Network on chip
US7861065B2 (en) * 2008-05-09 2010-12-28 International Business Machines Corporation Preferential dispatching of computer program instructions
US7958340B2 (en) * 2008-05-09 2011-06-07 International Business Machines Corporation Monitoring software pipeline performance on a network on chip
US8494833B2 (en) * 2008-05-09 2013-07-23 International Business Machines Corporation Emulating a computer run time environment
US8214845B2 (en) * 2008-05-09 2012-07-03 International Business Machines Corporation Context switching in a network on chip by thread saving and restoring pointers to memory arrays containing valid message data
US20090282211A1 (en) * 2008-05-09 2009-11-12 International Business Machines Network On Chip With Partitions
US20090282419A1 (en) * 2008-05-09 2009-11-12 International Business Machines Corporation Ordered And Unordered Network-Addressed Message Control With Embedded DMA Commands For A Network On Chip
US7991978B2 (en) * 2008-05-09 2011-08-02 International Business Machines Corporation Network on chip with low latency, high bandwidth application messaging interconnects that abstract hardware inter-thread data communications into an architected state of a processor
US8020168B2 (en) * 2008-05-09 2011-09-13 International Business Machines Corporation Dynamic virtual software pipelining on a network on chip
US8230179B2 (en) * 2008-05-15 2012-07-24 International Business Machines Corporation Administering non-cacheable memory load instructions
US8040799B2 (en) * 2008-05-15 2011-10-18 International Business Machines Corporation Network on chip with minimum guaranteed bandwidth for virtual communications channels
US8438578B2 (en) * 2008-06-09 2013-05-07 International Business Machines Corporation Network on chip with an I/O accelerator
US8195884B2 (en) * 2008-09-18 2012-06-05 International Business Machines Corporation Network on chip with caching restrictions for pages of computer memory
US8625427B1 (en) 2009-09-03 2014-01-07 Brocade Communications Systems, Inc. Multi-path switching with edge-to-edge flow control

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB210686A (en) * 1923-05-18 1924-02-07 Herbert Leslie Hobday Improvements in and connected with the casting of dentures in metal
US4201890A (en) * 1978-03-17 1980-05-06 International Telephone And Telegraph Multiport digital switching element
EP0097351A3 (en) * 1982-06-21 1986-02-26 Nec Corporation Router unit and routing network for determining an output port by detecting a part of an input packet
FR2538976A1 (fr) * 1982-12-29 1984-07-06 Servel Michel Systeme de commutation de paquets synchrones de longueur fixe
US4630258A (en) * 1984-10-18 1986-12-16 Hughes Aircraft Company Packet switched multiport memory NXM switch node and processing method
GB2166320B (en) * 1984-10-25 1988-10-12 Stc Plc Packet switching system
US4701906A (en) * 1985-06-27 1987-10-20 American Telephone And Telegraph Company, At&T Bell Laboratories Packet switching network with multiple packet destinations
US4720854A (en) * 1985-12-17 1988-01-19 American Telephone And Telegraph Company, At&T Bell Laboratories Architecture for distributed control telecommunication systems
US4712214A (en) * 1986-01-10 1987-12-08 International Business Machines Corporation Protocol for handling transmission errors over asynchronous communication lines
US4730305A (en) * 1986-04-11 1988-03-08 American Telephone And Telegraph Company, At&T Bell Laboratories Fast assignment technique for use in a switching arrangement
US4679190A (en) * 1986-04-28 1987-07-07 International Business Machines Corporation Distributed voice-data switching on multi-stage interconnection networks

Also Published As

Publication number Publication date
EP0290459A1 (en) 1988-11-17
EP0231967B1 (en) 1991-04-03
KR880701048A (ko) 1988-04-22
AU6686186A (en) 1987-07-30
FI90931C (fi) 1994-04-11
JPH01501589A (ja) 1989-06-01
AU7024187A (en) 1987-08-14
DK501987A (da) 1987-11-17
BG49389A3 (en) 1991-10-15
BE904100A (fr) 1986-07-24
DE3768976D1 (de) 1991-05-08
ATE62366T1 (de) 1991-04-15
FI882784A (fi) 1988-06-10
HU203178B (en) 1991-05-28
WO1987004579A1 (en) 1987-07-30
FI882784A0 (fi) 1988-06-10
DK501987D0 (da) 1987-09-24
NO873612D0 (no) 1987-08-27
BR8707537A (pt) 1989-02-21
HUT47771A (en) 1989-03-28
EP0231967A1 (en) 1987-08-12
AU588441B2 (en) 1989-09-14
US4813037A (en) 1989-03-14
NO873612L (no) 1987-08-27
ES2022868B3 (es) 1991-12-16

Similar Documents

Publication Publication Date Title
FI90931B (fi) Kytkentäjärjestelmä
US5430715A (en) Flexible destination address mapping mechanism in a cell switching communication controller
KR100457952B1 (ko) Sonet 경로/atm 물리 계층 송신/수신 프로세서
US5274635A (en) Method and apparatus for aligning a digital communication data stream across a cell network
US6157657A (en) System and method for data bus interface
US5144619A (en) Common memory switch for routing data signals comprising ATM and STM cells
US4703475A (en) Data communication method and apparatus using multiple physical data links
TW444464B (en) System and apparatus for telecommunications bus control
US6510163B1 (en) Network interface for interfacing PDH network and ATM network
US8040887B2 (en) Encapsulation of E1-type frames under ethernet
US5983291A (en) System for storing each of streams of data bits corresponding from a separator thereby allowing an input port accommodating plurality of data frame sub-functions concurrently
JPH0630025A (ja) 非同期時分割交換方式
US5959987A (en) System and apparatus for data bus interface
US6532239B1 (en) Transmission/reception concurrent matching apparatus for TDM channels and method thereof
US6928080B2 (en) Transporting variable length ATM AAL CPS packets over a non-ATM-specific bus
EP1178699B1 (en) Transport interface for time division frames
US7778285B2 (en) Method and apparatus for extraction and insertion of plesiochronous overhead data
US6970460B2 (en) Multiplexing apparatus
JP2004349782A (ja) データ伝送方法及び装置
TW413989B (en) System and method for telecommunications bus control
US6952738B1 (en) Systems and methods for removing intrapacket gaps from streams of different bandwidths
CN118264300A (zh) 一种数据处理方法、装置、电子设备及存储介质
JPH01160131A (ja) 端末・交換機間高能率信号伝送方式
JP2001186177A (ja) 伝送装置
JPH08331136A (ja) Atmセルインタフェースおよび該インタフェースを用いたatmセル伝送システム

Legal Events

Date Code Title Description
BB Publication of examined application
MM Patent lapsed

Owner name: ALCATEL N. V.