FI114886B - Menetelmä ja laite taajuussyntetisaattorin tehokkuuden parantamiseksi - Google Patents

Menetelmä ja laite taajuussyntetisaattorin tehokkuuden parantamiseksi Download PDF

Info

Publication number
FI114886B
FI114886B FI20011422A FI20011422A FI114886B FI 114886 B FI114886 B FI 114886B FI 20011422 A FI20011422 A FI 20011422A FI 20011422 A FI20011422 A FI 20011422A FI 114886 B FI114886 B FI 114886B
Authority
FI
Finland
Prior art keywords
signal pulse
voltage
control voltage
phase difference
pulse
Prior art date
Application number
FI20011422A
Other languages
English (en)
Swedish (sv)
Other versions
FI20011422A (fi
Inventor
Kalle Asikainen
Sami Rintamaeki
Original Assignee
Nokia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nokia Corp filed Critical Nokia Corp
Priority to FI20011422A priority Critical patent/FI114886B/fi
Priority to US10/150,600 priority patent/US6853224B2/en
Priority to EP02396109A priority patent/EP1271787B1/en
Priority to JP2002192255A priority patent/JP4405711B2/ja
Priority to AT02396109T priority patent/ATE304750T1/de
Priority to DE60206105T priority patent/DE60206105T2/de
Publication of FI20011422A publication Critical patent/FI20011422A/fi
Application granted granted Critical
Publication of FI114886B publication Critical patent/FI114886B/fi

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D13/00Circuits for comparing the phase or frequency of two mutually-independent oscillations
    • H03D13/003Circuits for comparing the phase or frequency of two mutually-independent oscillations in which both oscillations are converted by logic means into pulses which are applied to filtering or integrating means
    • H03D13/004Circuits for comparing the phase or frequency of two mutually-independent oscillations in which both oscillations are converted by logic means into pulses which are applied to filtering or integrating means the logic means delivering pulses at more than one terminal, e.g. up and down pulses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Transmitters (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

114886
Menetelmä ja laite taajuussyntetisaattorin tehokkuuden parantamiseksi -Förfarande och anordning för förbättring av en frekvenssyntetisators effektivitet.
Esillä oleva keksintö koskee menetelmää ja laitetta taajuussyntetisaattorin 5 tehokkuuden parantamiseksi ja erityisesti, muttei välttämättä jaksonmenetyksien vähentämiseksi taajuushyppyjen yhteydessä.
Tekniikan tausta 10 Signaalin asettumisajan määrittäminen langattomissa viestintäjärjestelmissä on avainasemassa uusien TDMA (aikajakoinen monikäyttö, Time Division Multiple Access) ja TDD (aikajakoinen dupleksi, Time Division Duplex) -standardien kuten esimerkiksi HSCSD, GPRS, WCDMA/TDD, ja Bluetooth, takia. Kyseisissä standardeissa lähetys- (TX slot) ja vastaanottovälien (RX slot) välinen aikaikkuna 15 on muuttumassa yhä pienemmäksi.
Radiotaajuisten viestintäjärjestelmien, kuten matkaviestinjärjestelmien lähetin- vastaanottimissa käytetään taajuussyntetisaattoreita (Frequency Synthesizer) radiotaajuisen signaalin muodostamiseen. Aikaisemmissa toteutuksissa on : I 20 käytetty niin kutsuttua kokonaislukusyntetisaattoria (Integer-N Synthesizer), jossa takaisinkytkentäjakaja (Feedback Divider) jakaa vaiheilmaisimelle tulevan ;· taajuuden kokonaisluvulla N. Kun jakajan sisäänmenoon on tullut N pulssia, *:": saadaan ulostulosta yksi pulssi.
• * I 1 t 25 Kuviossa 1a esitetty taajuussyntetisaattori 100, kuten kokonaislukusyntetisaattori sekä myöhemmin esiteltävä murtolukusyntetisaattori, käsittää ..." vaihelukitussilmukan (viitteet 101-104) (Phase Locked Loop, PLL), eli . takaisinkytketyn säätöjärjestelmän, joka edelleen käsittää jakajan 104 jänniteohjatun oskillaattorin 103 lähtösignaalin taajuuden jakamiseksi, : i 30 vaiheilmaisimen 101 (Phase Detector) ohjaussignaalin muodostamiseksi , .·, jänniteohjatulle oskillaattorille 103 vasteena vertaailusignaalin ja jakajalta 104 ’ : tulevan signaalin väliselle vaihe-erolle, silmukkasuodattimen 102 (Loop Filter) mainitun ohjaussignaalin suodattamiseksi ohjausjännitteeksi, ja jänniteohjatun 2 114886 oskillaattorin 103 (VCO, Voltage Controlled Oscillator) lähtötaajuuden muodostamiseksi vastaanotetun ohjausjännitteen perusteella. Lisäksi PLL-taajuussyntetisaattori käsittää vertailutaajuuslähteen, joka voi olla esimerkiksi lämpötilakompensoitu kideoskillaattori sekä jakajan 104 ohjauksen 105 VCO:n 5 taajuuden jakamisen toteuttamiseksi.
Kuviossa 2a on esitetty yksinkertaistetussa muodossa taajuussyntetisaattorin vaiheilmaisin 101 eli vaihe-taajuus ilmaisin (PFD, Phase Frequency Detector), joka vaiheilmaisin voi käsittää D-kiikun 201 referenssipulssin ilmaisemiseksi sekä 10 toisen kiikun VCO-pulssin ilmaisemiseksi sekä resetointivälineen 207, esimerkiksi AND-portin, jonka avulla kiikut 201 ja 202 resetoidaan kun vastakkainen pulssi saapuu vaiheilmaisimeen. Vaiheilmaisinta 101 seuraa yleensä varauspumpputyyppinen virtalähde (203, 204) sekä silmukkasuodatin 102, joka voi käsittää esimerkiksi vastuksen 205 ja kondensaattorin 206, jolla varauspumpuilla 15 muodostetut virtapulssit muutetaan ohjausjännitteeksi. PFD vertaa kahden sisääntulevan signaalin Ref ja VCO vaihe-eroa ja kuviossa 2b esitetyllä tavalla antaa kiikun 201 lähtöön ylös-pulssin U, joka ohjaa varauspumpun 203 muodostamaan virtapulssin lu, kun vertailutaajuus fRef on suurempi kuin vertailtava taajuus fvco,- Vastaavasti kiikun 202 lähtöön muodostetaan alas-pulssi D, joka ·,: 20 ohjaa varauspumpun 204 muodostamaan virtapulssin b. kun vertailutaajuus fRet on pienempi kuin vertailtava taajuus fvco-Mainitun ylös- tai alas-pulssin pituus ajan ;:· suhteen on verrannollinen kahden sisään tulevan signaalin vaihe-eroon.
Virtapulssi integroidaan silmukkasuodattimessa (loop filter) jännitteeksi silmukkasuodattimen 102 siirtofunktion F(s) mukaisesti. Muodostetulla 25 tasajännitteellä Vvco kontrolloidaan paikallisoskillaattorin taajuutta. Virtojen b ja b suuruus on vakio pulssin aikana, mutta pulssiin integroitunut varaus (Q = i*t) muuttuu. Koska vaiheilmaisimen lineaarinen toiminta-alue on ±2π, saavutetaan ; vaihe-eron ollessa 2π, maksimaalinen virtapulssin leveys. Jos sisään tuleva ...: vaihe-ero ylittää 2π :n, virtapulssin leveys muuttuu pienimpään arvoonsa kuviossa ‘30 3a esitetyllä tavalla, jolloin vaihevertailualueesta muodostuu epälineaarinen.
» 1 3 114886
Murtolukusyntetisaattori (Fractional-N Synthesizer) eroaa kokonaislukusyntetisaattorista siten, että vaiheilmaisimelle 101 tuleva taajuus muodostetaan kahden eri taajuuden vuorotteluperiaatteella. Käytetty vertailutaajuus on yleensä murtolukusyntetisaattorissa korkeampi kuin 5 kokonaislukusyntetisaattorissa, koska ulostulotaajuuden resoluutio voi olla pienempi kuin vertailutaajuus. Korkeampi vertailutaajuus on edullinen ominaisuus syntetisaattorin ulostulossa häiriö- ja kohinatasojen kannalta, mikä toisaalta sallii suuren vaihelukituskaistanleveyden (Large Loop Band Width) käytön ja siten vähentää syntetisaattorin asettumisaikaa (Settling Time) taajuushypyssä.
10 Toisaalta vaihelukitussilmukan kohinakaistanleveyden pienentämiseksi ja vaihevertailijataajuuden vaimentamiseksi vaihelukitun silmukan tulisi olla mahdollisimman kapeakaistainen, mikä parantaa silmukan stabiilisuutta. Kapea kaista kuitenkin hidastaa silmukkaa, mikä taajuussyntetisaattorissa merkitsee asettumisajan kasvua.
15
Jotta murtolukusyntetisaattori-tekniikkaa voitaisiin optimaalisella tavalla hyödyntää nopeasti asettuvana syntetisaattoriratkaisuna, on pyrittävä välttämään jaksonmenetykset (cycle slips), joita syntyy murtolukusyntetisaattorin tyypillisesti korkean vaihevertailutaajuuden takia. Nykyisissä ratkaisuissa jaksonmenetykset ,i 20 syntyvät silloin, kun vertailtavien signaalien välinen vaihe-ero on suurempi kuin . : vaiheilmaisimen lineaarinen toiminta-alue, joka nykyisin käytetyssä teknologiassa : on yleisesti ±2n. Kuviossa 1b on esitetty signaalin asettuminen siirryttäessä » : taajuudelta fi taajuudelle h, kun mukana ei ole jaksonmenetystä. Tämä tilanne on : vallitseva silloin, kun vertailtavien signaalien välinen vaihe-ero on pienempi kuin : 25 2π. Korkea vertailutaajuus saattaa kuitenkin aiheuttaa signaalin asettumiseen, etenkin suurilla taajuushypyillä, kuviossa 1c esitetyn kaltaisia jaksonmenetyksiä : (cycle slips), mikä edelleen kasvattaa taajuussyntetisaattorin asettumisaikaa.
Julkaisussa US 6,100,721 on esitetty ratkaisu taajuussyntetisaattorin, kuten 30 kokonaislukusyntetisaattorin, yhteydessä käytetyn vaiheilmaisimen vaihteluvälin kasvattamiseksi normaalisti käytettyä ±2^:tä suuremmaksi. Mainittu julkaisu esittää vaiheilmaisimen, joka käsittää ensimmäisen D-kiikkuparin ilmaisemaan vaihe-ero tulotaajuuden ja vertailutaajuuden välillä. Mainittu ensimmäinen 4 1 1 4 8 8 6 kiikkupari ohjaa kahta varauspumpun ensimmäistä virtalähdettä muodostamaan virhesignaali, joka virhesignaali ohjaa jänniteohjattua oskillaattoria muodostamaan oskillaattorisignaali, jonka taajuus on D kertaa vertailutaajuus, ja missä D on tyypillisesti kokonaisluku (esim. 1000). Vaiheilmaisin käsittää lisäksi toisen D-5 kiikkuparin, joka toinen kiikkupari havaitsee, kun tulotaajuus on enemmän kuin 2π edellä tai jäljessä vertailutaajuutta. Toinen kiikkupari on toteutettu nostamaan tai laskemaan laskurin arvoa, joka laskuri puolestaan ohjaa varauspumpun lisävirtalähteitä. Lisävirtalähteet jatkavat virhesignaalin lineaarista toiminta-aluetta kun vaihe-ero ylittää +2π tai vastaavasti alittaa -2π. Kun vaiheilmaisin on tilassa, 10 joka vastaa vaihevertailualuetta -2^-,+2^, ainoastaan varauspumpun kaksi ensimmäistä virtalähdettä muodostavat ohjaussignaalin. Vaihe-eron ylittäessä 2 π, laskurin arvoa kasvatetaan ja vasteena kasvatetulle arvolle, asetetaan yksi lisävirtalähde päälle, jolloin siirrytään vaihevertailualueelle 0,4/r. Mainitulla vaihevertailualueella pysytään kunnes vaihe-ero tulotaajuuden ja vertailutaajuuden 15 välillä on jälleen nolla. Vasta sitten, kun vaihe-ero vertailusignaalin ja vertailtavan signaalin välillä on nolla, mainittu lisävakiovirta suljetaan, jolloin palataan vaihevertailualueelle -2 π ,+2π.
Keksinnön yhteenveto I 20 • Nyt on keksitty toisenlainen menetelmä ja laite jaksonmenetyksien vähentämiseksi sekä vaiheilmaisimen vaihteluvälin kasvattamiseksi normaalisti käytettyä ±2/r:tä : suuremmaksi. Menetelmässä muodostetaan ensimmäisellä kiikkuparilla, kuten d- ‘ kiikkuparilla vaihevertailijan lineaarinen alue [-2^,+2^-] samalla tavalla, kuten “ ·' 25 tekniikan tasoa esittävässä julkaisussa US 6,100,721. Menetelmässä lisäksi vaihe- eron 2# ylityksen jälkeen muodostetaan toisella kiikkuparilla vaihevertailijan ; lineaarinen alue [2^,4^] tai [-4/r,-2/r], toisin kuin mainitussa tekniikan tasoa esittävässä julkaisussa, jossa mainittua toista kiikkuparia käytetään laskurin arvon muuttamiseen. Alueelta [2π,4π] tai [-4π-2π\ palataan normaalitilaan ‘ ’ 30 lineaariselle alueelle [-2π ,+2π], heti kun vaihe-ero jälleen on alle 2π. Menetelmä vähentää jaksonmenetyksien määrää parantaen lähetin-vastaanotinlaitteen, kuten : matkaviestimen, suorituskykyä taajuussyntetisaattorin signaalin asettumisajan lyhentyessä.
5 114886
Nykyisissä matkaviestimissä signaalin asettumisaika on n. 100-300/75, kun taas parantamalla syntetisaattorin toimintaa keksinnön mukaisella vaiheilmaisimen vaihteluvälin kasvattamisella on mahdollisuus päästä nykyistä nopeampaan 5 lähtösignaalin taajuuden asettumisaikaan. Keksinnön mukaisella menetelmällä toteutettu nopeampi taajuussyntetisaattorin asettumisaika esimerkiksi matkaviestimessä tarjoaa lähetettävän signaalin muodostamisessa mahdollisuuden tehon kulutuksen optimointiin, koska virran syöttö taajuussyntetisaattorille ja jänniteohjatulle oskillaattorille (Voltage Controlled 10 Oscillator, VCO) voidaan tilapäisesti katkaista esimerkiksi lähetys- ja vastaanottoaikavälien välillä, ja kytkeä päälle juuri ennen kuin paikallisoskillaattorin toiminta on jälleen tarpeellista.
Keksinnön erään ensimmäisen aspektin mukaan on toteutettu menetelmä 15 jakson menetysten vähentämiseksi taajuussyntetisaattorissa, joka taajuussyntetisaattori käsittää jänniteohjatun oskillaattorin lähtösignaalin taajuuden muodostamiseksi, jakajan mainitun lähtösignaalin jakamiseksi vertailtavaksi signaalipulssiksi, vertailuoskillaattorin vertailusignaalipulssin muodostamiseksi, ja välineet ohjausjännitteen muodostamiseksi jänniteohjatulle oskillaattorille vasteena • j 20 ilmaistulle vaihe-erolle, joka vaihe-ero on vertailtavan signaalipulssin ja • vertailusignaalipulssin välinen vaihe-ero, ja menetelmä käsittää seuraavat vaiheet; vastaanotetaan ensimmäinen ensimmäistä tyyppiä oleva signaalipulssi, joka * ensimmäistä tyyppiä oleva signaalipulssi on joko mainittu vertailusignaalipulssi tai ‘ mainittu vertailtava signaalipulssi, vastaanotetaan toinen toista tyyppiä oleva 25 signaalipulssi, joka toista tyyppiä oleva signaalipulssi on joko mainittu vertailusignaalipulssi tai mainittu vertailtava signaalipulssi, mutta eri tyyppiä kuin ! · ; mainittu ensimmäinen signaalipulssi, muodostetaan ohjausjännite jänniteohjatun oskillaattorin ohjaamiseksi vasteena mainitun ensimmäisen signaalipulssin ja mainitun toisen signaalipulssin väliselle vaihe-erolle, jonka vaihe-eron suuruus on * 30 välillä 0 - 2π .mainitun ensimmäisen signaalipulssin ja mainitun toisen signaalipulssin vastaanoton välisenä ajanhetkenä kasvatetaan ohjausjännitettä 1 : vakiosuuruisen jännitteen verran, vastaanotettaessa lisäksi kolmas signaalipulssi, joka on ensimmäistä tyyppiä oleva signaalipulssi, tunnettu siitä, että 6 114886 menetelmässä; mainitun toisen signaalipulssin vastaanoton jälkeen, ennen neljännen signaalipulssin vastaanottoa, joka neljäs signaalipulssi on ensimmäistä tyyppiä, mainittua ohjausjännitettä pienennetään mainitun vakiosuuruisen jännitteen verran, vastaanotettaessa ainakin yksi viides signaalipulssi, joka on 5 mainittua toista tyyppiä.
Keksinnön erään toisen aspektin mukaan on toteutettu laite taajuushypyistä aiheutuvien jaksonmenetysten vähentämiseksi viestintälaitteessa, joka laite käsittää jänniteohjatun oskillaattorin lähtösignaalin taajuuden muodostamiseksi, 10 jakajan mainitun lähtösignaalin jakamiseksi vertailtavaksi signaalipulssiksi, vertailuoskillaattorin vertailusignaalipulssin muodostamiseksi, ja laite käsittää välineet ohjausjännitteen muodostamiseksi jänniteohjatulle oskillaattorille vasteena ilmaistulle vaihe-erolle, joka vaihe-ero on vertailtavan signaalipulssin ja vertailusignaalipulssin välinen vaihe-ero, ja laite käsittää; vastaanottovälineet 15 ensimmäistä tyyppiä olevan ensimmäisen signaalipulssin vastaanottamiseksi, joka ensimmäinen signaalipulssi on joko mainittu vertailusignaalipulssi tai mainittu vertailtava signaalipulssi, vastaanottovälineet toista tyyppiä olevan toisen signaalipulssin vastaanottamiseksi, joka toinen signaalipulssi on joko mainittu vertailusignaalipulssi tai mainittu vertailtava signaalipulssi, mutta eri tyyppiä kuin • 20 mainittu ensimmäinen signaalipulssi, muodostusvälineet ohjausjännitteen muodostamiseksi jänniteohjatun oskillaattorin ohjaamiseksi vasteena mainitun Γ ensimmäisen vastaanotetun ja mainitun toisen vastaanotetun signaalipulssin : väliselle vaihe-erolle, jonka vaihe-eron suuruus on välillä 0 - 2π, lisäysvälineet vakiosuuruisen jännitteen lisäämiseksi mainittuun ohjausjännitteeseen mainitun ' 25 ensimmäisen signaalipulssin ja mainitun toisen signaalipulssin vastaanoton välisenä ajanhetkenä vastaanotettaessa lisäksi yksi kolmas signaalipulssi, joka on » · ; mainittua ensimmäistä tyyppiä, tunnettu siitä, että laite käsittää lisäksi; poistovälineet mainitun vakiosuuruisen jännitteen vähentämiseksi mainitusta ohjausjännitteestä mainitun toisen signaalipulssin vastaanoton jälkeen, ennen ’ 30 neljännen signaalipulssin vastaanottamista, joka on mainittua ensimmäistä : : tyyppiä, vastaanotettaessa ainakin yksi viides signaalipulssi, joka on mainittua :, ‘ : toista tyyppiä.
7 114886
Keksinnön erään kolmannen aspektin mukaan on toteutettu langaton viestintälaite käsittäen laitteen taajuushypyistä aiheutuvien jakson menetysten vähentämiseksi mainitussa viestintälaitteessa, joka laite käsittää jänniteohjatun oskillaattorin lähtösignaalin taajuuden muodostamiseksi, jakajan mainitun lähtösignaalin 5 jakamiseksi vertailtavaksi signaalipulssiksi, vertailuoskillaattorin vertailusignaalipulssin muodostamiseksi, ja laite käsittää välineet ohjausjännitteen muodostamiseksi jänniteohjatulle oskillaattorille vasteena ilmaistulle vaihe-erolle, joka vaihe-ero on vertailtavan signaalipulssin ja vertailusignaalipulssin välinen vaihe-ero, ja laite käsittää; vastaanottovälineet ensimmäisen signaalipulssin 10 vastaanottamiseksi, joka ensimmäinen signaalipulssi on joko mainittu vertailusignaalipulssi tai mainittu vertailtava signaalipulssi, vastaanottovälineet toisen signaalipulssin vastaanottamiseksi, joka toinen signaalipulssi on joko mainittu vertailusignaalipulssi tai mainittu vertailtava signaalipulssi ja eri tyyppiä kuin mainittu ensimmäinen signaalipulssi, muodostusvälineet ohjausjännitteen 15 muodostamiseksi jänniteohjatun oskillaattorin ohjaamiseksi vasteena mainitun ensimmäisen signaalipulssin ja mainitun toisen signaalipulssin väliselle vaihe-erolle, jonka vaihe-eron suuruus on välillä 0 - 2π, lisäysvälineet vakiosuuruisen jännitteen lisäämiseksi mainittuun ohjausjännitteeseen mainitun ensimmäisen signaalipulssin ja mainitun toisen signaalipulssin vastaanoton välisenä : ! 20 ajanhetkenä vastaanotettaessa lisäksi kolmas signaalipulssi, joka on mainittua i ensimmäistä tyyppiä, tunnettu siitä, että laite käsittää lisäksi; poistovälineet mainitun vakiosuuruisen jännitteen vähentämiseksi mainitusta ohjausjännitteestä » mainitun toisen signaalipulssin vastaanoton jälkeen, ennen neljännen * : signaalipulssin vastaanottamista, joka on mainittua ensimmäistä tyyppiä, 25 vastaanotettaessa ainakin yksi viides signaalipulssi, joka on mainittua toista tyyppiä.
’ · • : Edellä esitetyissä aspekteissa mainitut signaalipulssit ensimmäisestä viidennteen eivät tarkoita mainittujen pulssien järjestysnumeroa, vaan ne ovat ainoastaan 30 selventämässä esitystä.
» 1
Keksinnön selostuksessa viitataan kuvioihin, joissa 8 114886 kuviossa 1a on esitetty lohkokaavio tunnetun tekniikan mukaisesta sigma-delta fractional-N syntetisaattorista, kuvioissa 1b on esitetty taajuuden asettuminen, kun mukana ei ole 5 jakson menetyksiä, kuvioissa 1c on esitetty taajuuden asettuminen, kun mukana on yksi jakson menetys, 10 kuviossa 2a on esitetty yksinkertaistetusti tunnetun tekniikan mukainen vaiheilmaisin, kuviossa 2b on esitetty vaiheilmaisimen tuottaman ulostulopulssin muodostuminen sisäänmenevien pulssien vaihe-erosta, 15 kuviossa 3a on esitetty tunnetun tekniikan mukaisen vaiheilmaisimen toiminta- alue, kuviossa 3b ja 3c on esitetty keksinnön mukaisen vaiheilmaisimen toiminta-alue, : : 20 : kuviossa 4 on esitetty vuokaavio keksinnön mukaisesta menetelmästä, kuviossa 5 on esitetty lohkokaavio keksinnön mukaisesta taajuussyntetisaattorista, 25 kuviossa 6 on esitetty lohkokaavio keksinnön mukaisesta viestimestä, !1 kuviossa 7 on esitetty lohkokaavio keksinnön mukaisesta vaiheilmaisimesta, » kuviossa 8 on esitetty lohkokaavio keksinnön mukaisesta varauspumpusta.
'· 30 : Tekniikan tasoa selostettiin viittaamalla kuvioihin 1a - 3a. Keksintöä selostetaan : seuraavassa yksityiskohtaisesti viittaamalla kuvioihin 3b - 6.
114886 g
Kuviossa 3b on esitetty keksinnön erään vaihtoehtoisen toteutusmuodon mukainen vaiheilmaisimen toiminta-alue. Vaihevertailualueella [0,2 π) ensimmäinen varauspumppupari muodostaa jänniteohjatulle oskillaattorille ensimmäisen ohjausjännitteen, joka ohjausjännite (0 - +Vmax) on verrannollinen 5 vertailusignaalin ja vertailtavan signaalin väliseen vaihe-eroon (0 - 2π). Vaihevertailualueella [0,-2 π] ensimmäinen varauspumppupari muodostaa jänniteohjatulle oskillaattorille ensimmäinen ohjausjännitteen, joka ohjausjännite (0 - -Vmax) on verrannollinen vertailusignaalin ja vertailtavan signaalin väliseen vaihe-eroon (0 --2π).
10
Vaihevertailualueella 2 π-4 π käytetään lisäksi toista varauspumppuparia muodostamaan jänniteohjatulle oskillaattorille lisäksi toinen ohjausjännite, joka toisen ohjausjännitteen suuruus vastaa mainitun ensimmäisen ohjausjännitteen suuruutta +Vmax vaihe-eron ollessa 2π. Vaihevertailualueella -4π - -2π käytetään 15 lisäksi toista varauspumppuparia muodostamaan jänniteohjatulle oskillaattorille lisäksi toinen ohjausjännite, joka toisen ohjausjännitteen suuruus vastaa mainitun ensimmäisen ohjausjännitteen suuruutta -Vmax vaihe-eron ollessa -2π.
Vaihevertailualueella >4 π käytetään ensimmäistä varauspumppuparia : 20 muodostamaan jänniteohjatulle oskillaattorille ohjausjännite, jonka t : ohjausjännitteen suuruus on +Vmax, joka on yhtä suuri kuin mainittu ohjausjännite ' · * ; vaihe-eron ollessa 2π. Lisäksi toinen varauspumppupari muodostaa » » | vakiojännitteen, joka myös vakiojännitteen suuruus on +Vmax,, joka vastaa mainitun I » ohjausjännitteen suuruutta vaihe-eron ollessa 2π. Vaihevertailualueella <-4π * t 25 käytetään ensimmäistä varauspumppuparia muodostamaan jänniteohjatulle oskillaattorille ensimmäinen ohjausjännite, jonka ohjausjännitteen suuruus on yhtä - I · ! suuri kuin mainittu ohjausjännite vaihe-eron ollessa -2π. Lisäksi toinen ; varauspumppupari muodostaa toisen ohjausjännitteen, joka myös toinen • * ohjausjännitteen suurus vastaa mainitun ensimmäisen ohjausjännitteen suuruutta , 30 vaihe-eron ollessa -2π.
i Kuviossa 3c on esitetty keksinnön erään vaihtoehtoisen toteutusmuodon mukainen vaiheilmaisimen toiminta-alue. Vaihevertailualueella [0,+2^-] 10 114886 ensimmäinen varauspumppupari muodostaa jänniteohjatulle oskillaattorille ensimmäinen ohjausjännitteen, joka ohjausjännite (0 - +Vmax) on verrannollinen vertailusignaalin ja vertailtavan signaalin väliseen vaihe-eroon (0 - 2π). Vaihevertailualueella [0,-2/r] ensimmäinen varauspumppupari muodostaa 5 jänniteohjatulle oskillaattorille ensimmäinen ohjausjännitteen, joka ohjausjännite (0 - -Vmax) on verrannollinen vertailusignaalin ja vertailtavan signaalin väliseen vaihe-eroon (0 - -2π).
Vaihevertailualueella >2π sekä <-2π käytetään lisäksi toista varauspumppuparia 10 muodostamaan jänniteohjatulle oskillaattorille lisäksi toinen vakiosuuruinen ohjausjännite, jonka toisen ohjausjännitteen suuruus vastaa mainitun ensimmäisen ohjausjännitteen suuruutta +Vmax (-Vmax) vaihe-eron ollessa +2 π (- 2π).
15 Kuviossa 4 on esitetty vuokaavio keksinnön mukaisesta menetelmästä. Menetelmässä tarkkaillaan vaiheilmaisimen sisään tulevien signaalien, eli referenssisignaalin ja vertailtavan signaalin välistä vaihe-eroa. Vasteena havaitulle vaihe-erolle muodostetaan varauspumpulle ohjaussignaali, joka ohjaussignaali ohjaa varauspumpulta saatavan varauksen suuruutta ja suuntaa. Ohjaussignaali •20 UP ohjaa varauspumppulaitteen 800 (viittausmerkit 800-835 viittaavat kuvioon 8) t : varauspumppua 804, joka muodostaa virtapulssin Iup, joka edelleen muutetaan
:* esimerkiksi silmukkasuodattimessa ohjausjännitteeksi Uup- Ohjaussignaali DOWN
: ohjaa varauspumppulaitteen 800 varauspumppua 805, joka muodostaa i · ' virtapulssin Idown, joka edelleen muutetaan esimerkiksi silmukkasuodattimessa t ·** 25 ohjausjännitteeksi Udown- Ohjaussignaali ORUP ohjaa varauspumppulaitteen 800 varauspumppua 804, joka muodostaa virtapulssin Iorup, joka edelleen muutetaan > *» ;; esimerkiksi silmukkasuodattimessa ohjausjännitteeksi Uorup· Ohjaussignaali ; ‘ ’ ORDOWN ohjaa varauspumppulaitteen 800 varauspumppua 805, joka muodostaa S I * virtapulssin Iordown, joka edelleen muutetaan esimerkiksi silmukkasuodattimessa ‘ ‘ 30 ohjausjännitteeksi Uordown- Ohjaussignaali EXTUP ohjaa varauspumppulaitteen : 800 varauspumppua 806, joka muodostaa virtapulssin Iextup. joka edelleen j muutetaan esimerkiksi silmukkasuodattimessa ohjausjännitteeksi Uextup-
Ohjaussignaali EXTDOWN ohjaa varauspumppulaitteen 800 varauspumppua 807, 11 114886 joka muodostaa virtapulssin Iextdown, joka edelleen muutetaan esimerkiksi silmukkasuodattimessa ohjausjännitteeksi Uextdown
Keksinnön mukaista menetelmää esitetään seuraavassa viitaten vaiheilmaisimella 5 muodostettaviin ohjaussignaaleihin UP, DOWN, EXTUP, EXTDOWN, ORUP ja ORDOWN.
Referenssisignaali on referenssioskillaattorilla muodostettu signaali, jonka vaiheeseen vertailtavan signaalin, kuten jänniteohjatun oskillaattorin 10 takaisinkytketyn sekä jakoluvulla jaetun signaalin, vaihetta verrataan. UP-ohjaussignaali muodostetaan silloin, kun vertailupulssi, eli REF-pulssi saapuu vaiheilmaisimeen ennen vertailtavaa pulssia, eli VCO-pulssia. Vastaavasti DOWN-ohjaussignaali muodostetaan silloin, kun VCO-pulssi saapuu vaiheilmaisimeen ennen REF-pulssia.
15
Seuraavassa (vaiheet 401-409) kuvataan tilanne, jossa vastaanotetaan ensimmäisenä REF-pulssi ja toisena VCO-pulssi vaihe-eron ollessa vaihevertailualueella 0-2/r.
20 Vaiheessa 401 vastaanotetaan vaiheilmaisimella toinen pulsseista eli REF- tai r VCO-pulssi. Mikäli vastaanotettu pulssi on REF-pulssi, siirrytään vaiheeseen 402, jossa tutkitaan, onko UP-ohjaussignaali päällä. Mikäli näin ei ole, siirrytään vaiheeseen 403, jossa tutkitaan, onko DOWN-ohjaussignaali päällä. Mikäli : DOWN-ohjaussignaali ei ole päällä, siirrytään vaiheeseen 404, jossa tutkitaan, 25 onko EXTDOWN-ohjaussignaali päällä. Mikäli EXTDOWN-ohjaussignaali ei ole päällä, siirrytään vaiheeseen 405, jossa UP-ohjaussignaali kytketään päälle, ja jonka jälkeen siirrytään vaiheeseen 401.
Vaiheessa 401 vastaanotetaan seuraava pulssi, joka on nyt vertailtava VCO-: 30 pulssi, jolloin siirrytään vaiheeseen 406, jossa tutkitaan, onko DOWN- ohjaussignaali päällä. Mikäli DOWN-ohjaussignaali ei ole päällä, siirrytään vaiheeseen 407 tutkimaan, onko UP-ohjaussignaali päällä. Tässä tapauksessa UP-ohjaussignaali on jo päällä, jolloin siirrytään vaiheeseen 408, jossa kytketään 12 114886 DOWN-ohjaussignaali päälle, jonka jälkeen siirrytään vaiheeseen 409, jossa sekä UP-ohjaussignaali, että DOWN-ohjaussignaali kytketään pois päältä. Vastaavasti tilanteessa, jossa vastaanotetaan ensimmäisenä vertailtava VCO-pulssi ja toisena REF-pulssi vaihe-eron ollessa vaihevertailualueella 0,-2π, suoritetaan vaiheet 5 401,406,407,410,411 sekä vaiheet 401,402,403,412 ja 413.
Seuraavassa kuvataan tilannetta, jossa vastaanotetaan ensin ainakin kaksi REF-pulssia ja sitten vertailtava VCO-pulssi, jolloin vaihe-ero on vaihevertailualueella 2;r-4;r. Vastaanotettaessa ensimmäinen REF-pulssi, suoritetaan vaiheet 401-10 405, jolloin UP-ohjaussignaali kytketään päälle. Vastaanotettaessa seuraava REF- pulssi, siirrytään vaiheiden 401 ja 402 kautta vaiheeseen 414, jossa tutkitaan, onko EXTUP-ohjaussignaali päällä, ja koska kyseisen esimerkin tapauksessa se ei ole päällä, siirrytään vaiheeseen 415, jossa EXTUP-ohjaussignaali asetetaan päälle. EXTUP-ohjaussignaali muodostaa vakiojännitteen Uextup, joka vastaa 15 ohjausjännitettä Uup REF- ja VCO-signaalien vaihe-eron ollessa 2π. Vastaanotettaessa VCO-pulssi vaiheessa 401, siirrytään vaiheeseen 406 tutkimaan, onko DOWN-ohjaussignaali päällä. Tässä tapauksessa se ei ole, joten siirrytään vaiheeseen 407, jossa tutkitaan, onko UP-ohjaussignaali päällä. Esimerkin tapauksessa sekä UP-ohjaussignaali, että EXTUP-ohjaussignaali ovat : ‘ 20 päällä, jolloin kytketään DOWN-ohjaussignaali päälle vaiheessa 408 ja kytketään ! UP-ohjaussignaali ja DOWN-ohjaussignaali pois päältä vaiheessa 409, jonka jälkeen siirrytään vaiheeseen 401.
i ... ) ’ Vastaavasti tilanteessa jossa vastaanotetaan kaksi vertailtavaa VCO-pulssia ja : 25 yksi REF-pulssi, ja vaihe-eron ollessa mainitulla vaihevertailualueella -2 π,-4 π, suoritetaan ensimmäisen VCO-pulssin vastaanoton yhteydessä vaiheet 401, 406, 407, 410, ja 411. Toisen VCO-pulssin vastaanoton yhteydessä suoritetaan vaiheet ! 401,406,417 ja 416.
5 Ϊ 30 Seuraavassa kuvataan tilannetta, jossa vastaanotetaan ensin ainakin kolme REF-: pulssia ja sitten vertailtava VCO-pulssi, jolloin referenssisignaalin ja vertailtavan : signaalin välinen vaihe-ero on >4 π. Vastaanotettaessa ensimmäinen referenssipulssi, asetetaan UP-ohjaussignaali päälle (viite 405). Kun 13 114886 vastaanotetaan toinen REF-pulssi, asetetaan lisäksi EXTUP-ohjaussignaali päälle (viite 415). ORUP-ohjaussignaali asetetaan päälle (viitteet 401, 402, 414, 418, 419), kun kolmas tai useampi REF-pulssi vastaanotetaan vaiheilmaisimeen. ORUP-ohjaussignaali korvaa UP-ohjaussignaalin, koska molempien pulssien tulo 5 varauspumpussa 800 tulee OR-porttiin 802. Tällöin vaihe-eron kasvaessa yli 4Tr :n, muodostuu varauspumpun ulostuloon ohjausjännite +2Vmax, joka käsittää jännitteiden U0rup (+Vmax) ja Uextup (+Vmax) summan.
Seuraavassa kuvataan tilanne, jossa vastaanotetaan ensimmäinen pulssi ja toinen 10 pulssi vaihe-eron ollessa pienempi kuin 2π. Ensimmäinen vastaanotettu pulssi on vertailtava VCO-pulssi, ja toinen pulssi on REF-pulssi. Vaiheessa 401 tutkitaan kumpi pulsseista vastaanotetaan ensin. Koska vastaanotettu pulssi on vertailtava VCO-pulssi, siirrytään vaiheeseen 406, jossa tutkitaan, onko DOWN-ohjaussignaali päällä. Mikäli näin ei ole, siirrytään vaiheeseen 407, jossa tutkitaan, 15 onko UP-ohjaussignaali päällä. Mikäli UP-ohjaussignaali ei ole päällä, siirrytään vaiheeseen 410, jossa tutkitaan, onko EXTUP-ohjaussignaali päällä. Mikäli EXTUP-ohjaussignaali ei ole päällä, siirrytään vaiheeseen 411, jossa DOWN-ohjaussignaali kytketään päälle. Vaiheessa 401 vastaanotetaan toinen pulssi, joka on nyt REF-pulssi, jolloin siirrytään vaiheeseen 402, jossa tutkitaan, onko UP-;’ · 20 ohjaussignaali päällä. Mikäli UP-ohjaussignaali ei ole päällä, siirrytään vaiheeseen # t ;’* 403 tutkimaan, onko DOVVN-ohjaussignaali päällä. Tässä tapauksessa DOWN- • ohjaussignaali on päällä, jolloin siirrytään vaiheeseen 412, jossa kytketään UP- ; ohjaussignaali päälle, jonka jälkeen siirrytään vaiheeseen 413, jossa sekä UP- ί ohjaussignaali, että DOVVN-ohjaussignaali kytketään pois päältä.
J 25
Kuviossa 5 on esitetty lohkokaavio keksinnön mukaisesta taajuussyntetisaattorista, joka taajuussyntetisaattori on edullisesti ; murtolukutaajuussyntetisaattori. Laite 500 käsittää jänniteohjatun oskillaattorin 501 (VCO) lähtösignaalin muodostamiseksi. Mainittu lähtösignaali on takaisinkytketty 30 jakajaan 506, joka jakaa signaalin sopivalla luvulla, kuten kokonais- tai murtoluvulla. Jakajan toimintoja ohjataan ohjausvälineillä 507. Jaettu signaali vastaanotetaan kuviossa 7 esitetyllä vaiheilmaisimella 700, joka vertaa jaetun ja takaisinkytketyn signaalin vaihetta referenssioskillaattorilta 502 vastaanotettuun 14 114886 vertailusignaalin vaiheeseen. Myös referenssioskillaattorilta lähtevä signaali voidaan jakaa jakajalla 508, jota jakajaa ohjataan ohjausvälineillä 509. Vaiheilmaisimelta lähtee ohjaussignaali kuviossa 8 esitetylle varauspumpulle 800, jossa muodostetaan virtapulssi, jonka suuruus vastaa ilmaistua vaihe-eroa.
5 Virtapulssi muunnetaan ohjausjännitteeksi silmukkasuodattimessa 505, josta mainittu ohjausjännite edelleen syötetään jänniteohjatulle oskillaattorille mainitun jänniteohjatun oskillaattorin toimintataajuuden ohjaamiseksi mainitun ohjausjännitteen avulla. Silmukkasuodattimen 505 tehtävänä on suodattaa vaiheilmaisimelta 700 tulevasta lähtösignaalista vaihtovirtakomponentit sekä 10 aikaansaada puhdas tasajännite jänniteohjatun oskillaattorin 501 ohjaukseen.
Referenssioskillaattori 502 muodostaa stabiilin taajuusreferenssin, jonka vaihetta vaiheilmaisin 700 vertailee VCO:lta saatavaan takaisinkytketyn signaalin vaiheeseen, ja tuottaa varauspumpun 800 ja silmukkasuodattimen 505 avulla 15 VCO:lle ohjausjännitteen joka on verrannollinen vaihe-eroon. Ohjausjännitteen avulla VCO muuttaa toimintataajuuttaan siihen suuntaan, jolla vaiheilmaisimeen tulevien signaalien vaihe-ero pienenee.
Kun vaihe-ero on ilmaistu, lähettää vaiheilmaisin 700 signaalin varauspumpulle 20 800, joka vasteena vastaanottamalleen signaalille muodostaa virtapulssin i, jonka • · kesto on sama kuin vertailtavien signaalien nousuajankohtien alkuhetkien välinen ;· aika. Virtapulssin polariteetti on positiivinen tai negatiivinen riippuen siitä kumpiko ' i signaaleista on toista edellä. Jos esimerkiksi referenssisignaali on VCO:n signaalia : i edellä (tai jäljessä) hetken t verran, lähettää vaiheilmaisin positiivisen (tai ,,,· 25 negatiivisen) virtapulssin, varauspumpulle. Normaalivarauspumppu vastaanottaa varauksen Q=+i*t (tai Q=-i*t), ja muodostaa positiivisen (tai negatiivisen) ;·* ohjausjännitteen +Vd (tai -Vd), ja ohjaa VCO:n taajuutta suuremmaksi (tai pienemmäksi) niin kauan, kunnes jakajan 506 lähtötaajuus tulee samaksi kuin : vertailutaajuus.
i 30
Kuviossa 6 on esitetty lohkokaavio keksinnön mukaisesta viestimestä. Viestin 600 . : käsittää antovälineet 611, sekä syöttövälineet 613, kuten kuviossa 6 on esitetty, informaation muodostamiseksi, jotka välineet edelleen käsittävät esimerkiksi 15 114886 näytön ja kaiuttimen, jonka avulla käyttäjä voi audiovisuaalisesti vastaanottaa informaatiota viestimen kautta tai syöttää tietoja viestimeen 600. Viestin voi lisäksi käsittää prosessorin 612 viestimen toimintojen suorittamiseksi ja muistin 616 esimerkiksi vastaanotetun tuotekoodin tilapäiseen tallentamiseen, välineet 614, 5 615 informaation vastaanottamiseksi, käsittäen edelleen yhden tai useamman lähetin-vastaanottimen 614 sekä yhden tai useamman antennin 615 langattomaan lyhyen kantaman radioviestintään, kuten Bluetooth viestintään, tai kommunikoimaan esimerkiksi matkaviestinverkon, kuten GSM- tai GPRS-matkaviestinverkon kanssa. Lisäksi viestin voi käsittää yhden tai useamman 10 sovelluksen 617 esimerkiksi palvelujen tai viestimen 600 toimintojen toteuttamiseksi.
Lisäksi viestin 600 käsittää jänniteohjatun oskillaattorin 601 (VCO) lähtösignaalin muodostamiseksi lähetinvastaanottimelle 614. Referenssioskillaattori 602 (Ref.
15 Osc) muodostaa vertailusignaalin, joka vertailusignaali voidaan jakaa jakajalla 608, jota jakajaa ohjataan ohjausvälineillä 609. Viestin käsittää kuviossa 7 esitetyn vaiheilmaisimen 700 (PFD), joka vertaa mainitun lähtösignaalin ja mainitun vertailusignaalin vaihe-eroa, joka vaihe-ero ilmaistaan jännitepulssina, joka vastaanotetaan kuviossa 8 esitetyssä varauspumppulaite 800, joka edelleen i 20 muuttaa jännitepulssin vakiovirtapulssiksi. Mainittu vakiovirtapulssi suodatetaan • silmukkasuodattimessa 605, joka silmukkasuodatin edelleen muuttaa :* vakiovirtapulssin varauksen jänniteohjatun oskillaattorin 601 ohjausjännitteeksi.
: Viestin 600 käsittää lisäksi jakajan 606 VCO:lta takaisinkytketyn signaalin : taajuuden jakamiseksi ja edelleen ohjaamiseksi vaiheilmaisimelle 700, ja 25 taajuuskontrolloijan 607 mainitun jakamisen toteuttamiseksi.
Kuviossa 7 on esitetty keksinnön erään toteutusmuodon mukainen vaiheilmaisin 700. Tulo PRCLK (viite 701) vastaanottaa referenssioskillaattorilta tulevan t t t vertailusignaalin ja tulo PVCLK (viite 702) vastaanottaa VCO:lta takaisinkytketyn ·' : 30 signaalin. Sekä vertailusignaali, että mainittu takaisinkytketty signaali ovat ! : edullisesti pulssimuotoisia signaaleja. Tulojen 701 ja 702 jälkeen on lyhyet : ‘ ; viivekomponentit (viitteet 703 ja 704), joiden tarkoituksena on estää vertailupulssin syntyminen UP- tai DOVVN-lähtöön (viitteet 730, 731) tilanteessa, jossa palataan 114P86 16 takaisin alueelle [-2π,2π]. Molemmissa tuloissa on samansuuruiset viiveet, joten ne eivät vaikuta normaalitoimintaan.
Viiveiden jälkeen seuraavat ensimmäiset D-kiikut (viitteet 705 ja 706). Kun niiden 5 kellotuloon (clock input) tulee pulssi, niiden ulostulo (UP, viite 730 / DOWN, viite 731) nousee ylös, koska niiden datatulot D ovat aina loogisessa ykkösessä. Näiden kiikkujen välissä olevan NAND-portin 707 ulostulo laskee nollaan, silloin kun molemmat UP ja DOWN signaalit ovat ylhäällä.
10 Tätä NAND-porttia 707 seuraa kaksi viivesolua (viitteet 708, 709), ne aikaansaavat viiveen, joka määrittelee minimileveyden vaiheilmaisimen ja varauspumpun lähtevälle pulssille. Viivesoluja seuraa kaksi AND-porttia (viitteet 710, 711). Nämä portit liittyvät paluuseen [-2π,2π] alueelle. Kun tämä paluu ei ole tapahtumassa, niiden B-tulot ovat ylhäällä, jolloin niiden A-tulot määrittelee suoraan niiden lähdön 15 Z tilan. Eli, kun viivesouluilta (viitteet 708, 709) tuleva nolla-pulssi saapuu näille AND-porteille (viitteet 710, 711), se menee suoraan läpi ja resetoi D-kiikut 705 ja 706.
Ensimmäisten D-kiikkujen 705 ja 706 ulostulot on kytketty myös OR-porttien ./ 20 (viitteet 712, 713) kautta seuraavien D-kiikkujen (viitteet 714, 715) data- : sisäänmenoihin. Näiden seuraavien kiikkujen kellosignaali tulee samasta lähteestä, kuin edellistenkin kiikkujen 705 ja 706. Kun ollaan alueella \-2π,2π\, : näiden kiikkujen (705, 706, 714, 715) ulostulot ovat nollassa, jolloin OR-porttien : ‘ (viitteet 712, 713) läpi menee suoraan edellisten kiikkujen 705, 706 tila.
25
Kun kiikkujen 714, 715 kellotuloon saapuu pulssi ja edellisen kiikun 705, 706 lähtö ·: (UP/DOWN) on ylhäällä, tarkoittaa se, että yhteen tuloon on saapunut kaksi pulssia peräkkäin ilman, että toiseen tuloon olisi tullut pulssia. Silloin näiden seuraavien kiikkujenkin lähtö (EXTUP/EXTDOWN) nousee ylös. Nyt näitä kiikkuja • : 30 edeltävien OR-porttien 712, 713 A-tulo on ylhäällä, jolloin kiikkujen 714, 715 datatulo on koko ajan ylhäällä. Tämä siksi, että kun ollaan alueella [2π,4π], / : edeltävien kiikkujen lähtö on kuitenkin tulopulssin tullessa normaalisti alhaalla 17 114886 resetoinnin vuoksi. Ilman OR-porttia 712, 713 näiden seuraavien kiikkujen 714, 715 lähdöt palaisivat nollaan, mitä ei haluta.
Näiden kakkoskiikkujen (714, 715) jälkeen on vielä kolmannet kiikut (viitteet 716, 5 717), jotka toimivat samalla tavoin, kuin kakkoskiikutkin. Ne havaitsevat, jos ylitetään vielä An. Tämä tapahtuu kun ensimmäisen kiikun 705 (vastaavasti 706) ja toisen kiikun 714 (vastaavasti 715) lähtö on ylhäällä ja tulee kellopulssi. AND-portti (718, 719) niiden edellä tunnistaa tilanteen, jossa edelliset kiikut ovat ylhäällä ja OR-portti (720, 721) tarvitaan samaan tarkoitukseen, kuin kakkoskiikkujenkin 10 tapauksessa. Niiden avulla lähtöpulssi 734, 735 (ORUP/ORDOWN) pysyy ylhäällä kunnes se erikseen resetoidaan.
Loput solut liittyvät resetointiin. Tässä piirissä paluu normaalialueelle [-2^,2^-] tapahtuu, kun palataan jonkun 2 ^-kerrannaisen alle. Eli, jos on ylitetty 2n ja 15 esimerkiksi EXTUP on ylhäällä, paluu normaaliin tapahtuu, jos VCO-pulssi saapuu ennen REF-pulssia. Tämä pätee myös jos on ylitetty An, 6/r tai Qn jne. Aina, jos vertailupulssien suunta vaihtuu, tarkoittaa se, että ollaan palattu jonkun 2n-kerrannaisen alle (tai jonkun -2 n -kerrannaisen ylle). Silloin tässä piiriratkaisussa palataan normaalialueelle [-2n,2n], : .: 20 Tämä vertailupulssien suunnan kääntyminen havaitaan, kun EXT-lähtö 732, 733 , i* (EXTUP/EXTDOWN) on ylhäällä, vastaava vertailulähtö 730, 731 (UP/DOWN) on alhaalla ja vastakkaiseen tuloon tulee kellopulssi. Eli jos EXTUP on ylhäällä, UP : * on alhaalla ja VCO-tuloon tulee pulssi, on suunta kääntynyt. Kakkoskiikkuja 25 seuraavat AND-portit (722, 723) havaitsevat, jos edeltävät kiikut ovat edellä kuvatuissa tiloissa. Resetointikiikkujen (724, 725) kellotulot on kytketty '· vastakkaisiin lähtöihin, kuin niitä edeltävien kiikkujen (705, 706 ja 714, 715).
Kiikkujen 724 ja 725 lähdöt ovat laajennetun toiminnan resetointipulsseja. Ne ensin invertoidaan, inverttereillä 726 ja 727 jotta saadaan oikea polariteetti. Sitten : 30 pulssit menevät kakkos- (714, 715) ja kolmoskiikkujen (716, 717) resetteihin sekä myös vastakkaisiin ykköskiikkuihin (705, 706) alussa mainittujen AND-porttien : (710, 711) kautta. Tämä vastakkainen ykköskiikku on resetoitava, koska siihen 18 114886 tullut pulssi hoiti resetoinnin, eli se poisti vastakkaisesta haarasta vakiovirran, jolloin ei tarvita enää vertailuvirtaa.
Piirissä on vielä yhdet viivesolut (728, 729), joihin pulssi tulee viimeisiltä 5 resetoivilta kiikuilta inverttereiden (726, 727) kautta ja kulkee edelleen resetoimaan nämä reset-kiikut. Tämä viive tarvitaan, jotta reset-pulssin pituus on riittävä resetoimaan myös reset-kiikut.
Kuviossa 8 on esitetty keksinnön mukainen varauspumppulaite 800.
10 Varauspumppulaite käsittää tulot 830, 831, 832, 833, 834 ja 835 virtapulssien vastaanottamiseksi vaiheilmaisimen 700 vastaavista lähdöistä 730, 731, 732, 733, 734 ja 735. Tulot 830 ja 834 on ohjattu OR-portin 802 tuloihin A ja B, ja mainitun portin lähtö Z on ohjattu varauspumpulle 804. Tulo 832 on ohjattu varauspumpulle 806, ja tulo 833 on ohjattu varauspumpulle 807. Tulot 831 ja 835 on ohjattu OR-15 portin 803 tuloihin A ja B, ja mainitun portin lähtö Z on ohjattu varauspumpulle 805.
Varauspumput 804 ja 805 muodostavat ohjausjännitteen VOUT vertailtavien signaalien välisen vaihe-eron ollessa 0-2^. Varauspumppu 804 muodostaa lähtöön VOUT 801 positiivisen ohjausjännitteen vasteena tulojen 830 tai 834 20 signaalille. Varauspumppu 805 muodostaa lähtöön VOUT 801 negatiivisen : ohjausjännitteen vasteena tulojen 831 tai 835 signaalille. Varauspumppu 806 f muodostaa lähtöön CPOUT 801 positiivisen ohjausjännitteen vasteena tulon 832 signaalille. Varauspumppu 807 muodostaa lähtöön VOUT 801 negatiivisen ohjausjännitteen vasteena tulon 833 signaalille.
25 Tässä on esitetty keksinnön toteutusta ja suoritusmuotoja esimerkkien avulla. Alan • :* ammattimiehelle on ilmeistä, ettei keksintö rajoitu edellä esitettyjen ’*··* suoritusmuotojen yksityiskohtiin ja että keksintö voidaan toteuttaa muussakin muodossa poikkeamatta keksinnön tunnusmerkeistä. Esitettyjä suoritusmuotoja : 30 tulisi pitää valaisevina, muttei rajoittavina. Siten keksinnön toteutus- ja käyttömahdollisuuksia rajoittavatkin ainoastaan oheistetut patenttivaatimukset.
.· Täten vaatimusten määrittelemät erilaiset keksinnön toteutusvaihtoehdot, myös ekvivalenttiset toteutukset kuuluvat keksinnön piiriin.

Claims (15)

19 114886
1. Menetelmä jakson menetysten vähentämiseksi taajuussyntetisaattorissa, joka taajuussyntetisaattori käsittää jänniteohjatun oskillaattorin lähtösignaalin taajuuden muodostamiseksi, jakajan mainitun lähtösignaalin jakamiseksi 5 vertailtavaksi signaalipulssiksi, vertailuoskillaattorin vertailusignaalipulssin muodostamiseksi, ja välineet ohjausjännitteen muodostamiseksi jänniteohjatulle oskillaattorille vasteena ilmaistulle vaihe-erolle, joka vaihe-ero on vertailtavan signaalipulssin ja vertailusignaalipulssin välinen vaihe-ero, ja menetelmä käsittää seuraavat vaiheet; 10 vastaanotetaan ensimmäinen ensimmäistä tyyppiä oleva signaalipulssi, joka ensimmäistä tyyppiä oleva signaalipulssi on joko mainittu vertailusignaalipulssi tai mainittu vertailtava signaalipulssi, vastaanotetaan toinen toista tyyppiä oleva signaalipulssi, joka toista tyyppiä oleva signaalipulssi on joko mainittu vertailusignaalipulssi tai mainittu 15 vertailtava signaalipulssi, mutta eri tyyppiä kuin mainittu ensimmäinen signaalipulssi, muodostetaan ohjausjännite jänniteohjatun oskillaattorin ohjaamiseksi vasteena mainitun ensimmäisen signaalipulssin ja mainitun toisen signaalipulssin väliselle vaihe-erolle, jonka vaihe-eron suuruus on välillä 0 - : : 20 2π , : i mainitun ensimmäisen signaalipulssin ja mainitun toisen signaalipulssin ; vastaanoton välisenä ajanhetkenä kasvatetaan ohjausjännitettä vakiosuuruisen jännitteen verran, vastaanotettaessa lisäksi kolmas signaalipulssi, joka on ensimmäistä tyyppiä oleva signaalipulssi, tunnettu siitä, että menetelmässä; 25 mainitun toisen signaalipulssin vastaanoton jälkeen, ennen neljännen signaalipulssin vastaanottoa, joka neljäs signaalipulssi on ensimmäistä tyyppiä, * >> · : mainittua ohjausjännitettä pienennetään mainitun vakiosuuruisen jännitteen verran, vastaanotettaessa ainakin yksi viides signaalipulssi, joka on mainittua toista tyyppiä. 30
2. Patenttivaatimuksen 1 mukainen menetelmä, tunnettu siitä, että menetelmässä : lisäksi mainitun ensimmäisen tyypin signaalipulssin ja mainitun toisen tyypin signaalipulssin vastaanoton välisenä ajanhetkenä vastaanotetaan lisäksi 114P86 20 ainakin yksi kuudes signaalipulssi, joka on mainittua ensimmäistä tyyppiä, ja ennen mainitun vakiosuuruisen jännitteen lisäämistä mainittuun ohjausjännitteeseen mainitun ohjausjännitteen arvo kasvatetaan maksimiarvoonsa, ja lisäksi kasvatetaan mainittua ohjausjännitettä 5 vakiosuuruisen jännitteen verran.
3. Patenttivaatimuksen 2 mukainen menetelmä, tunnettu siitä, että mainitun toisen signaalipulssin vastaanoton jälkeen, ennen mainitun neljännen signaalipulssin vastaanottoa, vastaanotetaan ainakin yksi seitsemäs 10 signaalipulssi, joka on mainittua toista tyyppiä, ja vähennetään mainitusta ohjausjännitteestä mainittu lisätty vakiosuuruinen jännite, ja muutetaan maksimiarvoinen jännite mainitusta vaihe-erosta riippuvaksi ohjausjännitteeksi.
4. Patenttivaatimuksen 3 mukainen menetelmä, tunnettu siitä, että mainittu 15 ohjausjännitteen maksimiarvo on vaihe-erolla 2 π muodostettavan ohjausjännitteen suuruinen.
5. Patenttivaatimuksen 4 mukainen menetelmä, tunnettu siitä, että mainittu vakiosuuruinen jännite on vaihe-erolla 2π muodostettavan ohjausjännitteen i 20 suuruinen. .· 6. Patenttivaatimuksen 5 mukainen menetelmä, tunnettu siitä, että mainittu ohjausjännitteen arvon muutos mainitun ohjausjännitteen maksimiarvoksi toteutetaan muuttamalla ohjausvirta vakiovirraksi. 25
7. Patenttivaatimuksen 6 mukainen menetelmä, tunnettu siitä, että mainittu Γ vakiojännitteen lisääminen toteutetaan lisäämällä mainittuun ohjausjännitteen · ’ muodostavaan ohjausvirtaan vakiovirta > > : 'i 30 8. Patenttivaatimuksen 7 mukainen menetelmä, tunnettu siitä, että mainittu vakiovirta on vaihe-erolla 2π muodostettavan ohjausvirran suuruinen. 21 114F?C
9. Laite (500) taajuushypyistä aiheutuvien jaksonmenetysten vähentämiseksi viestintälaitteessa (600), joka laite (500) käsittää jänniteohjatun oskillaattorin (501) lähtösignaalin taajuuden muodostamiseksi, jakajan (506) mainitun lähtösignaalin jakamiseksi vertailtavaksi signaalipulssiksi, vertailuoskillaattorin 5 (502) vertailusignaalipulssin muodostamiseksi, ja laite (700, 800) käsittää välineet (701-710, 730, 731, 830, 831, 801-805) ohjausjännitteen muodostamiseksi jänniteohjatulle oskillaattorille (510) vasteena ilmaistulle vaihe-erolle, joka vaihe-ero on vertailtavan signaalipulssin ja vertailusignaalipulssin välinen vaihe-ero, ja laite (700,800) käsittää; 10 vastaanottovälineet (701-711) ensimmäistä tyyppiä olevan ensimmäisen signaalipulssin vastaanottamiseksi, joka ensimmäinen signaalipulssi on joko mainittu vertailusignaalipulssi tai mainittu vertailtava signaalipulssi, vastaanottovälineet (701-711) toista tyyppiä olevan toisen signaalipulssin vastaanottamiseksi, joka toinen signaalipulssi on joko mainittu 15 vertailusignaalipulssi tai mainittu vertailtava signaalipulssi, mutta eri tyyppiä kuin mainittu ensimmäinen signaalipulssi, muodostusvälineet (730,731,830,831,801-805) ohjausjännitteen muodostamiseksi jänniteohjatun oskillaattorin (501) ohjaamiseksi vasteena mainitun ensimmäisen vastaanotetun ja mainitun toisen vastaanotetun 20 signaalipulssin väliselle vaihe-erolle, jonka vaihe-eron suuruus on välillä 0 - 2π , ; ,· lisäysvälineet (712-715,718,719,732,733,832,833,801,806,807) vakiosuuruisen :· jännitteen lisäämiseksi mainittuun ohjausjännitteeseen mainitun ensimmäisen i signaalipulssin ja mainitun toisen signaalipulssin vastaanoton välisenä '·' ajanhetkenä vastaanotettaessa lisäksi yksi kolmas signaalipulssi, joka on 25 mainittua ensimmäistä tyyppiä, tunnettu siitä, että laite (700,800) käsittää lisäksi; ΐ ‘ poistovälineet (712-715,718,719,732,733,832,833,801,806,807) mainitun vakiosuuruisen jännitteen vähentämiseksi mainitusta ohjausjännitteestä mainitun toisen signaalipulssin vastaanoton jälkeen, ennen neljännen ί 30 signaalipulssin vastaanottamista, joka on mainittua ensimmäistä tyyppiä, . vastaanotettaessa ainakin yksi viides signaalipulssi, joka on mainittua toista tyyppiä. 22 114886 10.Patenttivaatimuksen 9 mukainen laite, tunnettu siitä, että mainittu laite käsittää lisäksi; muuttamisvälineet mainitun ohjausjännitteen arvon kasvattamiseksi mainitun ohjausjännitteen maksimiarvoksi.
11. Patenttivaatimuksen 10 mukainen laite, tunnettu siitä, että mainitut muuttamisvälineet on toteutettu muuttamaan mainittu ohjausjännite mainitun ensimmäistä tyyppiä olevan signaalipulssin ja mainitun toista tyyppiä olevan signaalipulssin vastaanoton välisenä ajanhetkenä vastaanotettaessa lisäksi ainakin yksi kuudes signaalipulssi, joka on mainittua ensimmäistä tyyppiä. 10 ^.Patenttivaatimuksen 11 mukainen laite, tunnettu siitä, että mainitut muuttamisvälineet on lisäksi toteutettu kasvattamaan mainittua ohjausjännitettä mainitun vakiosuuruisen jännitteen verran.
13. Patenttivaatimuksen 9 mukainen laite, tunnettu siitä, että mainitut poistovälineet on lisäksi toteutettu vähentämään mainittu vakiosuuruinen jännite mainitusta ohjausjännitteestä sekä muuttamaan mainittu ohjausjännite mainitusta maksimiarvoisesta jännitteestä mainitusta vaihe-erosta riippuvaksi jännitteeksi. .· : 20 » * » : 14.Patenttivaatimusten 12 ja 13 mukainen laite, tunnettu siitä, että mainittu laite ·· on taajuussyntetisaattori. »* ·: 15.Langaton viestintälaite (600) käsittäen laitteen (500) taajuushypyistä i 25 aiheutuvien jaksonmenetysten vähentämiseksi mainitussa viestintälaitteessa (600), joka laite (500) käsittää jänniteohjatun oskillaattorin (501) lähtösignaalin ·’ taajuuden muodostamiseksi, jakajan (506) mainitun lähtösignaalin jakamiseksi vertailtavaksi signaalipulssiksi, vertailuoskillaattorin (502) vertailusignaalipulssin muodostamiseksi, ja laite (700, 800) käsittää välineet (701-710, 730, 731, 830, • i 30 831, 801-805) ohjausjännitteen muodostamiseksi jänniteohjatulle oskillaattorille ·, (510) vasteena ilmaistulle vaihe-erolle, joka vaihe-ero on vertailtavan signaalipulssin ja vertailusignaalipulssin välinen vaihe-ero, ja laite (700,800) käsittää; 23 114886 vastaanottovälineet (701-711) ensimmäisen signaalipulssin vastaanottamiseksi, joka ensimmäinen signaalipulssi on joko mainittu vertailusignaalipulssi tai mainittu vertailtava signaalipulssi, vastaanottovälineet (701-711) toisen signaalipulssin vastaanottamiseksi, 5 joka toinen signaalipulssi on joko mainittu vertailusignaalipulssi tai mainittu vertailtava signaalipulssi ja eri tyyppiä kuin mainittu ensimmäinen signaalipulssi, muodostusvälineet (730,731,830,831,801-805) ohjausjännitteen muodostamiseksi jänniteohjatun oskillaattorin (501) ohjaamiseksi vasteena mainitun ensimmäisen signaalipulssin ja mainitun toisen signaalipulssin väliselle 10 vaihe-erolle, jonka vaihe-eron suuruus on välillä 0 - 2π , lisäysvälineet (712-715,718,719,732,733,832,833,801,806,807) vakiosuuruisen jännitteen lisäämiseksi mainittuun ohjausjännitteeseen mainitun ensimmäisen signaalipulssin ja mainitun toisen signaalipulssin vastaanoton välisenä ajanhetkenä vastaanotettaessa lisäksi kolmas signaalipulssi, joka on 15 mainittua ensimmäistä tyyppiä, tunnettu siitä, että laite (700,800) käsittää lisäksi; poistovälineet (712-715,718,719,732,733,832,833,801,806,807) mainitun vakiosuuruisen jännitteen vähentämiseksi mainitusta ohjausjännitteestä mainitun toisen signaalipulssin vastaanoton jälkeen, ennen neljännen ,· 20 signaalipulssin vastaanottamista, joka on mainittua ensimmäistä tyyppiä, vastaanotettaessa ainakin yksi viides signaalipulssi, joka on mainittua toista !· tyyppiä. ' 5 S · > ( · ί I · - * > t i t * i ; · * · t » 24 1 1 4 8 8 6
FI20011422A 2001-06-29 2001-06-29 Menetelmä ja laite taajuussyntetisaattorin tehokkuuden parantamiseksi FI114886B (fi)

Priority Applications (6)

Application Number Priority Date Filing Date Title
FI20011422A FI114886B (fi) 2001-06-29 2001-06-29 Menetelmä ja laite taajuussyntetisaattorin tehokkuuden parantamiseksi
US10/150,600 US6853224B2 (en) 2001-06-29 2002-05-17 Method and device for improving efficiency of frequency synthesizer
EP02396109A EP1271787B1 (en) 2001-06-29 2002-07-01 Method and device for improving lock-in of a frequency synthesizer by reducing cycle slips
JP2002192255A JP4405711B2 (ja) 2001-06-29 2002-07-01 周波数シンセサイザのサイクル・スリップを低減する方法および装置
AT02396109T ATE304750T1 (de) 2001-06-29 2002-07-01 Verfahren und anordnung zur verbesserung des einrastens eines frequenzsynthetisierers durch reduzierung von zyklussprüngen
DE60206105T DE60206105T2 (de) 2001-06-29 2002-07-01 Verfahren und Anordnung zur Verbesserung des Einrastens eines Frequenzsynthetisierers durch Reduzierung von Zyklussprüngen

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI20011422A FI114886B (fi) 2001-06-29 2001-06-29 Menetelmä ja laite taajuussyntetisaattorin tehokkuuden parantamiseksi
FI20011422 2001-06-29

Publications (2)

Publication Number Publication Date
FI20011422A FI20011422A (fi) 2002-12-30
FI114886B true FI114886B (fi) 2005-01-14

Family

ID=8561551

Family Applications (1)

Application Number Title Priority Date Filing Date
FI20011422A FI114886B (fi) 2001-06-29 2001-06-29 Menetelmä ja laite taajuussyntetisaattorin tehokkuuden parantamiseksi

Country Status (6)

Country Link
US (1) US6853224B2 (fi)
EP (1) EP1271787B1 (fi)
JP (1) JP4405711B2 (fi)
AT (1) ATE304750T1 (fi)
DE (1) DE60206105T2 (fi)
FI (1) FI114886B (fi)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FI113817B (fi) * 2002-05-27 2004-06-15 Nokia Corp Parannettu piirijärjestely vaihelukoksi, vaihelukon toteuttava integroitupiiri, vaihelukkoa hyödyntävä menetelmä ja solukkoverkon päätelaite
KR100456476B1 (ko) * 2002-12-23 2004-11-09 한국전자통신연구원 주파수 호핑 시스템 및 그 방법
US7315601B2 (en) * 2003-03-13 2008-01-01 Texas Instruments Incorporated Low-noise sigma-delta frequency synthesizer
EP1803186A4 (en) * 2004-09-22 2008-09-24 Gct Semiconductor Inc DEVICE AND METHOD FOR OSCILLATING BROADBAND FREQUENCY
US7362185B1 (en) * 2005-01-27 2008-04-22 Cypress Semiconductor Corporation Analog based, state machine controlled, frequency smooth switching method for frequency timing generators
US8483985B2 (en) * 2007-01-05 2013-07-09 Qualcomm, Incorporated PLL loop bandwidth calibration
US8284822B2 (en) * 2007-02-27 2012-10-09 Broadcom Corporation Method and system for utilizing direct digital frequency synthesis to process signals in multi-band applications
US7826550B2 (en) * 2007-02-28 2010-11-02 Broadcom Corp. Method and system for a high-precision frequency generator using a direct digital frequency synthesizer for transmitters and receivers
US8116387B2 (en) * 2007-03-01 2012-02-14 Broadcom Corporation Method and system for a digital polar transmitter

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2174855B (en) 1985-04-29 1989-08-23 Fluke Mfg Co John Wide range digital phase/frequency detector
US4902920A (en) * 1988-09-26 1990-02-20 General Signal Corporation Extended range phase detector
US4952889A (en) * 1989-04-28 1990-08-28 Motorola, Inc. Loop filter modulated synthesizer
US5055803A (en) * 1990-12-14 1991-10-08 Motorola, Inc. Parameter tolerant PLL synthesizer
US5952853A (en) 1997-12-23 1999-09-14 Hewlett-Packard Company Method for extending the output range of pulse-width based phase detectors
US6329847B1 (en) * 1998-09-29 2001-12-11 U.S. Phillips Corporation Radio device including a frequency synthesizer and phase discriminator for such a device
DE19859515C1 (de) * 1998-12-22 2000-04-20 Siemens Ag Digitaler Phasen-Frequenz-Detektor
US6100721A (en) 1999-02-01 2000-08-08 Motorola, Inc. Circuit and method of extending the linear range of a phase frequency detector
US6265902B1 (en) * 1999-11-02 2001-07-24 Ericsson Inc. Slip-detecting phase detector and method for improving phase-lock loop lock time

Also Published As

Publication number Publication date
DE60206105D1 (de) 2006-01-26
ATE304750T1 (de) 2005-09-15
EP1271787A3 (en) 2003-01-08
US20030001681A1 (en) 2003-01-02
JP2003101410A (ja) 2003-04-04
JP4405711B2 (ja) 2010-01-27
FI20011422A (fi) 2002-12-30
EP1271787A2 (en) 2003-01-02
DE60206105T2 (de) 2006-03-23
US6853224B2 (en) 2005-02-08
EP1271787B1 (en) 2005-09-14

Similar Documents

Publication Publication Date Title
US6580329B2 (en) PLL bandwidth switching
KR100418236B1 (ko) 위상 동기 루프
US6704383B2 (en) Sample and hold type fractional-N frequency synthesizer
US6147561A (en) Phase/frequency detector with time-delayed inputs in a charge pump based phase locked loop and a method for enhancing the phase locked loop gain
US7579886B2 (en) Phase locked loop with adaptive phase error compensation
US20100214031A1 (en) Spectrum spread clock generation device
US20100183109A1 (en) Phase locked loop capable of fast locking
US20100127739A1 (en) Spread spectrum control pll circuit and its start-up method
US8008955B2 (en) Semiconductor device
EP1374404B1 (en) Phase locked loop with a linear phase detector
FI114886B (fi) Menetelmä ja laite taajuussyntetisaattorin tehokkuuden parantamiseksi
EP1371167B1 (en) Fractional-n frequency synthesizer with fractional compensation method
JP2000151396A (ja) 周波数ステアリングを伴う位相検出器
US6943598B2 (en) Reduced-size integrated phase-locked loop
US6864729B2 (en) Mode switching method for PLL circuit and mode control circuit for PLL circuit
US7295824B2 (en) Frequency multiplier pre-stage for fractional-N phase-locked loops
CN116671019A (zh) 无反馈分频器的低功率小数模拟pll
JP2002519904A (ja) 位相ロック・ループのループ・フィルタ用充電ポンプ・ステアリング・システム及び方法
US20030085743A1 (en) Phase locked loop circuit
US7471127B2 (en) Linear charge pump for fractional synthesis using an auxiliary charge pump
US20240187005A1 (en) Maintaining phase coherence for a fractional-n pll
JPH10126263A (ja) 周波数シンセサイザ装置
Charles et al. A 360/spl deg/extended range phase detector for type-I PLLs
JPH11195982A (ja) Pll回路
Sun et al. A spur-reduction technique in a fully integrated cmos frequency synthesizer for 5-ghz wlan soc

Legal Events

Date Code Title Description
FG Patent granted

Ref document number: 114886

Country of ref document: FI