FI107479B - Askelohjattu taajuussyntetisaattori - Google Patents
Askelohjattu taajuussyntetisaattori Download PDFInfo
- Publication number
- FI107479B FI107479B FI973248A FI973248A FI107479B FI 107479 B FI107479 B FI 107479B FI 973248 A FI973248 A FI 973248A FI 973248 A FI973248 A FI 973248A FI 107479 B FI107479 B FI 107479B
- Authority
- FI
- Finland
- Prior art keywords
- frequency
- signal
- synthesizer
- phase
- output signal
- Prior art date
Links
- 238000000034 method Methods 0.000 claims description 11
- 238000006243 chemical reaction Methods 0.000 claims description 2
- 238000005192 partition Methods 0.000 description 3
- 230000010355 oscillation Effects 0.000 description 2
- 238000001228 spectrum Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/183—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
- H03L7/185—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using a mixer in the loop
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
107479
Askelohjattu taajuussyntetisaattori
Keksinnön tausta
Keksinnön kohteena on taajuussyntetisaattori, jonka ulostulosignaalin taajuutta voidaan ohjata, ja joka käsittää suoran digitaalisen syntetisaatto-5 rin, jonka ulostulosignaali on kytketty vaihelukitun silmukan sisäänmenoon.
Keksinnön tausta
Taajuussyntetisaattori on elektroniikassa yleinen komponentti, jonka avulla synnytetään eri taajuuden omaavia signaaleita esimerkiksi radiolähetti-missä tai -vastaanottimissa. Taajuussyntetisaattori on yleisesti toteutettu vai-10 helukitun silmukan avulla. Eräs tunnettu taajuussyntetisaattorin toteutustapa on esitetty kuviossa 1. Taajuussyntetisaattori käsittää suoran digitaalisen syntetisaattorin 100, jonka ulostulo 106 on kytketty vaihelukitun silmukan 102 sisäänmenoon. Suoralle digitaaliselle syntetisaattorille tulee ohjaussignaali 104, joka kertoo, mitä taajuutta syntetisaattorin tulee generoida.
15 Suora digitaalinen syntetisaattori kykenee vaihtamaan ulostulotaa- juuttaan erittäin nopeasti. Tyypillinen vaihtoarvo on alle 1 ps, mutta sen kehittämä signaali käsittää usein kohinaa ja häiriöitä tietoliikennesovelluksia ajatellen. Edelleen nykyteknologialla digitaalisella syntetisaattorilla voidaan saada aikaan kohtuullisin kustannuksin ainoastaan suhteellisen matalia taajuuksia 20 (noin 100 MHz). Tästä syystä digitaalisen syntetisaattorin lisäksi käytetään sarjaankytkennässä olevaa vaihelukittua silmukkaa. Vaihelukitun silmukan teh-tävänä on parantaa taajuussyntetisaattorin spektriä ja siirtää digitaalisen syn- • · tetisaattorin taajuus jollekin toiselle, usein korkeammalle taajuudelle. Vaihelu-kittu silmukka parantaa taajuussyntetisaattorin spektriä silmukkasuodattimen • · · 25 ansiosta ja sen avulla taajuussyntetisaattorin ulostulosignaalin taajuus voidaan • · ” * siirtää halutulle taajuusalueelle.
• ·
Vaihelukitun silmukan ongelmana on se, että vaihdettaessa ulostu- • · · ’·* * lotaajuutta silmukka on hidas ja on usein vaikeaa löytää sopivaa kompromissia vaihelukitun silmukan asettumisajan ja kohinan ja häiriöiden vaimentamisen •••***: 30 välillä.
Yllä mainitun ongelman ratkaisemiseksi on kehitetty joitain ratkai-suja. Eräs tunnettu menetelmä on kasvattaa vaihelukitun silmukan kaistanle-veyttä silloin, kun silmukka tahdistuu uuteen taajuuteen. Tällaisessa ratkaisus- • · sa vaadittava kaksinopeuksinen silmukkasuodatin on vaikea mitoittaa ja tar-35 vittavista kytkimistä johtuvat häiriöpiikit aiheuttavat häiriöitä. Kun kaistanleveys « « 2 107479 vaihtuu, kytkimet aiheuttavat varauksen silmukkasuodattimen kondensaatto-reihin. Tästä aiheutuu jänniteaskel jänniteohjatun oskillaattorin ulostuloon, joka hitaaseen toimintamuotoon siirtyneessä vaihelukitussa silmukassa vaimenee hyvin hitaasti.
5 Eräässä tunnetussa ratkaisussa käytetään kahta vaiheilmaisinta ja kahta erinopeuksista silmukkasuodatinta rinnakkain. Nopeampaa silmukkaa käytetään vain, kun vaihe-ero on suuri eli tahdistumisvaiheen alussa. Hitaampaa silmukkaa käytetään, kun vaihe-ero on pieni, eli tahdistumisvaiheen lopussa ja tahdistumisen tapahduttua. Tällaista menetelmää on kuvattu viittees-10 sä US 5142246. Tämän menetelmän haittapuolena on se, että ylimääräisiä komponentteja tarvitaan runsaasti, jolloin toteutuksesta tulee kallis.
Eräässä toisessa tunnetussa ratkaisussa säädetään vaihelukitun silmukan yhtä tai useampaa jakosuhdetta tahdistumisen aikana siten, että yksi tai useampi vaihelukitun silmukan siirtofunktion navoista kompensoituu ja tä-15 ten asettumisaika lyhenee ilman, että silmukkasuodattimen kaistanleveys kasvaa. Tällaista menetelmää on kuvattu viitteessä US 5371480. Yksinkertaistaen sanottuna äkillistä taajuusaskelta, mikä näkyy silmukan vaiheilmaisimen si-säänmenossa, esivääristetään, jotta saataisiin silmukan ulostulotaajuudessa äkillinen muutos. Jotta tämä menetelmä toimisi tehokkaasti, eli esivääristyksel-20 lä olisi riittävä resoluutio, täytyy vaihelukitun silmukan jakokertoimien olla suhteellisen suuria. Tavallisissa vaihelukituissa silmukoissa tämä ei olekaan ongelma, mutta käytettäessä suoria digitaalisia syntetisaattoreita vaihelukittujen . , silmukoiden yhteydessä suuri taajuusresoluutio saavutetaan digitaalisessa « « syntetisaattorissa eikä vaihelukitussa silmukassa. Vaihelukittu silmukka suun-25 nitellaan näissä tapauksissa yleensä suurille nopeuksille, jotta digitaalisen • · syntetisaattorin suurta kytkentänopeutta voitaisiin hyödyntää. Joissain tapauk- • · · sissa digitaalista syntetisaattoria käytetään myös vaihemodulaattorina. Tällöin-kin vaihelukitun silmukan tulee olla nopea, jotta vaihemodulaatio ei säröytyisi. Jotta vaihelukitun silmukan vaihekohina olisi niin pieni kuin mahdollista no-30 peudesta huolimatta jakokertoimet valitaan pieniksi. Tästä syystä itse vaihelu-kitun silmukan taajuusresoluutio ei ole riittävän suuri napojen kompensointia ,···, varten.
I I « ··· Keksinnön lyhyt selostus
Keksinnön tavoitteena on siten kehittää taajuussyntetisaattori ja ’ . 35 menetelmä taajuussyntetisaattorin ohjaamiseksi siten, että yllä mainitut ongel- . mat saadaan ratkaistua. Tämä saavutetaan johdannossa esitetyn tyyppisellä • · 107479 3 taajuussyntetisaattorilla, jolle on tunnusomaista, että suora digitaalinen syntetisaattori käsittää välineet ohjata suoran digitaalisen syntetisaattorin taajuus ensimmäisestä taajuudesta toiseen taajuuteen ennalta määrättyjen taajuusas-kelien mukaisesti.
5 Keksinnön kohteena on myös menetelmä taajuussyntetisaattorin ohjaamiseksi, joka käsittää ensimmäisen taajuuden muodostamisen suoran digitaalisen syntetisaattorin avulla, ja toisen taajuuden muodostaminen vaihelukitun silmukan avulla, ja joka ensimmäinen taajuus on vaihelukitun silmukan sisäänmenosignaalina, ja joka toisen taajuuden omaava vaihelukitun silmukan 10 ulostulosignaali on taajuussyntetisaattorin ulostulosignaali. Keksinnön mukaiselle menetelmälle on tunnusomaista, että vaihdettaessa toisen taajuuden suuruutta suoraa digitaalista syntetisaattoria ohjataan siten, että ensimmäinen taajuus muuttuu askelmaisesti halutun ennalta määrätyn vasteen mukaisesti.
Keksinnön edulliset suoritusmuodot ovat epäitsenäisten patentti-15 vaatimusten kohteena.
Keksintö perustuu siihen, että vaihelukitun silmukan sisäänmenossa olevan signaalin taajuuden muuttuessa muutosaskelta esivääristetään silmukan askelvasteen kompensoimiseksi. Tämä esivääristys tapahtuu suoraa digitaalista syntetisaattoria ohjaamalla.
20 Keksinnön mukaisella taajuussyntetisaattorilla saavutetaan useita etuja. Esivääristämällä vaihelukitun silmukan sisäänmenossa olevan signaalin taajuutta silmukan asettumisaika lyhenee kaistanleveyden kuitenkaan muuttu- . . matta. Myöskään laitteen analoginen rakenne ei monimutkaistu. Edelleen, • · ***** koska vääristys tapahtuu suoran digitaalisen syntetisaattorin avulla, riittävä ...i 25 taajuusresoluutio saavutetaan ilman suuria jakokertoimia vaihelukitussa silmu- • · *·.*·: kassa. Alhaiset jakokertoimet pienentävät vaihekohinaa.
·· · • ♦ · • ♦ ··. Kuvioiden lyhyt selostus • · ♦
Keksintöä selostetaan nyt lähemmin edullisten suoritusmuotojen yhteydessä, viitaten oheisiin piirroksiin, joista: < ; 30 kuvio 1 esittää jo selostettua tunnetun tekniikan mukaista ratkaisua, kuvio 2 esittää esimerkkiä keksinnön mukaisen taajuussyntetisaat- . · · ·;·* torin rakenteesta, *:* kuvio 3 esittää askelvastetta, :*’*: kuvio 4 esittää toista esimerkkiä keksinnön mukaisen taajuussynte- * #: 35 tisaattorin rakenteesta ja • · « « 4 107479 kuvio 5 havainnollistaa kolmatta esimerkkiä keksinnön mukaisen taajuussyntetisaattorin rakenteesta.
Keksinnön yksityiskohtainen selostus
Tarkastellaan seuraavaksi kuviossa 2 esitettyä keksinnön erään 5 edullisen toteutusmuodon mukaista taajuussyntetisaattoria. Keksinnön mukainen taajuussyntetisaattori käsittää suoran digitaalisen syntetisaattorin 100 sekä vaihelukitun silmukan 102 sarjaankytkennässä. Suora digitaalinen syntetisaattori 100 käsittää varsinaisen syntetisaattorilohkon 200, joka generoi haluttua taajuutta digitaalisessa muodossa. Syntetisaattorilohko 200 voidaan toteutit) taa tunnetuilla tavoilla. Syntetisaattorilohkolle tulee sisäänmenona signaali oskillaattorilta tai vastaavalta taajuuslähteeltä 202. Suora digitaalinen syntetisaattori 100 käsittää edelleen ohjausvälineet 204, jotka ohjaavat syntetisaattorilohkon 200 toimintaa. Ohjausvälineet voidaan toteuttaa esimerkiksi prosessorin avulla. Ohjausvälineille tulee sisäänmenona tieto 104, joka kertoo, mitä taa-15 juutta syntetisaattorin tulee generoida. Toisena sisäänmenona 206 on haluttu askelvaste suoran digitaalisen syntetisaattorin 100 lähdössä. Tätä selostetaan enemmän tuonnempana. Koska syntetisaattorilohkon 200 generoima signaali on digitaalisessa muodossa, suora digitaalinen syntetisaattori käsittää edelleen digitaali/analogiamuuntimen. D/A-muuntimen ulostulosignaali viedään 20 suodattimelle 212, jossa suodatetaan tarpeettomat harmoniset signaalit pois. Suodattimelta 212 signaali fDDS 106 viedään vaihelukitulle silmukalle 102.
Vaihelukittu silmukka 102 käsittää taajuusjakajan 214, joka jakaa v.: signaalin jakoluvulla R referenssisignaalin 224 aikaansaamiseksi. Referenssi- jt;j1 signaali 224 viedään vaiheilmaisimelle 216. Vaiheilmaisin vertaa referenssisig- 25 naalia 224 toisen taajuusjakajan 222 ulostulosignaaliin 228. Vertailun tulokse- *'·1: na vaiheilmaisimen ulostulossa on vaiheilmaisimen sisäänmenosignaalien vai- • · · _ he-erolle vasteelleen virhesignaali 226, joka viedään suodattimelle 218. Suo- !·:·. datuksen jälkeen virhesignaali viedään jänniteohjatulle oskillaattorille 220, joka • ♦ · virhesignaalille vasteellisena generoi ulostulosignaalin fvco 108. Ulostulosig- 30 naali viedään myös toiselle taajuusjakajalle 222, joka jakaa signaalin jakoluvul- *..1 la N. Taajuusjakajassa jaettu signaali 228 viedään toisena sisäänmenona vai- • · ·♦/ heilmaisimelle, kuten yllä on kuvattu. Taajuussyntetisaattorin ulostulosignaali ·:· fvco 108 on siis ylläesitetyssä ratkaisussa muotoa •»»♦
N
: : f _ — f • · · ‘VCO DDS · « » ♦ 1 · · • · « 5 107479
Taajuussyntetisaattorin ulostulosignaalin fvco 108 taajuuden vaihto tapahtuu ohjaamalla suoraa digitaalista syntetisaattoria. Ohjaus tapahtuu signaalin 104 avulla, jossa kerrotaan ohjausvälineille 204 taajuus tai kanavanu-mero, jolle syntetisaattorin taajuuden tulisi siirtyä. Keksinnön mukaisessa rat-5 kaisussa ohjausvälineille annetaan sisäänmenona myös askelvaste, jonka kautta haluttuun taajuuteen siirrytään. Tunnetun tekniikan mukaisissa ratkaisuissa uuteen taajuuteen on siirrytty yhdellä askeleella. Keksinnön mukaisessa ratkaisussa uuteen taajuuteen siirrytään usean pienen askelen kautta, jolloin vaihelukitun silmukan asettumisaikaa voidaan lyhentää.
10 Kuviossa 3 havainnollistetaan esimerkinomaisesti askelvasteen muotoa. Kuvion vaaka-akselilla on aika ja pystyakselilla suoran digitaalisen syntetisaattorin ulostulotaajuus fDDS. Taajuus siirretään ensimmäiseltä taajuudelta f, toiselle taajuudelle f2 usean pienen askelen kautta siten, että muodostuu kuviossa yhtenäisellä viivalla 300 esitetyn mukainen värähtelykuvio. Tällä 15 pyritään siis kumoamaan vaihelukitun silmukan värähtely, joka on kuviossa esitetyn katkoviivan 302 muotoa.
Tarkastellaan seuraavaksi kuviossa 4 esitettyä keksinnön erään toisen edullisen toteutusmuodon mukaista taajuussyntetisaattoria. Keksinnön mukainen taajuussyntetisaattori käsittää, kuten edellä, suoran digitaalisen syn-20 tetisaattorin 100 sekä vaihelukitun silmukan 102 sarjaankytkennässä. Suoran digitaalisen syntetisaattorin 100 rakenne on aiemmin kuvatun kaltainen, eli se käsittää varsinaisen syntetisaattorilohkon 200, oskillaattorin tai vastaavan taa-juuslähteen 202 ja ohjausvälineet 204, jotka ohjaavat syntetisaattorilohkon 200 v.‘ toimintaa. Ohjausvälineille tulee sisäänmenona tieto 104, joka kertoo, mitä « 25 taajuutta syntetisaattorin tulee generoida. Toisena sisäänmenona 206 on ha-*·**·: luttu askelvaste suoran digitaalisen syntetisaattorin 100 lähdössä. Suora digi- taalinen syntetisaattori käsittää edelleen D/A-muuntimen 210 sekä suodatti-men 212. Syntetisaattorin ulostulosignaali fDDS 106 viedään vaihelukitulle sil-mukaile 102.
• · · 30 Vaihelukittu silmukka 102 käsittää paikallisoskillaattorin 400, joka generoi haluttua taajuutta ή.ο 402. Paikallisoskillaattorin ulostulosignaali 402 viedään sekoittajalle 404, jossa fL0 ja suoran digitaalisen syntetisaattorin ulos-·;’ tulosignaali fDDS kerrotaan keskenään, jolloin saadaan aikaan taajuusmuunnos.
Kerrottu signaali 406 viedään edelleen suodattimelle 410, joka suodattaa epä-35 toivotut taajuudet signaalista päästäen lävitse yleensä vain joko fL0 + fD0S - tai fL0- fDDS- taajuuden. Suodattimen ulostulossignaali viedään edelleen ensim- ♦ ♦ » » _ 107479 6 maiselle taajuusjakajalle 214, joka jakaa signaalin jakoluvulla R referenssisig-naalin 224 aikaansaamiseksi. Referenssisignaali 224 viedään vaiheilmaisimel-le 216. Vaiheilmaisin vertaa referenssisignaalia 224 toisen taajuusjakajan 222 ulostulosignaaliin 228. Vertailun tuloksena vaiheilmaisimen ulostulossa on vai-5 heilmaisimen sisäänmenosignaalien vaihe-erolle vasteellinen virhesignaali 226, joka viedään suodattimelle 218. Suodatuksen jälkeen virhesignaali viedään jänniteohjatulle oskillaattorille 220, joka virhesignaalille vasteellisena generoi ulostulosignaalin fvco 108. Ulostulosignaali viedään myös toiselle taajuusjakajalle 222, joka jakaa signaalin jakoluvulla N. Taajuusjakajassa jaettu 10 signaali 228 viedään toisena sisäänmenona vaiheilmaisimelle, kuten yllä on kuvattu. Taajuussyntetisaattorin ulostulosignaali fvco 108 on siis ylläesitetyssä
ratkaisussa muotoa N
^VCO = R ^-0 - ^DDs) ·
Tarkastellaan seuraavaksi kuviossa 5 esitettyä keksinnön erään toils sen edullisen toteutusmuodon mukaista taajuussyntetisaattoria. Keksinnön mukainen taajuussyntetisaattori käsittää tässäkin tapauksessa suoran digitaalisen syntetisaattorin 100 sekä vaihelukitun silmukan 102 sarjaankytkennässä. Suoran digitaalisen syntetisaattorin 100 rakenne on aiemmin kuvatun kaltainen, eli se käsittää varsinaisen syntetisaattorilohkon 200, oskillaattorin tai vas-20 taavan taajuuslähteen 202 ja ohjausvälineet 204, jotka ohjaavat syntetisaattorilohkon 200 toimintaa. Ohjausvälineille tulee sisäänmenona tieto 104, joka ·.·. kertoo, mitä taajuutta syntetisaattorin tulee generoida. Toisena sisäänmenona • · · * 206 on haluttu askelvaste suoran digitaalisen syntetisaattorin 100 lähdössä. Suora digitaalinen syntetisaattori käsittää edelleen D/A-muuntimen 210 sekä · · */· 25 suodattimen 212. Syntetisaattorin ulostulosignaali fDDS 106 viedään vaiheluki- :· ·' tulle silmukalle 102.
« · : **· Vaihelukittu silmukka 102 käsittää taajuusjakajan 214, joka jakaa • · · : signaalin jakoluvulla R referenssisignaalin 224 aikaansaamiseksi. Referenssi- signaali 224 viedään vaiheilmaisimelle 216. Vaiheilmaisin vertaa referenssi-·:··: 30 signaalia 224 toisen taajuusjakajan 222 ulostulosignaaliin 228. Vertailun tulok- ·*“: sena vaiheilmaisimen ulostulossa on vaiheilmaisimen sisäänmenosignaalien vaihe-erolle vasteellinen virhesignaali 226, joka viedään suodattimelle 218.
• · · ·;;; Suodatuksen jälkeen virhesignaali viedään jänniteohjatulle oskillaattorille 220, « · '·*·* joka virhesignaalille vasteellisena generoi ulostulosignaalin fvco 108.
·:··: 35 Vaihelukittu silmukka 102 käsittää edelleen paikallisoskillaattorin 500, joka generoi haluttua taajuutta fL0 502. Paikallisoskillaattorin ulostulosig- 7 107479 naali 502 ja jänniteohjatun oskillaattorin ulostulosignaali 108 viedään sekoittajalle 504, jossa fL0 ja jänniteohjatun oskillaattorin ulostulosignaali fvc0 kerrotaan keskenään, jolloin saadaan aikaan haluttu taajuusmuunnos. Kerrottu signaali 506 viedään edelleen suodattimelle 508, jossa harmoniset taajuudet poiste-5 taan signaalista. Suodattimen ulostulossignaali 510 on nyt muotoa |fvco- fLOl» ja se viedään toiselle taajuusjakajalle 222, joka jakaa signaalin jakoluvulla N. Taajuusjakajassa jaettu signaali 228 viedään toisena sisäänmenona vaiheil-maisimelle 216. Taajuussyntetisaattorin ulostulosignaali fvco 108 on yllä esitetyssä ratkaisussa muotoa
N
10 'VCO ~ 'LO - [^ 'DDS ·
Yllä esitetyt toteutusvaihtoehdot ovat vain esimerkkejä. Keksinnön mukaista ideaa eli muutosaskelen esivääristystä vaihelukitun silmukan si-säänmenossa olevan signaalin taajuuden muuttuessa voidaan soveltaa monenlaisissa taajuussyntetisaattoreissa, jotka käsittävät suoran digitaalisen syn-15 tetisaattorin ja vaihelukitun silmukan. Näin ollen vaikka keksintöä on edellä selostettu viitaten oheisten piirustusten mukaisiin esimerkkeihin, on selvää, ettei keksintö ole rajoittunut niihin, vaan sitä voidaan muunnella monin tavoin oheisten patenttivaatimusten esittämän keksinnöllisen ajatuksen puitteissa.
♦ 1 » · « m • · · ··»· • · ♦ · · • ·· • · • · · » ( · • · • « · ♦ 1 • · ♦ · · • · « • · · « · · * · • · · » · a • · · « · Φ « • « • · a * « · • ·
Claims (7)
1. Taajuussyntetisaattori, jonka ulostulosignaalin taajuutta voidaan ohjata, ja joka käsittää suoran digitaalisen syntetisaattorin (100), jonka ulostulosignaali on kytketty vaihelukitun silmukan (102) sisäänmenoon, tunnettu 5 siitä, että suora digitaalinen syntetisaattori (100) käsittää välineet (204) ohjata suoran digitaalisen syntetisaattorin taajuus ensimmäisestä taajuudesta toiseen taajuuteen ennalta määrättyjen taajuusaskelien mukaisesti.
2. Patenttivaatimuksen 1 mukainen taajuussyntetisaattori, tunnettu siitä, että taajuussyntetisaattori käsittää digitaalisen syntetisaattorin 10 (200), jonka ulostulosignaalin taajuutta välineet (204) ohjaavat, digitaa-li/analogiamuuntimen (210), jonka ulostuloon on toiminnallisesti kytketty sig-naalikomponentteja poistava suodatin (212), ensimmäisen taajuusjakajan (214) referenssisignaalin (224) tuottamiseksi, vaiheilmaisimen (216) virhesig-naalin tuottamiseksi referenssisignaalin ja toisen signaalin (228) perusteella, 15 virhesignaalista signaalikomponentteja poistavan suodattimen (218), jännite-ohjatun oskillaattorin (220), joka on vasteellinen suodatetulle virhesignaalille ja toisen taajuusjakajan, joka jakaa oskillaattorin ulostulosignaalin (108) ja jonka ulostulossa on toinen signaali (228).
3. Patenttivaatimuksen 2 mukainen taajuussyntetisaattori, t u n -20 nettu siitä, että taajuussyntetisaattori käsittää oskillaattorin (400) paikallis- taajuuden (402) generoimiseksi ja sekoittajan (404), jolla suoran digitaalisen *.·. syntetisaattorin ulostulosignaali (106) kerrotaan paikallistaajuudella (402) ja \j, jonka ulostulosignaali (406) on toiminnallisesti kytketty vaihelukitun silmukan (102) sisäänmenoon suodattimen (408) kautta. .* .* 25
4. Patenttivaatimuksen 2 mukainen taajuussyntetisaattori, t u n - • · · ·* nettu siitä, että taajuussyntetisaattori käsittää oskillaattorin (500) paikallis- • ” taajuuden (502) generoimiseksi ja sekoittajan (504), jolla jänniteohjatun oskil- • · · V · laattorin (220) ulostulosignaali (108) kerrotaan paikallistaajuudella (502) ja jon ka ulostulosignaali (506) on toiminnallisesti kytketty toisen kertojan (220) si-*:*·: 30 säänmenoon suodattimen (508) kautta.
·***: 5. Menetelmä taajuussyntetisaattorin ohjaamiseksi, joka käsittää *. ensimmäisen taajuuden muodostamisen suoran digitaalisen synte- tisaattorin (100) avulla, ja ’·;·* toisen taajuuden muodostaminen vaihelukitun silmukan (102) avul- *:**: 35 la, ja joka ensimmäinen taajuus on vaihelukitun silmukan (102) sisäänmeno- ««»*· • ♦ 9 107479 signaalina, ja joka toisen taajuuden omaava vaihelukitun silmukan ulostulosignaali on taajuussyntetisaattorin ulostulosignaali, tunnettu siitä, että vaihdettaessa toisen taajuuden suuruutta suoraa digitaalista syntetisaattoria (100) ohjataan siten, että ensimmäinen taajuus muuttuu askelmai-5 sesti halutun ennalta määrätyn vasteen mukaisesti.
3 107479
6. Patenttivaatimuksen 5 mukainen menetelmä, tunnettu siitä, että ensimmäisen taajuuden omaava signaali muodostetaan digitaalisessa syntetisaattorissa (200), ja että signaali muutetaan analogiseen muotoon, ja että signaalista suodatetaan signaalikomponentteja, ja että digitaalista synteti- 10 saattoria ohjataan ohjausvälineillä (206) ohjausvälineiden sisäänmenossa olevaan taajuuteen (104) ohjausvälineiden toisessa sisäänmenossa olevan askel-vasteen (206) mukaisesti.
7. Patenttivaatimuksen 5 mukainen menetelmä, tunnettu siitä, että vaihelukitussa silmukassa (102) signaalille suoritetaan taajuusmuunnos 15 kertomalla signaali paikallisoskillaattorissa (400, 500) muodostetulla taajuudella. • · • · • · « · • · · « · « • · 1« · • · · « · • · · • * • · • · « • · · « · * • « · «.···· • · • · · • · 0 0 0 0 0 0 0 0 0 · 0 0 0 9 · 0 • * 10 107479
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI973248A FI107479B (fi) | 1997-08-06 | 1997-08-06 | Askelohjattu taajuussyntetisaattori |
EP98937582A EP1002368A1 (en) | 1997-08-06 | 1998-08-04 | Step-controlled frequency synthesizer |
JP2000506725A JP2001512948A (ja) | 1997-08-06 | 1998-08-04 | 段階制御型周波数合成装置 |
PCT/FI1998/000612 WO1999008383A1 (fi) | 1997-08-06 | 1998-08-04 | Step-controlled frequency sythesizer |
CN98807872A CN1265786A (zh) | 1997-08-06 | 1998-08-04 | 步控频率合成器 |
AU86324/98A AU743930B2 (en) | 1997-08-06 | 1998-08-04 | Step-controlled frequency synthesizer |
NO20000574A NO20000574D0 (no) | 1997-08-06 | 2000-02-04 | Trinnstyrt frekvens-syntetisator |
US09/497,991 US6239660B1 (en) | 1997-08-06 | 2000-02-04 | Step-controlled frequency synthesizer |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI973248A FI107479B (fi) | 1997-08-06 | 1997-08-06 | Askelohjattu taajuussyntetisaattori |
FI973248 | 1997-08-06 |
Publications (3)
Publication Number | Publication Date |
---|---|
FI973248A0 FI973248A0 (fi) | 1997-08-06 |
FI973248A FI973248A (fi) | 1999-02-07 |
FI107479B true FI107479B (fi) | 2001-08-15 |
Family
ID=8549323
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI973248A FI107479B (fi) | 1997-08-06 | 1997-08-06 | Askelohjattu taajuussyntetisaattori |
Country Status (8)
Country | Link |
---|---|
US (1) | US6239660B1 (fi) |
EP (1) | EP1002368A1 (fi) |
JP (1) | JP2001512948A (fi) |
CN (1) | CN1265786A (fi) |
AU (1) | AU743930B2 (fi) |
FI (1) | FI107479B (fi) |
NO (1) | NO20000574D0 (fi) |
WO (1) | WO1999008383A1 (fi) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7213257B1 (en) * | 1999-09-15 | 2007-05-01 | Trilithic, Inc. | Determining phase linearity in CATV distribution systems |
AU1526001A (en) * | 1999-11-12 | 2001-05-30 | Nokia Corporation | Arrangement and method for implementing transmitter unit of digital data transmission system |
US6493410B1 (en) * | 1999-11-19 | 2002-12-10 | Shiron Satellite Communications (1996) Ltd. | Wide band high resolution synthesizer |
US6707857B1 (en) | 2000-07-14 | 2004-03-16 | Ericsson Inc. | Reference signal pre-distortion for transmitter with frequency synthesizer based phase encoding |
WO2002007333A2 (en) * | 2000-07-14 | 2002-01-24 | Ericsson Inc. | Phase modulator using a frequency synthesizer |
US6707343B2 (en) * | 2001-07-31 | 2004-03-16 | Intel Corporation | Frequency synthesis apparatus, systems, and methods |
US7095819B2 (en) * | 2001-12-26 | 2006-08-22 | Texas Instruments Incorporated | Direct modulation architecture for amplitude and phase modulated signals in multi-mode signal transmission |
FR2848038B1 (fr) | 2002-11-29 | 2005-12-02 | Thales Sa | Dispositif et procede de synthese de frequence a grande purete spectrale |
US7593695B2 (en) * | 2005-03-15 | 2009-09-22 | Broadcom Corporation | RF transceiver incorporating dual-use PLL frequency synthesizer |
US7502602B2 (en) * | 2005-07-19 | 2009-03-10 | Intel Corporation | Method and apparatus to compensate loop error of phase locked loop |
US20090206892A1 (en) * | 2008-02-15 | 2009-08-20 | Tektronix, Inc. | Phase-Locked Loop System and Method |
US8619932B2 (en) | 2010-09-15 | 2013-12-31 | Mediatek Inc. | Signal transmission system with clock signal generator configured for generating clock signal having stepwise/smooth frequency transition and related signal transmission method thereof |
CN104467820A (zh) * | 2013-09-18 | 2015-03-25 | 上海联影医疗科技有限公司 | 多通道信号输出电路 |
US10598764B2 (en) * | 2017-10-30 | 2020-03-24 | Yekutiel Josefsberg | Radar target detection and imaging system for autonomous vehicles with ultra-low phase noise frequency synthesizer |
US10205457B1 (en) * | 2018-06-01 | 2019-02-12 | Yekutiel Josefsberg | RADAR target detection system for autonomous vehicles with ultra lowphase noise frequency synthesizer |
US10404261B1 (en) * | 2018-06-01 | 2019-09-03 | Yekutiel Josefsberg | Radar target detection system for autonomous vehicles with ultra low phase noise frequency synthesizer |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3902132A (en) * | 1973-02-05 | 1975-08-26 | Fluke Mfg Co John | Closed loop variable frequency signal generator |
US4320357A (en) * | 1978-11-13 | 1982-03-16 | Wulfsberg Paul G | VHF-FM Frequency synthesizer |
US5028887A (en) * | 1989-08-31 | 1991-07-02 | Qualcomm, Inc. | Direct digital synthesizer driven phase lock loop frequency synthesizer with hard limiter |
US4965533A (en) * | 1989-08-31 | 1990-10-23 | Qualcomm, Inc. | Direct digital synthesizer driven phase lock loop frequency synthesizer |
US5130671A (en) | 1990-12-26 | 1992-07-14 | Hughes Aircraft Company | Phase-locked loop frequency tracking device including a direct digital synthesizer |
US5142246A (en) | 1991-06-19 | 1992-08-25 | Telefonaktiebolaget L M Ericsson | Multi-loop controlled VCO |
JP2545008B2 (ja) | 1991-11-21 | 1996-10-16 | ソニー・テクトロニクス株式会社 | 可変周波数信号発生方法 |
JP2885560B2 (ja) | 1992-01-30 | 1999-04-26 | 三菱電機株式会社 | 周波数シンセサイザの制御方式 |
US5371480A (en) | 1992-12-04 | 1994-12-06 | Telefonaktiebolaget L M Ericsson | Step controlled signal generator |
DE4320087C1 (de) * | 1993-06-17 | 1994-08-18 | Katek Kabel Kommunikations Anl | Steuergenerator mit Phasenregelschleife |
JPH0918336A (ja) * | 1995-06-26 | 1997-01-17 | Yaesu Musen Co Ltd | Pll回路制御方式 |
JP3317837B2 (ja) * | 1996-02-29 | 2002-08-26 | 日本電気株式会社 | Pll回路 |
JP3395529B2 (ja) * | 1996-06-28 | 2003-04-14 | 三菱電機株式会社 | 周波数シンセサイザ |
-
1997
- 1997-08-06 FI FI973248A patent/FI107479B/fi active
-
1998
- 1998-08-04 CN CN98807872A patent/CN1265786A/zh active Pending
- 1998-08-04 WO PCT/FI1998/000612 patent/WO1999008383A1/fi not_active Application Discontinuation
- 1998-08-04 JP JP2000506725A patent/JP2001512948A/ja active Pending
- 1998-08-04 AU AU86324/98A patent/AU743930B2/en not_active Withdrawn - After Issue
- 1998-08-04 EP EP98937582A patent/EP1002368A1/en not_active Withdrawn
-
2000
- 2000-02-04 NO NO20000574A patent/NO20000574D0/no not_active Application Discontinuation
- 2000-02-04 US US09/497,991 patent/US6239660B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
AU743930B2 (en) | 2002-02-07 |
AU8632498A (en) | 1999-03-01 |
EP1002368A1 (en) | 2000-05-24 |
NO20000574L (no) | 2000-02-04 |
CN1265786A (zh) | 2000-09-06 |
JP2001512948A (ja) | 2001-08-28 |
FI973248A0 (fi) | 1997-08-06 |
FI973248A (fi) | 1999-02-07 |
WO1999008383A1 (fi) | 1999-02-18 |
US6239660B1 (en) | 2001-05-29 |
NO20000574D0 (no) | 2000-02-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FI107479B (fi) | Askelohjattu taajuussyntetisaattori | |
US6463112B1 (en) | Phase locked-loop using sub-sampling | |
US6249189B1 (en) | Frequency synthesizer accomplished by using multiphase reference signal source | |
JP3082860B2 (ja) | 音声/データ通信システム用分数分周合成器 | |
EP0538903B1 (en) | Frequency synthesis using frequency controlled carrier modulated with PLL feedback signal | |
FI107480B (fi) | Leveäkaistainen taajuussyntetisaattori taajuuden nopeaa uudelleenviritystä varten | |
WO2019125869A1 (en) | Method and circuits for fine-controlled phase/frequency offsets in phase-locked loops | |
SE515879C2 (sv) | Fraktional-N-syntes med serierekombination utnyttjande flera ackumulatorer | |
JPH06334559A (ja) | ディジタル方式無線電話機 | |
US5831481A (en) | Phase lock loop circuit having a broad loop band and small step frequency | |
RU2668737C1 (ru) | Делитель частоты, схема автоматической фазовой подстройки частоты, приёмопередатчик, радиостанция и способ частотного разделения | |
WO1998036491A1 (en) | Voltage controlled ring oscillator frequency multiplier | |
US6188288B1 (en) | Fully integrated digital frequency synthesizer | |
WO2001091299A2 (en) | Pll for synthesizing frequencies having rational relationships with a reference frequency | |
US7356111B1 (en) | Apparatus and method for fractional frequency division using multi-phase output VCO | |
AU639850B2 (en) | Parameter tolerant pll synthesizer | |
KR20050012499A (ko) | Dds를 이용한 클럭 발생 장치 | |
CN115940938A (zh) | 一种低相位噪声快速宽带扫频频率源 | |
CN110429935B (zh) | 一种切频锁相回路及其所运用的算法 | |
JPS61265923A (ja) | 周波数シンセサイザのチヤンネル化を助長するための電子回路装置 | |
IL139305A (en) | Wide band high resolution synthesizer | |
JPH0548453A (ja) | 周波数シンセサイザ | |
JPH0832350A (ja) | 周波数シンセサイザ | |
JP3797791B2 (ja) | Pllシンセサイザ発振器 | |
Sumi et al. | Dead-zone-less PLL frequency synthesizer by hybrid phase detectors |