EP0316607B1 - Monolithisch integrierbarer Phasenschieber-VCO - Google Patents
Monolithisch integrierbarer Phasenschieber-VCO Download PDFInfo
- Publication number
- EP0316607B1 EP0316607B1 EP88117481A EP88117481A EP0316607B1 EP 0316607 B1 EP0316607 B1 EP 0316607B1 EP 88117481 A EP88117481 A EP 88117481A EP 88117481 A EP88117481 A EP 88117481A EP 0316607 B1 EP0316607 B1 EP 0316607B1
- Authority
- EP
- European Patent Office
- Prior art keywords
- input
- transistor
- signal
- output
- phase shifter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000008878 coupling Effects 0.000 claims description 9
- 238000010168 coupling process Methods 0.000 claims description 9
- 238000005859 coupling reaction Methods 0.000 claims description 9
- 230000003321 amplification Effects 0.000 claims description 4
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 4
- 230000010363 phase shift Effects 0.000 description 5
- 230000003111 delayed effect Effects 0.000 description 4
- 230000001934 delay Effects 0.000 description 2
- 230000001419 dependent effect Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 108010014173 Factor X Proteins 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/03—Astable circuits
- H03K3/0315—Ring oscillators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0995—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
Definitions
- the invention relates to a monolithically integrable phase shifter oscillator with a voltage-dependent frequency according to the preamble of claim 1.
- phase shift oscillators are known in which the output signal of an adder arrangement with a negative sign is applied to two networks arranged in parallel and differing in terms of their runtime and their frequency behavior the inputs of said adding arrangement is fed back, the frequency of such oscillators being able to be varied by varying the weighting factors of the signals passing through the different networks.
- a monolithically integrable adder arrangement in which the weighting factors of the two input signals can be changed in opposite directions, in particular, by means of a control voltage is described in US Pat. No. 3,452,289 dated June 24, 1969.
- This is an amplifier arrangement consisting of a constant current source, a lower differential amplifier pair with a first and a second transistor, the emitter connections of these two transistors being connected together and connected to the said constant current source and the base connections of this first and second transistor each forming a control signal input , from a first upper differential amplifier pair with a third and a fourth transistor, the emitter connections of this third and fourth transistor being connected together and connected to the collector connection of the first transistor, the base connection of this third transistor having a first non-inverting signal input and the base terminal of the fourth transistor forms a first inverting signal input, from a second upper differential amplifier pair with a fifth and a sixth transistor, the emitter terminals of these fifth and sixth transistors being connected together and connected to the collector terminal of the second transistor, the base terminal
- 3,452,289 is connected to a first RC element and the output signal delayed by this first RC element this output is connected via a resistance circuit to the second non-inverting input without further delay and via a second RC element which delays the signal to the first non-inverting input of the circuit that a control signal input for varying the oscillator frequency is supplied with a tuning voltage, the inverting signal inputs to the reference potential are switched and the other control signal input is supplied with a constant potential.
- the maximum VCO frequency is achieved by maximum weighting of the feedback signal delayed by the second RC element and by minimum weighting of the feedback signal not delayed by the resistor network.
- the minimum VCO frequency requires a correspondingly opposite distribution of the weight factors.
- An oscillator described in the article by Ryan is characterized by a small usable variation range of the tuning voltage and, moreover, the output frequency change is linearly dependent on the tuning voltage change only in a relatively small range. If the VCO frequency is plotted against the tuning voltage in an orthogonal coordinate system, a frequency-tuning voltage characteristic curve is obtained for a described oscillator according to Ryan's article mentioned above, which is linear within a relatively small frequency range, this linear range also has a rather high slope.
- the object of the invention is to provide a monolithically integrable oscillator with a voltage-controllable frequency, the output frequency of which depends linearly on the tuning voltage over the widest possible range, the width of the tuning voltage range corresponding to this frequency range being able to be predetermined.
- phase-shift oscillator with a voltage-controllable output frequency consisting of basic circuits GS1, GS2, GS3 ..., each basic circuit having a symmetrical first input a, a *, a symmetrical second input b, b *, a control input S1, a reference input S2 and a symmetrical signal output c, c * has been provided, the first input a, a * of each basic circuit forming the input of a symmetrical timing element ZG, the output of this timing element ZG being connected to the symmetrical first input of an amplifier adder circuit is, the symmetrical second input b, b * of each basic circuit GS1, GS2, ...
- the reference input S2 of each basic circuit GS1, ... can be acted upon with a reference potential and the control input S1 each basic circuit GS1, GS2, ... for varying the ratio of the between the first E input of the amplifier adder circuit and its output effective amplification can be applied to a tuning potential between the second input of the amplifier adder circuit and its output effective amplification, the phase shift oscillator consisting of at least two basic circuits GS1, GS3, the first non-inverting input a and the first inverting one Input a * of each basic circuit is connected to the two signal outputs c, c * of another basic circuit in such a way that exactly one signal output pair c, c * is assigned to each of said input pairs a, a *, the first non-inverting input a having the non-inverted one Output signal leading signal output c and the first inverting input a * is interconnected with the corresponding signal output c * leading the non-inverted output
- phase shifter oscillator and the signal output c * of the first basic circuit GS1 carrying the inverted output signal to the first non-inverting input a the last basic circuit GS3 and to the second non-inverting input b of all the basic circuits GS1, GS2, ... forming the phase shifter oscillator, the first control inputs S1 of all basic circuits GS1, GS2, ... being connected together and having a tuning potential Ua applied to them , with the reference input S2 of each basic circuit GS1, GS2, ... having a reference potential Ur1, Ur2, ... and at least one signal output c, c * of at least one basic circuit GS1, GS2, ... as the signal output of the phase shifter Oscillator is provided.
- An advantage of an oscillator according to the invention is that the circuit can be fully integrated with a large bandwidth.
- each basic circuit GS1, GS2, GS3 having a first non-inverting input a and a first inverting one Input a *, a second non-inverting input b, a second inverting input b *, a first control input S1, a reference input S2, a signal output c carrying the non-inverted output signal and an output c * carrying the non-inverting signal, the first non-inverting input being provided a forms the first input of a symmetrical timing element ZG and the first inverting input a * forms the second input of this timing element ZG, a first output of this timing element ZG with the base connection of a first transistor T1 and a second output of this timing element ZG with the base connection of a second transistor T2 is connected, the emitter connection of the first transistor T1 being connected together with the emitter connection of the second transistor
- the emitter connection of the third transistor T3 being connected to a second supply potential V2 via a first constant current source I1, whereby the emitter connection of the fifth transistor T5 is connected via a coupling resistor Rk to the emitter connection of the sixth transistor T6 and the emitter connection of the sixth transistor T6 is connected to the second supply potential (V2) via a second constant current source I2.
- a differential amplifier is provided as the timing element ZG, which delays the input signal by its signal delay constant.
- the base terminal of a seventh transistor T7 forms one input and the base terminal of an eighth transistor T8 forms the other input of the timing element ZG.
- the emitter connections of the seventh and eighth transistors T7, T8 are connected together via a third constant current source I3 to a supply potential, in particular to the second supply potential V2.
- the collector of the seventh transistor T7 is connected via a third resistor R3 and the collector of the eighth transistor T8 via a fourth resistor R4 to another supply potential, in particular the first supply potential V1, and each of these collectors forms a signal output of the timing element ZG.
- the signal outputs of the timing element ZG can in particular be loaded by capacitors arranged in parallel with the respective load, and in particular a timing element ZG can be constructed from a plurality of timing elements of the type described, which are connected in series.
- the timing element ZG can be constructed from any delay circuit, for example an RC combination.
- the constant current sources I1, I2, I3, which can have any structure, are shown as transistor circuits, the base of the respective transistor being supplied with a constant potential, the collector of the respective transistor forming the current input of the respective current source and the emitter of the each transistor is connected via a resistor to the current output of the respective current source.
- one of the basic circuits (GS1, ...) of an oscillator can be followed by a symmetrical comparator amplifier (A), for example a differential amplifier operating in switching mode.
- A symmetrical comparator amplifier
- the tuning voltage Ua in the circuit shown in FIG. 1 is large against all reference voltages Ur1, Ur2, ...., then in each of the basic circuits GS1, GS2, ... is the weight factor X 1 of the signal fed to the first input a, a * , which is delayed by a timer ZG, large against the weight factor X2 of the signal fed to the second input b, b *.
- the ring signal propagation time T n in the oscillator is at a maximum, which leads to a minimum VCO frequency.
- the change in the weight factor coefficient X as a function of the tuning voltage Ua can be influenced by the coupling resistance Rk.
- FIG. 2 shows the relationship between the tuning potential Ua and the output frequency f VCO , as achieved with a circuit according to FIG. 1 by the selection of special values of the reference potentials Ur1, Ur2 and Ur3 and special resistance values for the coupling resistances Rk of the basic circuits GS1, GS2 and GS3 can be.
- the slope of the frequency tuning potential characteristic curve is constant over a wide frequency range.
- the broken lines each indicate the characteristic curve curve that would occur if the oscillator consisted of only one of the basic circuits GS1, GS2 or GS3.
- the reference potentials Ur1, Ur2, ... which are provided to act on the respective reference input S2 of the individual basic circuits GS1, GS2, ..., are expediently chosen so that the maximum control voltage (Ua - Ur1) max of the linear range of the frequency Tuning voltage characteristic curve of the first basic circuit GS1 is almost equal to the minimum control voltage (Ua - Ur2) min of the linear range of the frequency tuning voltage characteristic curve of the second basic circuit GS2 and that the characteristic curves of any further basic circuits GS3, ... change in the same way into one linear frequency tuning potential characteristic of the overall oscillator.
- FIG. 3 shows a special embodiment of an oscillator according to the invention, with which the frequency range of the oscillator can be shifted towards low frequencies for given basic circuits, the signal propagation times of which are technological and cannot be varied within wide ranges.
- the principle underlying the functioning of the circuit shown in FIG. 3, to reduce the oscillator frequency by connecting several oscillator stages in series to form a multi-stage phase shift oscillator, can be found in the above-mentioned book by JL Stewart "Theory and Design of Electronic Networks", Hopkins Union, Stuttgart, 1958 Pages 379 and 380 described and shown using the example of a three-stage phase shift oscillator in tube technology.
- a particular advantage of such circuits when using identical oscillator stages is that an output signal of the same frequency can be tapped at the output of each oscillator stage, these output signals being in a fixed phase relationship to one another. If, for example, n is the number of identical oscillator stages connected in series, the output signal of an oscillator stage is shifted in phase by 180 ° / n to that of the preceding and that of the subsequent stage. The output signal is then shifted in phase by 180 ° + 180 ° / n or 180 ° -180 ° / n to the inverted output signals of oscillator stages.
- phase shifter oscillator consisting of phase shifter oscillators according to one of claims 1, 2, 3 or 4, wherein at least two phase shifter oscillators according to one of claims 1, 2, 3 or 4 form a ring oscillator such that the Signal output c, c * of the first basic circuit GS1 of a phase shifter oscillator according to one of claims 1, 2, 3 or 4 with the symmetrical first input a, a * one another phase shifter oscillator according to one of claims 1, 2, 3 or 4 and also connected to the symmetrical second signal input b, b * of all basic circuits GS1, GS2, ...
- the signal output c * carrying the inverted output signal is connected to the non-inverting inputs a, b and the signal output c carrying the non-inverted output signal is connected to the inverting inputs a *, b * and the signal outputs of the individual basic circuits GS1, GS2, .. are each provided for providing phase-shifted output signals of the phase shifter oscillator.
Landscapes
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
- Die Erfindung betrifft einen monolithisch integrierbaren Phasenschieber-Oszillator mit spannungsabhängiger Frequenz nach dem Oberbegriff des Patentanspruches 1.
- Aus dem Buch von J.L. Stewart, "Theorie und Entwurf elektrischer Netzwerke", Kapitel 13, insbesondere den Seiten 387 und 388 sind Phasenschieber-Oszillatoren bekannt, bei denen das Ausgangssignal einer Addieranordnung mit negativem Vorzeichen über zwei parallel angeordnete, sich in ihrer Laufzeit bzw. ihrem Frequenzverhalten unterscheidende Netzwerke an die Eingänge besagter Addieranordnung rückgekoppelt ist, wobei durch Variation der Gewichtsfaktoren der die unterschiedlichen Netzwerke durchlaufenden Signale die Frequenz solcher Oszillatoren verändert werden kann.
- Eine monolithisch integrierbare Addieranordnung, bei der durch eine Steuerspannung die Gewichtsfaktoren der beiden Eingangssignale insbesondere entgegengesetzt verändert werden können, wird in der US-Patentschrift 3 452 289 vom 24.06.1969 beschrieben. Hierbei handelt es sich um eine Verstärkeranordnung, bestehend aus einer Konstantstromquelle, einem unteren Differenzverstärkerpaar mit einem ersten und einem zweiten Transistor, wobei die Emitteranschlüsse dieser beiden Transistoren zusammengeschaltet und mit der besagten Konstantstromquelle verbunden sind und die Basisanschlüsse dieses ersten und zweiten Transistors je einen Steuersignaleingang bilden, aus einem ersten oberen Differenzverstärkerpaar mit einem dritten und einem vierten Transistor, wobei die Emitteranschlüsse dieses dritten und vierten Transistors zusammengeschaltet und mit dem Kollektoranschluß des ersten Transistors verbunden sind, der Basisanschluß dieses dritten Transistors einen ersten nichtinvertierenden Signaleingang und der Basisanschluß des vierten Transistors einen ersten invertierenden Signaleingang bildet, aus einem zweiten oberen Differenzverstärkerpaar mit einem fünften und einem sechten Transistor, wobei die Emitteranschlüsse dieses fünften und sechsten Transistors zusammengeschaltet und mit dem Kollektoranschluß des zweiten Transistors verbunden sind, der Basisanschluß dieses fünften Transistors einen zweiten nichtinvertierenden und der Basisanschluß des sechsten Transistors einen zweiten invertierenden Eingang bildet, wobei der Kollektoranschluß des dritten Transistors mit dem Kollektoranschluß des fünften Transistors zusammengeschaltet ist und beide einen ersten Signalausgang bilden, wobei der Kollektoranschluß des vierten Transistors mit dem Kollektoranschluß des sechsten Transistors zusammengeschaltet ist und beide einen zweiten Signalausgang bilden, wobei das Signal dieses zweiten Signalausganges invers zum Signal des ersten Signalausganges ist und die beiden Signalausgänge an einer Ausgangsschaltung angeschlossen sind.
- Schaltkreise mit einstellbaren Verzögerungszeiten sind im Dokument IBM Technical Disclosure Bulletin, Band 16, Nr. 11, April 1974, Seiten 3498 bis 3500 beschrieben.
- In einem Artikel von C.R. Ryan, "Applications of a four-quadrant multiplayer", der in der Zeitschrift "IEEE journal of solid-state circuits¨ vom Februar 1970 auf den Seiten 45 bis 48 veröffentlicht worden ist, wird ein Oszillator mit spannungssteuerbarer Frequenz (voltage controlled oszillator VCO) zur Erzeugung unsymmetrischer Ausgangssignale gezeigt, der dadurch realisiert wird, daß ein Ausgang der oben beschriebenen, der US-Patentschrift 3 452 289 entnommenen Schaltung an ein erstes RC-Glied angeschlossen ist und das durch dieses erste RC-Glied verzögerte Ausgangssignal dieses Ausganges über eine Widerstandsschaltung ohne weitere Verzögerung an den zweiten nichtinvertierenden Eingang und über ein zweites, das Signal verzögerndes RC-Glied an den ersten nichtinvertierenden Eingang der Schaltung geschaltet ist, daß ein Steuersignaleingang zur Variation der Oszillatorfrequenz mit einer Abstimmspannung beaufschlagt wird, die invertierenden Signaleingänge an das Bezugspotential geschaltet sind und der andere Steuersignaleingang mit einem konstanten Potential beaufschlagt wird.
- Je größer in solchen Schaltungen die Zeitkonstante des ersten RC-Gliedes gewählt wird, desto niedriger ist die Frequenz des entsprechenden Oszillators. Wird auf diese Weise die Oszillatorfrequenz herabgesetzt, so ist das Verhältnis der maximalen VCO-Frequenz zur über die Steuersignaleingänge einstellbaren minimalen VCO-Frequenz bei abgesehen vom ersten RC-Glied gleicher Oszillatorschaltung für die niedrigere maximale VCO-Frequenz geringer als für die einer kleineren Zeitkonstanten des ersten RC-Gliedes entsprechenden höhere maximale VCO-Frequenz. Die maximale VCO-Frequenz wird durch maximale Gewichtung des durch das zweite RC-Glied verzögerten rückgekoppelten Signales und durch minimale Gewichtung des durch das Widerstandsnetzwerk nicht verzögerten rückgekoppelten Signales erreicht. Die minimale VCO-Frequenz erfordert eine entsprechend entgegengesetzte Verteilung der Gewichtsfaktoren. Die Widerstände und die Kapazitäten der in der in dem oben beschriebenen Artikel von C. R. Ryan gezeigten Schaltung vorgesehenen RC-Glieder und des Widerstandsnetzwerkes erfordern bei monolithischer Integration der Schaltung eine große Chip-Fläche, so daß diese Schaltung nicht sinnvoll vollständig monolithisch integrierbar ist.
- Ein in dem Artikel von Ryan beschriebener Oszillator zeichnet sich durch einen kleinen nutzbaren Variationsbereich der Abstimmspannung aus und außerdem ist die Ausgangsfrequenzänderung nur in einem relativ kleinen Bereich linear von der Abstimmspannungsänderung abhängig. Trägt man in einem orthogonalen Koordinatensystem die VCO-Frequenz über der Abstimmspannung auf, so erhält man also für einen beschriebenen Oszillator gemäß dem oben erwähnten Artikel von Ryan eine Frequenz-Abstimmspannungs-Kennlinie, die innerhalb eines relativ geringen Frequenzbereichs linear ist, wobei dieser lineare Bereich außerdem eine recht hohe Steilheit aufweist.
- In vielen Anwendungsfällen, insbesondere beim Einsatz in breitbandigen PLL-Schaltungen ist jedoch ein linearer Zusammenhang zwischen der Abstimmspannung und der VCO-Frequenz über einen größeren Frequenzbereich erforderlich. Außerdem ist ein möglichst flacher Verlauf der Frequenz-Abstimmspannungs-Kennlinie mit einem möglichst großen Spannungs-Variationsbereich des linearen Abschnittes der Frequenz-Abstimmspannungs-Kennlinie von Vorteil, weil dann unerwünschte Abstimmspannungsschwankungen, wie z. B. Rauschen, die VCO-Frequenz nicht zu sehr beeinflussen. Ein Abflachen dieser Kennlinie kann in oben beschriebenen Schaltungen der US-PS 3 452 289 durch Stromgegenkopplung des unteren Differenzverstärkers erreicht werden.
- In dem Buch von Tietze/Schenk, "Halbleiter-Schaltungstechnik", 7. Auflage, 1985 wird auf Seite 337 in Abbildung 12.38 das Schaltbild eines Vierquadranten-Steilheitsmultiplizierers gezeigt. Hierbei handelt es sich, abgesehen von einer zusätzlichen Schaltgruppe, um eine Schaltung, wie sie oben beschrieben aus der US-PS 3 452 289 bekannt ist, wobei der oben beschriebene erste und zweite Signaleingang zu einem Signaleingang zusammengefaßt sind und wobei die besagte Stromgegenkopplung dadurch erreicht wird, daß anstelle der an die Emitteranschlüsse der beiden Transistoren des unteren Differenzverstärkertransistorpaares angeschlossenen Konstantstromquelle für jeden dieser Emitteranschlüsse eine gesonderte Konstantstromquelle vorgesehen ist und die Emitteranschlüsse nicht unmittelbar sondern über einen Koppelwiderstand miteinander verbunden sind.
- Aufgabe der Erfindung ist die Bereitstellung eines monolithisch integrierbaren Oszillators mit spannungssteuerbarer Frequenz, dessen Ausgangsfrequenz über einen möglichst weiten Bereich linear von der Abstimmspannung abhängt, wobei die Breite des diesem Frequenzbereich entsprechenden Abstimmspannungsbereiches vorgegeben werden kann.
- Diese Aufgabe wird erfindungsgemäß durch eine Schaltungsanordnung nach dem Patentanspruch 1 gelöst.
- Besonders günstige Ausgestaltungsformen sind Gegenstand von Unteransprüchen.
- Der Gegenstand der Erfindung wird nachfolgend anhand von Ausführungsbeispielen und den FIG 1 bis 3 näher erläutert.
- FIG 1
- zeigt eine spezielle Ausführungsform des Gegenstandes des Patentanspruches 1, die aus drei Grundschaltungen GS1, GS2, GS3 aufgebaut ist.
- FIG 2
- zeigt den für Breitband-PLL-Schaltungen anzustrebenden Frequenz-Abstimmspannungszusammenhang, wie er mit Hilfe von Schaltungen nach FIG 1 durch entsprechende Abstufung der drei Referenzspannung Uref1, Uref2, Uref3 und der Koppelwiderstände Rk der drei Grundschaltung GS1, GS2 und GS3 erreicht werden kann.
- FIG 3
- zeigt eine Ausführungsform eines erfindungsgemäßen Oszillators, die den Betrieb bei niedrigeren Frequenzen ermöglicht, ohne den relativen Stellbereich zu verkleinern und die außerdem Ausgangssignale der gleichen Frequenz verschiedener, fester Phasenlagen bereitstellt.
- FIG 1 zeigt in einer speziellen Ausführungsform einen Phasenschieber-Oszillator mit spannungssteuerbarer Ausgangsfrequenz, bestehend aus Grundschaltungen GS1, GS2, GS3..., wobei jede Grundschaltung einen symmetrischen ersten Eingang a, a*, einen symmetrischen zweiten Eingang b, b*, einen Steuereingang S1, einen Referenzeingang S2 und einen symmetrischen Signalausgang c, c* vorgesehen hat, wobei der erste Eingang a, a* jeder Grundschaltung den Eingang eines symmetrischen Zeitgliedes ZG bildet, wobei der Ausgang dieses Zeitgliedes ZG mit dem symmetrischen ersten Eingang einer Verstärker-Addiererschaltung verbunden ist, wobei der symmetrische zweite Eingang b, b* jeder Grundschaltung GS1, GS2,... den zweiten Eingang dieser Verstärker-Addiererschaltung bildet, wobei der Referenzeingang S2 jeder Grundschaltung GS1, ... mit einem Referenzpotential beaufschlagbar ist und wobei der Steuereingang S1 jeder Grundschaltung GS1, GS2, ... zur Variation des Verhältnisses der zwischen dem ersten Eingang der Verstärker-Addiererschaltung und ihrem Ausgang wirksamen Verstärkung zu der zwischen dem zweiten Eingang der Verstärker-Addiererschaltung und ihrem Ausgang wirksamen Verstärkung mit einem Abstimmpotential beaufschlagbar ist, wobei der Phasenschieber-Oszillator aus mindestens zwei Grundschaltungen GS1, GS3 besteht, wobei der erste nichtinvertierende Eingang a sowie der erste invertierende Eingang a* jeder Grundschaltung derart mit den beiden Signalausgängen c, c* einer anderen Grundschaltung verbunden sind, daß jedem der besagten Eingangspaare a, a* genau ein Signalausgangspaar c,c* zugeordnet ist, wobei jeweils der erste nichtinvertierende Eingang a mit einem das nichtinvertierte Ausgangssignal führenden Signalausgang c und der erste invertierende Eingang a* mit dem entsprechenden, das nichtinvertierte Ausgangssignal führenden Signalausgang c* zusammengeschaltet ist und zur Erzeugung eines 180°-Phasensprungs nur der das nichtinvertierte Ausgangssignal führende Signalausgang c der ersten Grundschaltung GS1 an den ersten invertierenden Signaleingang a* der letzten Grundschaltung GS3 sowie an den zweiten invertierenden Signaleingang b* aller den Phasenschieber-Oszillator bildenden Grundschaltungen GS1, ... und der das invertierte Ausgangssignal führende Signalausgang c* der ersten Grundschaltung GS1 an den ersten nichtinvertierenden Eingang a der letzten Grundschaltung GS3 sowie an den zweiten nichtinvertierenden Eingang b aller den Phasenschieber-Oszillator bildenden Grundschaltungen GS1, GS2, ... geschaltet ist, wobei die ersten Steuereingänge S1 aller Grundschaltungen GS1, GS2,... zusammengeschaltet und mit einem Abstimmpotential Ua beaufschlagbar sind, wobei der Referenzeingang S2 jeder Grundschaltung GS1,GS2, ... mit einem Referenzpotential Ur1, Ur2, ... beaufschlagbar ist und wobei mindestens ein Signalausgang c,c* mindestens einer Grundschaltung GS1, GS2, ... als Signalausgang des Phasenschieber-Oszillators vorgesehen ist. Ein Vorteil eines erfindungsgemäßen Oszillators liegt in der vollständigen Integrierbarkeit der Schaltung bei großer Bandbreite.
- In dem in FIG 1 gezeigten Ausführungsbeispiel sind drei Grundschaltungen GS1, GS2 und GS3 vorgesehen, deren Innenschaltungen identisch sein sollten, wobei jede Grundschaltung GS1, GS2, GS3 einen ersten nichtinvertierenden Eingang a, einen ersten invertierenden Eingang a*, einen zweiten nichtinvertierenden Eingang b, einen zweiten invertierenden Eingang b*, einen ersten Steuereingang S1, einen Referenzeingang S2, einen das nichtinvertierte Ausgangssignal führenden Signalausgang c und einen das nichtinvertierte Signal führenden Ausgang c* vorgesehen hat, wobei der erste nichtinvertierende Eingang a den ersten Eingang eines symmetrischen Zeitgliedes ZG und der erste invertierende Eingang a* den zweiten Eingang dieses Zeitgliedes ZG bildet, wobei ein erster Ausgang dieses Zeitgliedes ZG mit dem Basisanschluß eines ersten Transistors T1 und ein zweiter Ausgang dieses Zeitgliedes ZG mit dem Basisanschluß eines zweiten Transistors T2 verbunden ist, wobei der Emitteranschluß des ersten Transistors T1 gemeinsam mit dem Emitteranschluß des zweiten Transistors T2 an den Kollektor eines dritten Transistors T3 angeschlossen ist, wobei der Basisanschluß dieses dritten Transistors T3 den Steuereingang S1 der entsprechenden Grundschaltung GS1, ... bildet, wobei jeweils der zweite nichtinvertierende Eingang b jeder Grundschaltung GS1,GS2, ... mit dem Basisanschluß eines vierten Transistors T4 und der zweite invertierende Eingang b* mit dem Basisanschluß eines fünften Transistors T5 verbunden ist, wobei der Emitteranschluß des vierten Transistors T4 gemeinsam mit dem Emitteranschluß des fünften Transistors T5 an den Kollektor eines sechsten Transistors T6 angeschlossen ist, wobei der Basisanschluß dieses sechsten Transistors T6 den Referenzeingang S2 der jeweiligen Grundschaltung GS1,GS2, ... bildet, wobei die Kollektoranschlüsse des ersten und des vierten Transistors T1,T4 gemeinsam mit dem das invertierte Ausgangssignal führenden Signalausgang c* der entsprechenden Grundschaltung GS verbunden sind und über einen ersten Widerstand R1 an ein erstes Versorgungspotential V1 angeschlossen sind, wobei die Kollektoranschlüsse des zweiten und des fünften Transistors T2,T5 gemeinsam mit dem das nichtinvertierte Ausgangssignal führenden Signalausgang c der entsprechenden Grundschaltung GS1, ... verbunden sind und über einen zweiten Widerstand R2 ebenfalls an das erste Versorgungspotential V1 angeschlossen sind, wobei der Emitteranschluß des dritten Transistors T3 über eine erste Konstantstromquelle I1 an ein zweites Versorgungspotential V2 geschaltet ist, wobei der Emitteranschluß des fünften Transistors T5 über einen Koppelwiderstand Rk mit dem Emitteranschluß des sechsten Transistors T6 zusammengeschaltet und wobei der Emitteranschluß des sechsten Transistors T6 über eine zweite Konstantstromquelle I2 an das zweite Versorgungspotential (V2) geschaltet ist.
- Als Zeitglied ZG ist in FIG 1 ein Differenzverstärker vorgesehen, der das Eingangssignal um seine Signallaufzeitkonstante verzögert. Hierbei bildet der Basisanschluß eines siebten Transistors T7 den einen Eingang und der Basisanschluß eines achten Transistors T8 den anderen Eingang des Zeitgliedes ZG. Die Emitteranschlüsse des siebten und des achten Transistors T7, T8 sind gemeinsam über eine dritte Konstantstromquelle I3 an ein Versorgungspotential, insbesondere an das zweite Versorgungspotential V2 geschaltet. Der Kollektor des siebten Transistors T7 ist über einen dritten Widerstand R3 und der Kollektor des achten Transistors T8 über einen vierten Widerstand R4 an ein anderes Versorgungspotential, insbesondere das erste Versorgungspotential V1 geschaltet und jeder dieser Kollektoren bildet einen Signalausgang des Zeitgliedes ZG.
- Um die Verzögerungszeit zu vergrößern, können die Signalausgänge des Zeitgliedes ZG insbesondere durch parallel zur jeweiligen Last angeordnete Kapazitäten belastet werden und insbesondere kann ein Zeitglied ZG aus mehreren Zeitgliedern der beschriebenen Art, die in Serie geschaltet sind, aufgebaut werden. Außerdem kann das Zeitglied ZG aus jeder beliebigen Verzögerungsschaltung, beispielsweise einer RC-Kombination aufgebaut sein. In FIG 1 sind die Konstantstromquellen I1, I2, I3, die beliebig aufgebaut sein können, als Transistorschaltung dargestellt, wobei die Basis des jeweiligen Transistors mit einem konstanten Potential beaufschlagt ist, der Kollektor des jeweiligen Transistors den Stromeingang der jeweiligen Stromquelle bildet und der Emitter des jeweiligen Transistors über einen Widerstand mit dem Stromausgang der jeweiligen Stromquelle verbunden ist.
- Infolge der Addition zweier phasenverschobener Signale entstehen unsaubere Signalflanken. Um ein Rechteck-Ausgangssignal mit scharfen Flanken zu erhalten, kann einer der Grundschaltungen (GS1, ...) eines Oszillators ein symmetrischer Komparator-Verstärker (A), beispielsweise ein im Schaltbetrieb arbeitender Differenzverstärker, nachgeschaltet werden.
- Werden die invertierenden Eingänge (a*, b*) aller Grundschaltungen (GS1, GS2, ...) eines Oszillators auf ein gemeinsames Bezugspotential geschaltet, so erhält man einen Oszillator der erfindungsgemäßen Art für unsymmetrische Signale.
- Ist die Abstimmspannung Ua in der in FIG 1 gezeigten Schaltung groß gegen alle Referenzspannungen Ur1, Ur2,...., so ist in jeder der Grundschaltung GS1, GS2,... der Gewichtsfaktor X₁ des am ersten Eingang a, a* eingespeisten Signales, das durch ein Zeitglied ZG verzögert wird, groß gegen den Gewichtsfaktor X₂ des am zweiten Eingang b, b* eingespeisten Signales. Weil alle Zeitglieder wirksam sind, ist die Ring-Signallaufzeit Tnim Oszillator in diesem Falle maximal, was zu einer minimalen VCO-Frequenz führt. Ist die Abstimmspannung Ua klein gegen alle Referenzspannungen Ur1, Ur2,..., so daß der aus den Gewichtsfaktoren X₁ und X₂ gebildete Koeffizient X = X₁/X₂ minimal ist, so ist die Ring-Signallaufzeit T₁ im Oszillator minimal und die VCO-Frequenz maximal.
- Die Änderung des Gewichtsfaktor-Koeffizienten X in Abhängigkeit von der Abstimmspannung Ua kann durch den Koppelwiderstand Rk beeinflußt werden. Je kleiner der Koppelwiderstand Rk, desto mehr verändert sich der Gewichtsfaktor-Koeffizient X bei gleicher Änderung der Abstimmspannung.
- Bei einer minimalen Ring-Signallaufzeit T₁ und einer maximalen Ring-Signallaufzeit Tn = nT₁, wobei n eine beliebige reelle Zahl größers als 1 sein kann, gilt für den Kehrwert der Oszillatorfrequenz
- FIG 2 zeigt den Zusammenhang zwischen dem Abstimmpotential Ua und der Ausgangsfrequenz fVCO, wie er mit einer Schaltung nach FIG 1 durch die Wahl spezieller Werte der Referenzpotentiale Ur1, Ur2 und Ur3 und spezieller Widerstandswerte für die Koppelwiderstände Rk der Grundschaltungen GS1, GS2 und GS3 erreicht werden kann. Hierbei ist die Steigung der Frequenz-Abstimmpotential-Kennlinie über einen breiten Frequenzbereich konstant. Die unterbrochenen Linien geben jeweils den Kennlinienverlauf an, der sich einstellen würde, wenn der Oszillator nur aus einer der Grundschaltungen GS1, GS2 bzw. GS3 bestehen würde. Hierbei ist zu erkennen, daß bei höheren Frequenzen zum Erzielen des gleichen Frequenzunterschiedes ein größerer Spannungsunterschied erforderlich ist, als bei niedrigeren Frequenzen, was auf den oben erwähnten hyperbolischen Zusammenhang zwischen der Frequenzänderung des Oszillators und der Änderung des Gewichtsfaktor-Koeffizienten X zurückzuführen ist. Die entsprechende Angleichung der Kennlinie wird bei ansonsten identischen Grundschaltungen GS1, GS2 und GS3 dadurch erreicht, daß der Koppelwiderstand Rk in der Grundschaltung GS1 größer ist als in der Grundschaltung GS2 und daß der Koppelwiderstand Rk in der Grundschaltung GS3 widerum kleiner ist als in der Grundschaltung GS2. Die Referenzpotentiale Ur1, Ur2,..., die zur Beaufschlagung des jeweiligen Referenzeinganges S2 der einzelnen Grundschaltungen GS1, GS2, ... vorgesehen sind, werden sinnvollerweise so gewählt, daß die maximale Steuerspannung (Ua - Ur1)max des linearen Bereiches der Frequenz-Abstimmspannungskennlinie der ersten Grundschaltung GS1 nahezu gleich der minimalen Steuerspannung (Ua - Ur2)min des linearen Bereiches der Frequenz-Abstimmspannungs-Kennlinie der zweiten Grundschaltung GS2 ist und daß sich die Kennlinien evtl. weiterer Grundschaltungen GS3, ... in gleicher Weise zu einer linearen Frequenz-Abstimmpotential-Kennlinie des Gesamtoszillators ergänzen.
- In FIG 3 wird eine spezielle Ausführungsform eines erfindungsgemäßen Oszillators gezeigt, mit der der Frequenzbereich des Oszillators bei gegebenen Grundschaltungen, deren Signallaufzeiten technologisch bedingt und nicht in weiten Bereichen variierbar sind, zu niedrigen Frequenzen hin verschoben werden kann. Das der Funktionsweise der in FIG 3 gezeigten Schaltung zugrunde gelegte Prinzip, durch Hintereinanderschalten mehrerer Oszillatorstufen zu einem mehrstufigen Phasenschieberoszillator die Oszillatorfrequenz herabzusetzen, ist aus dem oben erwähnten Buch von J. L. Stewart "Theorie und Entwurf elektronischer Netzwerke", Berliner Union, Stuttgart, 1958 auf den Seiten 379 und 380 beschrieben und am Beispiel eines dreistufigen Phasenschieberoszillators in Röhrentechnik dargelegt. Ein besonderer Vorteil solcher Schaltungen bei Verwendung identischer Oszillatorstufen liegt darin, daß am Ausgang jeder Oszillatorstufe ein Ausgangssignal gleicher Frequenz abgegriffen werden kann, wobei diese Ausgangssignale in fester Phasenbeziehung zueinander stehen. Ist beispielsweise n die Anzahl der in Reihe geschalteten identischen Oszillatorstufen, so ist das Ausgangssignal einer Oszillatorstufe zu dem der vorangehenden und dem der nachfolgenden Stufe in der Phase um 180°/n verschoben. Zu den invertierten Ausgangssignalen benachbarte Oszillatorstufen ist das Ausgangssignal dann in der Phase um 180° + 180°/n bzw. 180° -180°/n verschoben. Als besonderer Effekt einer Schaltung nach FIG 3 ist zu bemerken, daß durch identische Ansteuerung der Steuer- und Referenzeingänge der einzelnen Oszillatorstufen, die beispielsweise in den Ansprüchen 1, 2, 3 oder 4 beschrieben sind, ein Herabsetzen der Oszillatorfrequenz das Verhältnis zwischen der maximal und der minimal durch die Abstimmspannung Ua einstellbaren Oszillatorfrequenz nicht verschlechtert. FIG 3 zeigt insbesondere einen Phasenschieber-Oszillator, bestehend aus Phasenschieber-Oszillatoren nach einem der Ansprüche 1, 2, 3 oder 4, wobei mindestens zwei Phasenschieber-Oszillatoren nach einem der Ansprüche 1, 2, 3 oder 4 derart einen Ringoszillator bilden, daß der Signalausgang c, c* der ersten Grundschaltung GS1 eines Phasenschieber-Oszillators nach einem der Ansprüche 1, 2, 3 oder 4 mit dem symmetrischen ersten Eingang a, a* eines anderen Phasenschieber-Oszillators nach einem der Ansprüche 1, 2, 3 oder 4 und außerdem mit dem symmetrischen zweiten Signaleingang b, b* aller Grundschaltungen GS1, GS2, ... dieses anderen Phasenschieber-Oszillators zusammengeschaltet ist, wobei nur einmal zur Erzeugung eines 180°-Phasensprunges der das invertierte Ausgangssignal führende Signalausgang c* an die nichtinvertierenden Eingänge a, b und der das nichtinvertierte Ausgangssignal führende Signalausgang c an die invertierenden Eingängen a*, b* angeschlossen ist und wobei die Signalausgänge der einzelnen Grundschaltungen GS1, GS2,..jeweils zur Bereitstellung von gegeneinander phasenverschobenen Ausgangssignalen des Phasenschieber-Oszillators vorgesehen sind.
Claims (7)
- Phasenschieber-Oszillator mit spannungssteuerbarer Ausgangsfrequenz, bestehend aus Grundschaltungen (GS1, GS2, GS3...) mit jeweils einem symmetrischen ersten Eingang (a, a*), einem symmetrischen zweiten Eingang (b, b*), einem Steuereingang (S1), einem Referenzeingang (S2) und einem symmetrischen Signalausgang (c, c*), wobei der erste Eingang (a, a*) jeder Grundschaltung den Eingang eines symmetrischen Zeitgliedes (ZG) bildet, wobei der Ausgang dieses Zeitgliedes (ZG) mit dem symmetrischen ersten Eingang einer Verstärker-Addiererschaltung verbunden ist, wobei der symmetrische zweite Eingang (b, b*) jeder Grundschaltung (GS1, GS2,...) den zweiten Eingang dieser Verstärker-Addiererschaltung bildet, wobei der Referenzeingang (S2) jeder Grundschaltung (GS1, ...) mit einem Referenzpotential beaufschlagbar ist und wobei der Steuereingang (S1) jeder Grundschaltung (GS1, GS2, ...) zur Variation des Verhältnisses der zwischen dem ersten Eingang der Verstärker-Addiererschaltung und ihrem Ausgang wirksamen Verstärkung zu der zwischen dem zweiten Eingang der Verstärker-Addiererschaltung und ihrem Ausgang wirksamen Verstärkung mit einem Abstimmpotential beaufschlagbar ist,
dadurch gekennzeichnet,
daß der Phasenschieber-Oszillator aus mindestens zwei Grundschaltungen (GS1,GS3) besteht, daß der erste nichtinvertierende Eingang (a) sowie der erste invertierende Eingang (a*) jeder Grundschaltung derart mit den beiden Signalausgängen (c,c*) einer anderen Grundschaltung verbunden sind, daß jedem der besagten Eingangspaare (a,a*) genau ein Signalausgangspaar (c,c*) zugeordnet ist, wobei jeweils der erste nichtinvertierende Eingang (a) mit einem das nichtinvertierte Ausgangssignal führenden Signalausgang (c) und der erste invertierende Eingang (a*) mit dem entsprechenden, das invertierte Ausgangssignal führenden Signalausgang (c*) zusammengeschaltet ist und nur der das nichtinvertierte Ausgangssignal führende Signalausgang (c) der ersten Grundschaltung (GS1) an den ersten invertierenden Signaleingang (a*) der letzten Grundschaltung (GS3) sowie an den zweiten invertierenden Signaleingang (b*) aller den Phasenschieber-Oszillator bildenden Grundschaltungen (GS1, ...) und der das invertierte Ausgangssignal führende Signalausgang (c*) der ersten Grundschaltung (GS1) an den ersten nichtinvertierenden Eingang (a) der letzten Grundschaltung (GS3) sowie an den zweiten nichtinvertierenden Eingang (b) aller den Phasenschieber-Oszillator bildenden Grundschaltungen (GS1, GS2, ...) geschaltet ist, daß die ersten Steuereingänge (S1) aller Grundschaltungen (GS1, GS2, ...) zusammengeschaltet und mit einem Abstimmpotential (Ua) beaufschlagbar sind, daß der Referenzeingang (S2) jeder Grundschaltung (GS1, GS2, ...) mit einem Referenzpotential (Ur1, Ur2, ...) beaufschlagbar ist und daß mindestens ein Signalausgang (c, c*) mindestens einer Grundschaltung (GS1, GS2, ...) als Signalausgang des Phasenschieber-Oszillators vorgesehen ist. - Phasenschieber-Oszillator nach Patentanspruch 1,
dadurch gekennzeichnet,
daß jede Grundschaltung (GS1, GS2) einen ersten nichtinvertierenden Eingang (a), einen ersten invertierenden Eingang (a*), einen zweiten nichtinvertierenden Eingang (b), einen zweiten invertierenden Eingang (b*), einen Steuereingang (S1), einen Referenzeingang (S2), einen das nichtinvertierte Ausgangssignal führenden Signalausgang (c) und einen das invertierte Ausgangssignal führenden Signalausgang (c*) vorgesehen hat, daß eine erste Ausgangsklemme dieses Zeitgliedes (ZG) mit dem Basisanschluß eines ersten Transistors (T1) und ein zweiter Ausgang dieses Zeitgliedes (ZG) mit dem Basisanschluß eines zweiten Transistors verbunden ist, daß der Emitteranschluß des ersten Transistors (T1) gemeinsam mit dem Emitteranschluß des zweiten Transistors (T2) an den Kollektor eines dritten Transistors (T3) angeschlossen ist, daß der Basisanschluß dieses dritten Transistors (T3) den Steuereingang (S1) der entsprechenden Grundschaltung (GS1, ...) bildet, wobei jeweils der zweite nichtinvertierende Eingang (b) jeder Grundschaltung (GS1, GS2, ...) mit dem Basisanschluß eines vierten Transistors (T4) und der zweite invertierende Eingang (b*) mit dem Basisanschluß eines fünften Transistors (T5) verbunden ist, daß der Emitteranschluß des vierten Transistors (T4) gemeinsam mit dem Emitteranschluß des fünften Transistors (T5) an den Kollektor eines sechsten Transistors (T6) angeschlossen ist, daß der Basisanschluß dieses sechsten Transistors (T6) den Referenzeingang (S2) der jeweiligen Grundschaltung (GS1, GS2, ...) bildet, daß die Kollektoranschlüsse des ersten und des vierten Transistors (T1, T4) gemeinsam mit dem das invertierte Ausgangssignal führenden Signalausgang (c*) der entsprechenden Grundschaltung (GS1,...) verbunden sind und über einen ersten Widerstand (R1) an ein erstes Versorgungspotential (V1) angeschlossen sind, daß die Kollektoranschlüsse des zweiten und des fünften Transistors (T2, T5) gemeinsam mit dem das nichtinvertierte Ausgangssignal führenden Signalausgang (c) der entsprechenden Grundschaltung (GS1, ...) verbunden sind und über einen zweiten Widerstand (R2) ebenfalls an das erste Versorgungspotential (V1) angeschlossen sind, daß der Emitteranschluß des dritten Transistors (T3) über eine erste Konstantstromquelle (I1) an ein zweites Versorgungspotential (V2) geschaltet ist, daß der Emitteranschluß des fünften Transistors (T5) über einen Koppelwiderstand (Rk) mit dem Emitteranschluß des sechsten Transistors (T6) zusammengeschaltet ist und daß der Emitteranschluß des sechsten Transistors (T6) über eine zweite Konstantstromquelle (I2) an das zweite Versorgungspotential (V2) geschaltet ist. - Phasenschieber-Oszillator nach Anspruch 1 oder 2,
dadurch gekennzeichnet,
daß als Zeitglied (ZG) eine Differenzverstärkerschaltung, bestehend aus einem siebsten und achten Transistor (T7, T8), vorgesehen ist, daß hierbei der Basisanschluß des Transistors (T7) und der Basisanschluß des achten Transistors (T8) je eine Eingangsklemme des symmetrischen Einganges des Zeitgliedes (ZG) bildet, daß die Emitteranschlüsse des siebten und des achten Transistors (T7, T8) miteinander verbunden sind und gemeinsam über eine dritte Konstantstromquelle (I3) an ein Versorgungspotential geschaltet sind, daß der Kollektoranschluß des siebten Transistors (T7) über einen dritten Widerstand (R3) und der Kollektoranschluß des achten Transistors (T8) über einen vierten Widerstand (R4) an ein gemeinsames, anderes Versorgungspotential geschaltet sind und daß der Kollektoranschluß des siebten Transistors (T7) und der Kollektoranschluß des achten Transistors (T8) je eine Ausgangsklemme des symmetrischen Ausganges des Zeitgliedes (ZG) bilden. - Phasenschieber-Oszillator nach einem der Ansprüche 1 bis 3,
dadurch gekennzeichnet,
daß dem Signalausgang der ersten Grundschaltung (GS1) ein symmetrischer Verstärker nachgeschaltet ist. - Phasenschieber-Oszillator, bestehend aus Phasenschieber-Oszillatoren nach einem der Ansprüche 1, 2, 3 oder 4,
dadurch gekennzeichnet,
daß mindestens zwei Phasenschieber-Oszillatoren nach einem der Ansprüche 1, 2, 3 oder 4 derart einen Ringoszillator bilden, daß der Signalausgang (c, c*) der ersten Grundschaltung (GS1) eines Phasenschieber-Oszillators nach einem der Ansprüche 1, 2, 3 oder 4 mit dem symmetrischen ersten Eingang (a, a*) eines anderen Phasenschieber-Oszillators nach einem der Ansprüche 1, 2, 3 oder 4 und außerdem mit dem symmetrischen zweiten Signaleingang (b, b*) aller Grundschaltungen (GS1, GS2, ...) dieses anderen Phasenschieber-Oszillators zusammengeschaltet ist, wobei nur einmal der das invertierte Ausgangssignal führende Signalausgang (c*) an die nichtinvertierenden Eingänge (a, b) und der das nichtinvertierte Ausgangssignal führende Signalausgang (c) an die invertierenden Eingängen (a*, b*) angeschlossen ist. - Phasenschieber-Oszillator nach einem der Ansprüche 1 bis 5,
dadurch gekennzeichnet,
daß die invertierenden Eingänge (a*, b*) aller Grundschaltungen (GS1, GS2, ...) an ein gemeinsames Bezugspotential geschaltet sind. - Phasenschieber-Oszillator nach Anspruch 5,
dadurch gekennzeichnet,
daß die Signalausgänge der einzelnen Grundschaltungen (GS1, GS2, ...) jeweils zur Bereitstellung von gegeneinander phasenverschobenen Ausgangssignalen des Phasenschieber-Oszillators vorgesehen sind.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE3739210 | 1987-11-19 | ||
DE3739210 | 1987-11-19 |
Publications (2)
Publication Number | Publication Date |
---|---|
EP0316607A1 EP0316607A1 (de) | 1989-05-24 |
EP0316607B1 true EP0316607B1 (de) | 1992-12-30 |
Family
ID=6340803
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EP88117481A Expired - Lifetime EP0316607B1 (de) | 1987-11-19 | 1988-10-20 | Monolithisch integrierbarer Phasenschieber-VCO |
Country Status (4)
Country | Link |
---|---|
US (1) | US4879530A (de) |
EP (1) | EP0316607B1 (de) |
JP (1) | JP2904794B2 (de) |
DE (1) | DE3877150D1 (de) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB9115585D0 (en) * | 1991-07-18 | 1991-09-04 | Inmos Ltd | Voltage controlled oscillator |
US5168245A (en) * | 1991-10-30 | 1992-12-01 | International Business Machines Corporation | Monolithic digital phaselock loop circuit having an expanded pull-in range |
US5191301A (en) * | 1992-05-12 | 1993-03-02 | International Business Machines Corporation | Integrated differential voltage controlled ring oscillator |
US5239274A (en) * | 1992-05-26 | 1993-08-24 | Digital Equipment Corporation | Voltage-controlled ring oscillator using complementary differential buffers for generating multiple phase signals |
DE69315010T2 (de) * | 1992-08-20 | 1998-04-16 | Koninkl Philips Electronics Nv | Oszillator mit mehrphasigen Ausgängen |
EP0583839B1 (de) * | 1992-08-20 | 1997-11-05 | Koninklijke Philips Electronics N.V. | Oszillator mit mehrphasigen Ausgängen |
DE4231175C1 (de) * | 1992-09-17 | 1994-01-13 | Siemens Ag | Anordnung zur Taktrückgewinnung |
US5302920A (en) * | 1992-10-13 | 1994-04-12 | Ncr Corporation | Controllable multi-phase ring oscillators with variable current sources and capacitances |
US5610560A (en) * | 1993-04-20 | 1997-03-11 | Rca Thomson Licensing Corporation | Oscillator with switched reactive elements |
CN1037560C (zh) * | 1993-04-20 | 1998-02-25 | Rca汤姆森许可公司 | 具有切换电抗元件的振荡器 |
US5477198A (en) * | 1994-06-23 | 1995-12-19 | At&T Global Information Solutions Company | Extendible-range voltage controlled oscillator |
US5559473A (en) * | 1994-06-23 | 1996-09-24 | At&T Global Information Solutions Company | Multi-range voltage controlled oscillator |
US5748050A (en) | 1996-03-29 | 1998-05-05 | Symbios Logic Inc. | Linearization method and apparatus for voltage controlled oscillator |
JPH1127068A (ja) * | 1997-06-30 | 1999-01-29 | Nec Ic Microcomput Syst Ltd | 利得制御増幅器及びその制御方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3452289A (en) * | 1967-02-16 | 1969-06-24 | Motorola Inc | Differential amplifier circuits |
US3708757A (en) * | 1971-07-07 | 1973-01-02 | Gen Instrument Corp | Oscillator loop including two double valued mosfet delay networks |
US4286235A (en) * | 1979-06-25 | 1981-08-25 | Rca Corporation | VFO having plural feedback loops |
EP0220454B1 (de) * | 1985-09-27 | 1990-09-05 | Siemens Aktiengesellschaft | Schaltungsanordnung zur Kompensation des Temperaturganges von Gatterlaufzeiten |
-
1988
- 1988-10-20 EP EP88117481A patent/EP0316607B1/de not_active Expired - Lifetime
- 1988-10-20 DE DE8888117481T patent/DE3877150D1/de not_active Expired - Fee Related
- 1988-11-14 US US07/270,741 patent/US4879530A/en not_active Expired - Lifetime
- 1988-11-16 JP JP63291007A patent/JP2904794B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE3877150D1 (de) | 1993-02-11 |
JPH01161904A (ja) | 1989-06-26 |
JP2904794B2 (ja) | 1999-06-14 |
EP0316607A1 (de) | 1989-05-24 |
US4879530A (en) | 1989-11-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0316607B1 (de) | Monolithisch integrierbarer Phasenschieber-VCO | |
DE3886589T2 (de) | Voll integrierter spannungsgesteuerter Ringoszillator hoher Geschwindigkeit. | |
DE69102813T2 (de) | Elektrisch steuerbare Oszillatorschaltung und eine damit ausgerüstete, elektrisch steuerbare Filterschaltung. | |
DE3708499A1 (de) | Digitale gegentakt-treiberschaltung | |
DE69232182T2 (de) | Logaritmische Verstärkungsschaltung | |
DE3779808T2 (de) | Mikrowellen-frequenzvervielfacher mit selbstpolarisierender diode. | |
DE1906602A1 (de) | Elektronische Filteranordnung,insbesondere Tiefpassfilter | |
DE3509327A1 (de) | Dynamischer frequenzteiler mit mischstufe und verstaerker | |
DE69115660T2 (de) | Frequenzvervielfacher | |
DE69516341T2 (de) | Spannungs-Stromwandler für den Betrieb mit niedriger Versorgungsspannung | |
EP0540906B1 (de) | Phasenempfindliche Gleichrichteranordnung mit Integrationswirkung | |
EP1310043A1 (de) | Differentieller, komplementärer verstärker | |
DE69416554T2 (de) | Ringoszillatorschaltung für spannungsgesteuerten Oszillator mit frequenzunabhängigem Tastverhältnis | |
DE19924568B4 (de) | Ladungspumpe | |
DE3602585C2 (de) | ||
DE69127524T2 (de) | Kompandierender strombetriebener Integrator mit kapazitivem Steilheitsmultiplizierer | |
DE3803179A1 (de) | Schwingungsschaltung fuer eine integrierte schaltungsanordnung | |
DE2801854C2 (de) | Monolithisch integrierter, spannungsgesteuerter Kristalloszillator | |
EP0400425B1 (de) | Oszillatorschaltung für differentielle Ausgangssignale | |
DE3690396C2 (de) | ||
DE2608540C3 (de) | ||
EP1322033A2 (de) | Quarzoszillatorschaltung | |
DE69615536T2 (de) | Mos transistor | |
DE1537621C3 (de) | Breitband-Klasse-A-Transistorverstärker mit hoher Eingangsimpedanz als Phasenschieber | |
DE3835378C2 (de) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PUAI | Public reference made under article 153(3) epc to a published international application that has entered the european phase |
Free format text: ORIGINAL CODE: 0009012 |
|
AK | Designated contracting states |
Kind code of ref document: A1 Designated state(s): DE FR GB IT NL |
|
17P | Request for examination filed |
Effective date: 19891110 |
|
17Q | First examination report despatched |
Effective date: 19920521 |
|
GRAA | (expected) grant |
Free format text: ORIGINAL CODE: 0009210 |
|
AK | Designated contracting states |
Kind code of ref document: B1 Designated state(s): DE FR GB IT NL |
|
REF | Corresponds to: |
Ref document number: 3877150 Country of ref document: DE Date of ref document: 19930211 |
|
ET | Fr: translation filed | ||
ITF | It: translation for a ep patent filed |
Owner name: STUDIO JAUMANN |
|
GBT | Gb: translation of ep patent filed (gb section 77(6)(a)/1977) |
Effective date: 19930305 |
|
PLBE | No opposition filed within time limit |
Free format text: ORIGINAL CODE: 0009261 |
|
STAA | Information on the status of an ep patent application or granted ep patent |
Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT |
|
26N | No opposition filed | ||
REG | Reference to a national code |
Ref country code: GB Ref legal event code: IF02 |
|
PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: GB Payment date: 20030929 Year of fee payment: 16 |
|
PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: NL Payment date: 20030930 Year of fee payment: 16 |
|
PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: FR Payment date: 20031009 Year of fee payment: 16 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: GB Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20041020 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: NL Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20050501 |
|
GBPC | Gb: european patent ceased through non-payment of renewal fee |
Effective date: 20041020 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: FR Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20050630 |
|
NLV4 | Nl: lapsed or anulled due to non-payment of the annual fee |
Effective date: 20050501 |
|
REG | Reference to a national code |
Ref country code: FR Ref legal event code: ST |
|
PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: IT Payment date: 20061031 Year of fee payment: 19 |
|
PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: DE Payment date: 20061212 Year of fee payment: 19 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: DE Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20080501 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: IT Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20071020 |