EP0161966A1 - Procédé de transcodage de couleurs permettant l'interconnexion de deux équipements de definition de couleurs différente et transcodeur correspondant - Google Patents

Procédé de transcodage de couleurs permettant l'interconnexion de deux équipements de definition de couleurs différente et transcodeur correspondant Download PDF

Info

Publication number
EP0161966A1
EP0161966A1 EP85400754A EP85400754A EP0161966A1 EP 0161966 A1 EP0161966 A1 EP 0161966A1 EP 85400754 A EP85400754 A EP 85400754A EP 85400754 A EP85400754 A EP 85400754A EP 0161966 A1 EP0161966 A1 EP 0161966A1
Authority
EP
European Patent Office
Prior art keywords
color
character
word
output
words
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
EP85400754A
Other languages
German (de)
English (en)
Other versions
EP0161966B1 (fr
Inventor
Françoise Coutrot
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Public De Diffusion Dit Telediffu Ets
Ministere des PTT
Original Assignee
Telediffusion de France ets Public de Diffusion
Etat Francais
Centre National dEtudes des Telecommunications CNET
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telediffusion de France ets Public de Diffusion, Etat Francais, Centre National dEtudes des Telecommunications CNET filed Critical Telediffusion de France ets Public de Diffusion
Priority to AT85400754T priority Critical patent/ATE37455T1/de
Publication of EP0161966A1 publication Critical patent/EP0161966A1/fr
Application granted granted Critical
Publication of EP0161966B1 publication Critical patent/EP0161966B1/fr
Expired legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed

Definitions

  • the subject of the present invention is a method for transcoding colors and a corresponding transcoder.
  • the field of application of the invention is vast. It covers in particular videography which is, as we know, a telecommunication method making it possible to present albhanumeric or graphic messages to a user on a display screen. In its broadcast variant, this process is often designated by "teletext" and in its interactive variant by "videotex".
  • the invention can also be applied to the field of computers or microcomputers, as well as to that of printers, and various display devices such as flat screens.
  • the problem which the invention proposes to solve is a problem of incompatibility between equipment working with a different number of colors. This is the case, for example, when we want display an eight-color videography image on a two-color flat screen, or when you want to couple a high-definition microcomputer using 64 colors to an 8-color printer, etc.
  • FIG. 1 illustrates the place occupied by the transcoder of the invention in known installations with two incompatible devices.
  • the transcoder TR is located between an EQE input device and an EQS output device.
  • Figure 2 shows how this same transcoder fits into a videography chain which includes a central processing unit UCT, a page memory MP, a UV display unit and a television receiver RT. The transcoder is then inserted between the page memory MP and the UV display unit and it allows the control of an EOS output device.
  • the images to be processed are images of the mosaic type.
  • images are made up of characters, each character being included in a matrix.
  • the mosaic image consists of a grid (row, column) of such matrices, these being arranged contiguously both horizontally and vertically.
  • the characters are either alphanumeric or graphic.
  • Figure 3 shows an alphanumeric character (in this case the letter A).
  • Such a character is defined by a form F, by the color of the character, ie Cc, (this color being shown diagrammatically by inclined stripes) and by the background color, ie Cf (diagrammed by dotted lines).
  • Certain other attributes of the character D can be added to the two preceding ones (such as for example the flashing, the height, the width etc ).
  • examples will be described later, with reference to FIGS. 9a and 9b.
  • the background color is necessarily that of the medium used (paper in the first case and screen in the second) and the Character color must be that of the ribbon ink (for the printer) or that of the excited material (for the screen). If the screen is liquid crystal, the background of the screen is usually bright and the character is dark. With a CRT screen, the background is usually dark and the character bright.
  • the principle of the invention is first of all to establish a correspondence table between the N colors of the input equipment and the M colors of the output equipment. If we denote by K0, Kl, ..., KN-2, KN-1 the N colors of the input equipment, we can arrange these colors in a certain order. As, in practice, the color information is coded by binary words, this amounts to arranging such words.
  • Figure 4 on its left side, shows the N colors in question as horizontal lines.
  • the number of binary elements, or bits, of the words translating the colors is then equal to n (3 in the previous example). But the invention is not limited to this one case, of course.
  • the numerical code chosen is not necessarily the color code used for display on a screen of the color television type, such as the RT screen in FIG. 2.
  • the correspondence table to be established must allow each of the N colors K0, Kl, ..., KN-1 to be associated with one of the M colors C0, Cl, ..., CM-2, CM-1 of the output equipment. It is therefore necessary to establish, in the same way, a second color scale with these M colors. Since M is, hypothetically, less than N, the two scales do not coincide. This second scale is represented in the middle part of FIG. 4.
  • each color C can be associated with a word of m bits.
  • the number m is less than n.
  • the extreme colors C0 and CM-1 are black and white, so it makes sense to match KO to C0 and KN-1 to CM-1.
  • the transcoding between a color K and a color C therefore only really arises for the intermediate colors.
  • the transcoding operation will consist of processing on the binary words associated with each of the colors of the two families. As these words do not have the same number of bits (the N colors are associated with words of n bits and the M colors with words of m bits), these are first completed by n-m least significant bits.
  • Co which includes m bits equal to zero
  • the word will be completed with n-m other bits equal to 0 to obtain a word identical to that which characterizes K0.
  • To the input Ko color we will therefore immediately match the output Co color.
  • CM-1 which includes m times bit 1
  • the word will be completed with n-m least significant bits equal to 1, which will give an n-bit word identical to that of KN-1.
  • the words of m bits will be supplemented by bits equal to 0 or 1, depending on the colors in question, while endeavoring to make the intermediate colors common to the two systems coincide.
  • a character to be displayed is defined by a character color Cc, taken from among the N colors K0, ..., KN-1 and a background color Cf, taken from the same colors.
  • the color Cc can moreover be identical to the color Cf, in which case it is a question of displaying a uniform space.
  • the problem amounts to attributing to Cc and Cf two colors taken from the m colors C0, ..., CM-1.
  • Cc does not coincide with one of these colors, but falls between two colors, which one denote Ci and Ci + 1 respectively, the index i being a number between 0 and M-2.
  • Cf does not necessarily coincide with one of the colors of the output equipment, but falls between two colors Cj and Cj + 1, the index j also being a number between 0 and M-2.
  • i and j can be equal.
  • the invention makes it possible to choose between the colors Ci and Ci + 1 for the character color Cc and between Cj and Cj + 1 for the background color.
  • the present invention also relates to a transcoder which implements the method which has just been defined.
  • the transcoder generally comprises:
  • FIG. 7a shows a subset 300 comprising M comparators 301, etc ... 30M with two inputs, one receiving the word Cc coming from the input register 102, the other one of the M words C0,. .., CM-1 representing the output colors.
  • These comparators work on n bits and they have an output which indicates whether the word received on one of the inputs is or is not less than the word received on the other.
  • the sub-assembly 300 also comprises a multiplexer 310 with M inputs connected to the preceding comparators and with m outputs; these m outputs, by their binary state, give the rank i of the color Ci for which Ci is less than Cc and for which Ci + 1 is greater than Cc.
  • i is the rank of the last comparator 301, ..., 30M indicating that the color Ci is less than Cc.
  • the sub-assembly 300 also comprises an adder 311 with n bits, adding 1 to the number i it receives and therefore delivering the number i + 1.
  • the subset 300 gives the information relating to the interval i / i + 1 in which the character color Cc is situated.
  • Two read only memories 1001 and 1002 containing the words C0, ..., CM + 1 are addressed respectively by i and i + l. They therefore deliver the words Ci and Ci + 1 limiting the interval in which Cc is found.
  • the set of four read-only memories 1001 to 1004 constitutes the read-only memory 1000, which can also deliver the words C0, ..., CM-1 necessary for the blocks 300 and 400.
  • a first comparator 600 which includes a NON gate 606 receiving the word Ci coming from the memory 1001 and delivering the complementary word Ci, an adder 601 adding +1 to Ci and delivering Ci + l, an adder 602 with n bits receiving This +1 and Cc and delivering the sum of these two words.
  • the sub-assembly 600 also includes a NON 607 door receiving Cc and delivering CC , an adder 605 adding 1 to this number, an adder 603 receiving Cc + 1 and Ci + 1 coming from memory 1002, and delivering CC + 1 + Ci + 1; finally, block 600 includes an n-bit comparator 604, which compares Ci + l + Cc and CC + 1 + Ci + 1.
  • This comparator has an output 5 which is active (that is to say which delivers a logic 1) if Ci + l + Cc is less than CC + 1-t-Ci + 1, in other words if Cc-Ci is less than Ci + l-Cc.
  • the sub-assembly 700 shown in FIG. 7b comprises an inverter 706, an adder 701, an adder 703, an inverter 707, an adder 705, an adder 702, a com parator 704, whose output 6 is active if Cf-Cj is less than Cj + l-Cf.
  • FIG. 7c shows, on its left side, a comparator 201 having two inputs, connected respectively to the input registers 102 and 103 and receiving Cc and Cf, and three outputs, respectively 3, 1 and 4, indicating whether Cc is lower, equal to or greater than Cf.
  • FIG. 7c also shows, on its right side, a comparator 501 having two inputs connected to the multiplexers 310 and 410, from which they receive the numbers i and j, and an output 2 indicating whether these two numbers are equal.
  • the comparator 501 operates with m bits since the numbers i and j are themselves with m bits. But one could work on the words Ci and Cj, provided that the comparator 501 is connected downstream of the memories 1001 and 1004 and no longer upstream.
  • FIG. 7d represents two blocks 801 and 802 belonging to the decision logic circuit 800.
  • the first 801 comprises three inverters 897, 898, 899, two AND gates 895 and 896, an OR gate 894 whose output 8 is the general output of 801.
  • the second circuit comprises, in the same way, three inverters 890, 891, 892, two AND gates 888 and 889, and an OR gate 887 whose output 7 is the general output of circuit 802.
  • FIG. 7e shows the structure of the multiplexer 900. This consists of three multiplexers 2 ⁇ 1, the first 901, controlled by the signal coming from the output 1 of the comparator 201 and receiving the shape and space data, the second 902, controlled by the signal from output 7 of logic circuit 802, and receiving the words Ci and Ci + 1, and the third, 903, controlled by the signal from output 8 of circuit 801 and receiving the words Cj and Cj + l.
  • the word relative to the form ie RO
  • Rl relating to the colors
  • Rl is loaded in a double register 1109, 1110 for Cc and Cf.
  • These output registers are actuated by a connection 11 coming from the sequencer 1201.
  • the output of these registers is connected to the output equipment which thus receives a form of information RO and a color information R1.
  • FIG. 7f shows a detail of the sequencing circuit.
  • This circuit includes a sequencer 1201 and a counter 1202, with connections which have already been indicated in connection with FIG. 6b. We simply note an additional counter reset connection (RESET) by the sequencer.
  • RESET counter reset connection
  • FIG. 9a In the case of videotex, in addition to the alphanumeric character sets, semi-graphic games are used, the principle of which is illustrated in FIG. 9a.
  • the matrix containing the character is broken down into 6 blocks b 0 to b 5 which can each be switched on or off. This gives 64 different shapes. Each of these shapes can be matched with the complementary shape, as illustrated in the figure 9b.
  • the two shapes shown are said to be "paired". We pass from one to the other by inverting the command of the state of the paving stones.
  • alphanumeric character set As for the alphanumeric character set, it is also linked to an inversion bit.
  • This algorithm applies differently rent depending on whether the output equipment interprets the inversion bit or not.
  • the structure of the transcoder takes a simplified form compared to the general variant of FIGS. 7a to 7f.
  • the corresponding diagram is represented in FIG. 11 where the numerical references designate the same elements as for FIGS. 7a to 7f.
  • the notations ⁇ and y of the register 105 signify “alphanumeric” and “grapbic”;
  • the hlClmis notation for register 104 designates attribute codes meaning respectively "height, width, flashing, masking, overlay, underlining". These attributes will completely occupy the output register 1109 (content R1). In this particular case, there is more strictly speaking no color word to select.
  • the above variant corresponds to the case where reversal is possible in the output equipment.
  • the invention can be applied in the case where this equipment does not accept inversion.
  • the decision algorithm should then be slightly modified to simulate this inversion by acting on the shape of the displayed character.
  • the output register 1109 loading Rl will no longer contain the information I, and the loading register RO will contain either F or F.
  • the multiplexer 901 receives not only the form F but also the inverted form F, and not only the space but also the solid block.
  • the multiplexer 901 therefore changes from a type 2-1 to a type 4 ⁇ 1.
  • a second variant of the transcoder of the invention relates to the 16-bit parallel and serial videotex, with 8 colors for the input equipment, the output equipment being a printer or a flat screen in two colors. , not having the inversion bit. This is the most complex case.
  • FIGS. 14a to 14f illustrate the structure of the transcoder in this particular case, with the same conventions for the numerical references as for the preceding figures.
  • the 16 bits coming from the image memory are referenced BO to B15.
  • the colors are coded on 3 bits denoted BcVcRc for the character color and BfVfRf for the background color.
  • the different bits of the color words are conveyed by connections bearing the references 13, 14, 15 for BfVfRf and 16, 17, 18 for BcVcRc for a given character and, respectively, 22, 23, 24 and 25, 26, 27 for the next character.
  • the connection 12 conveys a signal concerning the presence of delimiters.
  • the input register comprises two additional registers 106 and 107 intended to receive the 16 bits (D'0, ..., D'7 and D'8, ..., D ' 15) of the character of rank n + l, when the character of rank n is loaded in the registers 102, 103, 105.
  • Form F is coded on 7 bits (D0-D6); which are compared with the 7 bits XO-X6 of space in comparator 1402 whose output is referenced 21. Similarly for the 8 bits of space X8 to X15 which are compared to the 8 character bits from 102, 103 , 104 in the comparator 14 0 3 whose output is referenced 20.
  • FIG. 14c shows an embodiment for a first logic decision circuit 801.
  • This circuit comprises: two inverters 820, 821 connected to an OR gate 822; an inverter 823; AND gates 824 and 825; an inverter 826; a NAND gate 827; two inverters 829, 830; five doors AND 831, 832, 833, 834, 835 and finally one door OR 836 whose output 31 constitutes the output of circuit 801.
  • the function of this circuit 801 is to select a code corresponding to a graphic space.
  • Figure 14d shows 3 other logic circuits.
  • the first, referenced 803 comprises an inverter 840, two ET gates 841, 842, an inverter 843; an AND gate 844; two doors OR 845, 846; two AND gates 847, 848 and finally an OR gate 850 whose output 32 constitutes the general output of circuit 803.
  • This circuit fulfills the function of selecting a full graphic block.
  • the circuit 803 ′ comprises two AND gates 861, 862 and an OR gate 863 of output 33. This circuit has the function of selecting, for R0, bits D7-DO of form.
  • circuit 803 "consists of a single AND output gate 864 34.
  • the input marked 45 of this door corresponds to the output of door 824 of the circuit 801.
  • the circuit 803" is used to select the bit D7 and the additional bits D6-DO for R0.
  • Circuit 805 includes: an OR gate 865; an AND 866 gate; a locking circuit 867 with three outputs 46, 47 and 48.
  • the circuit 805 has the function of locking the background color when a delimiter or a graphic character is present.
  • the circuit 806 includes a 2- + 3 type demultiplexer, the three outputs of which are referenced 50, 51, 52.
  • the function of this circuit 806 is the separation between delimiter, graphic character, alphanumeric character.
  • circuit 804 includes an OR gate 869; an AND 870 gate; a flip-flop 871; an inverter 872; an OR 873 door. Its output is 53 and 54. Furthermore, this circuit 804 also includes an inverter 874 and an AND gate 875 for output 58.
  • Figure 14f shows the output elements of the transcoder.
  • the multiplexer 901 receives data in the form of bits E7-EO representing the graphic space code, of bits B7-BO representing the solid block code, of bits D7-DO representing the form, of bits D7 D6-DO representing the inverted form.
  • This multiplexer 901 is controlled by the bits conveyed by the connections 31, 32, 33, 34 from the logic decision circuits 801, 803, 803 'and 803 "of FIGS. 14c and l4d, bits which are multiplexed beforehand in a multiplexer 906 of type 4 ⁇ 2, and whose outputs are referenced 29 and 30.
  • the elements represented in FIG. 14f also comprise a gate 907 receiving on the one hand the bits D14-D11 and on the other hand the attribute bits I, h, 1 by the connections 13, 14 and 15 as well as the bit flashing Cl; this door 907 is controlled by a connection 35.
  • the circuit shown comprises a door 908 receiving the data D6-D4 and controlled by a connection 36.
  • These two registers respectively deliver bits C7-CO characterizing the form and bits A6-AO characterizing the attributes of the character.
  • the timing diagram of FIG. 15 explains the operation of this variant of the transcoder. It is more complex than the previous one (see Figure 8) even if there are essentially the same phases. However, it includes an operation for loading the additional input registers 106, 107 relating to the next character. It is phase 02 which is weighed down, because it takes a double memory addressing to acquire the next character (case of the delimiter).
  • the sequencing is then as follows: sending a first read signal RD to the page memory to acquire the character to be transcoded; this signal is followed by a signal for loading the input registers 101 to 105 (3rd line); the address counter 1202 has an up / down counting input (U / D) which is positioned for up counting; the sequencer sends a signal CK, which increments the address and a signal C L K which locks the background color (case of the delimiter and the graphic).
  • An RD signal is then sent to acquire the next character; the latter is followed by a signal for loading the input registers 106 and 107 and counting down the input of the counter; then the sequencer sends a new CK signal to return to the initial address and then puts the U / D input back into counting and sends the "valid character" signal.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Image Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Processing Of Color Television Signals (AREA)
  • Inspection Of Paper Currency And Valuable Securities (AREA)
  • Liquid Developers In Electrophotography (AREA)
  • Spectrometry And Color Measurement (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Color Television Systems (AREA)
  • Communication Control (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Supplying Of Containers To The Packaging Station (AREA)
  • Structure Of Telephone Exchanges (AREA)
  • Optical Communication System (AREA)
  • Sorting Of Articles (AREA)
  • Facsimile Image Signal Circuits (AREA)
  • Color Image Communication Systems (AREA)
  • Computer And Data Communications (AREA)
  • Processing And Handling Of Plastics And Other Materials For Molding In General (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Control And Other Processes For Unpacking Of Materials (AREA)
  • Error Detection And Correction (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

On détermine la place de la couleur de caractère Cc dans l'intervalle Ci - Ci + 1 de deux couleurs successives de l'équipement de sortie et la place de la couleur de fond Cj dans l'intervalle Cj - Cj + 1. Selon ces places on prend pour couleur de caractère soit Ci soit Ci + 1 et comme couleur de fond soit Cj soit Cj + 1. Application en vidéographie et aux ordinateurs, imprimantes, etc.

Description

  • La présente invention a pour objet un procédé de transcodage de couleurs et un transcodeur correspondant.
  • L'invention permet de connecter :
    • - d'une part, un équipement d'entrée comprenant une mémoire de page dont le contenu est apte à définir une image du type mosaïque formée de caractères définis chacun par une forme, une couleur de caractère, une couleur de fond et divers autres attributs, les couleurs de caractères et de fond étant prises dans un groupe qui en comprend N ; avec
    • - d'autre part, un équipement de sortie comprenant un moyen d'affichage d'image du type mosaique à l'aide de caractères ayant eux aussi une forme, une couleur de caractère et une couleur de fond, les couleurs de caractère et de fond étant prises dans un groupe qui en comprend M, le nombre M étant inférieur à N.
  • Le domaine d'application de l'invention est vaste. Il couvre notamment la vidéographie qui est, comme on le sait, un procédé de télécommunication permettant de présenter à un usager des messages albhanu- mériques ou graphiques sur un écran de visualisation. Dans sa variante diffusée, ce procédé est souvent désigné par "télétexte" et dans sa variante interactive par "vidéotex". L'invention peut s'appliquer également au domaine des ordinateurs ou microordinateurs, ainsi qu'à celui des imprimantes, et des dispositifs d'affichage divers comme les écrans plats.
  • Le problème que se propose de résoudre l'invention est un problème d'incompatibilité entre des équipements travaillant avec un nombre différent de couleurs. C'est le cas, par exemple, lorsque l'on veut afficher une image de vidéographie à huit couleurs sur un écran plat à deux couleurs, ou lorsqu'on veut coupler un microordinateur à haute définition utilisant 64 couleurs à une imprimante à 8 couleurs, etc...
  • Les figures 1 et 2 illustrent la place occupée par le transcodeur de l'invention dans des installations connues à deux équipements incompatibles. Sur la figure 1, le transcodeur TR se situe entre un équipement d'entrée EQE et un équipement de sortie EQS. La figure 2 montre comment ce même transcodeur s'insère dans une chaîne de vidéographie qui comprend une unité centrale de traitement UCT, une mémoire de page MP, une unité de visualisation UV et un récepteur de télévision RT. Le transcodeur s'insère alors entre la mémoire de page MP et l'unité de visualisation UV et il permet la commande d'un équipement de sortie EOS.
  • L'invention s'applique dans le cas où les images à traiter sont des images du type mosaïque. On sait que de telles images sont formées de caractères, chaque caractère étant inclus dans une matrice. L'image mosaïque est constituée par une grille (rangée, colonne) de telles matrices, celles-ci étant disposées de manière jointive aussi bien horizontalement que verticalement. Les caractères sont soit alphanumériques, soit graphiques. La figure 3 montre un caractère alphanumérique (en l'occurrence la lettre A). Un tel caractère est défini par une forme F, par la couleur du caractère, soit Cc, (cette couleur étant schématisée par des rayures inclinées) et par la couleur de fond, soit Cf (schématisée par des pointillés). Certains autres attributs du caractère Deuvent s'ajouter aux deux précédents (comme par exemple le clignotement, la hauteur, la largeur etc...). Quant aux caractères graphiques, des exemples seront décrits plus loin, à propos des figures 9a et 9b.
  • Pour certains équipements de sortie qui ne disposent que de deux couleurs (c'est le cas de certaines imprimantes ou écrans plats), la couleur de fond est nécessairement celle du support utilisé (papier dans le premier cas et écran dans le second) et la couleur de caractère est obligatoirement celle de l'encre du ruban (pour l'imprimante) ou celle du matériau excité (pour l'écran). Si l'écran est à cristaux liquides, le fond de l'écran est en général clair et le caractère est sombre. Avec un écran cathodique, le fond est généralement foncé et le caractère brillant.
  • Ces exemples laissent entendre que, par la suite, il interviendra fréquemment une opération d'inversion (traduite par un signal binaire noté I) qui permettra de passer d'un mode d'affichage au mode complémentaire, (comme par exemple d'un caractère brillant sur fond noir ou d'un caractère noir sur fond clair).
  • Le principe de l'invention est d'établir tout d'abord une table de correspondance entre les N couleurs de l'équipement d'entrée et les M couleurs de l'équipement de sortie. Si l'on désigne par K0, Kl, ..., KN-2, KN-1 les N couleurs de l'équipement d'entrée, on peut ranger ces couleurs dans un certain ordre. Comme, en pratique, l'information de couleur est codée par des mots binaires, cela revient à ranger de tels mots. La figure 4, dans sa partie gauche, montre les N couleurs en question sous forme de traits horizontaux.
  • A titre d'exemple, pour un groupe de N=8 couleurs, on peut adopter le classement suivant, qui est basé sur une croissance de la luminance :
    Figure imgb0001
  • Mais on peut s'appuyer sur d'autres critères pour ranger N couleurs. Par ailleurs, il est commode de travailler avec des groupes de couleurs qui contiennent un nombre de couleurs égal à une puissance exacte de 2 N=2n (dans l'exemple considéré plus haut, on a N=23). Le nombre d'éléments binaires, ou bits, des mots traduisant les couleurs est alors égal à n (à 3 dans l'exemple précédent). Mais l'invention ne se limite pas à ce seul cas évidemment.
  • On observera que le code numérique choisi n'est pas nécessairement le code de couleur utilisé pour l'affichage sur un écran de type télévision en couleurs, comme l'écran RT de la figure 2.
  • La table de correspondance à établir doit permettre d'associer à chacune des N couleurs K0, Kl, ..., KN-1, une des M couleurs C0, Cl, ..., CM-2, CM-1 de l'équipement de sortie. Il faut donc établir, de la même manière, une seconde échelle de couleurs avec ces M couleurs. Comme M est, par hypothèse, inférieur à N, les deux échelles ne coincident pas. Cette seconde échelle est représentée dans la partie médiane de la figure 4.
  • En supposant que le nombre M est, lui aussi une puissance exacte de 2, soit 2m, chaque couleur C peut être associée à un mot de m bits. Le nombre m est inférieur à n.
  • En général, les couleurs extrêmes C0 et CM-1 sont le noir et le blanc, de sorte qu'il est logique de faire correspondre KO à C0 et KN-1 à CM-1. Le transcodage entre une couleur K et une couleur C ne se pose donc véritablement que pour les couleurs intermédiaires.
  • Selon l'invention, l'opération de transcodage va consister en un traitement sur les mots binaires associés à chacune des couleurs des deux familles. Comme ces mots n'ont pas le même nombre de bits (les N couleurs sont associées à des mots de n bits et les M couleurs à des mots de m bits), on complète d'abord ces derniers par n-m bits de poids faible. Pour Co, qui comprend m bits égaux à zéro, il va de soi qu'on complètera le mot avec n-m autres bits égaux à 0 pour obtenir un mot identique à celui qui caractérise K0. A la couleur Ko d'entrée, on fera donc correspondre immédiatement la couleur Co de sortie. Pour CM-1, qui comprend m fois le bit 1, on complètera le mot par n-m bits de poids faible égaux à 1, ce qui donnera un mot de n bits identique à celui de KN-1. Pour les couleurs intermédiaires on complètera les mots de m bits par des bits égaux à 0 ou à 1, selon les couleurs en cause, en s'attachant à faire coincider les couleurs intermédiaires communes aux deux systèmes.
  • Un caractère à afficher est défini par une couleur de caractère Cc, prise parmi les N couleurs K0, ..., KN-1 et une couleur de fond Cf, prise parmi les mêmes couleurs. La couleur Cc peut d'ailleurs être identique à la couleur Cf, auquel cas il s'agit d'afficher un espace uniforme. Le problème revient à attribuer à Cc et à Cf deux couleurs prises parmi les m couleurs C0, ..., CM-l.
  • En général, Cc ne coincide pas avec l'une de ces couleurs, mais tombe entre deux couleurs, que l'on notera respectivement Ci et Ci+l, l'indice i étant un nombre compris entre 0 et M-2.
  • De même Cf ne coïncide pas nécessairement avec l'une des couleurs de l'équipement de sortie, mais tombe entre deux couleurs Cj et Cj+1, l'indice j étant, lui aussi, un nombre compris entre 0 et M-2.
  • Naturellement, dans certains cas, i et j peuvent être égaux.
  • L'invention permet de choisir entre les couleurs Ci et Ci+1 pour la couleur de caractère Cc et entre Cj et Cj+1 pour la couleur de fond.
  • La correspondance entre une couleur et un mot binaire étant ainsi bien définie, les notations Cc, Cf, Ci, Cj etc... désigneront par la suite aussi bien des couleurs que les mots numériques les traduisant.
  • Le procédé de transcodage de l'invention est caractérisé alors par le fait qu'il comprend les opérations suivantes :
    • - pour chaque caractère défini par les mots Cc et Cf, on détermine la plage Ci-Ci+1 dans laquelle se situe le mot Cc, et la plage Cj-Cj+1 dans laquelle se trouve le mot Cf,
    • - on fait correspondre à la couleur Cc soit la couleur Ci, soit la couleur Ci+1 et à la couleur Cf soit la couleur Cj, soit la couleur Cj+1, le choix dans cette double alternative, étant fixé selon les critères suivants : on compare d'abord les mots Cf et Cc :
  • A)si le mot Cc n'est pas égal au mot Cf, alors la forme du caractère n'est pas modifiée et l'on compare le mot Ci au mot Cj pour déterminer si Ci est égal à Cj ou si Ci n'est pas égal à Cj,
    • Aa) si Ci n'est pas égal à Cj :
      • Aal) on détermine quelle est la plus petite des deux différences Cf-Cj et Cj+l-Cf ; si Cf-Cj est la plus petite différence, alors on choisit pour Cf la couleur Cj ; dans le cas contraire, on choisit pour Cf la couleur Cj+1,
      • Aa2) on détermine quelle est la plus petite des différences Cc-Ci et Ci+l-Cc ; si Cc-Ci est la plus petite différence alors on choisit pour Cc la couleur Ci ; dans le cas contraire, on choisit pour Cc la couleur Ci+l,
    • Ab) si le mot Ci est égal au mot Cj : on détermine si Cf est inférieur à Cc ; dans l'affirmative, on choisit pour Cf la couleur Ci et pour Cc la couleur Ci+l ; dans la négative, on choisit pour Cf la couleur Ci+1 et pour Cc la couleur Ci ;
  • B) si le mot Cf est égal au mot Cc, la forme du caractère est identique au fond et la couleur de cet espace est prise égale à l'une des couleurs Ci et Ci+1.
  • Sur la partie droite de la figure 4 sont représentés, de la manière la plus générale, les intervalles qui interviennent dans le processus de choix qui vient d'être défini. Cette représentation permet de comprendre que l'on recherche, parmi les M couleurs du second groupe, celle qui se "rapproche" le plus de la couleur initiale.
  • Comme chaque couleur est associée à un mot binaire, le choix peut être déterminé par la mise en oeuvre d'un algorithme de décision qui porte sur les mots en question. Graphiquement, les opérations précédemment décrites se traduisent comme représenté sur la figure 5 où les doubles rectangles représentent des résultats et les hexagones des tests.
  • Si le premier test de comparaison entre Cf et Cc conduit à un résultat négatif (Cf est différent de Cc), cela signifie que la forme du caractère est déterminée par le mot F pris dans la mémoire de page. Si le résultat est positif (Cf=Cc), cela signifie qu'il n'y a pas à proprement parler de caractère se distinguant, par sa couleur, du fond. En d'autres termes, la forme remplit tout l'espace de la matrice de la mosaïque. Le choix de la couleur est alors arbitraire. Il peut se fixer sur Ci+l (c'est ce qui est indiqué dans la figure 5, rectangle en bas à gauche). Mais on peut aussi décider de choisir la couleur "inférïeure" Ci.
  • La présente invention a également pour objet un transcodeur qui met en oeuvre le procédé qui vient d'être défini.
  • Le principe de l'invention ayant été exposé, divers modes de réalisation vont maintenant être décrits pour préciser quelques modalités pratiques de mise en oeuvre. Cette description se réfère à des dessins annexés sur lesquels :
    • - les figures 1 et 2 déjà décrites, montrent la place occupée par le transcodeur de l'invention,
    • - la figure 3, déjà décrite, montre un caractère alphabétique,
    • - la figure 4, déjà décrite, illustre la mise en correspondance de deux échelles de couleurs,
    • - la figure 5, déjà décrite, est un organigramme expliquant le processus de choix des couleurs de sortie,
    • - les figures 6a et 6b, montrent le schéma synoptique du transcodeur de l'invention,
    • - les figures 7a et 7f montrent un exemple de réalisation d'un transcodeur dans le cas d'un équipement d'entrée à 2n couleurs et d'un équipement de sortie à 2m couleurs,
    • - la figure 8 est un chronogramme expliquant le fonctionnement du transcodeur précédent,
    • - les figures 9a et 9b montrent la structure des caractères graphiques,
    • - la figure 10 est un algorithme montrant comment s'insère un test d'inversion dans la variante des figures 7a à 7f,
    • - la figure 11 illustre la structure des moyens correspondant au cas précédent,
    • - la figure 12 montre un ensemble de caractères avec une zone non inversable et une zone inversable,
    • - la figure 13 est un organigramme illustrant le processus de décision dans le cas de l'application au vidéotex à 16 bits,
    • - les figures 14a à 14f illustrent un mode de réalisation du transcodeur correspondant au cas précédent,
    • - la figure 15 est un chronogramme expliquant le fonctionnement du transcodeur.
  • Dans tout ce qui suit, les divers organes, circuits et autres composants représentés seront référencés à l'aide d'un nombre dont la centaine sera celle de l'ensemble auquel il appartient dans la représentation générale des figures 6a et 6b. Par exemple, un circuit référencé 1002 appartiendra au bloc 1000 ; un circuit 903 appartiendra au bloc 900, etc... Si un moyen décrit n'entre pas strictement dans l'un des blocs des figures 6a et 6b (comme ce sera le cas par exemple d'une connexion entre deux blocs ou d'un composant annexe), ce moyen portera une référence numérique inférieure à 100.
  • Tel que représenté sur les figures 6a et 6b le transcodeur comprend, de manière générale :
    • - un ensemble de registres d'entrée 100 reliés par un bus à la mémoire de page de l'équipement d'entrée ; ces registres sont aptes à mémoriser des données numériques correspondant aux divers caractères à afficher ; cet ensemble comprend notamment un registre 101 mémorisant un bit d'inversion I, un registre 102 mémorisant le mot de n bits correspondant à la couleur de caractère Cc, un registre 103 mémorisant le mot de n bits correspondant à la couleur de fond Cf, un registre 104 mémorisant divers attributs A et un registre 105 mémorisant le mot définissant la forme du caractère
    • - un premier comparateur 200 possédant deux entrées reliées respectivement aux deux registres d'entrée 102, 103 d'où elles reçoivent les mots Cc et Cf, et trois sorties 3, 1 et 4 dont l'état binaire indique si Ce est respectivement inférieur, égal ou supérieur à Cf,
    • - une mémoire morte 1000 contenant les M mots Co, Cl, ..., CM-1 de m bits correspondant aux M couleurs de l'équipement de sortie, ces mots étant complétés à n bits comme indiqué plus haut et rangés dans un ordre déterminé, chaque mot étant adressable dans la mémoire par un indice (i ou j) définissant le rang du mot ; on verra plus loin que cette mémoire comprend 4 mémoires mortes 1001, 1002, 1003, 1004 ;
    • - un premier sous-ensemble 300 permettant de déterminer dans quelle plage Ci-Ci+1 est situé le mot Cc ; ce premier sous-ensemble possède une première entrée reliée au registre d'entrée 102 d'où elle reçoit le mot Cc et une seconde entrée reliée à la mémoire morte 1000, et deux sorties délivrant les mots Ci et Ci+l délimitant la plage dans laquelle se trouve Cc ;
    • - un second sous-ensemble 400 permettant de déterminer dans quelle plage Cj-Cj+1 est situé le mot Cf, ce second sous-ensemble possède une première entrée reliée au registre d'entrée 103 d'où elle reçoit le mot Cf et une seconde entrée reliée à la mémoire morte 1000 et deux sorties délivrant les mots Cj, Cj+1 délimitant la plage dans laquelle se trouve Cf ;
    • - un second comparateur 500 ayant deux entrées recevant les mots Ci et Cj délivrés respectivement par les sous-ensembles 300 et 400 et possédant une sortie 2 dont l'état binaire indique si Ci et Cj sont ou ne sont pas égaux,
    • - un premier organe de comparaison 600 apte à calculer les différences Cc-Ci et Ci+l-Cc et à déterminer laquelle de ces deux différences est la plus faible ; ce premier organe possède une première et une deuxième entrées reliées respectivement aux deux sorties du premier sous-ensemble 300 d'où elles reçoivent les mots Ci et Ci+l, et une troisième entrée reliée au registre d'entrée 102 d'où elle reçoit le mot Cc, ce premier organe 600 possédant une sortie 5 dont l'état binaire indique si Cc-Ci est ou n'est pas inférieur à Ci+l-Cc,
    • - un second organe de comparaison 700 apte à calculer les différences Cf-Cj et Cj+l-Cf et à déterminer laquelle de ces deux différences est la plus faible ; ce second organe possède une première et une seconde entrées reliées respectivement aux deux sorties du second sous-ensemble 400 d'où elles reçoivent les mots Cj et Cj+1 et une troisième entrée reliée au registre d'entrée 103 d'où elle reçoit le mot Cf, ce second organe possédant une sortie 6 dont l'état binaire indique si Cf-Cj est ou n'est pas inférieur à Cj+1-Cf ;
    • - un troisième comparateur 1400 à trois entrées, dont l'une est reliée au registre 105 contenant le mot de forme F et dont les autres reçoivent les mots caractérisant l'espace alphanumérique et l'espace graphique ; ce comparateur possède deux sorties 12 et 13 véhiculant des signaux binaires traduisant le résultat de la comparaison entre forme et espaces (utiles dans les réalisations décrites plus loin) ;
    • - un circuit logique de décision 800 comprenant huit entrées reliées respectivement aux sorties 3, 1, et 4 du premier comparateur 200, à la sortie 5 du premier organe de comparaison 600, à la sortie 6 du second organe de comparaison 700 et aux sorties 12 et 13 du troisième comparateur 1400 ; ce circuit logique 800 a pour fonction la mise en oeuvre de l'opération de choix définie plus haut ; il possède trois sorties 7, 8 et 9,
    • - un ensemble multiplexeur 900, possédant des entrées de données recevant les mots de forme et d'espace cet ensemble multiplexeur 900 possède également des entrées de commande reliées aux sorties 7, 8 et 9 du circuit logique de décision et au registre 101 pour le bit d'inversion ; ce multiulexeur possède une sortie de données, qui délivre l'un des mots d'entrée,
    • - un ensemble de registres de sortie 1100 relié à l'équipement de sortie,
    • - un circuit séquenceur et compteur d'adresses 1200 possédant des entrées respectivement d'initialisation, de demande de transcodage, de lecture de caractère et d'horloge d'incrémentation et des sorties, respectivement de lecture de mémoire de page, de chargement de l'ensemble des registres d'entrée 10, de chargement de l'ensemble des registres de sortie 11, de validation de caractère, et d'adresses pour la mémoire de page.
  • Les figures 7a à 7f illustrent plus en détail la structure du transcodeur de l'invention, dans le cas où l'équipement d'entrée comprend N=2n couleurs. Il peut s'agir par exemple du vidéotex 24 bits parallèles à 8 couleurs, l'équipement de sortie comprenant moins de 8 couleurs, et par exemple 2. Cet exemple sera repris plus en détail à propos des figures suivantes, car il lui correspond des solutions particulières.
  • La figure 7a montre un sous-ensemble 300 comprenant M comparateurs 301, etc... 30M à deux entrées, l'une recevant le mot Cc provenant du registre d'entrée 102, l'autre l'un des M mots C0, ..., CM-1 représentant les couleurs de sortie. Ces comparateurs travaillent sur n bits et ils possèdent une sortie qui indique si le mot reçu sur l'une des entrées est ou n'est pas inférieur au mot reçu sur l'autre. Le sous-ensemble 300 comprend encore un multiplexeur 310 à M entrées reliées aux comparateurs précédents et à m sorties ; ces m sorties, par leur état binaire, donnent le rang i de la couleur Ci pour laquelle Ci est inférieur à Cc et pour laquelle Ci+l est supérieur à Cc. Autrement dit, i est le rang du dernier comparateur 301, ..., 30M indiquant que la couleur Ci est inférieure à Cc. Le sous-ensemble 300 comprend encore un additionneur 311 à n bits, ajoutant 1 au nombre i qu'il reçoit et délivrant donc le nombre i+1. Le sous-ensemble 300 donne l'information relative à l'intervalle i/i+1 dans lequel se situe la couleur de caractère Cc.
  • Deux mémoires mortes 1001 et 1002 contenant les mots C0, ..., CM+1 sont adressées respectivement par i et i+l. Elles délivrent donc les mots Ci et Ci+1 bornant l'intervalle dans lequel se trouve Cc.
  • Sur la figure 7b on trouve un sous-ensemble 400 tout à fait analogue à 300, avec M comparateurs 401, ..., 40M, un multiplexeur 410 de type M→ m, un additionneur 411 et deux mémoires mortes 1003, 1004 qui délivrent les mots Cj et Cj+1 qui bornent l'intervalle dans lequel se situe la couleur de fond Cf contenue dans le registre d'entrée 103.
  • L'ensemble des quatre mémoires mortes 1001 à 1004 constitue la mémoire morte 1000, laquelle peut délivrer également les mots C0, ..., CM-1 nécessaires aux blocs 300 et 400.
  • Pour en revenir à la figure 7a, on trouve encore un premier organe de comparaison 600 qui comprend une porte NON 606 recevant le mot Ci venant de la mémoire 1001 et délivrant le mot complémentaire Ci, un additionneur 601 ajoutant +1 à Ci et délivrant Ci+l, un additionneur 602 à n bits recevant Ci+1 et Cc et délivrant la somme de ces deux mots. Le sous-ensemble 600 comprend encore une porte NON 607 recevant Cc et délivrant Cc,un additionneur 605 ajoutant 1 à ce nombre, un additionneur 603 recevant Cc+1 et Ci+1 venant de la mémoire 1002, et délivrant Cc+1+Ci+1 ; enfin, le bloc 600 comprend un comparateur à n bits 604, qui compare Ci+l+Cc et Cc+1+Ci+1. Ce comparateur possède une sortie 5 qui est active (c'est-à-dire qui délivre un 1 logique) si Ci+l+Cc est inférieur à Cc+1-t-Ci+1, autrement dit si Cc-Ci est inférieur à Ci+l-Cc.
  • En d'autres termes, la comparaison des écarts Cc-Ci et Ci+l-Cc se fait par l'intermédiaire du calcul des compléments à 2 de Ci et de Cc (inversion et ajout de 1).
  • De la même manière, le sous-ensemble 700 représenté sur la figure 7b comprend un inverseur 706, un additionneur 701, un additionneur 703, un inverseur 707, un additionneur 705, un additionneur 702, un comparateur 704, dont la sortie 6 est active si Cf-Cj est inférieur à Cj+l-Cf.
  • La figure 7c montre, sur sa partie gauche, un comparateur 201 possédant deux entrées, reliées respectivement aux registres d'entrée 102 et 103 et recevant Cc et Cf, et trois sorties, respectivement 3, 1 et 4, indiquant si Cc est inférieur, égal ou supérieur à Cf. La figure 7c montre encore, sur sa partie droite, un comparateur 501 possédant deux entrées reliées aux multiplexeurs 310 et 410, d'où elles reçoivent les nombres i et j, et une sortie 2 indiquant si ces deux nombres sont égaux.
  • On observera que le comparateur 501 fonctionne avec m bits puisque les nombres i et j sont eux-mêmes à m bits. Mais on pourrait travailler sur les mots Ci et Cj, à condition de relier le comparateur 501 en aval des mémoires 1001 et 1004 et non plus en amont.
  • La figure 7d représente deux blocs 801 et 802 appartenant au circuit logique de décision 800. Le premier 801, comprend trois inverseurs 897, 898, 899, deux portes ET 895 et 896, une porte OU 894 dont la sortie 8 est la sortie générale de 801. Le second circuit comprend, de la même manière, trois inverseurs 890, 891, 892, deux portes ET 888 et 889, et une porte OU 887 dontla sortie 7 est la sortie générale du circuit 802.
  • Les entrées de ces différentes portes sont reliées aux sorties 1, 2, 3, 4, 5 et 6 des différents circuits évoqués plus haut (1, 2, 3, 4 sont les sorties des comparateurs 201 et 501 de la figure 7c, 5 est la sortie du sous-ensemble 600 de la figure 7a et 6 la sortie du sous-ensemble 700 de la figure 7b. Ces circuits logiques mettent en oeuvre l'algorithme de décision décrit plus haut (figure 5).
  • La figure 7e montre la structure du multiplexeur 900. Celui-ci se compose de trois multiplexeurs 2→1, le premier 901, commandé par le signal provenant de la sortie 1 du comparateur 201 et recevant les données de forme et d'espace, le second 902, commandé par le signal provenant de la sortie 7 du circuit logique 802, et recevant les mots Ci et Ci+1, et le troisième, 903, commandé par le signal provenant de la sortie 8 du circuit 801 et recevant les mots Cj et Cj+l.
  • Il est clair que l'on sélectionne ainsi, selon la valeur du signal 1, soit la forme, soit l'espace selon le signal 7, soit Ci, soit Ci+1 ; et selon le signal 8, soit Cj, soit Cj+l.
  • Le mot relatif à la forme, soit RO, est chargé dans un registre de sortie 1108. Le mot Rl, relatif aux couleurs, est chargé dans un double registre 1109, 1110 pour Cc et Cf. Ces registres de sortie sont actionnés par une connexion 11 venant du séquenceur 1201. La sortie de ces registres est reliée à l'équipement de sortie qui reçoit ainsi une information de forme RO et une information de couleur Rl.
  • Enfin, la figure 7f représente un détail du circuit de séquencement. Ce circuit comprend un séquenceur 1201 et un compteur 1202, avec des connexions qui ont déjà été indiquées à propos de la figure 6b. On notera simplement une connexion supplémentaire de remise à zéro du compteur (RAZ) par le séquenceur.
  • Le chronogramme de la figure 8 illustre le fonctionnement du transcodeur dont les composants ont été représentés sur les figures 7a à 7f. Ce fonctionnement se décompose en diverses phases indiquées sur la ligne inférieure :
    • Phase ∅o : A la mise sous tension, le séquenceur est initialisé par le fil initialisation ; il effectue une remise à zéro (RAZ) du compteur d'adresse, met à 1 le fil lecture de la mémoire d'image RD, à 0 le fil "caractère valide" (état inactif) ; il ne délivre aucun signal jusqu'à ce qu'il reçoive le signal de demande de transcodage (première ligne).
    • Phase ∅1 : C'est la demande de transcodage (transition 0→1) .
    • Phase 02 : C'est la phase de préparation de RO et Rl qui sont les contenus des registres de sortie ; le transcodeur envoie le signal RD vers la mémoire d'image (RD=0) et le signal de chargement des registres d'entrée 101 à 105 par la connexion 10 ; ce signal permet donc le chargement des informations d'inversion dans 101, de couleur de caractère Cc dans 102, de couleur de fond Cf dans 103, d'attributs A dans 104 et de forme F dans 105 ; la taille de l'ensemble des registres 101 à 105 est de 24 bits dont 1 bit pour l'inversion, 3 pour la couleur de caractère et 3 pour la couleur de fond et généralement 8 bits pour la forme F. Le transcodeur compare ensuite Cf et Cc dans le comparateur 3 bits 201 et le résultat est donné par l'état des 3 fils 1, 3, 4. Si Cf=Cc (fil 1 actif), le multiplexeur 8 bits 901 valide le code espace, donc RO est chargé par l'espace. Sinon il valide la forme F. L'ensemble des attributs de forme, autres que l'inversion (hauteur, largeur, incrustation, masquage, soulignement, clignotement...) sont chargés sans modification dans Rl. Le bit d'inversion est le résultat d'une logique combinatoire simple 802 traduisant l'algorithme. L'inversion est validée (fil 2) s'il y a inversion vidéotex (1 actif) et Cf>Cc ou s'il n'y a pas d'inversion vidéotex et Cf<Cc. Les informations de RO et Rl étant prêtes, le séquenceur envoie un signal de chargement des registres de sortie 108 et 109 par la connexion 11.
    • Phase ∅3 : Fin d'acquisition de RO et Rl. Cette phase est déclenchée par la transition 0→1 du signal "caractère valide".
    • Phase ∅4 : Attente du signal "caractère lu" envoyé par l'équipement de sortie en acquittement de "caractère valide". Il est à noter qu'avant d'envoyer le signal "caractère lu", l'horloge d'incrémentation du compteur d'adresse aura au préalable été fournie au compteur 1202.
    • Phase ∅5 : Lecture du caractère à la transition 1→0 du signal "caractère valide".
  • Après incrémentation d'une unité du compteur d'adresse soit par l'équipement de sortie (cas de certains écrans plats) soit par le séquenceur (cas des imprimantes), les diverses phases sont reprises pour le traitement du caractère suivant.
  • Dans le cas du vidéotex, à côté des jeux de caractères alphanumériques, il est fait usage de jeux semi-graphiques dont le principe est illustré par la figure 9a. La matrice contenant le caractère est décomposé en 6 pavés b0 à b5 pouvant chacun être allumé ou éteint. On obtient ainsi 64 formes différentes. Chacune de ces formes peut être mise en correspondance avec la forme complémentaire, comme illustré sur la figure 9b. Les deux formes représentées sont dites "appairées". On passe de l'une à l'autre par inversion de la commande de l'état des pavés.
  • Quant au jeu de caractères alphanumériques, il est lui aussi lié à un bit d'inversion.
  • De façon générale, si le bit d'inversion est présent, la forme du caractère sera notée F. Le transcodeur doit donc être conçu pour pouvoir prendre en compte cette information relative à l'inversion. Comme illustré sur la figure 6a, c'est le rôle du registre d'entrée 101 de mémoriser le bit d'inversion I. La figure 10 a justement pour but d'illustrer cet aspect dans un cas simple où l'équipement de sortie n'utilise que deux couleurs de sortie. Il n'y a donc plus, dans ce cas, qu'une seule plage de couleur à la sortie. Elle est définie par le noir, correspondant à Ci et par le blanc correspondant à Ci+1. Dans ce cas, on a donc Ci=Cj et l'organigramme de la figure 5 se simplifie considérablement comme le montre la figure 10. L'organigramme représenté se lit de la manière suivante :
    • A) si Cf=Cc alors la forme transmise (RO) est l'espace ;
    • B)sinon CfiCc, alors un seul cas se présente puisqu'il n'y a qu'une seule plage dans l'ensemble des couleurs d'arrivée :
      • Ba) - si l'inversion n'est pas valide :
        • - si Cf>Cc R0 est constitué par la forme F
        • - si Cf<Cc R0 est constitué par la forme inversée F
      • Bb) - si l'inversion est valide :
        • - si Cf>Cc R0 est constitué par la forme inversée F
        • - si Cf <Cc R0 est cosntitué par la forme F.
  • Cet algorithme s'applique de façon différente suivant que l'équipement de sortie interprète le bit d'inversion ou non.
  • Si l'équipement de sortie possède l'inversion, alors il devient :
    • A) si Cf=Cc alors la forme transmise est l'espace,
    • B) sinon Cf≠Cc :
      • Ba) pour I non valide :
        • si Cf>Cc RO=F, bit d'inversion non valide
        • si Cf<Cc R0=F, bit d'inversion valide
      • Bb) pour I valide :
        • si Cf >Cc RO=F, bit d'inversion valide
        • si Cf<Cc RO=F, bit d'inversion non valide.
  • Dans le cas où l'équipement de sortie ne travaille qu'avec 2 couleurs, la structure du transcodeur prend une forme simplifiée par rapport à la variante générale des figures 7a à 7f. Le schéma correspondant est représenté sur la figure 11 où les références numériques désignent les mêmes éléments que pour les figures 7a à 7f. Sur cette figure, les notations α et y du registre 105 signifient "alphanuméri- qne" et "grapbique" ; la notation hlClmis pour le registre 104 désigne des codes d'attributs signifiant respectivement "hauteur, largeur, clignotement, masquage, incrustation, soulignement". Ces attributs occuperont totalement le registre de sortie 1109 (contenu Rl). Dans ce cas particulier, il n'y a plus à proprement parler de mot de couleur à sélectionner.
  • La variante qui précède correspond au cas où l'inversion est possible dans l'équipement de sortie. Naturellement, on peut appliquer l'invention dans le cas où cet équipement n'accepterait pas l'inversion. L'algorithme de décision devrait alors être légèrement modifié pour simuler cette inversion en agissant sur la forme du caractère affiché. Le registre de sortie 1109 chargeant Rl ne contiendra plus l'information I, et le registre chargeant RO contiendra soit F, soit F. Cela suppose que le multiplexeur 901 reçoive non seulement la forme F mais aussi la forme inversée F, et non seulement l'espace mais aussi le pavé plein. Le multiplexeur 901 passe donc d'un type 2-1 à un type 4→1.
  • Une deuxième variante du transcodeur de l'invention va maintenant être décrite, qui concerne le vidéotex 16 bits parallèle et série, avec 8 couleurs pour l'équipement d'entrée, l'équipement de sortie étant une imprimante ou un écran plan à deux couleurs, ne possédant pas le bit d'inversion. C'est le cas le plus complexe.
  • La restriction du vidéotex à des terminaux à 16 bits amène des contraintes supplémentaires pour le transcodeur.
    • a) Tout d'abord, la couleur de fond est un attribut "série" pour les caractères alphanumériques (c'est donc un attribut défini par zone) et un attribut "parallèle" pour les caractères semigraphiques. Ceci nécessite l'ajout d'une cellule de verrouillage de la couleur de fond.
    • b) Ensuite, il est fait usage de caractères spéciaux, appelés délimiteurs, qui introduisent des zones pour les attributs série. Ils sont à visualiser comme des espaces ou des pavés pleins, suivant le contexte. De même que pour les caractères alphanumériques, il faut connaître le type de zone dans lequel se situe le délimiteur : zone inversable ou non. Si le caractère qui suit le délimiteur est un semigraphique, celui-ci sera dans une zone inversable, sinon il sera visualisé comme un espace. L'exemple représenté sur la figure 12 permet d'illustrer ce point. L'image représentée comprend une zone non inversable où apparaissent des caractères alphabétiques formant l'expression "L'ARBRE" et une zone inversable dans laquelle apparaissent des caractères semigraphiques. Dans la zone non inversable, le délimiteur (carré blanc) est visualisé comme un espace, quelles que soient les couleurs Cc et Cf. Dans la zone inversable, le délimiteur est visualisé comme un pavé plein (si le fond avait été jaune, il aurait été visualisé comme un espace).
    • c) Enfin, à l'effacement d'écran, celui-ci est rempli d'espaces semigraphiques, afin d'éviter, lors du remplissage de l'écran, des effets série parasites. Il ne faut pas, au niveau de l'algorithme, les considérer comme des caractères semigraphiques, car ils ne sont là qu'en raison de contraintes liées au vidéotex et non en tant qu'éléments de graphisme.
  • L'algorithme complété se présente alors comme indiqué sur la figure 13 où l'on voit apparaître en plus des opérations déjà décrites à propos de la figure 5 des tests sur la présence d'un délimiteur, sur la nature semi-graphique du caractère qui suit ce délimiteur, sur la présence d'un caractère graphique de remplissage, sur la validité d'un environnement graphique.
  • Cet organigramme se lit alors de la manière suivante :
    • A) si le caractère est un délimiteur, alors :
      • Aa) si le caractère suivant est un semi-graphique défini par C'c et C'f alors :
        • α)si Cc=C'f alors
          • - si C'f graphique ≥ C'c graphique, R0=espace, sinon R0=pavé plein,
        • β) si Cc≠C'f alors
          • - si Cf<Cc, R0=espace sinon R0=pavé plein, Ab) si le caractère n'est pas un semi-graphique alors R0=espace ;
      • B) si le caractère n'est pas un délimiteur :
    • Ba) si c'est un semi-graphique :
      • a) s'il s'agit du caractère semi-graphique de remplissage alors R0=espace
      • β) s'il ne s'agit pas du caractère semi-graphique de remplissage alors le signal "environnement graphique" est validé. Alors si Cf=Cc, R0=espace, si CffCc, alors R0=forme si Cf>Cc et RO=F si Cf<Cc.
    • Bb) si ce n'est pas un semi-graphique (alors c'est un alphanumérique)
      • 1) s'il s'agit de l'espace :
        • la) si le signal "environnement graphique" est non validé, alors R0=espace,
        • 1β) si le signal "environnement graphique" est validé et s'il y a inversion : alors R0=espace si Cf≤Cc et R0=pavé plein dans le cas contraire s'il n'y a pas inversion alors R0=espace si Cf ≥ Cc et RO=pavé plein dans le cas contraire.
      • 2) s'il ne s'agit pas de l'espace, autrement dit s'il s'agit d'un caractère alphanumérique hors espace : alors le signal "environnement graphique" est non validé, et RO=F.
  • Les figures 14a à 14f illustrent la structure du transcodeur dans ce cas particulier, avec les mêmes conventions pour les références numériques que pour les figures précédentes. Par ailleurs, les 16 bits provenant de la mémoire d'image sont référencés BO à B15. Les couleurs sont codées sur 3 bits notés BcVcRc pour la couleur de caractère et BfVfRf pour la couleur de fond. Les différents bits des mots de couleur sont véhiculés par des connexions portant les références 13, 14, 15 pour BfVfRf et 16, 17, 18 pour BcVcRc pour un caractère donné et, respectivement, 22, 23, 24 et 25, 26, 27 pour le caractère suivant. La connexion 12 véhicule un signal concernant la présence de délimiteurs.
  • On remarquera, sur la figure 14a, que le registre d'entrée comprend deux registres 106 et 107 supplémentaires destinés à recevoir les 16 bits (D'0, ..., D'7 et D'8, ..., D'15) du caractère de rang n+l, lorsque le caractère de rang n est chargé dans les registres 102, 103, 105.
  • La forme F est codée sur 7 bits (D0-D6); qui sont comparés avec les 7 bits XO-X6 de l'espace dans le comparateur 1402 dont la sortie est référencée 21. De même pour les 8 bits d'espace X8 à X15 qui sont comparés aux 8 bits de caractère issus de 102, 103, 104 dans le comparateur 1403 dont la sortie est référencée 20.
  • La figure 14b montre trois comparateurs 201, 201' et 201" dont la fonction est de comparer respectivement :
    • - les 3 bits véhiculés par les 3 connexions 46, 47, 48 issues d'une logique 805 représentée sur la figure 14e avec les 3 bits de Cc véhiculés par les connexions 16, 17, 18,
    • - les 3 bits de C'f et Cc,
    • - les 3 bits de C'f et C'c.
  • Les sorties de ces comparateurs qui sont utilisées sont respectivement notées 39, 40, 60 pour le premier, 41, 42 pour le second et 43 pour le troisième.
  • La figure 14c montre un mode de réalisation pour un premier circuit logique de décision 801. Ce circuit comprend : deux inverseurs 820, 821 reliés à une porte OU 822 ; un inverseur 823 ; des portes ET 824 et 825 ; un inverseur 826 ; une porte NON-ET 827; deux inverseurs 829, 830 ; cinq portes ET 831, 832, 833, 834, 835 et finalement une porte OU 836 dont la sortie 31 constitue la sortie du circuit 801.
  • Ce circuit 801 a pour fonction la sélection d'un code correspondant à un espace graphique.
  • La figure 14d représente 3 autres circuits logiques. Le premier, référencé 803, comprend un inverseur 840, .deux portes ET 841, 842, un inverseur 843 ; une porte ET 844 ; deux portes OU 845, 846 ; deux portes ET 847, 848 et enfin une porte OU 850 dont la sortie 32 constitue la sortie générale du circuit 803. Ce circuit remplit la fonction de sélection de pavé plein graphique.
  • Le circuit 803' comprend deux portes ET 861, 862 et une porte OU 863 de sortie 33. Ce circuit a pour fonction la sélection, pour R0, des bits D7-DO de forme.
  • Enfin, le circuit 803" est constitué par une unique porte ET 864 de sortie 34. L'entrée notée 45 de cette porte correspond à la sortie de la porte 824 du circuit 801. Le circuit 803" sert à sélectionner le bit D7 et les bits complémentaires D6-DO pour R0.
  • La figure 14e montre d'autres circuits logiques de décision. Le circuit 805 comprend : une porte OU 865 ; une porte ET 866 ; un circuit de verrouillage 867 à trois sorties 46, 47 et 48. Le circuit 805 a pour fonction le verrouillage de la couleur de fond quand un délimiteur ou un caractère graphique est présent.
  • Le circuit 806 comprend un démultiplexeur du type 2-+3, dont les trois sorties sont référencées 50, 51, 52. Ce circuit 806 a pour fonction la séparation entre délimiteur, caractère graphique, caractère alphanumérique.
  • Enfin, le circuit 804 comprend une porte OU 869 ; une porte ET 870 ; une bascule 871 ; un inverseur 872 ; une porte OU 873. Il a pour sortie 53 et 54. Par ailleurs, ce circuit 804 comprend également un inverseur 874 et une porte ET 875 de sortie 58.
  • Les références numériques associées aux connexions impliquées dans tous ces circuits de décision logique permettent d'établir les connexions appropriées.
  • La figure 14f représente les éléments de sortie du transcodeur. Le multiplexeur 901 reçoit des données sous forme de bits E7-EO représentant le code espace graphique, de bits B7-BO représentant le code pavé plein, de bits D7-DO représentant la forme, de bits D7 D6-DOreprésentant la forme inversée. Ce multiplexeur 901 est commandé par les bits véhiculés par les connexions 31, 32, 33, 34 issues des circuits de décision logique 801, 803, 803' et 803" des figures 14c et l4d, bits qui sont multiplexés au préalable dans un multiplexeur 906 du type 4→2, et dont les sorties sont référencées 29 et 30.
  • Les éléments représentés sur la figure 14f comprennent encore une porte 907 recevant d'une part les bits D14-D11 et d'autre part les bits d'attributs I, h, 1 par les connexions 13, 14 et 15 ainsi que le bit de clignotement Cl ; cette porte 907 est commandée par une connexion 35.
  • Enfin, le circuit représenté comprend une porte 908 recevant les données D6-D4 et commandée par une connexion 36.
  • Les données qui transitent par le multiplexeur 901 sont chargées dans le registre 1108. Celles qui ont franchi les portes 907 et 908 sont chargées dans le registre 1109. Ces deux registres sont commandés par le séquenceur par la connexion 38 représentée par ailleurs sur la figure 14a
  • Ces deux registres délivrent respectivement des bits C7-CO caractérisant la forme et des bits A6-AO caractérisant les attributs du caractère.
  • Le multiplexeur 901 a pour rôle de réaliser :
    • a) la sélection RO=F si l'on a un caractère semi- graphique hors effacement de page connexion (45) et si Cf>Cc (40), ou si l'on a un caractère alphanumérique (50) avec un signal "environnement graphique" non validé (54). La relation logique réalisée par 803' doit donc être :
      • 33 = (45 ET 40) ou (50 ET 54) Alors l'activation de 33 permettra au multiplexeur de sélectionner F.
    • b) la sélection RO=F si l'on a un semi-graphique hors effacement de page et si Cf<Cc. La relation logique,réalisée par 803" doit donc être :
      • 34 = (45 ET 39) Alors l'activation de 34 permettra au multiplexeur de sélectionner F.
    • c) la sélection "pavé plein" si l'on a :
      • cl) soit un espace alphanumérique (50 ET 21) dans un "environnement graphique" validé (53) ce qui implique 49=(50 ET 21 ET 53) dans 801 avec 1=0(13) et Cf<Cc(39) ou 1=1 et Cf>Cc(40) . L'opération logique effectuée par le circuit 803 est donc : 49 FT[39 ET I) OU (40 ET I)]
      • c2) soit un délimiteur (52) suivi d'un graphique (56) et :
        (C'f=Cc ET C'f<C'c)=(41 ET 43) OU C'f>Cf (42). D'où l'opération logique effectuée par le circuit 803 :
        (56 ET 52) ET((41 ET 43)OU 42)
  • Ces deux conditions peuvent s'écrire : R0="pavé plein" si : 42)]
    • 32=49 [(39 ET I) OU (40 ET I) OU 56 ET 52 [(41 ET 43) OU 42)]
      • d) la sélection "espace" =RO si l'on a :
      • dl)soit un délimiteur non suivi de graphique (52 ET 56) ;
      • d2)soit un délimiteur suivi de graphique et C'f=Cc et C'f>Cc ou C'f<Cf donc 57,
      • d3)soit un alphanumérique espace dans un environnement graphique (49) avec 1=0 et Cf>Cc ou I=1 et Cf≤ Cc (55) ,
      • d4)soit un graphique d'effacement de page (51 ET 20 ET 21),
      • d5)soit un graphique hors effacement de page (45) avec Cf=Cc (60).
  • Ces 5 conditions peuvent s'écrire de manière logique :
    • R0="espoace" si :
    • 31=(52 ET 56) 57 OU 55 OU (51 ET 20 ET 21) OU 45 ET 60). Par rapport au transcodeur des figures 7, on a donc les modifications suivantes :
      • - ajout d'un comparateur 8 bits (1403) afin de détecter la configuration "graphique de remplissage" ;
      • - ajout d'un démultiplexeur 806 pour distinguer le délimiteur (connexion 52 active), l'alphanumérique 50 et le graphique 51 ;
      • - ajout d'une cellule de verrouillage 805 pour la couleur de fond, quand il y a un délimiteur 52 ou un semi-graphique ; cette cellule est verrouillée sur une transition du signal véhiculé par la connexion 37 venant du séquenceur (sortie CLK) et si 52 ou 51 sont actifs. Les connexions 46, 47 et 48 délivrent les 3 bits de la couleur de fond Cf ;
      • - ajout de deux registres d'entrée 106 et 107 de 8 bits, pour stocker le caractère suivant ;
      • - ajout de deux comparateurs 3 bits 201', 201" pour comparer C'f-Cc et C'f-C'c et utilisation des connexions 41 pour C'f=Cc, 42 pour C'f>Cc et 43 pour C'f>C'c ;
      • - modification des signaux de commande du multiplexeur 901.
  • Le chronogramme de la figure 15 explique le fonctionnement de cette variante du transcodeur. Il est plus complexe que le précédent (cf figure 8) même si l'on y retrouve essentiellement les mêmes phases. Cependant, il comprend une opération de chargement des registres d'entrées supplémentaires 106, 107 relatifs au caractère suivant. C'est la phase 02 qui se trouve alourdie, car il faut un double adressage mémoire pour acquérir le caractère suivant (cas du délimiteur).
  • Pour cette phase 02, le séquencement est alors le suivant : envoi d'un premier signal de lecture RD vers la mémoire de page pour acquérir le caractère à transcoder ; ce signal est suivi d'un signal de chargement des registres d'entrée 101 à 105 (3ème ligne) ; le compteur d'adresses 1202 a une entrée comp- tage/décomptage (U/D) qui est positionnée en comptage ; le séquenceur envoie un signal CK, qui incrémente l'adresse et un signal CLK qui verrouille la couleur de fond (cas du délimiteur et du graphique). Un signal RD est alors envoyé pour acquérir le caractère suivant ; ce dernier est suivi d'un signal de chargement des registres d'entrée 106 et 107 et de la mise en décomp- tage de l'entrée du compteur ; puis le séquenceur envoie un nouveau signal CK pour revenir à l'adresse initiale et remet alors l'entrée U/D en comptage et envoie le signal "caractère valide".

Claims (7)

1. Procédé de transcodage de couleur permettant l'interconnexion entre :
- d'une part, un équipement d'entrée comprenant une mémoire de page dont le contenu est apte à définir une image du type mosaïque formée de caractères définis chacun par une forme (F), une couleur de caractère (Cc), une couleur de fond (Cf) et divers autres attributs, les couleurs de caractères (Cc) et de fond (Cf) étant prises dans un groupe qui en comprend N ;
- et d'autre part, un équipement de sortie comprenant un moyen d'affichage d'image du type mosaïque à l'aide de caractères ayant une forme, une couleur de caractère et une couleur de fond, les couleurs de caractère et de fond étant prises dans un groupe qui en comprend M, le nombre M étant inférieur à N, ce procédé de transcodage étant caractérisé par le fait qu'il comprend les opérations suivantes :
- on affecte à chacune des M couleurs de l'équipement de sortie un mot binaire à m bits, on range les M mots selon un certain ordre, on complète à n bits ces M mots et on range les M mots correspondants (CO, Cl, ..., CM-1) dans une mémoire,
- pour chaque caractère à transcoder, on mémorise un mot de n bits correspondant à la couleur du caractère Cc et un mot de n bits correspondant à la couleur de fond Cf,
- on détermine la plage Ci-Ci+1 dans laquelle se situe le mot Cc, et la plage Cj-Cj+1 dans laquelle se trouve le mot Cf,
- on prend comme couleur de caractère soit la couleur Ci, soit la couleur Ci+1 et pour couleur de fond soit la couleur Cj, soit la couleur Cj+l, le choix dans cette double alternative étant dicté par les critères suviants : on compare les mots Cf et Cc :
A) si le mot Cc n'est pas égal au mot Cf, alors la forme du caractère n'est pas modifiée et l'on compare le mot Ci au mot Cj pour déterminer si Ci est égal à Cj ou si Ci n'est pas égal à Cj :
Aa) si Ci n'est pas égal à Cj :
Aal) on détermine quelle est la plus petite des deux différences Cf-Cj et Cj+1-Cf ; si Cf-Cj est la plus petite différence alors on choisit pour couleur de fond la couleur Cj ; dans le cas contraire, on choisit pour couleur de fond la couleur Cj+l,
Aa2) on détermine quelle est la plus petite des deux différences Cc-Ci et Ci+1-Cc ; si Cc-Ci est la plus petite différence, alors on choisit pour couleur de caractère la couleur Ci ; dans le cas contraire, on choisit pour couleur de caractère la couleur Ci+1
Ab) si le mot Ci est égal au mot Cj,
on détermine si Cf est inférieur à Cc ; dans l'affirmative, on choisit pour couleur de fond la couleur Ci et pour couleur de caractère la couleur Ci+1; dans la négative, on choisit pour couleur de fond la couleur Ci+1 et pour la couleur de caractère la couleur Ci ;
B) si le mot Cf est égal au mot Cc, la forme du caractère est prise identique au fond et la couleur commune de cet espace est prise égale à l'une des couleurs Ci et Ci+1
2. Transcodeur de couleur permettant l'interconnexion entre :
- d'une part, un équipement d'entrée comprenant une mémoire de page dont le contenu est apte à définir une image du type mosaïque formée de caractères définis chacun par une forme (F), une couleur de caractère (Cc), une couleur de fond (Cf) et divers autres attributs, les couleurs de caractères (Cc) et de fond (Cf) étant prises dans un groupe qui en comparend N;
- et d'autre part, un équipement de sortie comprenant un moyen d'affichage d'image du type mosaique en question à l'aide de caractères ayant une forme, une couleur de caractère et une couleur de fond, les couleurs de caractère et de fond étant prises dans un groupe qui en comprend M, le nombre M étant inférieur à N,

ce transcodeur étant caractérisé par le fait qu'il comprend :
- un ensemble de registres d'entrée (100) reliés à la mémoire de page de l'équipement d'entrée et aptes à mémoriser des données numériques correspondant aux divers caractères à afficher, cet ensemble comprenant notamment un registre (102) mémorisant le mot de n bits correspondant à la couleur de caractère Cc et un registre (103) mémorisant le mot de n bits correspondant à la couleur de fond Cf,
- un premier comparateur (201) à n bits possédant deux entrées reliées respectivement aux deux registres d'entrées (102, 103), d'où elles reçoivent les mots Cc et Cf, et trois sorties (3, 1, 4) dont l'état binaire indique si Cc est inférieur, égal ou supérieur à Cf,
- une mémoire morte (1000) comportant M mots (CO, Cl, ..., CM-1) de m bits correspondant aux M couleurs de l'équipement de sortie, ces mots étant complétés à n bits et étant rangés dans un ordre déterminé, chaque mot étant adressable dans la mémoire par un indice (i ou j) définissant le rang du mot,
- un premier sous-ensemble (300) permettant de déterminer dans quelle plage Ci-Ci+l est situé le mot Cc, ce premier sous-ensemble possédant une première entrée reliée au registre d'entrée (102) d'où elle reçoit le mot Cc et une seconde entrée reliée à la mémoire morte, et deux sorties délivrant les mots Ci et Ci+1 délimitant la plage dans laquelle se trouve Cc,
- un second sous-ensemble (400) permettant de déterminer dans quelle plage Cj-Cj+1 est situé le mot Cf, ce second sous-ensemble possédant une première entrée reliée au registre d'entrée (103) d'où elle reçoit le mot Cf et une seconde entrée reliée à la mémoire morte, et deux sorties délivrant les mots Cj, Cj+1 délimitant la plage dans laquelle se trouve Cf,
- un second comparateur (500) ayant deux entrées recevant les mots Ci et Cj et possédant une sortie (2) dont l'état binaire indique si Ci et Cj sont ou ne sont pas égaux,
- un premier organe de comparaison (600) apte à calculer les différences Cc-Ci et Ci+l-Cc et à déterminer laquelle de ces deux différences est la plus faible, ce premier organe possédant une première et une deuxième entrées reliées respectivement aux deux sorties du premier sous-ensemble (300) d'où elles reçoivent les mots Ci et Ci+1, et une troisième entrée reliée au registre d'entrée (102) d'où elle reçoit le mot Cc, ce premier organe possédant une sortie (5) dont l'état binaire indique si Cc-Ci est ou n'est pas inférieur à Ci+l-Cc,
- un second organe de comparaison (700) apte à calculer les différences Cf-Cj et Cj+l-Cf et à déterminer laquelle de ces deux différences est la plus faible, ce second organe possédant une première et une seconde entrées reliées respectivement aux deux sorties du second sous-ensemble (400) d'où elles reçoivent les mots Cj et Cj+1 et une troisième entrée reliée au registre d'entrée (103) d'où elle reçoit le mot Cf, ce second organe possédant une sortie (6) dont l'état binaire indique si Cf-Cj est ou n'est pas inférieur à Cj+l-Cf,
- un circuit logique de décision (800) comprenant au moins six entrées reliées respectivement aux sorties (3, 1, 4) du premier comparateur (201), à la sortie (5) du premier organe de comparaison (600), à la sortie (6) du second organe de comparaison (700) et à la sortie (2) du second comparateur (500), ce circuit logique ayant comme fonction la mise en oeuvre de l'opération de choix définie dans la revendication 1, ce circuit possédant trois sorties, la première (7) délivrant un premier élément binaire la seconde (8) délivrant un second élément binaire, la troisième (9) délivrant un troisième élément binaire,
- un ensemble multiplexeur (900) possédant des entrées de données reliées aux premier et second sous-ensembles (300, 400) et recevant des mots caractérisant l'espace et la forme, et des entrées de commande reliées aux sorties (7, 8, 9) du circuit logique de décision, cet ensemble multiplexeur possédant une sortie de données,
- un ensemble (1100) de registres de sortie possédant une entrée reliée à la sortie de l'ensemble multiplexeur (900) et une sortie reliée à l'équipement de sortie,
- un circuit séquenceur et compteur d'adresses (1200) possédant des entrées respectivement d'initialisation, de demande de transcodage, de lecture de caractère et d'horloge d'incrémentation et des sorties, respectivement de commande, de lecture de mémoire de page, de chargement de l'ensemble des registres d'entrée (10), de chargement de l'ensemble des registres de sortie (11), de validation de caractère et une sortie d'adresses.
3. Transcodeur selon la revendication 2, caractérisé par le fait que le registre d'entrée (100) comprend un registre (101) affecté à un élément binaire d'inversion (I).
4. Transcodeur selon la revendication 2, caractérisé par le fait que le registre d'entrée (100) comprend deux registres supplémentaires (106, 107) destinés à mémoriser les informations relatives au caractère qui suit le caractère traité.
5. Transcodeur selon la revendication 4, caractérisé par le fait qu'il comprend 2 comparateurs supplémentaires (201' et 201") chargés de comparer les couleurs Cc du caractère courant et C'f du caractère suivant et les couleurs C'f et C'c du caractère suivant.
6. Transcodeur selon la revendication 4, caractérisé par le fait qu'il comprend un registre d'entrée supplémentaire chargé par un élément binaire (12) indiquant la présence d'un caractère délimiteur.
7. Transcodeur selon l'une quelconque des revendications 2 à 6, caractérisé par le fait qu'il comprend des organes à 3 bits pour traiter N=8 couleurs.
EP85400754A 1984-04-20 1985-04-16 Procédé de transcodage de couleurs permettant l'interconnexion de deux équipements de definition de couleurs différente et transcodeur correspondant Expired EP0161966B1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
AT85400754T ATE37455T1 (de) 1984-04-20 1985-04-16 Verfahren und einrichtung zur codeumwandlung von farben, die verbindung zwischen zwei geraeten mit verschiedener farbdefinition ermoeglichend.

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR8406304 1984-04-20
FR8406304A FR2563400B1 (fr) 1984-04-20 1984-04-20 Procede de transcodage de couleurs permettant l'interconnexion de deux equipements de definition de couleurs differente et transcodeur correspondant

Publications (2)

Publication Number Publication Date
EP0161966A1 true EP0161966A1 (fr) 1985-11-21
EP0161966B1 EP0161966B1 (fr) 1988-09-21

Family

ID=9303374

Family Applications (1)

Application Number Title Priority Date Filing Date
EP85400754A Expired EP0161966B1 (fr) 1984-04-20 1985-04-16 Procédé de transcodage de couleurs permettant l'interconnexion de deux équipements de definition de couleurs différente et transcodeur correspondant

Country Status (15)

Country Link
US (1) US4763283A (fr)
EP (1) EP0161966B1 (fr)
JP (1) JPS61502146A (fr)
AT (1) ATE37455T1 (fr)
AU (1) AU583266B2 (fr)
BR (1) BR8506618A (fr)
CA (1) CA1239481A (fr)
DE (1) DE3565186D1 (fr)
DK (1) DK594985D0 (fr)
ES (1) ES8701446A1 (fr)
FR (1) FR2563400B1 (fr)
MX (1) MX162453A (fr)
NO (1) NO167775C (fr)
PT (1) PT80321B (fr)
WO (1) WO1985004977A1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0358918A2 (fr) * 1988-09-16 1990-03-21 Hitachi, Ltd. Système de visualisation

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4837710A (en) * 1985-12-06 1989-06-06 Bull Hn Information Systems Inc. Emulation attribute mapping for a color video display
US4878181A (en) * 1986-11-17 1989-10-31 Signetics Corporation Video display controller for expanding monochrome data to programmable foreground and background color image data
US4897799A (en) * 1987-09-15 1990-01-30 Bell Communications Research, Inc. Format independent visual communications
JPH0743580B2 (ja) * 1988-09-22 1995-05-15 インターナショナル・ビジネス・マシーンズ・コーポレーション グレイ・スケールを変換する方法
JPH0652470B2 (ja) * 1988-09-14 1994-07-06 インターナショナル・ビジネス・マシーンズ・コーポレーション カラー変換のための方法及び装置
FR2658681B1 (fr) * 1990-02-21 1992-04-30 Alcatel Business Systems Procede d'adaptation d'affichage videotex pour terminal telematique.
US5264927A (en) * 1990-02-22 1993-11-23 Victor Company Of Japan, Ltd. Method and apparatus for processing color signals to convert between colorimetric systems
US5065144A (en) * 1990-04-17 1991-11-12 Analog Devices, Inc. Apparatus for mix-run encoding of image data
US5410331A (en) * 1992-05-20 1995-04-25 Carmex, Inc. Process for generating and/or using a look-up table
US5390293A (en) * 1992-08-19 1995-02-14 Hitachi, Ltd. Information processing equipment capable of multicolor display
US5442375A (en) * 1993-03-25 1995-08-15 Toshiba America Information Systems, Inc. Method and apparatus for identifying color usage on a monochrome display
US5625378A (en) * 1993-05-28 1997-04-29 Eastman Kodak Company Method and apparatus for convex interpolation for color calibration
DE69414173T2 (de) * 1993-05-28 1999-06-02 Eastman Kodak Co Verfahren und Gerät zum Bestimmen von Farbflächengrenzen und Vorrichtung zur Beschreibung von Farbflächen
US5523736A (en) * 1993-06-18 1996-06-04 Mendes Inc. Automated bowling scoring system
US6141447A (en) * 1996-11-21 2000-10-31 C-Cube Microsystems, Inc. Compressed video transcoder
JP2002369010A (ja) * 2001-06-05 2002-12-20 Nec Corp 画像符号化装置及び画像復号装置
US11256528B2 (en) 2018-10-26 2022-02-22 Nvidia Corporation Individual application window streaming suitable for remote desktop applications

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4549172A (en) * 1982-06-21 1985-10-22 Motorola, Inc. Multicolor display from monochrome or multicolor control unit
US4580134A (en) * 1982-11-16 1986-04-01 Real Time Design, Inc. Color video system using data compression and decompression
JPS59149539A (ja) * 1983-01-28 1984-08-27 Toshiba Corp 固定小数点−浮動小数点変換装置
JPS59229595A (ja) * 1983-06-13 1984-12-24 ソニー株式会社 表示駆動回路
JPS6021092A (ja) * 1983-07-15 1985-02-02 株式会社東芝 カラ−インデツクス変換方式
GB8324713D0 (en) * 1983-09-15 1983-10-19 Ferranti Plc Circuits
US4688170A (en) * 1983-09-22 1987-08-18 Tau Systems Corporation Communications network for communicating with computers provided with disparate protocols
JPS60165696A (ja) * 1984-02-08 1985-08-28 株式会社アスキ− デイスプレイコントロ−ラ
JPS60169726A (ja) * 1984-02-13 1985-09-03 Omron Tateisi Electronics Co 色識別のための弁別基準の作成方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
COMMUNICATIONS OF THE ACM, vol. 21, no. 10, octobre 1978, pages 835-840, New York, US; S.-K. CHANG et al.: "Optimal histogram matching by monotone gray level transformation" *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0358918A2 (fr) * 1988-09-16 1990-03-21 Hitachi, Ltd. Système de visualisation
EP0358918A3 (fr) * 1988-09-16 1990-06-27 Hitachi, Ltd. Système de visualisation

Also Published As

Publication number Publication date
BR8506618A (pt) 1986-04-15
AU4233485A (en) 1985-11-15
JPS61502146A (ja) 1986-09-25
CA1239481A (fr) 1988-07-19
DK594985A (da) 1985-12-19
US4763283A (en) 1988-08-09
WO1985004977A1 (fr) 1985-11-07
NO855191L (no) 1985-12-20
MX162453A (es) 1991-05-10
ES542420A0 (es) 1986-11-16
NO167775C (no) 1991-12-04
ES8701446A1 (es) 1986-11-16
FR2563400B1 (fr) 1986-06-20
NO167775B (no) 1991-08-26
DK594985D0 (da) 1985-12-19
PT80321A (fr) 1985-05-01
PT80321B (fr) 1986-10-20
DE3565186D1 (en) 1988-10-27
ATE37455T1 (de) 1988-10-15
EP0161966B1 (fr) 1988-09-21
AU583266B2 (en) 1989-04-27
FR2563400A1 (fr) 1985-10-25

Similar Documents

Publication Publication Date Title
EP0161966B1 (fr) Procédé de transcodage de couleurs permettant l&#39;interconnexion de deux équipements de definition de couleurs différente et transcodeur correspondant
CN1109948C (zh) 保密数据存储装置及保密数据读取方法
FR2542113A1 (fr) Generateur de graphiques a ordinateur
FR2544898A1 (fr) Dispositif d&#39;affichage video sur ecran d&#39;affichage par balayage d&#39;une trame ligne par ligne et point par point
FR2571663A1 (fr) Document d&#39;identite difficilement falsifiable et procede de fabrication d&#39;un tel document
CN100583962C (zh) 使用多个色度键颜色来输出图像的设备和方法
FR2572823A1 (fr) Dispositif de lecture pour code a barres
EP0202166B1 (fr) Circuit de mémoire d&#39;image virtuelle permettant le multifenêtrage
US5301269A (en) Window-relative dither circuit
EP0279160A2 (fr) Méthode et processeur série à grande vitesse des pixels du voisinnage
EP0012664B1 (fr) Dispositif de détection automatique de la capacité de mémoire d&#39;un système de traitement ou de transmission de l&#39;information
EP0519847B1 (fr) Carte à mémoire de comptage de données et appareil de lecture
FR2533737A1 (fr) Reseau de resolution de l&#39;algorithme de l&#39;element le moins recemment utilise
EP0161175B1 (fr) Dispositif pour modifier l&#39;aspect des points d&#39;une image sur un écran d&#39;une console de visualisation d&#39;images graphiques
FR2556118A1 (fr) Circuit permettant d&#39;augmenter le nombre des cellules images dans le balayage d&#39;un dispositif de visualisation video du type a representation par bits
FR2665542A1 (fr) Procede de mise en óoeuvre d&#39;une memoire tampon permettant de produire un schema de declenchement et appareil de memorisation tampon associe.
BE1001063A3 (fr) Systeme d&#39;affichage numerique a balayage de trame.
US6195463B1 (en) Multiresolution image processing and storage on a single chip
JP3423176B2 (ja) キャラクタ表示制御回路
JPS5853338B2 (ja) ドツト・トパタ−ン出力方式
EP0510182A1 (fr) Mise a l&#39;echelle d&#39;images pour imprimantes thermiques ou analogue.
EP1096383A1 (fr) Convertisseur de couleurs reconfigurable
EP0085593A1 (fr) Dispositif de lecture et d&#39;écriture de la mémoire de page d&#39;un terminal à écran cathodique
FR2483101A1 (fr) Dispositif de composition de texte et d&#39;images en vue de leur visualisation sur un terminal de &#34; videotex &#34; ou analogue
JP2865611B2 (ja) 文字の特徴抽出方法及びその装置並びに文字認識方法及びその装置

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): AT BE DE GB IT LU NL SE

17P Request for examination filed

Effective date: 19860425

17Q First examination report despatched

Effective date: 19871109

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: ETABLISSEMENT PUBLIC DE DIFFUSION DIT TELEDIFFU

Owner name: ETAT FRANCAIS REPRESENTE PAR LE MINISTRE DES PTT (

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): AT BE DE GB IT LU NL SE

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: AT

Effective date: 19880921

REF Corresponds to:

Ref document number: 37455

Country of ref document: AT

Date of ref document: 19881015

Kind code of ref document: T

GBT Gb: translation of ep patent filed (gb section 77(6)(a)/1977)
ITF It: translation for a ep patent filed

Owner name: JACOBACCI & PERANI S.P.A.

REF Corresponds to:

Ref document number: 3565186

Country of ref document: DE

Date of ref document: 19881027

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: LU

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 19890430

Ref country code: BE

Effective date: 19890430

PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed
BERE Be: lapsed

Owner name: TELEDIFFUSION DE FRANCE

Effective date: 19890430

Owner name: ETAT FRANCAIS REPRESENTE PAR LE MINISTRE DES PTT

Effective date: 19890430

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: SE

Payment date: 19910326

Year of fee payment: 7

ITTA It: last paid annual fee
PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: NL

Payment date: 19910430

Year of fee payment: 7

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: SE

Effective date: 19920417

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: NL

Effective date: 19921101

NLV4 Nl: lapsed or anulled due to non-payment of the annual fee
EUG Se: european patent has lapsed

Ref document number: 85400754.9

Effective date: 19921108

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: GB

Payment date: 19950404

Year of fee payment: 11

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 19950411

Year of fee payment: 11

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: GB

Effective date: 19960416

GBPC Gb: european patent ceased through non-payment of renewal fee

Effective date: 19960416

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DE

Effective date: 19970101