EA032519B1 - Жидкокристаллическое дисплейное устройство и способ управления его пикселями - Google Patents

Жидкокристаллическое дисплейное устройство и способ управления его пикселями Download PDF

Info

Publication number
EA032519B1
EA032519B1 EA201690932A EA201690932A EA032519B1 EA 032519 B1 EA032519 B1 EA 032519B1 EA 201690932 A EA201690932 A EA 201690932A EA 201690932 A EA201690932 A EA 201690932A EA 032519 B1 EA032519 B1 EA 032519B1
Authority
EA
Eurasian Patent Office
Prior art keywords
transistor
pixel
subpixel
electrode
scan line
Prior art date
Application number
EA201690932A
Other languages
English (en)
Other versions
EA201690932A1 (ru
Inventor
Чэн-Хун Чэнь
Чжэхао Хсу
Цзуй Ван
Сяохуэй Яо
Original Assignee
Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд. filed Critical Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд.
Publication of EA201690932A1 publication Critical patent/EA201690932A1/ru
Publication of EA032519B1 publication Critical patent/EA032519B1/ru

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/08Power processing, i.e. workload management for processors involved in display operations, such as CPUs or GPUs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

В изобретении представлен способ управления пикселями жидкокристаллического дисплейного (LCD) устройства, при этом LCD устройство содержит пиксель первого уровня, пиксель второго уровня, первый транзистор, второй транзистор, третий транзистор, первую строку развертки, вторую строку развертки, множество строк данных, электрод главного пикселя, электрод подпикселя и общую емкость, при этом способ управления пикселями включает следующие этапы: управление первой строкой развертки во время первого периода управления для зарядки электрода главного пикселя и электрода подпикселя пикселя первого уровня; прекращение управления первой строкой развертки во время второго периода управления для понижения напряжений электрода главного пикселя и электрода подпикселя пикселя первого уровня; управление второй строкой развертки во время третьего периода управления для запуска третьего транзистора пикселя первого уровня и прекращение управления второй строкой развертки во время четвертого периода управления и понижения напряжений электрода главного пикселя и электрода подпикселя пикселя первого уровня посредством применения общей емкости, которая соединена с третьим транзистором во время третьего и четвертого периодов управления.

Description

Настоящее изобретение относится к способу управления пикселями и, в частности, к способу управления пикселями жидкокристаллического дисплейного (ЬСО) устройства.
Предпосылки изобретения
Поскольку методика изготовления жидкокристаллических дисплейных устройств улучшается день за днем, различные заводы-изготовители разрабатывают различные типы БСЭ панелей, такие как скрученный нематик (ΤΝ), плоскостное переключение (ΙΡ8), полимер-стабилизированное вертикальное выравнивание (Р8УА) и так далее. Например, в БСЭ устройстве типа вертикального выравнивания (УА), поскольку направления ЬС отличаются при просмотре пользователем устройства под различными углами, цветовое искажение будет заметно при просмотре под широким углом. Для улучшения широкоугольного цветового искажения при разработке пикселей ЬС каждый из пикселей разделяется на две части. Одна часть является областью первого подпикселя, а другая часть является областью второго подпикселя. Управление напряжениями в данных двух областях для улучшения цветового искажения называется моделью изменения неинтенсивного цвета (ЬС8).
Модель ЬС8 включает два различных типа. Одним типом является добавление дополнительных строк данных или строк развертки для управления областью первого подпикселя и областью второго подпикселя соответственно; недостатком является то, что количество строк развертки увеличивается. Другим типом является расположение нескольких емкостей в подложке массива для управления различными уровнями напряжения между областью первого подпикселя и областью второго подпикселя для выполнения модели изменения неинтенсивного цвета. Однако, поскольку емкости добавляются в подложку массива, формат изображения пикселей будет изменен.
На фиг. 1 показан вид модели пиксельной структуры в традиционном БСЭ устройстве. Как показано на фиг. 1, в пиксельной структуре применяются две строки 102 развертки на одной и той же стороне области 104 первого подпикселя и области 106 второго подпикселя и используется емкость для выполнения изменения неинтенсивного цвета. Поскольку строки 102 развертки находятся на одной и той же стороне области 104 первого подпикселя и области 106 второго подпикселя, строка, соединенная со стоком области 104 второго подпикселя, будет проходить через область первого подпикселя. Если несколько металлических частиц находятся в строке стока, тогда происходит короткое замыкание в области между строкой стока и областью первого подпикселя, что вызывает сбой ЬС8 и неисправность дисплея.
Следовательно, возникла необходимость в разработке способа управления пикселями для нового ЬСО устройства для увеличения формата изображения пикселей и предотвращения проблемы, связанной с коротким замыканием.
Сущность изобретения
Одной из целей настоящего изобретения является предоставление способа управления пикселями жидкокристаллического дисплейного (ЬСО) устройства для увеличения формата изображения пикселей и предотвращения проблемы, связанной с коротким замыканием.
Для решения технической проблемы, описанной выше, в данном документе раскрыт способ управления пикселями жидкокристаллического дисплейного (ЪСО) устройства, при этом ЬСО устройство содержит пиксель первого уровня, пиксель второго уровня, первый транзистор, второй транзистор, третий транзистор, первую строку развертки, вторую строку развертки, множество строк данных, электрод первого подпикселя, электрод второго подпикселя и общую емкость. Способ управления пикселями включает следующие этапы: управление первой строкой развертки во время первого периода управления для зарядки электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня; прекращение управления первой строкой развертки во время второго периода управления для понижения напряжений электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня; управление второй строкой развертки во время третьего периода управления для запуска третьего транзистора пикселя первого уровня и прекращение управления второй строкой развертки во время четвертого периода управления и понижения напряжений электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня посредством применения общей емкости, которая соединена с третьим транзистором во время третьего и четвертого периодов управления.
В одном варианте осуществления настоящего изобретения вторая строка развертки управляется для запуска третьего транзистора пикселя первого уровня и первого транзистора и второго транзистора пикселя второго уровня во время третьего периода управления.
В одном варианте осуществления настоящего изобретения способ управления пикселями используется в ЬСО устройстве типа вертикального выравнивания (УА) и пиксель второго уровня является пикселем следующего уровня пикселя первого уровня.
В одном варианте осуществления настоящего изобретения напряжения электрода первого подпикселя и электрода второго подпикселя понижаются вследствие эффекта сквозного питания во время второго периода управления.
В одном варианте осуществления настоящего изобретения первый транзистор и второй транзистор пикселя второго уровня используют одну и ту же строку развертки совместно с третьим транзистором пикселя первого уровня.
- 1 032519
Еще одной целью настоящего изобретения является предоставление БСЭ устройства, в котором две традиционные строки развертки объединяются в одну строку развертки. Строка развертки может быть использована для повышения напряжения пикселя (первого подпикселя и второго подпикселя) на текущем уровне и может быть также использована для понижения разности потенциалов электрода второго подпикселя во время периода управления для пикселя на следующем уровне для достижения цели изменения неинтенсивного цвета (ЬС8).
Для решения технической проблемы, описанной выше, в данном документе раскрыто ЬСЭ устройство, при этом БСЭ устройство содержит множество пикселей {Р(п, т)}, где п=1, 2, ..., Ν, N+1, ..., а т=1, 2, ..., М, М+1, ..., при этом п и т являются целыми; и пиксели расположены в массиве, один из пикселей расположен между двумя соседними строками (Ο_Ν, Ο_Ν+1) развертки и двумя соседними строками (Ό_Μ, Ό_Μ+1) данных, пиксель содержит первый транзистор, второй транзистор и третий транзистор. Затвор первого транзистора электрически соединен со строкой (Ο_Ν) развертки, а его сток электрически соединен с электродом первого подпикселя. Затвор второго транзистора электрически соединен со строкой (Ο_Ν) развертки, а его сток электрически соединен с электродом второго подпикселя. Затвор третьего транзистора электрически соединен со строкой (Ο_Ν+1) развертки, его сток электрически соединен с общей емкостью, а его исток электрически соединен с электродом второго подпикселя. Первый транзистор и второй транзистор выполнены с возможностью зарядки пикселя на текущем уровне, а третий транзистор выполнен с возможностью понижения напряжения электрода второго подпикселя на следующем уровне посредством применения общей емкости.
В одном варианте осуществления настоящего изобретения ЬСО устройство является ЬСО устройством типа вертикального выравнивания (УЛ).
В одном варианте осуществления настоящего изобретения строка (Ο_Ν) развертки управляется во время первого периода управления для зарядки электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня.
В одном варианте осуществления настоящего изобретения управление строкой (Ο_Ν) развертки прекращается во время второго периода управления и напряжения электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня понижаются вследствие эффекта сквозного питания.
В одном варианте осуществления настоящего изобретения строка (Ο_Ν+1) развертки управляется во время третьего периода управления для зарядки электрода первого подпикселя и электрода второго подпикселя на следующем уровне и запуска третьего транзистора.
В одном варианте осуществления настоящего изобретения управление второй строкой развертки прекращается во время четвертого периода управления и напряжения электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня понижаются посредством применения общей емкости, которая соединена с третьим транзистором во время третьего и четвертого периодов управления.
В одном варианте осуществления настоящего изобретения первый транзистор и второй транзистор пикселя на текущем уровне используют одну и ту же строку развертки совместно с третьим транзистором пикселя на следующем уровне.
Преимуществом способа управления пикселями ЬСЭ устройства в настоящем изобретении является эффективные увеличение формата изображения пикселя и предотвращение проблемы, связанной с коротким замыканием. Поскольку первый транзистор и второй транзистор пикселя следующего уровня используют одну и ту же строку развертки совместно с третьим транзистором текущего уровня, строка развертки может быть использована для увеличения уровня напряжения для пикселя следующего уровня (первого подпикселя и второго подпикселя) и может быть использована для понижения напряжения второго подпикселя посредством общей емкости третьего транзистора для выполнения ЬС8.
Описание графических материалов
На фиг. 1 показан вид модели пиксельной структуры в традиционном ЬСЭ устройстве.
На фиг. 2А показан вид, на котором проиллюстрировано жидкокристаллическое дисплейное (ЬСО) устройство в соответствии с одним вариантом осуществления настоящего изобретения.
На фиг. 2В показан вид ЬСЭ устройства в соответствии с вариантом осуществления настоящего изобретения.
На фиг. 2С показан вид эквивалентной схемы ЬСЭ устройства, показанного на фиг. 2В.
На фиг. 3 показан вид последовательности напряжений, на котором проиллюстрировано ЬСО устройство в соответствии с вариантом осуществления настоящего изобретения.
На фиг. 4 показана блок-схема способа управления пикселями ЬСЭ устройства в соответствии с вариантом осуществления настоящего изобретения.
Подробное описание предпочтительных вариантов осуществления
Вышеупомянутое описание настоящего изобретения можно лучше всего понять, обратившись к нижеследующему подробному описанию предпочтительных вариантов осуществления и к сопроводительным графическим материалам.
На фиг. 2А показан вид, на котором проиллюстрировано жидкокристаллическое дисплейное (ЬСО) устройство в соответствии с одним вариантом осуществления настоящего изобретения. ЬСЭ устройство 20 содержит множество строк (С_п) 202 развертки, множество строк (О_т) 204 данных и множество
- 2 032519 пикселей 206, где п=1, 2, ..., Ν, N=1 ... и т=1, 2, ..., М, М+1, .... η и т являются положительными целыми. Множество строк 202 развертки расположено вдоль горизонтального направления, а множество строк 204 данных расположено вдоль вертикального направления. Пиксели расположены в массиве, и один из пикселей 206 расположен между двумя соседними строками 202 развертки и двумя соседними строками 204 данных. На фиг. 2В показан вид, на котором проиллюстрирована часть ЬСО устройства в соответствии с вариантом осуществления настоящего изобретения. На фиг. 2С показан вид, на котором проиллюстрирована эквивалентная схема ЬСН устройства. Для наглядного описания варианта осуществления настоящего изобретения на фиг. 2В и 2С показаны виды для демонстрации исключительно двух строк (6_Ν, Ο_Ν+1) 202 развертки, двух строк (Ό_Ν, Ό_Ν+1) 204 данных и пикселя 206.
Ссылаясь на фиг. 2В и 2С, пиксель 206 содержит электрод 2061 первого подпикселя, электрод 2062 второго подпикселя, первый транзистор (ТЕТА) 2063, второй транзистор (ТРТВ) 2064 и третий транзистор (ТРТС) 2065. Затвор первого транзистора 2063 и затвор второго транзистора 2063 электрически соединены со строкой (Ο_Ν) 202 развертки. Сток первого транзистора 2063 и сток второго транзистора 2064 соответственно соединены с электродом 2061 первого подпикселя и электродом 2062 второго подпикселя. Затвор третьего транзистора 2065 электрически соединен со строкой (Ο_Ν+1) 202 развертки, исток третьего транзистора 2065 электрически соединен с электродом 2062 второго подпикселя, а сток третьего транзистора 2065 электрически соединен с общей емкостью (Скйаге) 2066. Если сигнал (дп) развертки управляет строкой (Ο_Ν) 202 развертки во время первого периода управления, первый транзистор (ТЕТЛ) 2063 и второй транзистор (ТЕТВ) 2064 запускаются, и сигнал данных изображения передается на пиксель 206, который соединен со строкой (Ο_Ν) 202 развертки, со строки 204 данных. Следовательно, повышается напряжение электрода 2061 первого подпикселя и электрода 2062 второго подпикселя. Если сигнал (дп) развертки прекращает управление строкой (Ο_Ν) 202 развертки во время второго периода управления, напряжение электрода 2061 второго подпикселя и электрода 2062 второго подпикселя слегка понижается вследствие эффекта сквозного питания. Далее, если сигнал (дп) развертки управляет строкой (Ο_Ν+1) 202 развертки во время третьего периода управления, сигнал данных изображения передается на пиксель на следующем уровне и запускает третий транзистор (ТЕТС) 2065. Во время четвертого периода управления сигнал развертки прекращает управление строкой (Ο_Ν+1) 202 развертки, и напряжение электрода 2062 второго подпикселя на предыдущем уровне будет понижено вследствие общей емкости, которая электрически соединена с третьим транзистором 2065. Соответственно, поскольку две из традиционных строк развертки объединены в одну строку развертки, строка развертки может быть использована для повышения напряжения пикселя (первого подпикселя и второго подпикселя) на текущем уровне и разность потенциалов второго подпикселя на текущем уровне может быть понижена посредством общей емкости для выполнения изменения неинтенсивного цвета (ЬС8).
На фиг. 3 показан вид последовательности напряжений, на котором проиллюстрировано ЬСН устройство в соответствии с вариантом осуществления настоящего изобретения. Ь-СЭ устройство в этом варианте осуществления содержит пиксель первого уровня, пиксель второго уровня, первый транзистор, второй транзистор, третий транзистор, первую строку развертки, вторую строку развертки, множество строк данных, электрод первого подпикселя, электрод второго подпикселя и общую емкость. Пиксель второго уровня является следующим уровнем пикселя первого уровня, и вторая строка развертки является строкой развертки следующего уровня от первой строки развертки. Как пиксель первого уровня, так и пиксель второго уровня соответственно содержат электрод первого подпикселя и электрод второго подпикселя. Как показано на фиг. 3, если сигнал (дп) развертки управляет первой строкой (Ο_Ν) развертки для запуска первого транзистора и второго транзистора в пикселе первого уровня во время первого периода (11) управления, электрод первого подпикселя и электрод второго подпикселя в пикселе первого уровня заряжаются. Во время второго периода (12) управления сигнал (дп) развертки прекращает управление первой строкой (Ο_Ν) развертки, напряжение первого электрода пикселя и второго электрода пикселя слегка понижается вследствие эффекта сквозного питания. Во время третьего периода (13) управления сигнал (13) развертки управляет второй строкой (Ο_Ν+1) развертки для управления пикселем второго уровня и запуска третьего транзистора. Во время четвертого периода (14) управления сигнал развертки прекращает управление второй строкой (Ο_Ν+1) развертки. Во время третьего периода управления и четвертого периода управления посредством применения общей емкости, которая соединена с третьим транзистором, напряжение электрода второго подпикселя в пикселе первого уровня понижается для того, чтобы напряжение электрода первого подпикселя отличалось от напряжения электрода второго подпикселя в пикселе первого уровня. Поскольку первый транзистор и второй транзистор в пикселе второго уровня используют одну и ту же строку развертки совместно с третьим транзистором в пикселе первого уровня, строка развертки может повысить напряжение в пикселе второго уровня (первом подпикселе и втором подпикселе) и понизить напряжение электрода второго подпикселя в пикселе первого уровня посредством общей емкости, которая соединена с третьим транзистором, во время периода управления пикселем второго уровня для достижения изменения неинтенсивного цвета (ЬС8).
На фиг. 4 показана блок-схема способа управления пикселями Ь-СЭ устройства в соответствии с вариантом осуществления настоящего изобретения. Как показано на фиг. 4, Ь-СЭ устройство содержит пиксель первого уровня, пиксель второго уровня, первый транзистор, второй транзистор, третий транзи
- 3 032519 стор, первую строку развертки, вторую строку развертки, множество строк данных, электрод первого подпикселя, электрод второго подпикселя и общую емкость. Способ управления пикселями включает следующие этапы. На этапе 8402 во время первого периода управления первая строка развертки управляется для зарядки электрода первого подпикселя и электрода второго пикселя в первом пикселе. На этапе 8404 во время второго периода управления управление первой строкой развертки прекращается и напряжение электрода первого подпикселя и электрода второго подпикселя понижается. Во время второго периода управления напряжение электрода первого подпикселя и электрода второго подпикселя понижается вследствие эффекта сквозного питания. На этапе 8406 во время третьего периода управления вторая строка развертки управляется для зарядки напряжения электрода первого подпикселя и электрода второго подпикселя в пикселе второго уровня и третий транзистор в пикселе первого уровня запускается. На этапе 8408 во время четвертого периода управления управление второй строкой развертки прекращается. Во время третьего периода управления и четвертого периода управления общая емкость в третьем транзисторе пикселя первого уровня понижает напряжение электрода второго подпикселя в пикселе первого уровня. Поскольку первый транзистор и второй транзистор в пикселе второго уровня используют одну и ту же строку развертки совместно с третьим транзистором в пикселе первого уровня, строка развертки может быть использована для повышения напряжения пикселя второго уровня (первого подпикселя и второго подпикселя) и также может быть использована для понижения напряжения электрода второго подпикселя в пикселе первого уровня посредством применения емкости третьего транзистора для выполнения изменения неинтенсивного цвета (ЬС8).
Как описано выше, настоящее изобретение было описано посредством его предпочтительных вариантов осуществления, и следует понимать, что в отношении описанных вариантов осуществления можно осуществить множество изменений и модификаций без отступления от объема и сущности изобретения, которые, как предполагается, ограничены лишь прилагаемой формулой изобретения.

Claims (12)

  1. ФОРМУЛА ИЗОБРЕТЕНИЯ
    1. Способ управления пикселями жидкокристаллического дисплейного (ЬСО) устройства, при этом ЬСО устройство содержит пиксель первого уровня, пиксель второго уровня, первый транзистор, второй транзистор, третий транзистор, первую строку развертки, вторую строку развертки, множество строк данных, электрод первого подпикселя, электрод второго подпикселя и общую емкость, при этом способ управления пикселями включает следующие этапы:
    управление первой строкой развертки во время первого периода управления для зарядки электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня;
    прекращение управления первой строкой развертки во время второго периода управления для понижения напряжений электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня;
    управление второй строкой развертки во время третьего периода управления для запуска третьего транзистора пикселя первого уровня и прекращение управления второй строкой развертки во время четвертого периода управления и понижения напряжений электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня посредством применения общей емкости, которая соединена с третьим транзистором во время третьего и четвертого периодов управления.
  2. 2. Способ управления пикселями по п.1, отличающийся тем, что второй строкой развертки управляют для запуска третьего транзистора пикселя первого уровня и первого транзистора и второго транзистора пикселя второго уровня во время третьего периода управления.
  3. 3. Способ управления пикселями по п.1, отличающийся тем, что способ управления пикселями используют в ЬСО устройстве типа вертикального выравнивания (УА) и пиксель второго уровня является пикселем следующего уровня пикселя первого уровня.
  4. 4. Способ управления пикселями по п.1, отличающийся тем, что напряжения электрода первого подпикселя и электрода второго подпикселя понижают за счет эффекта сквозного питания во время второго периода управления.
  5. 5. Способ управления пикселями по п.1, отличающийся тем, что первый транзистор и второй транзистор пикселя второго уровня используют одну и ту же строку развертки совместно с третьим транзистором пикселя первого уровня.
  6. 6. ЬСО устройство для осуществления способа по п.1, содержащее множество пикселей {Р(п, т)}, где п=1, 2, ..., Ν, N+1, ..., а т=1, 2, ..., М, М+1, ..., при этом η и т являются целыми; и пиксели расположены в массиве, один из пикселей расположен между двумя соседними строками (Са1е_У 0;·ιΙο_Ν+1) развертки и двумя соседними строками (Ό;·ιΙ;·ι_Μ. Эа1а_М+1) данных;
    первый транзистор, затвор которого электрически соединен со строкой (Оа1е_Ц) развертки, сток которого электрически соединен с электродом первого подпикселя;
    второй транзистор, затвор которого электрически соединен со строкой (Оа1е_Ц) развертки, сток которого электрически соединен с электродом второго подпикселя;
    - 4 032519 третий транзистор, затвор которого электрически соединен со строкой (Оа1е_Ы+1) развертки, сток которого электрически соединен с общей емкостью, а исток электрически соединен с электродом второго подпикселя, при этом первый транзистор и второй транзистор выполнены с возможностью зарядки пикселя на текущем уровне, а третий транзистор выполнен с возможностью понижения напряжения электрода второго подпикселя на следующем уровне посредством применения общей емкости.
  7. 7. ЬСБ устройство по п.6, отличающееся тем, что оно является ЬСБ устройством типа вертикального выравнивания (УЛ).
  8. 8. ЬСБ устройство по п.6, отличающееся тем, что выполнено с возможностью управления строкой (θ_Ν) развертки во время первого периода управления для зарядки электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня.
  9. 9. ЬСБ устройство по п.6, отличающееся тем, что выполнено с возможностью прекращения управления строкой (θ_Ν) развертки во время второго периода управления и понижения напряжений электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня вследствие эффекта сквозного питания.
  10. 10. ЬСБ устройство по п.6, отличающееся тем, что выполнено с возможностью управления строкой (θ_Ν+1) развертки во время третьего периода управления для зарядки электрода первого подпикселя и электрода второго подпикселя на следующем уровне и запуска третьего транзистора.
  11. 11. ЬСБ устройство по п.6, отличающееся тем, что выполнено с возможностью прекращения управления второй строкой развертки во время четвертого периода управления и понижения напряжений электрода первого подпикселя и электрода второго подпикселя пикселя первого уровня посредством общей емкости, которая соединена с третьим транзистором во время третьего и четвертого периодов управления.
  12. 12. ЬСБ устройство по п.6, отличающееся тем, что первый транзистор и второй транзистор пикселя на текущем уровне используют одну и ту же строку развертки совместно с третьим транзистором пикселя на следующем уровне.
    (Уровень техники)
    - 5 032519
EA201690932A 2013-12-12 2013-12-18 Жидкокристаллическое дисплейное устройство и способ управления его пикселями EA032519B1 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201310676568.0A CN103680447B (zh) 2013-12-12 2013-12-12 液晶显示设备及其像素驱动方法
PCT/CN2013/089771 WO2015085608A1 (zh) 2013-12-12 2013-12-18 液晶显示设备及其像素驱动方法

Publications (2)

Publication Number Publication Date
EA201690932A1 EA201690932A1 (ru) 2017-01-30
EA032519B1 true EA032519B1 (ru) 2019-06-28

Family

ID=50317810

Family Applications (1)

Application Number Title Priority Date Filing Date
EA201690932A EA032519B1 (ru) 2013-12-12 2013-12-18 Жидкокристаллическое дисплейное устройство и способ управления его пикселями

Country Status (7)

Country Link
US (1) US9224354B2 (ru)
JP (1) JP2017504822A (ru)
KR (1) KR101906924B1 (ru)
CN (1) CN103680447B (ru)
EA (1) EA032519B1 (ru)
GB (1) GB2540453B (ru)
WO (1) WO2015085608A1 (ru)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103941442B (zh) * 2014-04-10 2016-07-20 深圳市华星光电技术有限公司 显示面板及其驱动方法
CN103996657B (zh) * 2014-05-13 2016-06-22 深圳市华星光电技术有限公司 一种薄膜晶体管基板及其制作方法和液晶显示器
TWI526760B (zh) * 2014-07-17 2016-03-21 友達光電股份有限公司 液晶像素電路及其驅動方法
CN104460148B (zh) * 2014-11-20 2017-09-01 深圳市华星光电技术有限公司 提升不良检出率的像素结构及检测方法
CN104375294B (zh) * 2014-11-24 2017-03-15 深圳市华星光电技术有限公司 一种显示面板的检测电路及其检测方法
CN104483792B (zh) * 2014-12-26 2017-04-12 深圳市华星光电技术有限公司 阵列基板及显示装置
CN105093743B (zh) 2015-08-07 2018-03-13 深圳市华星光电技术有限公司 一种液晶面板、tft基板及其检测方法
CN107132709A (zh) * 2017-05-05 2017-09-05 惠科股份有限公司 液晶像素电路及其驱动方法与液晶显示面板
CN107255894B (zh) * 2017-08-09 2020-05-05 深圳市华星光电技术有限公司 阵列基板及液晶显示面板
CN207352947U (zh) * 2017-10-25 2018-05-11 中华映管股份有限公司 显示面板及其像素电路
US11120745B2 (en) * 2019-01-07 2021-09-14 Samsung Display Co., Ltd. Scan driver
KR20210080781A (ko) * 2019-12-23 2021-07-01 엘지디스플레이 주식회사 게이트 드라이버 및 이를 포함하는 표시 장치

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1773355A (zh) * 2004-11-08 2006-05-17 夏普株式会社 液晶显示器的基板、具有该基板的液晶显示器及驱动方法
CN101236343A (zh) * 2008-03-03 2008-08-06 上海广电光电子有限公司 液晶显示装置、像素结构及其驱动方法
CN101308301A (zh) * 2007-05-17 2008-11-19 株式会社半导体能源研究所 液晶显示装置
CN101566771A (zh) * 2008-04-23 2009-10-28 三星电子株式会社 含连接至子像素电极的晶体管的显示装置
US20120033148A1 (en) * 2010-08-06 2012-02-09 Samsung Electronics Co., Ltd. Liquid crystal display
CN102591083A (zh) * 2012-03-20 2012-07-18 深圳市华星光电技术有限公司 电荷分享型像素结构
CN102866547A (zh) * 2012-07-05 2013-01-09 友达光电股份有限公司 显示面板及其驱动方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050140634A1 (en) * 2003-12-26 2005-06-30 Nec Corporation Liquid crystal display device, and method and circuit for driving liquid crystal display device
TWI364609B (en) 2007-02-16 2012-05-21 Chimei Innolux Corp Liquid crystal display panel and manufacturing method thereof
JP4989309B2 (ja) * 2007-05-18 2012-08-01 株式会社半導体エネルギー研究所 液晶表示装置
JP5366458B2 (ja) * 2007-07-11 2013-12-11 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置及びそれを用いた電子機器
KR101515081B1 (ko) * 2007-07-26 2015-05-06 삼성디스플레이 주식회사 표시장치 및 그 구동방법
KR101499843B1 (ko) * 2008-07-04 2015-03-06 삼성디스플레이 주식회사 표시장치
KR101501497B1 (ko) * 2008-09-18 2015-03-12 삼성디스플레이 주식회사 액정 표시 장치
CN101592836B (zh) * 2009-04-15 2011-03-23 深圳华映显示科技有限公司 液晶显示器及其显示方法
CN102713747B (zh) * 2010-01-15 2015-07-15 夏普株式会社 液晶显示装置
US8411003B2 (en) * 2010-02-11 2013-04-02 Au Optronics Corporation Liquid crystal display and methods of driving same
CN101866604B (zh) * 2010-03-19 2012-08-22 华映视讯(吴江)有限公司 多分区像素驱动电路及其方法
KR101738476B1 (ko) * 2010-11-17 2017-05-23 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
TWI426486B (zh) * 2010-12-16 2014-02-11 Au Optronics Corp 運用於電荷分享畫素的整合面板型閘極驅動電路
US8810491B2 (en) * 2011-10-20 2014-08-19 Au Optronics Corporation Liquid crystal display with color washout improvement and method of driving same
US9218777B2 (en) * 2013-07-19 2015-12-22 Shenzhen China Star Optoelectronics Technology Co., Ltd Array substrate and the liquid crystal panel

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1773355A (zh) * 2004-11-08 2006-05-17 夏普株式会社 液晶显示器的基板、具有该基板的液晶显示器及驱动方法
CN101308301A (zh) * 2007-05-17 2008-11-19 株式会社半导体能源研究所 液晶显示装置
CN101236343A (zh) * 2008-03-03 2008-08-06 上海广电光电子有限公司 液晶显示装置、像素结构及其驱动方法
CN101566771A (zh) * 2008-04-23 2009-10-28 三星电子株式会社 含连接至子像素电极的晶体管的显示装置
US20120033148A1 (en) * 2010-08-06 2012-02-09 Samsung Electronics Co., Ltd. Liquid crystal display
CN102591083A (zh) * 2012-03-20 2012-07-18 深圳市华星光电技术有限公司 电荷分享型像素结构
CN102866547A (zh) * 2012-07-05 2013-01-09 友达光电股份有限公司 显示面板及其驱动方法

Also Published As

Publication number Publication date
JP2017504822A (ja) 2017-02-09
KR20160071460A (ko) 2016-06-21
GB201607987D0 (en) 2016-06-22
CN103680447A (zh) 2014-03-26
EA201690932A1 (ru) 2017-01-30
GB2540453A (en) 2017-01-18
CN103680447B (zh) 2016-01-13
US20150170595A1 (en) 2015-06-18
GB2540453B (en) 2020-12-02
KR101906924B1 (ko) 2018-10-11
US9224354B2 (en) 2015-12-29
WO2015085608A1 (zh) 2015-06-18

Similar Documents

Publication Publication Date Title
EA032519B1 (ru) Жидкокристаллическое дисплейное устройство и способ управления его пикселями
US7847773B2 (en) Liquid crystal display pixel structure and operation method thereof
US8217879B2 (en) Liquid crystal display and operation method thereof
JP6360892B2 (ja) アレイ基板及び液晶表示装置
JP4932823B2 (ja) アクティブマトリクス基板、表示装置及びテレビジョン受像機
JP2008058941A (ja) 表示パネル
JP5771897B2 (ja) 液晶表示装置及びその駆動方法
US9634040B2 (en) Array substrate and curved display device
US20080012807A1 (en) Liquid Crystal Display
CN106249498A (zh) 一种像素结构及液晶显示面板
US9952477B2 (en) Liquid crystal display panel
JP2010277068A (ja) 液晶表示装置
CN105467639A (zh) 液晶显示面板及其驱动方法
WO2017049679A1 (zh) 一种液晶显示面板及其驱动方法
WO2019019605A1 (zh) 一种像素电路及其驱动方法、显示基板、显示装置
WO2021103130A1 (zh) 像素驱动电路和液晶显示面板
CN104036750A (zh) 一种像素电路
US8937699B2 (en) Liquid crystal display
JP2006119539A (ja) 液晶表示装置
US9111503B2 (en) Display device and method for driving same
CN109300920B (zh) 阵列基板、显示面板和显示装置
WO2013069559A1 (ja) 表示装置およびその駆動方法
US9869910B2 (en) Liquid crystal display device
JP2010128004A (ja) 液晶表示装置
TW201413690A (zh) 液晶顯示裝置及其驅動方法

Legal Events

Date Code Title Description
MM4A Lapse of a eurasian patent due to non-payment of renewal fees within the time limit in the following designated state(s)

Designated state(s): AM AZ BY KZ KG TJ TM