DK166897B1 - Fremgangsmaade og apparat til overfoering af data mellem to databehandlingsanlaeg, som drives af hvert sit uafhaengige kloksignal - Google Patents

Fremgangsmaade og apparat til overfoering af data mellem to databehandlingsanlaeg, som drives af hvert sit uafhaengige kloksignal Download PDF

Info

Publication number
DK166897B1
DK166897B1 DK666087A DK666087A DK166897B1 DK 166897 B1 DK166897 B1 DK 166897B1 DK 666087 A DK666087 A DK 666087A DK 666087 A DK666087 A DK 666087A DK 166897 B1 DK166897 B1 DK 166897B1
Authority
DK
Denmark
Prior art keywords
signal
receiver
clock signal
register
clock
Prior art date
Application number
DK666087A
Other languages
English (en)
Other versions
DK666087A (da
DK666087D0 (da
Inventor
Bertil Gunnar Hoegberg
Original Assignee
Ericsson Telefon Ab L M
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ericsson Telefon Ab L M filed Critical Ericsson Telefon Ab L M
Publication of DK666087A publication Critical patent/DK666087A/da
Publication of DK666087D0 publication Critical patent/DK666087D0/da
Application granted granted Critical
Publication of DK166897B1 publication Critical patent/DK166897B1/da

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/20Repeater circuits; Relay circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/45Transmitting circuits; Receiving circuits using electronic distributors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines
    • H04L7/0012Synchronisation information channels, e.g. clock distribution lines by comparing receiver clock with transmitter clock

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Information Transfer Systems (AREA)
  • Communication Control (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Computer And Data Communications (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

i DK 166897 B1
Opfindelsen angår en fremgangsmåde til mellem et sendende og et modtagende anlæg, som drives af et første henholdsvis et andet uafhængigt kloksignal, at overføre dataord i parallel form fra ét senderegister til et mod-5 tageregister. Opfindelsen angår tillige et apparat til udøvelse af fremgangsmåden.
I såvel store som små digitale systemer eksisterer et behov for overføring af information mellem enheder, som drives af indbyrdes uafhængige kloksignaler. En sådan infor-10 mation kan eksempelvis indeholde ordre til at øge optællingen i en fejltæller, en anmodning om tilgang til et lager eller en anmodning om at overføre 8-bit paralleldata til et perifert udstyr, som drives af et af den sendende enhed uafhængigt kloksignal. Den modtagende enheds opgave kan eksempelvis 15 være at konvertere data, som er modtaget i parallelform, til data i serieform til opstilling som PCM data i et PCM system. Eksempelvis kan i praktisk tilfælde et anlæg med et kloksignal på 5 MHz på sendersiden sammenarbejde med et anlæg med et kloksignal på 2 MHz på modtagesiden.
20 Der vil opstå vanskeligheder på grænsefladen mellem det sendende og modtagende anlæg, især når begge anlæg drives af synkron logik, dvs. når alle tilstandsændringer i lagerelementer, som indgår i tællere, registre, flip-flop'er osv. finder sted med anlæggets eget systemkloksig-nal.
25 Den simpleste fremgangsmåde indbefatter, at datain formationen på modtagersiden indskrives i et register ved en skriveimpuls, som kommer fra sendersiden. Denne skriveimpuls skal så være tilpasset modtagersidens klokfrekvens på en sådan vis, at den skal være mindst lige så lang, som 30 modtagesidens klokperiode. Dette medfører, at klokfrekven-serne ikke kan ændres indbyrdes uafhængigt. En sænkning af modtagersidens klokfrekvens, dvs. forlængelse af klokperio-den, eksempelvis til det dobbelte, medfører, at skriveimpulsen fra sendersiden skal ændres på tilsvarende vis, hvil-35 ket medfører, at sendersidens komponenter må ændres.
Ved den foreliggende opfindelse fjernes den nævnte 2 DK 166897 B1 ulempe, og man behøver ikke at ændre sendersidens klokfrek-vens, hvis en ændring af modtagersidens klokfrekvens bliver nødvendig, eftersom skriveimpulsen frembringes på modtagersiden, og dennes længde fastlægges af modtagesidens klok-5 periode. Opfindelsen angår en fremgangsmåde af den indledningsvis omhandlede art, som ifølge opfindelsen er ejendommelig ved det i den kendetegnende del af krav 1 angivne. Opfindelsen angår endvidere et apparat til udøvelse af fremgangsmåden, hvilket apparat er ejendommelig ved den i krav 10 2's kendetegnende del angivne udformning.
En eksempelvis udførelsesform af opfindelsen forklares i det følgende nærmere under henvisning til tegningen , på hvilken fig. 1 skematisk viser to samarbejdende databehand-15 lingsenheder, ved hvis grænseflade opfindelsen skal indsættes, fig. 2 viser to enheder, som er tilvejebragt med deres egne, indbyrdes afvigende kloksignaler, og som samarbejder med hverandre over en grænseflade på kendt vis, 20 fig. 3 viser impulsdiagrammet for funktionen i ind retningen i fig. 2, fig. 4 viser en indretning, som arbejder ifølge opfindelsens princip, og fig. 5 viser et impulsdiagram over funktionen af 25 indretningen ifølge fig. 4.
I fig. 1 er vist et blokdiagram over et system, hvor opfindelsen indsættes. DA er en datamat, som over et bussystem BU er forbundet med øvrige, ikke viste organer, og med et første grænsefladeorgan El. Dette står over en 8-30 -tråds ledning i forbindelse med et andet grænsefladeorgan E2 på modtagersiden til overføring af parallelle dataord. Modtagerenheden E2 sender dataord i serieform til et PCM--system. Grænsefladeorganerne El og E2 drives med hvert sit kloksignal CL1 hhv. CL2.
35 Fig. 2 viser grænsefladeorganerne El og E2 i et blok diagram. Med REG 1 benævnes et register på sendersiden op- 3 DK 166897 ΒΊ bygget af 8 flip-flop'er, som kan modtage et 8-bit informationsord på indgangene IN 1-8, når et overføringssignal LOl er tilvejebragt samtidigt med den nedadgående flanke på kloksignalet CL1 på register flip-flop'ernes indgange. Med 5 COL benævnes en styrelogik, som drives af klokimpulserne CL1 og som har til formål dels at frembringe overføringssignalet LOl til indskrivning af informationsordet i registerets REGI, dels at frembringe et indskrivningssignal WRl, som over grænsefladen overføres til modtagersiden til indskriv-10 ning af det over ledningerne Dl-8 paralleloverførte dataord i registeret REG2. Med AL benævnes en logik, hvortil de binære størrelser fra REG2 overføres, og som konverterer paralleldata til seriedata til videre overføring til PCM-systemet.
15 Forholdene forklares under henvisning til impulsdia grammerne 3a-3h: fig. 3a viser klokimpulserne CL1 på sendersiden og fig. 3b viser overføringssignalimpulserne LOl. Når overføringssignalimpulserne LOl optræder samtidigt med den nedadgående flanke på klokimpulserne CL1, indtræder en ind-20 skrivning af de på registeret REGI's indgange IN1-8 tilvejebragte binære størrelser til registerets flip--flop'er. Disse størrelser optræder da på ledningerne Dl-8, således at den tidligere værdi på flip-flop'ernes udgange ændres ifølge fig. 3c. Samtidigt optræder indskrivningssig-25 nalerne WRl ifølge fig. 3d på udgangen på styrelogikken COL og overføres til modtagersiden E2. Modtageregisteret REG2 modtager såvel skrivesignalet WRl (fig. 3d) fra sendersiden, som kloksignalet CL2 (fig. 3e) fra modtagersiden, og længden af indskrivningssignalet WRl er valgt således, at kloksig-30 nalets nedadgående flanke skal optræde inden ophøret af indskrivningssignalet WRl. På denne vis overføres ved tilstedeværelsen af den nedadgående flanke på kloksignalet CL2 de binære størrelser fra REGI til REG2 over ledningerne Dl-8, og disse størrelser frembringes på REG2's udgange 35 UT1-8 til videreoverføring til logikken AL.
En sådan indretning giver ikke mulighed for ændring 4 DK 166897 B1 af klokimpulsen CL2. Hvis man af en eller anden årsag tvinges til at ændre klokperioden eksempelvis til den dobbelte længde, som vist i fig. 3g, kan overføringen ikke udøves, eftersom indskrivningsimpulsen WR1 ville ophøre før den nedadgå-5 ende flanke i den dobbelt så lange klokimpuls optræder (fig.
3g). REG2 ville ikke modtage nogen tilstandsændring på udgangene Dl-8 (fig. 3h) eller optræde på REG2's udgange UT1--8 samtidig med den nedadgående flanke på kloksignalerne CL2. Den eneste mulighed er således, at ændre længden af 10 indskrivningsimpulsen WR1, hvilket ikke kan finde sted uden nødvendige konstruktive ændringer på sendersiden. Det er således formålet med opfindelsen at muliggøre ændringer af modtagersidens klokperiode uden konstruktive ændringer på sendersiden.
15 Fig. 4 viser løsningen ifølge opfindelsen. Indretnin gen indeholder på samme vis, som indretningen ifølge fig.
2, et register REGI på sendersiden El, og et register REG2 på modtagesiden E2, som over en 8-trådet ledning står i forbindelse indbyrdes, og som styres af hvert sit kloksignal 20 CL1 henholdsvis CL2. Det indskrivningssignal, som tilvejebringes på modtagersiden, bliver i dette tilfælde afhængigt af indskrivningssignalet på sendersiden og af modtagersidens kloksignal. REGI's udgange Dl-8 påvirkes på samme vis, som ved indretningen ifølge fig. 2, og deres binære størrelser 25 ændres ved at overføringssignalet L01 optræder samtidigt med den nedadgående flanke på kloksignalet CL1 (fig. 5a, 5b). Et tilstandssignal WR1 er tilvejebragt på Q-udgangen af en første J-K flip-flop F1 (fig. 5c). Betingelsen for overføring til REG2 er, at såvel et indskrivningssignal og 30 den nedadgående del af kloksignalet CL2 optræder samtidigt. Ifølge opfindelsen er længden af dette indskrivningssignal WR2 uafhængigt af sendersidens kloksignal CL1 og bestemmes kun at modtagesidens kloksignal gennem en logikkreds. Denne logikkreds indbefatter ifølge den eksempelvise udførelsesform 35 en D-flip-flop D2, en EKSKLUSIV-ELLER kreds X2 og en JK-flip-flop F2. Når ingen overføring finder sted har udgangene 5 DK 166897 B1 på samtlige disse flip-flop'er identiske størrelser, som er den ene af to mulige størrelser. Når der på Q-udgangen på flip-flop'en F1 er tilvejebragt en tilstandsændring, dvs. at der er modtaget en anden alternativ størrelse, medfører 5 dette, at tilstandssignalet WR1 overføres til D-flip-flop1 en D2, som når den nedadgående flanke på klokimpulsen CL2 indtræder, indtager samme tilstand på sin Q-udgang (fig. 5f).
Så snart denne tilstandsændring er indtrådt, ændres udgangssignalet WR2 på EKSKLUSIV-ELLER kredsen X2 (fig. 5h), efter-10 som indgangssignalerne til kredsen X2 i det pågældende øjeblik er indbyrdes forskellige (fig. 5f, 5g). Ved den efterfølgende nedadgående flanke på kloksignalet CL2 overføres de binære størrelser på ledningerne Dl-8 til REG2 og optræder på REG2's udgange UT1-8, idet tillige størrelsen på Q-udgan 15 gen på kredsen F2 ændres, hvorved signalerne på X2-kredsens indgange atter bliver indbyrdes ens, og som følge heraf ophører signalet WR2 fra kredsen X2. Herved er indskrivningssignalet WR2 afbrudt og tilstanden på udgangene på kredsene Fl, D2, X2 og F2 er atter identiske. Dette medfører, 20 at REG2 er klar til modtagning af næste informationsord, hvilket indledes med en ny tilstandsændring på udgangen Q på kredsen Fl. Ønsker man at ændre modtagersidens klokperi-ode, eksempelvis udøve en forlængelse, behøver man ikke at foretage nogen konstruktiv ændring på sendersiden, idet 25 indskrivningsimpulsen WR2 automatisk tilpasses til modtagersidens klokperiodelængde CL2. Dette vises i den højre del af fig. 5, hvor klokimpulsen er blevet forlænget. Som det fremgår styrer også i dette tilfælde periodelængden af klok-signalerne CL2 længden af indskrivningsimpulsen WR2 på en 30 sådan måde, at indskrivnings impulsen WR2 ved den nedadgående flanke på klokimpulsen CL2 åbner registeret REG21 s flip-flop'er til modtagning af binær information over trådene Dl-8. Man bliver på denne vis helt uafhængig af forholdet mellem periodelængderne af de to kloksignaler, og kun peri-35 odetiden for kloksignalet CL2 fastlægger den minimale tid, som er nødvendig, for at overføre information fra sendersiden til modtagersiden.

Claims (2)

1. Fremgangsmåde til mellem et sendende og et modtagende anlæg, som drives af et første (CL1), henholdsvis et andet (CL2) indbyrdes uafhængigt kloksignal, at overføre 5 dataord i parallelform fra et senderegister (REGI) til et modtageregister (REG2) ved med et indskrivningssignal at aktivere modtageregisteret, kendetegnet ved, at et tilstandssignal (WR1), som kan indtage to alternativ bestemte størrelser, påtrykkes fra sendersiden til modtager-10 siden, idet tilstanden af det påtrykte signal ændres fra sendersiden ved overføringens begyndelse, og idet tilstandssignalet behandles logisk sammen med modtagersidens kloksignal for dels at modtage begyndelsen af indskrivningssignalet (WR2) i afhængighed af en flanke i modtagerens klok-15 signal efter en ændring af tilstandssignalets (WR1) størrelse, og dels for at afbryde indskrivningssignalet ved den næste flanke en periode senere i modtagers idens kloksignal (CL2).
2. Apparat til mellem et sendende og et modtagende 20 anlæg, som drives af et første (CL1), henholdsvis et andet (CL2) indbyrdes uafhængigt kloksignal, at overføre dataord i parallelform fra et senderegister (REGI) til et modtageregister (REG2) ved med et indskrivningssignal at aktivere modtageregisteret ifølge krav 1, kendetegnet 25 ved, at sendersiden indbefatter en første logikkreds (Fl), som ved begyndelsen af sendingen til modtagersiden overfører et tilstandssignal (WR1), som kan indtage to alternativ bestemte størrelser, samt at modtagersiden indbefatter en anden logikkreds (D2, X2, F2) , som påvirkes af ændringen 30 af tilstandssignalet (WR1) og af kloksignalet i modtageren, således at et indskrivningssignal (WR2) i afhængighed af en flanke i dette kloksignal efter en ændring af tilstandssignalets (WR1) størrelse påbegyndes tilvejebragt, hvilket indskrivningssignal (WR2) overføres til modtageregisteret 35 (REG2) for at aktivere dette ved tilvejebringelse af den ene flanke af det andet kloksignal (CL2), idet den anden 7 DK 166897 B1 logikkreds (D2, X2, F2) afbryder indskrivningssignalet ved den næste flanke en periode senere i kloksignalet.
DK666087A 1986-04-18 1987-12-17 Fremgangsmaade og apparat til overfoering af data mellem to databehandlingsanlaeg, som drives af hvert sit uafhaengige kloksignal DK166897B1 (da)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
SE8601801 1986-04-18
SE8601801A SE452937B (sv) 1986-04-18 1986-04-18 Sett och anordning for att overfora data mellan tva datautrustningar som drivs av var sin oberoende klocka
SE8700108 1987-03-05
PCT/SE1987/000108 WO1987006413A1 (en) 1986-04-18 1987-03-05 Method and apparatus for transferring data between two data processing equipments each driven by an independent clock

Publications (3)

Publication Number Publication Date
DK666087A DK666087A (da) 1987-12-17
DK666087D0 DK666087D0 (da) 1987-12-17
DK166897B1 true DK166897B1 (da) 1993-07-26

Family

ID=20364262

Family Applications (1)

Application Number Title Priority Date Filing Date
DK666087A DK166897B1 (da) 1986-04-18 1987-12-17 Fremgangsmaade og apparat til overfoering af data mellem to databehandlingsanlaeg, som drives af hvert sit uafhaengige kloksignal

Country Status (20)

Country Link
US (1) US4984194A (da)
EP (1) EP0265480B1 (da)
KR (1) KR910004805B1 (da)
AR (1) AR241341A1 (da)
AU (1) AU592641B2 (da)
BR (1) BR8707272A (da)
CA (1) CA1279729C (da)
DE (1) DE3768199D1 (da)
DK (1) DK166897B1 (da)
EG (1) EG19769A (da)
ES (1) ES2003040A6 (da)
FI (1) FI85926C (da)
GR (1) GR870453B (da)
IE (1) IE59877B1 (da)
MA (1) MA20951A1 (da)
MX (1) MX173648B (da)
NO (1) NO173578C (da)
SE (1) SE452937B (da)
WO (1) WO1987006413A1 (da)
YU (1) YU46996B (da)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5008904A (en) * 1989-07-24 1991-04-16 Hewlett-Packard Co. Synchronizer using clock phase extrapolation
EP0574598A1 (de) * 1992-06-13 1993-12-22 International Business Machines Corporation Datenpufferspeicher
US5357613A (en) * 1992-09-16 1994-10-18 Texas Instruments Incorporated Time-domain boundary buffer method and apparatus
JP3490131B2 (ja) * 1994-01-21 2004-01-26 株式会社ルネサステクノロジ データ転送制御方法、データプロセッサ及びデータ処理システム
JPH0856274A (ja) * 1994-06-06 1996-02-27 Ricoh Co Ltd 画像形成装置の通信回路
GB2384409B (en) * 2002-01-16 2005-05-11 Thomson Licensing Sa Method and arrangement for correcting data

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6016664B2 (ja) * 1977-10-28 1985-04-26 豊田工機株式会社 デ−タ転送装置
US4463443A (en) * 1979-07-24 1984-07-31 The United States Of America As Represented By The Secretary Of The Air Force Data buffer apparatus between subsystems which operate at differing or varying data rates
FR2476880A1 (fr) * 1980-02-27 1981-08-28 Ibm France Procede et dispositif pour multiplexer un signal de donnees et plusieurs signaux secondaires, procede et dispositif de demultiplexage associes, et emetteur-recepteur d'interface en faisant application
DE3247834A1 (de) * 1982-12-23 1984-06-28 Siemens AG, 1000 Berlin und 8000 München Schaltkreis-baustein
US4607348A (en) * 1983-02-28 1986-08-19 Burroughs Corporation Transfer rate control system from tape peripheral to buffer memory of peripheral controller
US4621341A (en) * 1984-08-24 1986-11-04 Advanced Micro Devices, Inc. Method and apparatus for transferring data in parallel from a smaller to a larger register

Also Published As

Publication number Publication date
EP0265480A1 (en) 1988-05-04
DK666087A (da) 1987-12-17
DK666087D0 (da) 1987-12-17
AU592641B2 (en) 1990-01-18
SE8601801L (sv) 1987-10-19
NO173578C (no) 1993-12-29
SE8601801D0 (sv) 1986-04-18
NO875168L (no) 1987-12-10
YU46996B (sh) 1994-11-15
MX173648B (es) 1994-03-22
AR241341A1 (es) 1992-05-29
EG19769A (en) 1996-01-31
EP0265480B1 (en) 1991-02-27
US4984194A (en) 1991-01-08
NO875168D0 (no) 1987-12-10
IE870660L (en) 1987-10-18
CA1279729C (en) 1991-01-29
DE3768199D1 (de) 1991-04-04
BR8707272A (pt) 1988-04-19
FI85926B (fi) 1992-02-28
FI875089A0 (fi) 1987-11-18
WO1987006413A1 (en) 1987-10-22
FI85926C (sv) 1992-06-10
YU65987A (en) 1990-06-30
FI875089A (fi) 1987-11-18
AU7288087A (en) 1987-11-09
IE59877B1 (en) 1994-04-20
SE452937B (sv) 1987-12-21
KR910004805B1 (ko) 1991-07-13
GR870453B (en) 1987-03-26
MA20951A1 (fr) 1987-12-31
ES2003040A6 (es) 1988-10-01
NO173578B (no) 1993-09-20
KR880701503A (ko) 1988-07-27

Similar Documents

Publication Publication Date Title
US4390969A (en) Asynchronous data transmission system with state variable memory and handshaking protocol circuits
US5416909A (en) Input/output controller circuit using a single transceiver to serve multiple input/output ports and method therefor
JPH05197679A (ja) 多重速度同期バスを有するコンピュータシステム
US4811277A (en) Communication interface
DK166897B1 (da) Fremgangsmaade og apparat til overfoering af data mellem to databehandlingsanlaeg, som drives af hvert sit uafhaengige kloksignal
US5079696A (en) Apparatus for read handshake in high-speed asynchronous bus interface
EP0196870B1 (en) Interface circuit for transmitting and receiving data
US3764981A (en) System for transmitting 1-bit information having priority level
JPS61208331A (ja) シリアルデータ通信方式および装置
US4241419A (en) Asynchronous digital data transmission system
JP2851856B2 (ja) 画像データ送出装置および画像形成装置
JPH0916411A (ja) 割込み制御システム
KR930007593Y1 (ko) 장치간 데이타 입출력 인터페이스 회로
JP3548943B2 (ja) 割り込み制御方法
KR100241765B1 (ko) Atm방식의 통신에서 고유번호 생성장치
JPS61270952A (ja) デ−タ伝送方式
JP2659994B2 (ja) モデム監視方式
JP2581041B2 (ja) デ−タ処理装置
JP3423007B2 (ja) 同期型バス
SU842791A1 (ru) Устройство дл сравнени чисел
KR100445915B1 (ko) 메모리 시스템의 제어 장치
JPS6363233A (ja) デ−タ通信装置
JPH0581173A (ja) システムバス間ステータス情報転送装置
JPS61180357A (ja) デ−タラツチ回路
JPH0520261A (ja) 優先制御回路

Legal Events

Date Code Title Description
B1 Patent granted (law 1993)
PBP Patent lapsed