DE69412230D1 - Verfahren zur Programmierung von Redundanzregistern in einer Spaltenredundanzschaltung für einen Halbleiterspeicherbaustein - Google Patents
Verfahren zur Programmierung von Redundanzregistern in einer Spaltenredundanzschaltung für einen HalbleiterspeicherbausteinInfo
- Publication number
- DE69412230D1 DE69412230D1 DE69412230T DE69412230T DE69412230D1 DE 69412230 D1 DE69412230 D1 DE 69412230D1 DE 69412230 T DE69412230 T DE 69412230T DE 69412230 T DE69412230 T DE 69412230T DE 69412230 D1 DE69412230 D1 DE 69412230D1
- Authority
- DE
- Germany
- Prior art keywords
- column
- redundancy
- volatile memory
- address signals
- registers
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/785—Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes
- G11C29/789—Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes using non-volatile cells or latches
Landscapes
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP94830061A EP0668562B1 (de) | 1994-02-17 | 1994-02-17 | Verfahren zur Programmierung von Redundanzregistern in einer Spaltenredundanzschaltung für einen Halbleiterspeicherbaustein |
Publications (2)
Publication Number | Publication Date |
---|---|
DE69412230D1 true DE69412230D1 (de) | 1998-09-10 |
DE69412230T2 DE69412230T2 (de) | 1999-04-08 |
Family
ID=8218378
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE69412230T Expired - Fee Related DE69412230T2 (de) | 1994-02-17 | 1994-02-17 | Verfahren zur Programmierung von Redundanzregistern in einer Spaltenredundanzschaltung für einen Halbleiterspeicherbaustein |
Country Status (4)
Country | Link |
---|---|
US (1) | US5602786A (de) |
EP (1) | EP0668562B1 (de) |
JP (1) | JP2588692B2 (de) |
DE (1) | DE69412230T2 (de) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69411532T2 (de) * | 1994-02-17 | 1999-03-04 | Stmicroelectronics S.R.L., Agrate Brianza, Mailand/Milano | Verfahren zur Programmierung von Redundanzregistern in einer Zeilenredundanzschaltung für einen Halbleiterspeicherbaustein |
DE69621770T2 (de) * | 1996-03-22 | 2003-03-06 | Stmicroelectronics S.R.L., Agrate Brianza | Sektoriziertes elektrisch löschbares und programmierbares nichtflüchtiges Speichergerät mit Redundanz |
US5781486A (en) * | 1996-04-16 | 1998-07-14 | Micron Technology Corporation | Apparatus for testing redundant elements in a packaged semiconductor memory device |
DE69619358D1 (de) * | 1996-04-18 | 2002-03-28 | St Microelectronics Srl | Redundanzspeicherregister |
US5706292A (en) | 1996-04-25 | 1998-01-06 | Micron Technology, Inc. | Layout for a semiconductor memory device having redundant elements |
DE69617919T2 (de) * | 1996-06-06 | 2002-08-08 | Stmicroelectronics S.R.L., Agrate Brianza | Speichergerät mit getakteter Spaltenredundanz |
DE69618932T2 (de) * | 1996-06-06 | 2002-08-14 | Stmicroelectronics S.R.L., Agrate Brianza | Halbleiterspeicheranordnung mit getakteter Spalttenredundanz und zeitgeteilter redundanter Datenübertragung |
EP0811917B1 (de) * | 1996-06-06 | 2002-01-02 | STMicroelectronics S.r.l. | Schaltung um redundante Daten einer Redundanzschaltung innerhalb einer Speicheranordnung durch zeitgeteilte Annäherung zu übertragen |
US5734617A (en) * | 1996-08-01 | 1998-03-31 | Micron Technology Corporation | Shared pull-up and selection circuitry for programmable cells such as antifuse cells |
US5841712A (en) * | 1996-09-30 | 1998-11-24 | Advanced Micro Devices, Inc. | Dual comparator circuit and method for selecting between normal and redundant decode logic in a semiconductor memory device |
US6104209A (en) | 1998-08-27 | 2000-08-15 | Micron Technology, Inc. | Low skew differential receiver with disable feature |
US6212482B1 (en) | 1998-03-06 | 2001-04-03 | Micron Technology, Inc. | Circuit and method for specifying performance parameters in integrated circuits |
US6199177B1 (en) * | 1998-08-28 | 2001-03-06 | Micron Technology, Inc. | Device and method for repairing a semiconductor memory |
US6198675B1 (en) | 1998-12-23 | 2001-03-06 | Cray Inc. | RAM configurable redundancy |
US6452845B1 (en) | 1999-01-07 | 2002-09-17 | Micron Technology, Inc. | Apparatus for testing redundant elements in a packaged semiconductor memory device |
KR100368315B1 (ko) * | 1999-12-28 | 2003-01-24 | 주식회사 하이닉스반도체 | 플래시 메모리의 어드레스 버퍼 |
DE19963689A1 (de) * | 1999-12-29 | 2001-07-12 | Infineon Technologies Ag | Schaltungsanordnung eines integrierten Halbleiterspeichers zum Speichern von Adressen fehlerhafter Speicherzellen |
US20030014687A1 (en) * | 2001-07-10 | 2003-01-16 | Grandex International Corporation | Nonvolatile memory unit comprising a control circuit and a plurality of partially defective flash memory devices |
US7061792B1 (en) * | 2002-08-10 | 2006-06-13 | National Semiconductor Corporation | Low AC power SRAM architecture |
US7196952B1 (en) | 2005-12-07 | 2007-03-27 | Atmel Corporation | Column/sector redundancy CAM fast programming scheme using regular memory core array in multi-plane flash memory device |
US10020037B2 (en) * | 2007-12-10 | 2018-07-10 | Intel Corporation | Capacity register file |
US7768847B2 (en) | 2008-04-09 | 2010-08-03 | Rambus Inc. | Programmable memory repair scheme |
US10157097B2 (en) * | 2016-08-11 | 2018-12-18 | SK Hynix Inc. | Redundant bytes utilization in error correction code |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5841500A (ja) * | 1981-08-24 | 1983-03-10 | フエアチアイルド・カメラ・アンド・インストルメント・コ−ポレ−シヨン | 欠陥分離用デコ−ダ |
JPH04103099A (ja) * | 1990-08-23 | 1992-04-06 | Toshiba Corp | 半導体記憶装置 |
DE69326154T2 (de) * | 1993-11-30 | 2000-02-24 | Stmicroelectronics S.R.L., Agrate Brianza | Integrierte Schaltung für die Programmierung einer Speicherzelle eines nicht flüchtigen Speicherregisters |
EP0657814B1 (de) * | 1993-12-07 | 1999-03-17 | STMicroelectronics S.r.l. | Halbleiterspeicher mit redundanter Schaltung |
DE69321245T2 (de) * | 1993-12-29 | 1999-04-29 | Stmicroelectronics S.R.L., Agrate Brianza, Mailand/Milano | Integrierte Programmierschaltung für eine elektrisch programmierbare Halbleiterspeicheranordnung mit Redundanz |
DE69411532T2 (de) * | 1994-02-17 | 1999-03-04 | Stmicroelectronics S.R.L., Agrate Brianza, Mailand/Milano | Verfahren zur Programmierung von Redundanzregistern in einer Zeilenredundanzschaltung für einen Halbleiterspeicherbaustein |
-
1994
- 1994-02-17 EP EP94830061A patent/EP0668562B1/de not_active Expired - Lifetime
- 1994-02-17 DE DE69412230T patent/DE69412230T2/de not_active Expired - Fee Related
-
1995
- 1995-02-15 JP JP7026642A patent/JP2588692B2/ja not_active Expired - Lifetime
- 1995-02-16 US US08/389,599 patent/US5602786A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US5602786A (en) | 1997-02-11 |
EP0668562A1 (de) | 1995-08-23 |
EP0668562B1 (de) | 1998-08-05 |
DE69412230T2 (de) | 1999-04-08 |
JPH0822698A (ja) | 1996-01-23 |
JP2588692B2 (ja) | 1997-03-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69412230D1 (de) | Verfahren zur Programmierung von Redundanzregistern in einer Spaltenredundanzschaltung für einen Halbleiterspeicherbaustein | |
DE69411532D1 (de) | Verfahren zur Programmierung von Redundanzregistern in einer Zeilenredundanzschaltung für einen Halbleiterspeicherbaustein | |
TW330265B (en) | Semiconductor apparatus | |
KR910016009A (ko) | 메모리 장치내의 결손을 제거하기 위한 리던던시 구조 | |
US6480417B2 (en) | Global/local memory decode with independent program and read paths and shared local decode | |
DE69321744D1 (de) | Halbleiterspeicher mit einem Multiplexer zur Auswahl eines Ausgangs zu einem redundanten Speicherszugriff | |
EP0142127A3 (en) | Redundancy circuit for a semiconductor memory device | |
FR2787233B1 (fr) | Procede pour verifier l'integrite des circuits de decodage d'une memoire | |
DE69520853D1 (de) | Verfahren und Vorrichtung zur Programmierung von Speicheranordnungen | |
DE69621770T2 (de) | Sektoriziertes elektrisch löschbares und programmierbares nichtflüchtiges Speichergerät mit Redundanz | |
EP0370308A3 (de) | Halbleiterspeicheranordnung, die an der Vorstufe eines Adressendekodierers einen Pegelschieber zur Erzeugung einer Programmierspannung hat | |
EP0741387B1 (de) | Nichtflüchtige Speicheranordnung mit Sektoren, deren Grösse und Anzahl bestimmbar sind | |
JPS6476600A (en) | Semiconductor memory device | |
DE3784209D1 (de) | Verfahren und anordnungen zum testen von mega-bit-speicherbausteinen mit beliebigen testmustern im multi-bit-testmodus. | |
KR930018588A (ko) | 불휘발성 반도체 메모리장치 | |
TW374178B (en) | A semiconductor memory device, and a data reading method and a data writing method therefor | |
JPS62237542A (ja) | メモリ | |
DE3578025D1 (de) | Videosignalspeicher. | |
DE69017303D1 (de) | Testverfahren für eine integrierte Schaltung mit nichtflüchtiger Speicherzelle fähig zum zeitweiligen Halten von Information. | |
EP0632464B1 (de) | Speicherzellen-Stromleseverfahren in Mikrosteuergerät | |
US5127097A (en) | Memory writing apparatus | |
KR950012952B1 (ko) | 프로그래버블 로직 유니트회로 및 프로그래머블 로직회로 | |
US4744053A (en) | ROM with mask programmable page configuration | |
US6707754B2 (en) | Method of constructing a very wide, very fast distributed memory | |
EP0579327A3 (de) | Integrierter Matrixspeicher mit einer Schaltungsanordnung zum Prüfen der Adressierung. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee |